CN110769617A - Pcb板中的孔径补偿方法及装置 - Google Patents

Pcb板中的孔径补偿方法及装置 Download PDF

Info

Publication number
CN110769617A
CN110769617A CN201810844086.4A CN201810844086A CN110769617A CN 110769617 A CN110769617 A CN 110769617A CN 201810844086 A CN201810844086 A CN 201810844086A CN 110769617 A CN110769617 A CN 110769617A
Authority
CN
China
Prior art keywords
distribution state
holes
aperture
crimping
distribution
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810844086.4A
Other languages
English (en)
Other versions
CN110769617B (zh
Inventor
黄云钟
刘云洁
尹立孟
陈显任
瞿鹏
王刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New Founder Holdings Development Co ltd
Chongqing Founder Hi Tech Electronic Co Ltd
Original Assignee
Chongqing Founder Hi Tech Electronic Co Ltd
Peking University Founder Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chongqing Founder Hi Tech Electronic Co Ltd, Peking University Founder Group Co Ltd filed Critical Chongqing Founder Hi Tech Electronic Co Ltd
Priority to CN201810844086.4A priority Critical patent/CN110769617B/zh
Publication of CN110769617A publication Critical patent/CN110769617A/zh
Application granted granted Critical
Publication of CN110769617B publication Critical patent/CN110769617B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/423Plated through-holes or plated via connections characterised by electroplating method
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • H05K3/0047Drilling of holes

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

本发明提供了一种PCB板中的孔径补偿方法及装置,包括:获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态;计算每种分布状态下的压接孔的补偿量;根据所述每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。该方案针对不同区域孔的分布状态不同,采用不同的补偿量进行动态补偿,避免了现有技术中因为采用同一电镀参数电镀后,孔径中的镀铜层厚度表现不一致的问题,提高了同一种孔孔径的一致性,降低报废率。

Description

PCB板中的孔径补偿方法及装置
技术领域
本发明实施例涉及印制电路板技术领域,尤其涉及一种PCB板中的孔径补偿方法及装置。
背景技术
高频高速信号的发展推动了PCB工艺的革新与进步,PCB设计中同一块板上需要满足同一孔径要求的孤立孔、密集孔越来越常见。由于对孔径要求的公差越来越严格,所以为了满足要求,需要对同一块板中的孔径进行补偿。
现有技术中对孔径进行补偿的方法中,针对不同的板厚、不同孔径给予不同的补偿。但当板的厚度、电镀参数决定后,同一种孔径在整板的补偿数值是完全一致的。
但由于电镀时分布在不同区域的孔,即便是同一种孔径,电镀电力线分布密度也是不一致的,从而采用现有技术的孔径补偿方法导致同一电镀参数电镀后,孔径中的镀铜层厚度表现不一致,最终使同一种孔径下的孤立孔和密集孔的孔径大小偏差较大。致使同一块板中的孤立孔和密集孔不能满足孔径要求,甚至出现报废情况。
发明内容
本发明实施例提供一种PCB板中的孔径补偿方法及装置,针对不同区域孔的分布状态不同,采用不同的补偿量进行动态补偿,解决了现有技术中因为采用同一电镀参数电镀后,孔径中的镀铜层厚度表现不一致的问题,提高了同一种孔孔径的一致性,降低报废率。
第一方面,本发明实施例提供一种PCB板中的孔径补偿方法,包括:获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态;计算每种分布状态下的压接孔的补偿量;根据所述每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。
进一步地,如上所述的方法,所述计算每种分布状态下的压接孔的补偿量,具体包括:根据成品孔径数值,每种分布状态下的压接孔的孔内电镀层厚度计算所述每种分布状态下的压接孔的补偿量。
进一步地,如上所述的方法,所述计算每种分布状态下的压接孔的补偿量之前,还包括:根据每种分布状态下的电力线分布密度计算每种分布状态下的电流密度;根据每种分布状态下的电流密度和电镀时间计算每种分布状态下的压接孔的孔内电镀层厚度。
进一步地,如上所述的方法,所述根据所述每种分布状态下的压接孔的补偿量制作压接孔,具体包括:根据所述每种分布状态下的压接孔的补偿量和所述成品孔径数值计算钻孔的孔径数值;按照每种分布状态下的钻孔的孔径数值进行钻孔;在所述PCB板上电镀金属层,使电镀金属层后的每种分布状态下的压接孔的孔径的偏差在预设范围内。
进一步地,如上所述的方法,所述分布状态至少包括:孤立分布状态和密集分布状态。
第二方面,本发明实施例提供一种PCB板中的孔径补偿装置,包括:获取模块,用于获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态;第一计算模块,用于计算每种分布状态下的压接孔的补偿量;制作模块,用于根据所述每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。
进一步地,如上所述的装置,所述第一计算模块具体用于:根据成品孔径数值,每种分布状态下的压接孔的孔内电镀层厚度计算所述每种分布状态下的压接孔的补偿量。
进一步地,如上所述的装置,还包括:第二计算模块,用于根据每种分布状态下的电力线分布密度计算每种分布状态下的电流密度;第三计算模块,用于根据每种分布状态下的电流密度和电镀时间计算每种分布状态下的压接孔的孔内电镀层厚度。
进一步地,如上所述的装置,所述制作模块具体用于:根据所述每种分布状态下的压接孔的补偿量和所述成品孔径数值计算钻孔的孔径数值;按照每种分布状态下的钻孔的孔径数值进行钻孔;在所述PCB板上电镀金属层,使电镀金属层后的每种分布状态下的压接孔的孔径的偏差在预设范围内。
进一步地,如上所述的装置,所述分布状态至少包括:孤立分布状态和密集分布状态。
本发明实施例提供的PCB板中的孔径补偿方法及装置,通过根据PCB板中同一成品孔径要求的待制作的压接孔的分布状态,计算每种分布状态下的压接孔的补偿量,然后根据所述每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。如此,针对不同区域孔的分布状态不同,采用不同的补偿量进行动态补偿,避免了现有技术中因为采用同一电镀参数电镀后,孔径中的镀铜层厚度表现不一致的问题,提高了同一种孔孔径的一致性,降低报废率。
应当理解,上述发明内容部分中所描述的内容并非旨在限定本发明的实施例的关键或重要特征,亦非用于限制本发明的范围。本发明的其它特征将通过以下的描述变得容易理解。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例1提供的PCB板中的孔径补偿方法的流程图;
图2为本发明实施例2提供的PCB板中的孔径补偿方法的流程图;
图3A为本发明实施例2中的压接孔在PCB板上的分布状态示意图;
图3B为本发明实施例2中在对PCB板上的压接孔进行电镀时电镀电力线的分布示意图;
图3C为本发明实施例2中的PCB板上压接孔的纵向剖面示意图;
图4为本发明实施例3提供的PCB板中的孔径补偿装置的结构示意图;
图5为本发明实施例4提供的PCB板中的孔径补偿装置的结构示意图。
附图标记:
300-PCB板,301-线路,302-密集孔,303-孤立孔,304-电镀阳极,304a-电镀阳极铜球,305-电镀电力线,306-电镀层,307-内层连接环。
具体实施方式
下面将参照附图更详细地描述本发明的实施例。虽然附图中显示了本发明的某些实施例,然而应当理解的是,本发明可以通过各种形式来实现,而且不应该被解释为限于这里阐述的实施例,相反提供这些实施例是为了更加透彻和完整地理解本发明。应当理解的是,本发明的附图及实施例仅用于示例性作用,并非用于限制本发明的保护范围。
本发明实施例的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明实施例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
实施例1
图1为本发明方法实施例一的流程图,如图1所示,则本实施例提供的PCB板中的孔径补偿方法包括以下几个步骤:
步骤101:获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态。
在本步骤中,根据实际需要,用户一般要求在一张PCB板上设置多个压接孔。同一种压接孔可能以不同的分布状态分布在不同的区域,为了保证同一种压接孔在做成成品孔时能够满足用户要求的一致性,首先获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态。
步骤102:计算每种分布状态下的压接孔的补偿量。
在本步骤中,对于同一成品孔径要求的压接孔,根据其在PCB板上的分布状态的不同,分别计算每种分布状态下的压接孔的补偿量,也就是说,同一成品孔径要求的压接孔,一种分布状态对应一种补偿量,以使最终的成品压接孔在满足使用要求的基础上具有较高的一致性。
步骤103:根据每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。
在本步骤中,确定了对于同一成品孔径要求的压接孔的不同补偿量后,根据不同的补偿量对相应分布状态下的孔进行制作,并且保证制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内,以使同一种压接孔的孔径趋于一致。如此,针对不同区域压接孔的分布状态不同,采用不同的补偿量进行动态补偿,最终的成品压接孔在满足使用要求的基础上具有较高的一致性。
本实施例提供的PCB板中的孔径补偿方法,通过根据PCB板中同一成品孔径要求的待制作的压接孔的分布状态,计算每种分布状态下的压接孔的补偿量,然后根据每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。如此,针对不同区域孔的分布状态不同,采用不同的补偿量进行动态补偿,避免了现有技术中因为采用同一电镀参数电镀后,孔径中的镀铜层厚度表现不一致的问题,提高了同一种孔孔径的一致性,降低报废率。
实施例2
图2为本发明实施例2提供的PCB板中的孔径补偿方法的流程图。
图3A为本发明实施例2中的压接孔在PCB板上的分布状态示意图。
图3B为本发明实施例2中在对PCB板上的压接孔进行电镀时电镀电力线的分布示意图。
图3C为本发明实施例2中的PCB板上压接孔的纵向剖面示意图。
如图2所示,本实施例提供的PCB板中的孔径补偿方法,是在本发明PCB板中的孔径补偿方法实施例一的基础上,对步骤101-步骤103的进一步细化,则本实施例提供的PCB板中的孔径补偿方法包括以下步骤:
步骤201:获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态;可选地,分布状态至少包含但不限于:孤立分布状态和密集分布状态。
在本步骤中,对于同一成品孔径要求的压接孔,根据其在PCB板上的分布状态的不同,分别计算每种分布状态下的压接孔的补偿量,也就是说,同一成品孔径要求的压接孔,一种分布状态对应一种补偿量,以使最终的成品压接孔在满足使用要求的基础上具有较高的一致性。具体地,如图3A所示,由于金属化的压接孔在PCB板300上分布状态不均匀,往往存在一些压接孔分布过于密集,这些孔可以称为密集孔302,而另一些压接孔被孤立的现象,被孤立的压接孔可以称为孤立孔303。因此可选地,压接孔在PCB板300的分布状态至少包含但不限于:孤立分布状态和密集分布状态。本实施例假设获取到的PCB板300上压接孔的分布状态有两种,一种是密集分布状态,另一种是孤立分布状态,具有孤立分布状态的压接孔之间是连接线路301。
步骤202:根据每种分布状态下的电力线分布密度计算每种分布状态下的电流密度。
在本步骤中,如图3B所示,在具体应用场景中,对孔进行电镀时,一般铜材作为电镀阳极304,孔做电镀阴极,然后同一个PCB板300给定相同的电镀电流去激发电镀阳极304,铜材与孔之间就会形成电镀电力线305,由于孔的分布密度不同,电镀电力线305在孔周围的分布密度就会不同。孔的分布密度越小,其对应的电镀电力线305密度就越大,而电镀电力线305的分布密度越大,相同电镀时间内得到的孔铜就越厚。本实施例可以采用电流密度和电镀时间来确定孔内电镀层306厚度,因此,首先根据每种分布状态下的电力线分布密度计算每种分布状态下的电流密度。电流密度的计算方式可以为多种,本实施例对此不做限定。
步骤203:根据每种分布状态下的电流密度和电镀时间计算每种分布状态下的压接孔的孔内电镀层306厚度。
在本步骤中,电镀时间是实际应用中电镀时的时间,可以根据经验数据进行估算,也可以根据不同分布状态下的实验结果进行确定,对于电镀时间的计算方式,本实施例不做限定。在步骤202中确定了每种分布状态下的电流密度A后,则电镀厚度=电流密度A*电镀时间H,其中A受电力线分布密度的影响,电力线分布密度密集A变大,反之A变小。
步骤204:根据成品孔径数值,每种分布状态下的压接孔的孔内电镀层306厚度计算每种分布状态下的压接孔的补偿量。
在本步骤中,成品孔径数值一般由用户根据实际需要而定,比如一般情况下,客户会给出对于成品孔径数值的具体要求,本实施例可以结合客户对成品孔径数值的要求以及每种分布状态下的压接孔的孔内电镀层306厚度,进而计算出每种分布状态下的压接孔在实际电镀过程中的补偿量。具体地,如图3C所示,为PCB板300上压接孔的纵向剖面示意图。其中点A、B、C、D、E、F、G、H分别为电镀层306厚度量测位置点;点F和H、点E和G处分别通过内层连接环307连通。
在现有技术中,一般采用如下公式计算电镀强度TP:TP=(E+F+G+H)/(A+B+C+D)*100%。设d1表示钻孔下钻孔径、d2表示客户要求的PCB板300上的成品孔径数值、h1表示电镀孔铜厚度(此处假设电镀材料为铜材)、h2为电镀面铜厚度;则d2=d1-电镀铜厚h1。在实际电镀过程中,同一种孔给定相同的补偿量。由如图3B可知,电镀过程中电镀阳极铜球304a均匀分布,电镀阴极即PCB板300的孔、线等的分布将影响电镀电力线305的分布。而当PCB板300的分布有有同种孔径大小、公差的密集孔302、孤立孔303时,孤立孔303上的电力线分布明显加密,密集孔302的电力线分布较为稀疏,这将会导致孤立孔303电镀层306厚度很厚,密集孔302电镀层306厚度较薄。此时再按照现有技术中的计算方法确定补偿量,则最终将导致孤立孔303孔径偏小,密集孔302孔径偏大。本实施例中,根据成品孔径数值以及每种分布状态下的压接孔的孔内电镀层306厚度计算每种分布状态下的压接孔的补偿量,充分考虑压接孔在PCB板300上的不同分布状态,对于不同分布状态的压接孔给予不同的补偿量。比如孤立孔303相对于密集孔302加大补偿量,以避免电镀电力线305分布差异带来的孤立孔303厚度厚,孔径偏小问题;实现了动态调整补偿量,最终获取的孤立孔303与密集孔302在电镀后孔径具有较高的一致性。
步骤205:根据每种分布状态下的压接孔的补偿量和成品孔径数值计算钻孔的孔径数值。
在本步骤中,钻孔的孔径数值就是在实际工艺中的钻孔下钻孔径,钻孔的孔径数值需要考虑成品孔径数值的大小以及电镀层306厚度。如图3C所示,设d1表示钻孔下钻孔径、d2表示客户要求的PCB板300上的成品孔径数值、h1表示电镀孔铜厚度(此处假设电镀材料为铜材),则d2=d1-电镀铜厚h1。在根据电镀层306厚度确定了压接孔的补偿量之后,结合客户要求的成品孔径数值计算钻孔的孔径数值,如此从根本上保证成品孔的各项参数符合客户要求。
步骤206:按照每种分布状态下的钻孔的孔径数值进行钻孔。
本步骤中,确定了不同分布状态的压接孔的钻孔的孔径数值后,也就是确定了钻孔下钻孔径,即可实际操作钻孔机器,按照每种分布状态下的钻孔的孔径数值,对相应地压接孔进行钻孔。
步骤207:在PCB板300上电镀金属层,使电镀金属层后的每种分布状态下的压接孔的孔径的偏差在预设范围内。
在本步骤中,由于分布状态不同的压接孔在钻孔时补偿量不同,因此初步钻孔的实际孔径会有所不同,在PCB板300上进行金属层电镀时,要确保电镀金属层后的每种分布状态下的压接孔的孔径的偏差在预设范围内,保证了偏差在预设范围内,才能保证成品孔符合使用标准。
为了进一步说明本实施例的PCB板中的孔径补偿方法相比于现有技术的有益效果,以如图3A所示的PCB板为例详细说明如下:
例如某印制PCB板板厚3.0mm,板内有
Figure BDA0001746248740000081
成品孔径公差±0.05mm的孔,客户要求孔铜(即成品孔径数值)最小25μm;并且此0.5mm的压接孔在印制PCB板上有密集分布,也有孤立分布。
若采用现有技术中的补偿方法,则此
Figure BDA0001746248740000082
孔径补偿不区分密集孔和孤立孔,整个板面孔径补偿全部一致,比如统一补偿0.10mm,则选择
Figure BDA0001746248740000083
的钻针。
实际成品后测量孤立孔电镀铜厚85μm。
孤立孔的孔径=0.60-0.085*2=0.43mm,孔径超过公差下限0.02mm。
实际成品后测量密集孔电镀铜厚60μm,则密集孔的孔径=0.60-0.060*2=0.48mm,孔径满足公差要求。
由此可见,采用现有技术的方法,虽然密集孔能达到要求,但是孤立孔却不满足要求。
而采用本实施例的PCB板中的孔径补偿方法流程如下:
压接孔分布在PCB板不同的区域,孤立孔和密集孔同时存在,在进行孔径补偿时,采用本实施例的方法应给与不同的补偿,假设孤立孔多补偿,密集孔少补偿。则此
Figure BDA0001746248740000084
孔径补偿将区分密集孔和孤立孔,整个板面孔径补偿不一致,假设孤立孔补偿0.15mm,密集孔仍然补偿0.10mm,选针0.60的钻针。采用与上述常规方法完全一致的电镀参数。
实际成品后测量孤立孔电镀铜厚85μm,则孤立孔的孔径=0.65-0.085*2=0.48mm,孔径满足公差要求;
实际成品后测量密集孔电镀铜厚60μm,则密集孔的孔径=0.60-0.060*2=0.48mm,孔径满足公差要求。
由此可见,采用本实施例的方法确定的补偿量进行钻孔,得到的成品孔径数值均满足客户要求,且测量孔径高度一致。
本实施例提供的PCB板中的孔径补偿方法,根据成品孔径数值以及每种分布状态下的压接孔的孔内电镀层厚度计算每种分布状态下的压接孔的补偿量,充分考虑压接孔在PCB板上的不同分布状态,对于不同分布状态的压接孔给予不同的补偿量。比如孤立孔相对于密集孔加大补偿量,以避免电镀电力线分布差异带来的孤立孔厚度厚,孔径偏小问题;实现了动态调整补偿量,提高了成品孔径数值的一致性。
实施例3
图4为本发明实施例3提供的PCB板中的孔径补偿装置的结构示意图。
如图4所示,本实施例提供的PCB板中的孔径补偿装置包括:
获取模块401,用于获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态;第一计算模块402,用于计算每种分布状态下的压接孔的补偿量;制作模块403,用于根据每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。
其中,本实施例提供的PCB板中的孔径补偿装置可以执行图1所示方法实施例的技术方案,其实现原理和技术效果类似,此处不再赘述。
实施例4
图5为本发明实施例4提供的PCB板中的孔径补偿装置的结构示意图。
如图5所示,本实施例提供的PCB板中的孔径补偿装置在本发明装置实施例一的基础上,进一步地,
第一计算模块402具体用于:根据成品孔径数值,每种分布状态下的压接孔的孔内电镀层厚度计算每种分布状态下的压接孔的补偿量。
进一步地,还包括:第二计算模块404,用于根据每种分布状态下的电力线分布密度计算每种分布状态下的电流密度;第三计算模块405,用于根据每种分布状态下的电流密度和电镀时间计算每种分布状态下的压接孔的孔内电镀层厚度。
进一步地,制作模块403具体用于:根据每种分布状态下的压接孔的补偿量和成品孔径数值计算钻孔的孔径数值;按照每种分布状态下的钻孔的孔径数值进行钻孔;在PCB板上电镀金属层,使电镀金属层后的每种分布状态下的压接孔的孔径的偏差在预设范围内。
进一步地,分布状态至少包括:孤立分布状态和密集分布状态。
本实施例提供的PCB板中的孔径补偿装置可以执行图2所示方法实施例的技术方案,其实现原理和技术效果类似,此处不再赘述。
在本发明所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用硬件加软件功能模块的形式实现。
用于实施本发明的方法的程序代码可以采用一个或多个编程语言的任何组合来编写。这些程序代码可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器或控制器,使得程序代码当由处理器或控制器执行时使流程图和/或框图中所规定的功能/操作被实施。程序代码可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本发明的上下文中,机器可读介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的程序。机器可读介质可以是机器可读信号介质或机器可读储存介质。机器可读介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
此外,虽然采用特定次序描绘了各操作,但是这应当理解为要求这样操作以所示出的特定次序或以顺序次序执行,或者要求所有图示的操作应被执行以取得期望的结果。在一定环境下,多任务和并行处理可能是有利的。同样地,虽然在上面论述中包含了若干具体实现细节,但是这些不应当被解释为对本公开的范围的限制。在单独的实施例的上下文中描述的某些特征还可以组合地实现在单个实现中。相反地,在单个实现的上下文中描述的各种特征也可以单独地或以任何合适的子组合的方式实现在多个实现中。
尽管已经采用特定于结构特征和/或方法逻辑动作的语言描述了本主题,但是应当理解所附权利要求书中所限定的主题未必局限于上面描述的特定特征或动作。相反,上面所描述的特定特征和动作仅仅是实现权利要求书的示例形式。

Claims (10)

1.一种PCB板中的孔径补偿方法,其特征在于,包括:
获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态;
计算每种分布状态下的压接孔的补偿量;
根据所述每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。
2.根据权利要求1所述的方法,其特征在于,所述计算每种分布状态下的压接孔的补偿量,具体包括:
根据成品孔径数值,每种分布状态下的压接孔的孔内电镀层厚度计算所述每种分布状态下的压接孔的补偿量。
3.根据权利要求2所述的方法,其特征在于,所述计算每种分布状态下的压接孔的补偿量之前,还包括:
根据每种分布状态下的电力线分布密度计算每种分布状态下的电流密度;
根据每种分布状态下的电流密度和电镀时间计算每种分布状态下的压接孔的孔内电镀层厚度。
4.根据权利要求2所述的方法,其特征在于,所述根据所述每种分布状态下的压接孔的补偿量制作压接孔,具体包括:
根据所述每种分布状态下的压接孔的补偿量和所述成品孔径数值计算钻孔的孔径数值;
按照每种分布状态下的钻孔的孔径数值进行钻孔;
在所述PCB板上电镀金属层,使电镀金属层后的每种分布状态下的压接孔的孔径的偏差在预设范围内。
5.根据权利要求1-4任一项所述的方法,其特征在于,所述分布状态至少包括:孤立分布状态和密集分布状态。
6.一种PCB板中的孔径补偿装置,其特征在于,包括:
获取模块,用于获取PCB板中同一成品孔径要求的待制作的压接孔的分布状态;
第一计算模块,用于计算每种分布状态下的压接孔的补偿量;
制作模块,用于根据所述每种分布状态下的压接孔的补偿量制作压接孔,使制作出的每种分布状态下的压接孔的孔径的偏差在预设范围内。
7.根据权利要求6所述的装置,其特征在于,所述第一计算模块具体用于:
根据成品孔径数值,每种分布状态下的压接孔的孔内电镀层厚度计算所述每种分布状态下的压接孔的补偿量。
8.根据权利要求7所述的装置,其特征在于,还包括:
第二计算模块,用于根据每种分布状态下的电力线分布密度计算每种分布状态下的电流密度;
第三计算模块,用于根据每种分布状态下的电流密度和电镀时间计算每种分布状态下的压接孔的孔内电镀层厚度。
9.根据权利要求7所述的装置,其特征在于,所述制作模块具体用于:
根据所述每种分布状态下的压接孔的补偿量和所述成品孔径数值计算钻孔的孔径数值;
按照每种分布状态下的钻孔的孔径数值进行钻孔;
在所述PCB板上电镀金属层,使电镀金属层后的每种分布状态下的压接孔的孔径的偏差在预设范围内。
10.根据权利要求6-9任一项所述的装置,其特征在于,所述分布状态至少包括:孤立分布状态和密集分布状态。
CN201810844086.4A 2018-07-27 2018-07-27 Pcb板中的孔径补偿方法及装置 Active CN110769617B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810844086.4A CN110769617B (zh) 2018-07-27 2018-07-27 Pcb板中的孔径补偿方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810844086.4A CN110769617B (zh) 2018-07-27 2018-07-27 Pcb板中的孔径补偿方法及装置

Publications (2)

Publication Number Publication Date
CN110769617A true CN110769617A (zh) 2020-02-07
CN110769617B CN110769617B (zh) 2020-12-29

Family

ID=69327956

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810844086.4A Active CN110769617B (zh) 2018-07-27 2018-07-27 Pcb板中的孔径补偿方法及装置

Country Status (1)

Country Link
CN (1) CN110769617B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112198195A (zh) * 2020-09-10 2021-01-08 广州兴森快捷电路科技有限公司 Pcb孔内镀层质量检测方法、装置及存储介质
CN112376109A (zh) * 2020-10-21 2021-02-19 广州兴森快捷电路科技有限公司 Pcb电镀控制方法、装置、设备及存储介质
CN113079640A (zh) * 2021-02-01 2021-07-06 广州广合科技股份有限公司 印制电路板的背钻钻深的确定方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030226127A1 (en) * 2002-05-30 2003-12-04 Fujitsu Limited Designing method and a manufacturing method of an electronic device
CN1506502A (zh) * 2002-12-11 2004-06-23 国际商业机器公司 控制局部电流以获得均匀电镀厚度的方法和设备
JP2008140140A (ja) * 2006-12-01 2008-06-19 Mitsubishi Electric Corp プリント配線板設計支援システムおよび設計支援プログラム
CN101697666A (zh) * 2009-10-16 2010-04-21 深圳崇达多层线路板有限公司 线路板电镀装置及电镀方法
KR20100052830A (ko) * 2008-11-11 2010-05-20 삼성전기주식회사 다중 층구성 인쇄회로기판의 제조방법 및 이에 의한 인쇄회로기판
CN105323953A (zh) * 2014-06-30 2016-02-10 京瓷电路科技株式会社 印刷线路板及其制造方法
CN106599518A (zh) * 2016-12-30 2017-04-26 广州兴森快捷电路科技有限公司 图形电镀稀疏区与密集区铜厚比值的预测方法
CN108076586A (zh) * 2016-11-10 2018-05-25 南亚电路板股份有限公司 电路板及其制造方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030226127A1 (en) * 2002-05-30 2003-12-04 Fujitsu Limited Designing method and a manufacturing method of an electronic device
CN1506502A (zh) * 2002-12-11 2004-06-23 国际商业机器公司 控制局部电流以获得均匀电镀厚度的方法和设备
JP2008140140A (ja) * 2006-12-01 2008-06-19 Mitsubishi Electric Corp プリント配線板設計支援システムおよび設計支援プログラム
KR20100052830A (ko) * 2008-11-11 2010-05-20 삼성전기주식회사 다중 층구성 인쇄회로기판의 제조방법 및 이에 의한 인쇄회로기판
CN101697666A (zh) * 2009-10-16 2010-04-21 深圳崇达多层线路板有限公司 线路板电镀装置及电镀方法
CN105323953A (zh) * 2014-06-30 2016-02-10 京瓷电路科技株式会社 印刷线路板及其制造方法
CN108076586A (zh) * 2016-11-10 2018-05-25 南亚电路板股份有限公司 电路板及其制造方法
CN106599518A (zh) * 2016-12-30 2017-04-26 广州兴森快捷电路科技有限公司 图形电镀稀疏区与密集区铜厚比值的预测方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112198195A (zh) * 2020-09-10 2021-01-08 广州兴森快捷电路科技有限公司 Pcb孔内镀层质量检测方法、装置及存储介质
CN112376109A (zh) * 2020-10-21 2021-02-19 广州兴森快捷电路科技有限公司 Pcb电镀控制方法、装置、设备及存储介质
CN112376109B (zh) * 2020-10-21 2022-04-19 广州兴森快捷电路科技有限公司 Pcb电镀控制方法、装置、设备及存储介质
CN113079640A (zh) * 2021-02-01 2021-07-06 广州广合科技股份有限公司 印制电路板的背钻钻深的确定方法
CN113079640B (zh) * 2021-02-01 2022-05-13 广州广合科技股份有限公司 印制电路板的背钻钻深的确定方法

Also Published As

Publication number Publication date
CN110769617B (zh) 2020-12-29

Similar Documents

Publication Publication Date Title
CN110769617B (zh) Pcb板中的孔径补偿方法及装置
US9827616B2 (en) Method for implementing high-precision backdrilling stub length control
CN103619125A (zh) 一种用于提高电镀均匀性的pcb电镀方法
CN103687313A (zh) 一种实现盲槽底部图形化的加工方法
CN102387668A (zh) 板边镀铜孔半孔板切型加工工艺
CN103298259B (zh) 消除高速背板杂讯的钻孔工艺
CN105101678A (zh) 一种电路板导通孔加工方法和电路板
CN103747637A (zh) Pcb板的加工方法及pcb板
CN104470234A (zh) 一种阶梯镀铜的pcb生产方法
CN110831326B (zh) 压接孔公差的控制方法、装置、设备及存储介质
CN111372379B (zh) 一种提高pth孔孔径精度的制作方法
CN109661117B (zh) 一种pcb板电后铜瘤的重工方法
CN106332437B (zh) 电镀方法
CN107506842B (zh) Pcb订单加投率预测方法和装置
CN104470260A (zh) 盲孔电镀填孔方法和电路板
US20110278055A1 (en) Three-dimensional circuit device and method of manufacturing same
CN110113897A (zh) 一种提高印制电路板金属化包边附着力的方法
CN104968158A (zh) 一种厚铜箔细线路微间距电路板外层线路加工方法
CN116095962A (zh) 电路板过孔的背钻加工方法、背钻加工装置及电路板
JP2008308749A (ja) 銅めっき方法
CN113747670A (zh) 印制电路板上背钻控制方法、印制电路板及背钻系统
CN109117530B (zh) 传输线铜箔损耗的计算方法、装置、设备及存储介质
CN102387669B (zh) 立体电路元件及其制作方法
CN110446347A (zh) 一种pcb线路板电镀受镀面积的计算方法
CN111382487A (zh) 一种提高电路板镀层厚度精确度的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20230609

Address after: 3007, Hengqin international financial center building, No. 58, Huajin street, Hengqin new area, Zhuhai, Guangdong 519031

Patentee after: New founder holdings development Co.,Ltd.

Patentee after: CHONGQING FOUNDER HI-TECH ELECTRONIC Inc.

Address before: 100871, Beijing, Haidian District, Cheng Fu Road, No. 298, Zhongguancun Fangzheng building, 9 floor

Patentee before: PEKING UNIVERSITY FOUNDER GROUP Co.,Ltd.

Patentee before: CHONGQING FOUNDER HI-TECH ELECTRONIC Inc.