CN110647063A - 微型控制器及eft事件防护方法 - Google Patents

微型控制器及eft事件防护方法 Download PDF

Info

Publication number
CN110647063A
CN110647063A CN201811376197.3A CN201811376197A CN110647063A CN 110647063 A CN110647063 A CN 110647063A CN 201811376197 A CN201811376197 A CN 201811376197A CN 110647063 A CN110647063 A CN 110647063A
Authority
CN
China
Prior art keywords
circuit
eft
eft event
event
microcontroller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811376197.3A
Other languages
English (en)
Other versions
CN110647063B (zh
Inventor
李文益
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nuvoton Technology Corp
Original Assignee
Nuvoton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuvoton Technology Corp filed Critical Nuvoton Technology Corp
Publication of CN110647063A publication Critical patent/CN110647063A/zh
Application granted granted Critical
Publication of CN110647063B publication Critical patent/CN110647063B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • G06F1/305Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations in the event of power-supply fluctuations
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/24Pc safety
    • G05B2219/24215Scada supervisory control and data acquisition

Abstract

本发明提供了一种微型控制器及EFT事件防护方法。该微型控制器包括重置电路、时脉电路、检测电路、计数器以及控制电路。检测电路检测电气快速暂态脉冲(EFT)事件,以及当检测到EFT事件时,产生一阻挡信号。计数器耦接检测电路,以及当接收到阻挡信号时,开始进行计数。控制电路耦接重置电路、上述时脉电路以及上述计数器,以及从计数器接收阻挡信号。当控制电路接收到阻挡信号时,直到计数器计数次数达到一设定值前,控制电路将重置电路和时脉电路的输出信号,维持在检测到EFT事件发生前的状态,避免受到EFT事件的影响。

Description

微型控制器及EFT事件防护方法
技术领域
本发明说明书主要是有关于一电气快速暂态脉冲(Electrical Fast Transient,EFT)事件防护技术,特别是有关于当EFT事件发生时,藉由暂时将微型控制器的重置电路和时脉电路的输出信号,维持在检测到EFT事件发生前的状态的EFT事件防护技术。
背景技术
当微型控制器(microcontroller unit,MCU)在进行操作时,可能会发生电气快速暂态脉冲(Electrical Fast Transient,EFT)事件。当EFT事件发生时,在微型控制器中因为EFT事件所产生的瞬间高压噪声,会使得微型控制器的操作发生错误,因而对微型控制器造成损害,例如:微型控制器的重置电路(reset circuit)会因EFT事件影响而发生失败(fail),以及微型控制器的时脉电路(clock circuit)因EFT事件影响而造成程序的误写。
传统上为了防止EFT事件影响微型控制器,通常会采用被动防护的方式来防止EFT事件的影响,例如:使用反弹跳电路(de-bounce circuit)来滤除重置电路因为EFT事件所产生的重置信号,以及滤波电路来滤除时脉电路因为EFT事件所产生的高频时脉信号。但在采用被动防护的方式下,容易受到工艺、电压及温度(Process、Voltage、Temperature,PVT)变异的影响,而无法确保在不同操作环境下皆能通过EFT测试(标准)。
发明内容
有鉴于上述现有技术的问题,本发明提供了一EFT事件防护技术,特别是有关于当EFT事件发生时,藉由暂时将微型控制器的重置电路和时脉电路的输出信号,维持在检测到EFT事件发生前的状态的微型控制器和EFT事件防护方法。
根据本发明的一实施例提供了一种微型控制器。上述微型控制器包括一重置电路、一时脉电路、一检测电路、一计数器以及一控制电路。检测电路检测一电气快速暂态脉冲(EFT)事件,以及当检测到上述EFT事件时,产生一阻挡信号。计数器耦接上述检测电路,以及当接收到上述阻挡信号时,开始进行计数。控制电路耦接上述重置电路、上述时脉电路以及上述计数器,以及从上述计数器接收上述阻挡信号。当上述控制电路接收到上述阻挡信号时,直到上述计数器计数次数达到一设定值前,上述控制电路将上述重置电路和上述时脉电路的输出信号维持在检测到上述EFT事件发生前的状态。
根据本发明的一实施例提供了一种微型控制器,上述微型控制器包括一重置电路、一时脉电路、一检测电路,以及一控制电路。检测电路检测一电气快速暂态脉冲(EFT)事件,以及当检测到上述EFT事件时,产生一阻挡信号。控制电路耦接上述重置电路、上述时脉电路以及上述检测电路,以及从上述检测电路接收上述阻挡信号。当上述控制电路接收到上述阻挡信号时,直到上述EFT事件结束,上述控制电路将上述重置电路和上述时脉电路的输出信号维持在检测到上述EFT事件发生前的状态。
根据本发明的一实施例提供了一种电气快速暂态脉冲(EFT)事件防护方法。上述EFT事件防护方法适用一微型控制器。上述EFT事件防护方法包括:藉由上述微型控制器的一检测电路检测是否发生一EFT事件;当检测到上述EFT事件时,产生一阻挡信号;藉由上述微型控制器的一计数器开始进行计数;以及直到上述计数器计数次数达到一设定值前,藉由一控制电路将上述微型控制器的一重置电路和一时脉电路的输出信号维持在检测到上述EFT事件发生前的状态。
关于本发明其他附加的特征与优点,本领域技术人员,在不脱离本发明的精神和范围内,当可根据本案实施方法中所揭露的微型控制器和EFT事件防护方法,做些许的更动与润饰而得到。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是显示根据本发明的一实施例所述的微型控制器100的方块图。
图2A至2D是显示根据本发明的一实施例所述的检测电路110的电路图。
图3A至3B是显示根据本发明的一实施例所述的第一检测电路210、第二检测电路220、第三检测电路230以及第四检测电路240输出信号的示意图。
图4A至4B是显示根据本发明的一实施例所述的控制电路150的电路图。
图5是根据本发明的一实施例所述的EFT事件防护方法的流程图500。
附图标号:
100 微型控制器;
110 检测电路;
120 重置电路;
130 时脉电路;
140 计数器;
150 控制电路;
160 核心;
210 第一检测电路;
211 第一反向器;
220 第二检测电路;
221 第二反向器;
230 第三检测电路;
231 第三反向器;
240 第四检测电路;
241 第四反向器;
410 第一控制电路;
411 第五反向器;
412 第六反向器;
413 第七反向器;
414 第八反向器;
420 第二控制电路;
500 流程图;
A、B 节点;
C1 第一电容C1;
C2 第二电容C2;
CLK_IN、RST_IN 输入信号;
CLK_OUT、RST_OUT 输出信号;
DX、DB 阻挡信号;
N1 第一N型晶体管;
N2 第二N型晶体管;
N3 第三N型晶体管;
N4 第四N型晶体管;
P1 第一P型晶体管;
P2 第二P型晶体管;
P3 第三P型晶体管;
P4 第四P型晶体管;
R1 第一电阻;
R2 第二电阻;
R3 第三电阻;
R4 第四电阻;
R5 第五电阻;
R6 第六电阻;
S1 第一开关;
S2 第二开关;
S3 第三开关;
S510~S550 步骤;
VDD 电源电压;
VDD_S 第一节点电压;
VOUT1 第一反向器211的输出端;
VOUT2 第二反向器221的输出端;
VOUT3 第三反向器231的输出端;
VOUT4 第四反向器241的输出端;
VSS 接地电压;
VSS_S 第二节点电压。
具体实施方式
本章节所叙述的是实施本发明的最佳方式,目的在于说明本发明的精神而非用以限定本发明的保护范围,本发明的保护范围当视权利要求所界定者为准。
图1是显示根据本发明的一实施例所述的微型控制器(microcontroller unit,MCU)100的方块图。如图1所示,微型控制器100可包括一检测电路110、一重置电路(resetcircuit)120、一时脉电路(clock circuit)130、一计数器140、一控制电路150,以及一核心160。需注意地是,在图1所示的方块图,仅是为了方便说明本发明的实施例,但本发明并不以此为限。微型控制器100中亦可包含其它元件。
如图1所示,检测电路110会耦接至计数器140,且计数器140会耦接至控制电路150。控制电路150会耦接至重置电路120、时脉电路130,以及核心160,以将重置电路120以及时脉电路130的输出信号传送给微型控制器的核心160。
根据本发明的实施例,在一般操作时(即检测电路110未感测到电气快速暂态脉冲(Electrical Fast Transient,EFT)事件时),控制电路150会接收来自重置电路120以及时脉电路130的输出信号。接着,控制电路150会将接收到的输出信号传送给核心160,以执行重置电路120以及时脉电路130的输出信号所包含的指令。
根据本发明一实施例,当检测电路110感测到一EFT事件(例如:一第一EFT事件)时,检测电路110会产生一阻挡信号(例如:一第一阻挡信号),以使得重置电路120和时脉电路130的输出信号暂时维持在前一个状态(即在EFT事件未发生前的状态)。当检测电路110产生阻挡信号后,检测电路110会将阻挡信号传送给计数器140。当计数器140接收到阻挡信号后,计数器140会将阻挡信号传送给控制电路150,并开始进行计数。当控制电路150接收到阻挡信号后,控制电路150会维持重置电路120和时脉电路130的输出信号。直到计数器140的计数次数达到一设定值后,控制电路150才会回到一般操作,以正常地将来自重置电路120以及时脉电路130的输出信号传送给核心160。也就是说,当控制电路150接收到阻挡信号后,控制电路150不会将受EFT影响的输出信号传送给核心160,而是传送EFT事件未发生前的输出信号给核心160,以使得微型控制器100可维持正常操作,并避免受到EFT事件的影响。
更具体来说,当有EFT事件发生时,重置电路120会因为受到EFT事件的影响,而误产生了一重置信号(reset signal)。重置电路120误产生的重置信号将会使得微型控制器100进行错误的系统重置。因此,当检测电路110感测到EFT事件时,为了避免微型控制器100进行错误的系统重置,检测电路110会产生阻挡信号,以使得控制电路150可将重置电路120的输出信号暂时维持在EFT事件未发生前的状态。
此外,当有EFT事件发生时,时脉电路130会因为受到EFT事件的影响,而产生过快的频率。过快的频率将有可能会造成微型控制器100操作上的错误。因此,当检测电路110感测到EFT事件时,为了避免微型控制器100因为时脉电路130所产生的过快的频率,而造成微型控制器100操作上的错误,检测电路110会产生阻挡信号,以使得控制电路150可将时脉电路130的输出信号暂时维持在EFT事件未发生前的状态。也就是说,控制电路150会放慢时脉电路130的时脉,以避免时脉电路130产生过快的频率。
根据本发明一实施例,当计数器140的计数次数达到设定值前,检测电路110检测到一新的EFT事件(例如:一第二EFT事件)时,检测电路110会产生一新的阻挡信号(例如:一第二阻挡信号)。当计数器140接收到新的阻挡信号后,计数器140会重新从0开始进行计数。也就是说,当有新的EFT事件发生时,即使针对前一EFT事件,计数器140还未计数完毕,计数器140仍会重新从0开始进行计数。
图2A至2D是显示根据本发明的一实施例所述的检测电路110的电路图。如图2A至2D所示,检测电路110可包含一第一检测电路210、一第二检测电路220、一第三检测电路230以及一第四检测电路240。图3A至3B是显示根据本发明的一实施例所述的第一检测电路210、第二检测电路220、第三检测电路230以及第四检测电路240输出信号的示意图。根据本发明的一实施例,检测电路110透过第一检测电路210、第二检测电路220、第三检测电路230以及第四检测电路240可检测不同类型的EFT事件。底下实施例将有详细的说明。
根据本发明的一实施例,第一检测电路210是用来检测电源电压VDD上的负EFT事件。如图2A所示,第一检测电路210包含了一第一电阻R1、一第二电阻R2、一第一电容C1、一第一P型晶体管P1,以及一第一反向器211,其中第一节点电压VDD_S是表示电源电压VDD经过第一电阻R1和第一电容C1所组成的RC电路后,在节点A的电压。第一P型晶体管P1的源极会接收第一节点电压VDD_S、第一P型晶体管P1的栅极会接收电源电压VDD,且第一P型晶体管P1的漏极会耦接第二电阻R2。参考图3A左侧所示,当在电源电压VDD上有负EFT事件(即电源电压VDD瞬间往负的方向跑)发生时,第一检测电路210的电源电压VDD和第一节点电压VDD_S会产生不同的反应,且当两者电压差够大时,第一P型晶体管P1会被导通,且第一反向器211的输出端VOUT1会输出一脉波信号(即阻挡信号)。
根据本发明的一实施例,第二检测电路220是用来检测电源电压VDD上的正EFT事件。如图2B所示,第二检测电路220包含了一第二P型晶体管P2、一第三电阻R3以及一第二反向器221。第二P型晶体管P2的源极会接收电源电压VDD、第二P行晶体管P2的栅极会接收第一节点电压VDD_S(同图2A的第一节点电压VDD_S),且第二P型晶体管P2的漏极会耦接第三电阻R3。参考图3A右侧所示,当在电源电压VDD上有正EFT事件(即电源电压VDD瞬间往正的方向跑)发生时,第二检测电路220的电源电压VDD和第一节点电压VDD_S会产生不同的反应,且当两者电压差够大时,第二P型晶体管P2会被导通,且第二反向器221的输出端VOUT2会输出一脉波信号(即阻挡信号)。
根据本发明的一实施例,第三检测电路230是用来检测接地电压VSS上的正EFT事件。图2C所示,第三检测电路230包含了一第四电阻R4、一第五电阻R5、一第二电容C2、一第一N型晶体管N1,以及一第三反向器231,其中第二节点电压VSS_S是表示接地电压VSS经过第四电阻R4和第二电容C2所组成的RC电路后,在节点B的电压。第一N型晶体管N1的漏极会耦接第五电阻R5、第一N型晶体管N1的栅极会接收接地电压VSS,且第一N型晶体管N1的源极会接收第二节点电压VSS_S。参考图3B右侧所示,当在接地电压VSS上有正EFT事件(即接地电压VSS瞬间往正的方向跑)发生时,第三检测电路230的接地电压VSS和第二节点电压VSS_S会产生不同的反应,且当两者电压差够大时,第一N型晶体管N1会被导通,且第三反向器231的输出端VOUT3会输出一脉波信号(即阻挡信号)。
根据本发明的一实施例,第四检测电路240是用来检测接地电压VSS上的负EFT事件。如图2D所示,第四检测电路240包含一第二N型晶体管N2、一第六电阻R6以及一第四反向器241。第二N型晶体管N2的漏极会耦接第六电阻R6、第二N型晶体管N2的栅极会接收第二节点电压VSS_S(同图2C的第二节点电压VSS_S),且第二N型晶体管N2的源极会接收接地电压VSS。参考图3B左侧所示,当在接地电压VSS上有正EFT事件(即接地电压VSS瞬间往负的方向跑)发生时,第四检测电路240的接地电压VSS和第二节点电压VSS_S会产生不同的反应,且当两者电压差够大时,第二N型晶体管N2会被导通,且第四反向器241的输出端VOUT4会输出一脉波信号(即阻挡信号)。
根据本发明的一实施例,根据EFT标准中所制定的EFT事件的不同等级,检测电路110的RC电路(例如:第一电阻R1和第一电容C1所组成的RC电路,以及第四电阻R4和第二电容C2所组成的RC电路)可被调整,以适用不同的EFT等级。
图4A至4B是显示根据本发明的一实施例所述的控制电路150的电路图。如图4A至4B所示,控制电路150可包含一第一控制电路410以及一第二控制电路420。第一控制电路410会耦接至计数器140、时脉电路130和核心160,以控制时脉电路130输出到核心160的输出信号。第一控制电路410会接收来自时脉电路130输入信号CLK_IN,以及输出输出信号CLK_OUT至核心160。第二控制电路420会耦接至计数器140、重置电路120和核心160,以控制重置电路120输出到核心160的输出信号。第二控制电路420会接收来自重置电路120输入信号RST_IN,以及输出输出信号RST_OUT至核心160。
根据本发明的一实施例,如图4A所示,第一控制电路410包括一第一开关S1、一第二开关S2、一第三开关S3、一第五反向器411、一第六反向器412、一第七反向器413、一第八反向器414、一第三P型晶体管P3、一第四P型晶体管、一第三N型晶体管N3以及一第四N型晶体管N4。第一开关S1、第二开关S2、第三开关S3和第三P型晶体管P3的栅极会接收来自计数器140的信号DB,以及第三N型晶体管N3的栅极会接收来自计数器140的信号DX,其中信号DB是信号DX的反向信号,且信号DB和信号DX可视为第一控制电路410从计数器140接收到的阻挡信号。
当无EFT事件发生时(即DX=0且DB=1),第一开关S1、第二开关S2和第三开关S3会打开(ON),第一控制电路410的输出信号CLK_OUT会等同于目前的输入信号CLK_IN,且输入信号CLK_IN会暂存在第三P型晶体管P3或第三N型晶体管N3。当有EFT事件发生时(即DX=1且DB=0)时,第一开关S1、第二开关S2和第三开关S3会关闭(OFF),第一控制电路410的输出信号CLK_OUT会为上一状态的输入信号CLK_IN。
根据本发明的一实施例,第二控制电路420可是一逻辑电路,且第二控制电路420会接收来自计数器140的信号DX,其中信号DX可视为第二控制电路420从计数器140接收到的阻挡信号。当无EFT事件发生时(即DX=0),第二控制电路420的输出信号RST_OUT会等同于目前的输入信号RST_IN。当有EFT事件发生时(即DX=1),第二控制电路420的输出信号RST_OUT会为上一状态的输入信号RST_IN。
根据本发明的一实施例,检测电路110会直接耦接至控制电路150。也就是说,在此实施例中,微型控制器100可不配置计数器140。在此实施例中,当控制电路150接收到检测电路110所发送的阻挡信号时,控制电路150会评估目前EFT事件持续的时间。直到EFT事件结束后,控制电路150会维持重置电路120和时脉电路130的输出信号,在检测到EFT事件发生前的状态。此外,在此实施例中,当目前EFT事件结束前,检测电路110检测到一新的ETF事件时,检测电路110会产生一新的阻挡信号,且控制电路150会根据新的阻挡信号,重新评估新的EFT事件持续的时间。直到新的EFT事件结束后,控制电路150会将重置电路120和时脉电路130的输出信号,维持在检测到EFT事件发生前的状态。
图5是根据本发明的一实施例所述的EFT事件防护方法的流程图500。此EFT事件防护方法可适用本发明的微型控制器100。在步骤S510,藉由微型控制器100的一检测电路检测是否发生一EFT事件。当检测电路检测到EFT事件时,进行步骤S520。在步骤S520,检测电路会产生一阻挡信号。在步骤S530,微型控制器100的一计数器开始进行计数。在步骤S540,直到计数器计数次数达到一设定值前,藉由微型控制器100的一控制电路将微型控制器100的一重置电路和一时脉电路的输出信号,维持在检测到EFT事件发生前的状态。
当检测电路未检测到EFT事件时,进行步骤S550。在步骤S550,控制电路会正常输出重置电路和时脉电路的输出信号至微型控制器100的一核心。
根据本发明一实施例,EFT事件防护方法的步骤更包括,当计数器计数次数达到设定值前,检测电路检测到一新的ETF事件时,检测电路会产生一新的阻挡信号,且根据新的阻挡信号,计数器会重新开始进行计数。也就是说,当检测电路检测到一新的ETF事件时,EFT事件防护方法会重新回到步骤S520,并重新继续其他流程。
根据本发明一实施例,EFT事件防护方法的步骤更包括,当计数器的计数次数达到设定值后,控制电路会开始正常输出重置电路和时脉电路的输出信号至微型控制器100的一核心。
根据本发明一实施例,EFT事件防护方法的步骤更包括,藉由检测电路的一第一检测电路检测在电源电压上的负EFT事件;藉由检测电路的一第二检测电路检测电源电压上的正EFT事件;藉由检测电路的一第三检测电路检测接地电压上的正EFT事件;以及藉由检测电路的一第四检测电路检测接地电压上的负EFT事件。根据本发明一实施例,EFT事件防护方法的步骤更包括,当EFT事件发生时,藉由第一检测电路、第二检测电路、第三检测电路,或第四检测电路,产生一脉波信号,以作为阻挡信号。
根据本发明一实施例,EFT事件防护方法的步骤更包括,藉由控制电路的一第一控制电路,控制上述时脉电路输出到微型控制器100的一核心的输出信号,以及藉由控制电路的一第二控制电路,控制重置电路的输出到上述核心的输出信号。根据本发明一实施例,EFT事件防护方法的步骤更包括,当EFT事件发生时,藉由第一控制电路输出对应EFT事件发生前的状态的时脉电路的输出信号至上述核心,以及当EFT事件发生时,藉由第二控制电路输出对应EFT事件发生前的状态的重置电路的输出信号至上述核心。
根据本发明的实施例所提出的EFT事件防护方法,当EFT事件发生时,微型控制器的检测电路会先产生一阻挡信号,以使得计数器开始进行计数,以及使得控制电路会将微型控制器的重置电路和时脉电路的输出信号,维持在检测到EFT事件发生前的状态。直到计数器计数次数达到一设定值后,控制电路才会正常输出重置电路和时脉电路的输出信号。因此,经由本发明的实施例所提出的EFT事件防护方法,将可主动地防止EFT事件发生时所产生的影响,且在计数器计数的期间,微型控制器仍可维持正常的操作。
在本说明书中以及权利要求中的序号,例如「第一」、「第二」等等,仅是为了方便说明,彼此之间并没有顺序上的先后关系。
本发明的说明书所揭露的方法和演算法,可直接透过通信处理装置经配置以至少一处理器执行,直接应用在硬件以及软件模组或两者的结合上。一软件模组(包括执行指令和相关数据)和其它数据可储存在数据存储器中,像是随机存取存储器(RAM)、快闪存储器(flash memory)、只读存储器(ROM)、可擦可编程只读存储器(EPROM)、带电可擦可编程只读存储器(EEPROM)、暂存器、硬盘、可携式硬盘、光盘只读存储器(CD-ROM)、DVD或在此领域公知技术中任何其它电脑可读取的储存媒体格式。一储存媒体可耦接至一机器装置,举例来说,像是电脑/处理器(为了说明的方便,在本说明书以处理器来表示),上述处理器可透过储存媒体来读取信息(像是程序码),以及写入信息至储存媒体。一储存媒体可整合一处理器。一特殊应用集成电路(ASIC)可包括处理器和储存媒体。一用户设备则可包括一特殊应用集成电路。换句话说,处理器和储存媒体以不直接连接用户设备的方式,包括于用户设备中。此外,在一些实施例中,任何适合电脑程序的产品包括可读取的储存媒体,其中可读取的储存媒体包括和一或多个所揭露实施例相关的程序码。在一些实施例中,电脑程序的产品可包括封装材料。
以上段落使用多种层面描述。显然的,本文的教示可以多种方式实现,而在范例中揭露的任何特定架构或功能仅为一代表性的状况。根据本文的教示,任何本领域技术人员应理解在本文揭露的各层面可独立实作或两种以上的层面可以合并实作。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此发明的保护范围当视权利要求所界定者为准。

Claims (14)

1.一种微型控制器,其特征在于,包括:
一重置电路;
一时脉电路;
一检测电路,检测一第一电气快速暂态脉冲EFT事件,以及当检测到所述第一EFT事件时,产生一第一阻挡信号;
一计数器,耦接所述检测电路,以及当接收到所述第一阻挡信号时,开始进行计数;以及
一控制电路,耦接所述重置电路、所述时脉电路以及所述计数器,以及从所述计数器接收所述第一阻挡信号;
其中当所述控制电路接收到所述第一阻挡信号时,直到所述计数器计数次数达到一设定值前,所述控制电路将所述重置电路和所述时脉电路的输出信号,维持在检测到所述第一EFT事件发生前的状态。
2.根据权利要求1所述的微型控制器,其特征在于,当所述计数器计数次数达到所述设定值前,所述检测电路检测到一第二EFT事件时,所述检测电路会产生一第二阻挡信号,且所述计数器根据所述第二阻挡信号重新开始进行计数。
3.根据权利要求1所述的微型控制器,其特征在于,当所述计数器计数次数达到所述设定值后,所述控制电路正常输出所述重置电路和所述时脉电路的输出信号至所述微型控制器的一核心。
4.根据权利要求1所述的微型控制器,其特征在于,所述检测电路包括:
一第一检测电路,用以检测电源电压上的负EFT事件;
一第二检测电路,用以检测电源电压上的正EFT事件;
一第三检测电路,用以检测接地电压上的正EFT事件;以及
一第四检测电路,用以检测接地电压上的负EFT事件。
5.根据权利要求4所述的微型控制器,其特征在于,当所述第一EFT事件发生时,所述第一检测电路、所述第二检测电路、所述第三检测电路或所述第四检测电路会产生一脉波信号,以作为所述第一阻挡信号。
6.根据权利要求1所述的微型控制器,其特征在于,所述控制电路包括:
一第一控制电路,控制所述时脉电路输出到所述微型控制器的一核心的输出信号;以及
一第二控制电路,控制所述重置电路的输出到所述核心的输出信号;
其中当EFT事件发生时,所述第一控制电路输出对应所述第一EFT事件发生前的状态的所述时脉电路的输出信号至所述核心及所述第二控制电路输出对应所述第一EFT事件发生前的状态的所述重置电路的输出信号至所述核心。
7.一种微型控制器,其特征在于,包括:
一重置电路;
一时脉电路;
一检测电路,检测一第一电气快速暂态脉冲EFT事件,以及当检测到所述第一EFT事件时,产生一第一阻挡信号;以及
一控制电路,耦接所述重置电路、所述时脉电路以及所述检测电路,以及从所述检测电路接收所述第一阻挡信号;
其中当所述控制电路接收到所述第一阻挡信号时,直到所述第一EFT事件结束,所述控制电路将所述重置电路和所述时脉电路的输出信号,维持在检测到所述第一EFT事件发生前的状态。
8.根据权利要求7所述的微型控制器,其特征在于,当所述第一EFT事件结束前,所述检测电路检测到一第二EFT事件时,所述检测电路会产生一第二阻挡信号,且所述控制电路根据所述第二阻挡信号重新将所述重置电路和所述时脉电路的输出信号,维持在检测到所述第一EFT事件发生前的状态。
9.一种电气快速暂态脉冲EFT事件防护方法,其特征在于,适用一微型控制器,包括:
藉由所述微型控制器的一检测电路检测是否发生一第一EFT事件;
当检测到所述第一EFT事件时,产生一第一阻挡信号;
藉由所述微型控制器的一计数器开始进行计数;以及
直到所述计数器计数次数达到一设定值前,藉由一控制电路将所述微型控制器的一重置电路和一时脉电路的输出信号,维持在检测到所述第一EFT事件发生前的状态。
10.根据权利要求9所述的EFT事件防护方法,其特征在于,更包括:
当所述计数器计数次数达到一设定值前,所述检测电路检测到一第二EFT事件时,产生一第二阻挡信号;以及
根据所述第二阻挡信号,所述计数器重新开始进行计数。
11.根据权利要求9所述的EFT事件防护方法,其特征在于,更包括:
当计数次数达到所述设定值后,正常输出所述重置电路和所述时脉电路的输出信号至所述微型控制器的一核心。
12.根据权利要求9所述的EFT事件防护方法,其特征在于,更包括:
藉由所述检测电路的一第一检测电路检测电源电压上的负EFT事件;
藉由所述检测电路的一第二检测电路检测电源电压上的正EFT事件;
藉由所述检测电路的一第三检测电路检测接地电压上的正EFT事件;以及
藉由所述检测电路的一第四检测电路检测接地电压上的负EFT事件。
13.根据权利要求12所述的EFT事件防护方法,其特征在于,更包括:
当所述第一EFT事件发生时,藉由所述第一检测电路、所述第二检测电路、所述第三检测电路或所述第四检测电路,产生一脉波信号,以作为所述第一阻挡信号。
14.根据权利要求9所述的EFT事件防护方法,其特征在于,更包括:
藉由所述控制电路的一第一控制电路,控制所述时脉电路输出到所述微型控制器的一核心的输出信号;以及
藉由所述控制电路的一第二控制电路,控制所述重置电路的输出到所述核心的输出信号;
其中当EFT事件发生时,藉由所述第一控制电路输出对应第一所述EFT事件发生前的状态的所述时脉电路的输出信号至所述核心及所述第二控制电路输出对应所述第一EFT事件发生前的状态的所述重置电路的输出信号至所述核心。
CN201811376197.3A 2018-06-26 2018-11-19 微型控制器及eft事件防护方法 Active CN110647063B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107121879 2018-06-26
TW107121879A TWI678043B (zh) 2018-06-26 2018-06-26 微型控制器和eft事件防護方法

Publications (2)

Publication Number Publication Date
CN110647063A true CN110647063A (zh) 2020-01-03
CN110647063B CN110647063B (zh) 2020-08-07

Family

ID=68981651

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811376197.3A Active CN110647063B (zh) 2018-06-26 2018-11-19 微型控制器及eft事件防护方法

Country Status (3)

Country Link
US (1) US10606331B2 (zh)
CN (1) CN110647063B (zh)
TW (1) TWI678043B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112067926A (zh) * 2020-09-08 2020-12-11 西安电子科技大学 一种检测mcu芯片抗eft干扰能力的电路及方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112730979B (zh) * 2020-12-24 2022-11-29 太原航空仪表有限公司 一种基于stm32的等精度频率测量方法
CN113253187A (zh) * 2020-12-24 2021-08-13 上海贝岭股份有限公司 电快速瞬变脉冲群测试系统
TWI802180B (zh) * 2021-12-27 2023-05-11 新唐科技股份有限公司 反彈跳電路模組與其偵測電路及事件處理方法
TWI789190B (zh) * 2021-12-29 2023-01-01 新唐科技股份有限公司 控制裝置及其操作方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020084813A1 (en) * 2000-12-30 2002-07-04 Jeon Hyun Kyu Power noise prevention circuit in microcontroller unit
US20090003755A1 (en) * 2007-06-28 2009-01-01 Ansheng Liu Systems and methods for integrated optical circuitry for high data rate optical transmission and reception
CN101854159A (zh) * 2009-04-01 2010-10-06 上海凌世电子有限公司 一种电快速瞬变脉冲群发生器
US8860394B2 (en) * 2012-06-28 2014-10-14 Intersil Americas LLC Fast dynamic voltage response for voltage regulators with droop control
CN104821708A (zh) * 2015-05-13 2015-08-05 无锡芯朋微电子股份有限公司 提升原边反馈电源系统eft抗扰度的电路结构

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW563299B (en) * 2000-02-01 2003-11-21 Ind Tech Res Inst Automatically recovering method and apparatus for micro-controller/microprocessor under electromagnetic interference
US7248024B2 (en) * 2004-07-15 2007-07-24 Intersil Americas Inc. Apparatus and method for state-variable synthesis in a switching power supply
JP2009037456A (ja) * 2007-08-02 2009-02-19 Nec Electronics Corp マイクロコントローラおよびその制御方法
US8020049B2 (en) 2008-12-18 2011-09-13 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. Detection of and recovery from an electrical fast transient/burst (EFT/B) on a universal serial bus (USB) device
TWI384231B (zh) * 2009-06-11 2013-02-01 Amazing Microelectronic Corp 電壓暫態偵測電路
US8000076B2 (en) 2009-07-15 2011-08-16 Lineage Power Corporation Interrupter, a method of responding to a monitored event and an integrated circuit including an interrupter

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020084813A1 (en) * 2000-12-30 2002-07-04 Jeon Hyun Kyu Power noise prevention circuit in microcontroller unit
US20090003755A1 (en) * 2007-06-28 2009-01-01 Ansheng Liu Systems and methods for integrated optical circuitry for high data rate optical transmission and reception
CN101854159A (zh) * 2009-04-01 2010-10-06 上海凌世电子有限公司 一种电快速瞬变脉冲群发生器
US8860394B2 (en) * 2012-06-28 2014-10-14 Intersil Americas LLC Fast dynamic voltage response for voltage regulators with droop control
CN104821708A (zh) * 2015-05-13 2015-08-05 无锡芯朋微电子股份有限公司 提升原边反馈电源系统eft抗扰度的电路结构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112067926A (zh) * 2020-09-08 2020-12-11 西安电子科技大学 一种检测mcu芯片抗eft干扰能力的电路及方法
CN112067926B (zh) * 2020-09-08 2021-07-06 西安电子科技大学 一种检测mcu芯片抗eft干扰能力的电路及方法

Also Published As

Publication number Publication date
CN110647063B (zh) 2020-08-07
US10606331B2 (en) 2020-03-31
TWI678043B (zh) 2019-11-21
US20190391190A1 (en) 2019-12-26
TW202002446A (zh) 2020-01-01

Similar Documents

Publication Publication Date Title
CN110647063B (zh) 微型控制器及eft事件防护方法
US9714976B2 (en) Circuit and method for detecting a fault attack
KR100422588B1 (ko) 파워 업 신호 발생 장치
US10469074B2 (en) Power on/off reset circuit and reset signal generating circuit including the same
JP5581147B2 (ja) 電子回路の作動の監視
EP3805767B1 (en) Power glitch signal detection circuit, secure chip and electronic device
US10171070B2 (en) Signal transmission circuit and power conversion device
EP3975248A1 (en) Electrostatic discharge protection circuit
EP2704063B1 (en) Detection arrangement
US10425076B2 (en) Power-on-reset circuit
CN113341780B (zh) 用于诸如微控制器之类的低成本集成电路的模式选择电路
US6956409B2 (en) Reference voltage detector for power-on sequence in a memory
US10536141B2 (en) Semiconductor device
JP2006112889A (ja) 電源電圧検出回路
US20150162091A1 (en) Data reading device and semiconductor device
KR101475229B1 (ko) 내부 회로 초기화를 보장하는 파워 업 신호 발생 장치 및 그 방법
JP5738724B2 (ja) トリミング回路、システム、判定プログラム、確認方法、及び判定方法
US9030892B2 (en) Data reading device
JP5262981B2 (ja) ラッチ装置及びラッチ方法
CN111435154B (zh) 漏电检测电路、闪存存储器漏电检测装置和漏电检测方法
US8194491B2 (en) Power-up circuit
US8862949B2 (en) Systems and methods for storing information
JP2012249223A (ja) 1線式シリアルインターフェース
JPH04138386A (ja) 半導体集積回路の試験用入力回路
JP2006311651A (ja) 半導体装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant