CN110646726A - 一种pcb背钻无损检测方法 - Google Patents

一种pcb背钻无损检测方法 Download PDF

Info

Publication number
CN110646726A
CN110646726A CN201910894075.1A CN201910894075A CN110646726A CN 110646726 A CN110646726 A CN 110646726A CN 201910894075 A CN201910894075 A CN 201910894075A CN 110646726 A CN110646726 A CN 110646726A
Authority
CN
China
Prior art keywords
layer
drilling
detection
hole
pcb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910894075.1A
Other languages
English (en)
Inventor
肖永龙
韩启龙
张军杰
夏国伟
胡新星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victory Giant Technology Huizhou Co Ltd
Original Assignee
Victory Giant Technology Huizhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victory Giant Technology Huizhou Co Ltd filed Critical Victory Giant Technology Huizhou Co Ltd
Priority to CN201910894075.1A priority Critical patent/CN110646726A/zh
Priority to PCT/CN2019/120767 priority patent/WO2021051647A1/zh
Publication of CN110646726A publication Critical patent/CN110646726A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2812Checking for open circuits or shorts, e.g. solder bridges; Testing conductivity, resistivity or impedance
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01BMEASURING LENGTH, THICKNESS OR SIMILAR LINEAR DIMENSIONS; MEASURING ANGLES; MEASURING AREAS; MEASURING IRREGULARITIES OF SURFACES OR CONTOURS
    • G01B7/00Measuring arrangements characterised by the use of electric or magnetic techniques
    • G01B7/26Measuring arrangements characterised by the use of electric or magnetic techniques for measuring depth

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Perforating, Stamping-Out Or Severing By Means Other Than Cutting (AREA)

Abstract

本发明涉及一种PCB背钻无损检测方法,通过在PCB制作单元旁设计背钻检测模块,所述背钻检测模块包括第一检测孔至第四检测孔、背钻孔,以及自上而下依次设置的Top层、精度检测层、钻穿层、不可钻穿层和Bottom层,通过第一检测孔至第四检测孔对背钻孔在精度检测层、钻穿层和不可钻穿层分别进行背钻检测,所述第一检测孔和第二检测孔用于精度检测层的背钻精度检测,所述第三检测孔用于钻穿层的钻穿检测,所述第四检测孔用于不可钻穿层的不钻穿检测。本发明PCB背钻无损检测方法适用所有背钻类PCB检测,在不影响客户的产品设计的情况下对背钻类PCB进行出货前背钻深度、钻穿层次和背钻精度进行检测,其检测可监控每块交货板的背钻品质,有效避免不良品流入客户端,同时避免切片导致的PCB报废。

Description

一种PCB背钻无损检测方法
技术领域
本发明涉及PCB背钻检测技术领域,具体为一种PCB背钻无损检测方法。
背景技术
随着数字信号传输的速度越来越快,频率越来越高,信号的完整性传输研究成为PCB越来越关键的重要核心技术。其中,背钻技术是为了解决PTH孔内多余镀铜产生的EMI类问题,保证信号完整性而提出的PCB钻孔技术。
目前,检测背钻深度、钻孔层次、Stub值以及背钻精度等均需要进行破坏性检测,故无法对每一块PCB进行检测。常规条件下,背钻类PCB板在出货前只会取1~3pcs进行破坏性质的切片测试其背钻深度、钻穿层次、Stub值以及背钻精度数据。由于少量的切片测试无法代表所有的出货产品,往往存在背钻不良问题漏波到客户端。由于此类PCB封装后产品的价值极高,每当有背钻不良的PCB流转到客户端后,会对客户带来巨大的经济与时间损失,同时PCB生产厂商将面临的巨额赔款。因此,背钻类PCB如何进行无损检测成为其重要的技术指标之一。
为了解决传统背钻检测采用破坏性检测带来的检测繁琐、难度大,难于做到每PCS板的检测问题,景旺电子科技(龙川)有限公司于2015.01.14日提出了一种PCB背钻板背钻深度检测方法,并于2015.04.29日公开的背钻检测方法,其通过在PCB工艺边,根据PCB背钻层的数量,设置若干个检测条,每个检测条均设置3个检测孔,1个共用连通孔和1个背钻孔。其在每层均设置检测条的方式对每层的背钻情况进行检测确定背钻的深度,其只能检测背钻孔的深度,而且检测繁杂。
发明内容
本发明提供一种PCB背钻无损检测方法,其在不影响客户的产品设计的情况下对背钻类PCB进行出货前背钻深度、钻穿层次和背钻精度进行检测,其检测可监控每块交货板的背钻品质,有效避免不良品流入客户端,同时避免切片导致的PCB报废。
为了实现上述目的,通过以下技术方案实现。
一种PCB背钻无损检测方法,通过在PCB制作单元旁设计背钻检测模块,所述背钻检测模块包括第一检测孔至第四检测孔、背钻孔,以及自上而下依次设置的Top层、精度检测层、钻穿层、不可钻穿层和Bottom层,通过第一检测孔至第四检测孔对背钻孔在精度检测层、钻穿层和不可钻穿层分别进行背钻检测,所述第一检测孔和第二检测孔用于精度检测层的背钻精度检测,所述第三检测孔用于钻穿层的钻穿检测,所述第四检测孔用于不可钻穿层的不钻穿检测。本发明PCB背钻无损检测方法通过在PCB制作单元旁,即在交货单元附件中设计背钻检测模块,其不仅可以无损监测PCB的背钻深度,而且可以无损监测PCB的背钻精度和钻穿层次,确保PCB的背钻品质,实现无损监测每块交货板的背钻品质,避免不良品流入客户端;同时也避免了传统切片破坏性检测导致的PCB报废问题。
进一步地,所述精度检测层的检测:使用万用表测量第一检测孔在精度检测层的第一检测点、背钻孔在精度检测层的第一背钻检测点和第二检测孔在精度检测层的第二检测点之间的开路或短路情况,当显示开路时,表时背钻精度超出控制标准,检测结果NG;当显示短路时表示背钻精度在控制范围以内,检测结果OK。检测结果NG的PCB背钻板进行回收处理,而检测结果OK的PCB背钻板流转至客户,确保流入至客户的PCB背钻板的精度符合要求。
进一步地,所述精度检测层设计在与板内BD2M最小距离层次一致的层次以内,BD2M为背钻孔到导体距离,所述精度检测层设计在板内背钻孔到导体的最小距离层次一致的层次以内,即所述精度检测层采用模拟产品板设计,保证精度检测层的设计与产品板一致,使背钻检测模块能更加真实的反馈产品板的实际状态。
进一步地,所述精度检测层的线路设计由第一检测点、第二检测点处的环形线路与第一背钻检测点处的环形线路连接构成。
进一步地,所述环形线路的宽度为2mil~3mil,所述环形线宽的具体尺寸大小根据实际铜厚度、工厂的生产能力以及BD2M的大小确定,根据实际情况,环形线路宽度可以设计为2mil,也可以设计为3mil等。
进一步地,所述背钻孔在精度检测层处的孔壁距离环形线路最外侧距离为BD2M的最大值。即为背钻最大允许偏移值,当背钻孔的偏移量大于背钻最大允许偏移值时,所述精度检测层的检测线路为开路,检测结果为NG。当背钻孔的偏移量在背钻最大允许偏移值以内,则精度检测层的检测线路为短路,检测结果为OK。
进一步地,所述钻穿层的检测:使用万用表测量第三检测孔在钻穿层的第三检测点与背钻孔在钻穿层的第二背钻检测点之间的开路或短路情况,当显示开路时,表示背钻已钻穿钻穿层,检测结果OK,当显示短路时,表示未钻穿钻穿层,检测结果NG。
进一步地,所述钻穿层设计在板内钻穿层内,所述第三检测孔和第二背钻检测孔在钻穿层上均设有单边4mil的焊盘,并通过线宽为4mil的线路相连。
进一步地,所述不可钻穿层的检测:使用万用表测量第四检测孔在不可钻穿层的第四检测点与背钻孔在不可钻穿层的第三背钻检测点之间的开路或短路情况,当显示开路时表示背钻已钻穿不可钻穿层,检测结果NG;当显示短路时表示未钻到不可钻穿层,检测结果OK。
进一步地,所述不可钻穿层设计在板内不可钻穿层内,所述第四检测孔和第三背钻检测孔在不可钻穿层上均设有单边4mil的焊盘,并通过线宽为4mil的线路相连。
本发明PCB背钻无损检测方法与现有技术相比,具有如下有益效果:
第一、可实现无损监测PCB的背钻品质,通过在PCB制作单元旁设计背钻检测模块,并在背钻检测模块中设计精度检测层、钻穿层和不可钻穿层,通过对精度检测层、钻穿层和不可钻穿层设计线路,使用万用表对精度检测层、钻穿层和不可钻穿层的线路的开/短路情况进行检测,在不影响客户的产品设计情况下,实现对PCB背钻精度、深度及钻穿层次的监测,进而实现对PCB背钻品质的无损监测;
第二、可实现对每块待出货背钻PCB板的监测,由于采用本发明检测方法实现了对PCB背钻品质的无损监测,有效解决了传统背钻检测采用切片破坏性检测而无法对所有板进行检测的弊端,可实现对每块待出货背钻PCB板进行背钻品质检测,确保流入客户的板均为监测合格的良板,有效解决了现有技术中因不良板流入客户端,对客户带来的巨大经济与时间损失;
第三、可对背钻精度进行检测,精度检测层的设置,模拟产品板设计,通过精度检测层上第一检测点、第二检测点和第一背钻检测点以及精度检测层的线路设计,使用万用表检测第一检测点、第一背钻检测点和第二检测点的线路开/短情况,如线路为开路,则背钻精度超出精度范围,检测结果NG,如线路为短路,则背钻精度在精度范围内,检测结果OK,检测模块能更加真实的反馈产品板的实际状态。
附图说明
附图1为本发明PCB背钻无损检测方法的整体结构布局示意图;
附图2为本发明PCB背钻无损检测方法中精度检测层的测试线路示意图;
附图3为本发明PCB背钻无损检测方法中钻穿层的测试线路示意图;
附图4为本发明PCB背钻无损检测方法中不可钻穿层的测试线路示意图。
具体实施方式
在本发明的描述中,需要理解的是,术语诸如 “上”、“下”、“前”、“后”、 “左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
下面将结合具体实施例及附图对本发明PCB背钻无损检测方法作进一步详细描述。
如图1所示,一种PCB背钻无损检测方法,通过在PCB制作单元旁设计背钻检测模块,所述背钻检测模块包括第一检测孔1、第二检测孔2、第三检测孔3、第四检测孔4、背钻孔5,以及自上而下依次设置的Top层10、精度检测层20、钻穿层30、不可钻穿层40和Bottom层,通过第一检测孔1至第四检测孔4对背钻孔5在精度检测层20、钻穿层30和不可钻穿层40分别进行背钻检测,所述第一检测孔1和第二检测孔2用于精度检测层20的背钻精度检测,所述第三检测孔3用于钻穿层30的钻穿检测,所述第四检测孔4用于不可钻穿层40的不钻穿检测。本发明PCB背钻无损检测方法通过在PCB制作单元旁,即在交货单元附件中设计背钻检测模块,其不仅可以无损监测PCB的背钻深度,而且可以无损监测PCB的背钻精度和钻穿层次,确保PCB的背钻品质,实现无损监测每块交货板的背钻品质,避免不良品流入客户端;同时也避免了传统切片破坏性检测导致的PCB报废问题。
参照图1和图2,所述精度检测层20的检测:使用万用表测量第一检测孔1在精度检测层20的第一检测点21、背钻孔5在精度检测层20的第一背钻检测点23和第二检测孔2在精度检测层20的第二检测点22之间的开路或短路情况,当显示开路时,表时背钻精度超出控制标准,检测结果NG;当显示短路时表示背钻精度在控制范围以内,检测结果OK。检测结果NG的PCB背钻板进行回收处理,而检测结果OK的PCB背钻板流转至客户,确保流入至客户的PCB背钻板的精度符合要求。
参照图1和图2,所述精度检测层20设计在与板内BD2M最小距离层次一致的层次以内,BD2M为背钻孔到导体距离,所述精度检测层设计在板内背钻孔到导体的最小距离层次一致的层次以内,即所述精度检测层采用模拟产品板设计,保证精度检测层的设计与产品板一致,使背钻检测模块能更加真实的反馈产品板的实际状态。
参照图1和图2,所述精度检测层20的线路设计由第一检测点21、第二检测点22处的环形线路与第一背钻检测点23处的环形线路连接构成。所述环形线路的宽度为2mil~3mil,所述环形线宽的具体尺寸大小根据实际铜厚度、工厂的生产能力以及BD2M的大小确定,根据实际情况,环形线路宽度可以设计为2mil,也可以设计为3mil等。
参照图1和图2,所述背钻孔5在精度检测层20处的孔壁距离环形线路最外侧距离为BD2M的最大值。即为背钻最大允许偏移值,当背钻孔5的偏移量大于背钻最大允许偏移值时,所述精度检测层20的检测线路为开路,检测结果为NG。当背钻孔5的偏移量在背钻最大允许偏移值以内,则精度检测层20的检测线路为短路,检测结果为OK。
参照图1和图3,所述钻穿层30设计在板内钻穿层30内,所述第三检测孔3和第二背钻检测点32在钻穿层30上均设有单边4mil的焊盘,并通过线宽为4mil的线路相连。所述钻穿层30的检测:使用万用表测量第三检测孔3在钻穿层30的第三检测点31与背钻孔5在钻穿层30的第二背钻检测点32之间的开路或短路情况,当显示开路时,表示背钻已钻穿钻穿层30,检测结果OK,当显示短路时,表示未钻穿钻穿层30,检测结果NG。
参照图1和图4,所述不可钻穿层40设计在板内不可钻穿层40内,所述第四检测孔4和第三背钻检测孔在不可钻穿层40上均设有单边4mil的焊盘,并通过线宽为4mil的线路相连。所述不可钻穿层40的检测:使用万用表测量第四检测孔4在不可钻穿层40的第四检测点41与背钻孔5在不可钻穿层40的第三背钻检测点42之间的开路或短路情况,当显示开路时表示背钻已钻穿不可钻穿层40,检测结果NG;当显示短路时表示未钻到不可钻穿层40,检测结果OK。
本发明PCB背钻无损检测方法通过在PCB制作单元旁,即在交货单元附件中设计背钻检测模块,其不仅可以无损监测PCB的背钻深度,而且可以无损监测PCB的背钻精度和钻穿层次,确保PCB的背钻品质,实现无损监测每块交货板的背钻品质,避免不良品流入客户端;同时也避免了传统切片破坏性检测导致的PCB报废问题。
上述实施例仅为本发明的具体实施例,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些显而易见的替换形式均属于本发明的保护范围。

Claims (10)

1.一种PCB背钻无损检测方法,其特征在于:通过在PCB制作单元旁设计背钻检测模块,所述背钻检测模块包括第一检测孔至第四检测孔、背钻孔,以及自上而下依次设置的Top层、精度检测层、钻穿层、不可钻穿层和Bottom层,通过第一检测孔至第四检测孔对背钻孔在精度检测层、钻穿层和不可钻穿层分别进行背钻检测,所述第一检测孔和第二检测孔用于精度检测层的背钻精度检测,所述第三检测孔用于钻穿层的钻穿检测,所述第四检测孔用于不可钻穿层的不钻穿检测。
2.根据权利要求1所述的PCB背钻无损检测方法,其特征在于,所述精度检测层的检测:使用万用表测量第一检测孔在精度检测层的第一检测点、背钻孔在精度检测层的第一背钻检测点和第二检测孔在精度检测层的第二检测点之间的开路或短路情况,当显示开路时,表时背钻精度超出控制标准,检测结果NG;当显示短路时表示背钻精度在控制范围以内,检测结果OK。
3.根据权利要求2所述的PCB背钻无损检测方法,其特征在于,所述精度检测层设计在与板内BD2M最小距离层次一致的层次以内。
4.根据权利要求3所述的PCB背钻无损检测方法,其特征在于,所述精度检测层的线路设计由第一检测点、第二检测点处的环形线路与第一背钻检测点处的环形线路连接构成。
5.根据权利要求4所述的PCB背钻无损检测方法,其特征在于,所述环形线路的宽度为2mil~3mil。
6.根据权利要求5所述的PCB背钻无损检测方法,其特征在于,所述背钻孔在精度检测层处的孔壁距离环形线路最外侧距离为BD2M的最大值。
7.根据权利要求1所述的PCB背钻无损检测方法,其特征在于,所述钻穿层的检测:使用万用表测量第三检测孔在钻穿层的第三检测点与背钻孔在钻穿层的第二背钻检测点之间的开路或短路情况,当显示开路时,表示背钻已钻穿钻穿层,检测结果OK,当显示短路时,表示未钻穿钻穿层,检测结果NG。
8.根据权利要求7所述的PCB背钻无损检测方法,其特征在于,所述钻穿层设计在板内钻穿层内,所述第三检测孔和第二背钻检测孔在钻穿层上均设有单边焊盘,并通过线路相连。
9.根据权利要求1所述的PCB背钻无损检测方法,其特征在于,所述不可钻穿层的检测:使用万用表测量第四检测孔在不可钻穿层的第四检测点与背钻孔在不可钻穿层的第三背钻检测点之间的开路或短路情况,当显示开路时表示背钻已钻穿不可钻穿层,检测结果NG;当显示短路时表示未钻到不可钻穿层,检测结果OK。
10.根据权利要求9所述的PCB背钻无损检测方法,其特征在于,所述不可钻穿层设计在板内不可钻穿层内,所述第四检测孔和第三背钻检测孔在不可钻穿层上均设有单边焊盘,并通过线路相连。
CN201910894075.1A 2019-09-20 2019-09-20 一种pcb背钻无损检测方法 Pending CN110646726A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201910894075.1A CN110646726A (zh) 2019-09-20 2019-09-20 一种pcb背钻无损检测方法
PCT/CN2019/120767 WO2021051647A1 (zh) 2019-09-20 2019-11-26 一种pcb背钻无损检测方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910894075.1A CN110646726A (zh) 2019-09-20 2019-09-20 一种pcb背钻无损检测方法

Publications (1)

Publication Number Publication Date
CN110646726A true CN110646726A (zh) 2020-01-03

Family

ID=69010972

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910894075.1A Pending CN110646726A (zh) 2019-09-20 2019-09-20 一种pcb背钻无损检测方法

Country Status (2)

Country Link
CN (1) CN110646726A (zh)
WO (1) WO2021051647A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111343779A (zh) * 2020-02-27 2020-06-26 梅州市志浩电子科技有限公司 一种背钻孔性能检测方法
CN112797887A (zh) * 2020-11-17 2021-05-14 天津普林电路股份有限公司 一种高多层板背钻孔层间深度测试结构及方法
CN113218294A (zh) * 2021-04-07 2021-08-06 奥士康科技股份有限公司 一种用于背钻孔的深度和对位精度检测coupon
CN113518505A (zh) * 2020-04-10 2021-10-19 苏州维嘉科技股份有限公司 一种电路板钻孔加工方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050005438A1 (en) * 2003-07-11 2005-01-13 Endicott Interconnect Technologies, Inc. Method of testing printed circuit board opening spacings
CN101876687A (zh) * 2010-06-04 2010-11-03 深南电路有限公司 一种pcb板背钻深度测试方法
CN201788249U (zh) * 2010-08-25 2011-04-06 深圳中富电路有限公司 压合层偏测试装置
CN201828238U (zh) * 2010-10-11 2011-05-11 深圳中富电路有限公司 一种背钻板背钻深度测试装置
CN102721384A (zh) * 2012-06-26 2012-10-10 胜华电子(惠阳)有限公司 一种线路板v形切割偏移检测方法
CN104284512A (zh) * 2013-07-09 2015-01-14 华通电脑股份有限公司 具背钻深度检测构造的多层电路板及其背钻深度监控方法
CN104582288A (zh) * 2015-01-14 2015-04-29 景旺电子科技(龙川)有限公司 一种pcb背钻板背钻深度检测方法
CN205408277U (zh) * 2016-03-08 2016-07-27 浪潮电子信息产业股份有限公司 一种背钻缺陷便于检测的pcb板
CN206531465U (zh) * 2017-03-11 2017-09-29 郑州云海信息技术有限公司 测试过孔背钻精度的测试板
CN109195313A (zh) * 2018-09-25 2019-01-11 深圳崇达多层线路板有限公司 一种新型背钻测试孔制作方法
CN110191569A (zh) * 2019-04-17 2019-08-30 奥士康科技股份有限公司 一种5g电路板的背钻对准度的测试结构和方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05226846A (ja) * 1992-02-14 1993-09-03 Fujitsu Ltd 多層プリント配線板の内層ずれ量チェック方法
CN102435792B (zh) * 2011-09-28 2013-12-25 东莞生益电子有限公司 Pcb板背钻可靠性测试用附连测试板及其测试方法
CN103096643B (zh) * 2011-11-03 2015-04-22 北大方正集团有限公司 检测pcb背钻孔的方法和pcb在制板

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050005438A1 (en) * 2003-07-11 2005-01-13 Endicott Interconnect Technologies, Inc. Method of testing printed circuit board opening spacings
CN101876687A (zh) * 2010-06-04 2010-11-03 深南电路有限公司 一种pcb板背钻深度测试方法
CN201788249U (zh) * 2010-08-25 2011-04-06 深圳中富电路有限公司 压合层偏测试装置
CN201828238U (zh) * 2010-10-11 2011-05-11 深圳中富电路有限公司 一种背钻板背钻深度测试装置
CN102721384A (zh) * 2012-06-26 2012-10-10 胜华电子(惠阳)有限公司 一种线路板v形切割偏移检测方法
CN104284512A (zh) * 2013-07-09 2015-01-14 华通电脑股份有限公司 具背钻深度检测构造的多层电路板及其背钻深度监控方法
CN104582288A (zh) * 2015-01-14 2015-04-29 景旺电子科技(龙川)有限公司 一种pcb背钻板背钻深度检测方法
CN205408277U (zh) * 2016-03-08 2016-07-27 浪潮电子信息产业股份有限公司 一种背钻缺陷便于检测的pcb板
CN206531465U (zh) * 2017-03-11 2017-09-29 郑州云海信息技术有限公司 测试过孔背钻精度的测试板
CN109195313A (zh) * 2018-09-25 2019-01-11 深圳崇达多层线路板有限公司 一种新型背钻测试孔制作方法
CN110191569A (zh) * 2019-04-17 2019-08-30 奥士康科技股份有限公司 一种5g电路板的背钻对准度的测试结构和方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111343779A (zh) * 2020-02-27 2020-06-26 梅州市志浩电子科技有限公司 一种背钻孔性能检测方法
CN111343779B (zh) * 2020-02-27 2022-03-04 梅州市志浩电子科技有限公司 一种背钻孔性能检测方法
CN113518505A (zh) * 2020-04-10 2021-10-19 苏州维嘉科技股份有限公司 一种电路板钻孔加工方法
CN113518505B (zh) * 2020-04-10 2022-10-28 苏州维嘉科技股份有限公司 一种电路板钻孔加工方法
CN112797887A (zh) * 2020-11-17 2021-05-14 天津普林电路股份有限公司 一种高多层板背钻孔层间深度测试结构及方法
CN113218294A (zh) * 2021-04-07 2021-08-06 奥士康科技股份有限公司 一种用于背钻孔的深度和对位精度检测coupon

Also Published As

Publication number Publication date
WO2021051647A1 (zh) 2021-03-25

Similar Documents

Publication Publication Date Title
CN110646726A (zh) 一种pcb背钻无损检测方法
CN104582331A (zh) 多层线路板的内层偏位检测方法
CN111356290B (zh) 一种能够检测背钻孔深度的检测方法
CN110475432B (zh) 一种pcb板及其制造和背钻方法
CN106961796B (zh) 一种便于检测背钻孔精度的pcb的制作方法
CN102072716A (zh) 一种多层线路板层间和钻孔偏移检测方法
CN107770974B (zh) 一种层间对准度检测模块的制作方法
CN105758891B (zh) 一种pcb的性能检测方法
CN114485366A (zh) 线路板钻孔的偏位检测方法
CN110146804B (zh) 一种pcb动态导通可靠性测试方法
CN103796415A (zh) 多层电路板及其制作方法
CN111256578A (zh) 一种背钻板深度检测的方法
CN201788164U (zh) 基于微电阻测试的pcb板质量检测装置
CN214173288U (zh) 量测系统
CN207252015U (zh) 一种hdi线路板盲孔填铜可靠性测试模块
CN105430869B (zh) Ic测试板高孔位精度加工方法及制作方法
CN113218294A (zh) 一种用于背钻孔的深度和对位精度检测coupon
CN103796435A (zh) 测量线路板层压偏位的方法
US20130049787A1 (en) Method of testing stacked semiconductor device structure
CN113660773A (zh) 可靠性测试板及可靠性测试板的制作方法
CN111343779B (zh) 一种背钻孔性能检测方法
CN112004306B (zh) 一种高多层板线路和电铣精度的检测方法
CN206674304U (zh) 一种hdi线路板
CN213750203U (zh) 一种pcb板过孔检测装置
CN112014721B (zh) 一种通用型lcr测试板及其制作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200103

RJ01 Rejection of invention patent application after publication