CN110597748A - 一种基于tlk2711的高速通信接口及数据处理系统 - Google Patents
一种基于tlk2711的高速通信接口及数据处理系统 Download PDFInfo
- Publication number
- CN110597748A CN110597748A CN201910702797.2A CN201910702797A CN110597748A CN 110597748 A CN110597748 A CN 110597748A CN 201910702797 A CN201910702797 A CN 201910702797A CN 110597748 A CN110597748 A CN 110597748A
- Authority
- CN
- China
- Prior art keywords
- power supply
- speed
- data packet
- data processing
- interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0042—Universal serial bus [USB]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Dc Digital Transmission (AREA)
- Communication Control (AREA)
Abstract
一种基于TLK2711的高速通信接口及数据处理系统,涉及惯性测量技术领域;包括电源模块、通信接口模块和数据处理模块;其中,电源模块包括开关电源和线性稳压电源;通信接口模块包括FPGA、配置存储器、温补晶振、接口电路和电连接器;数据处理模块包括接口转接盒、板卡和电脑终端;电源模块采用开关电源与线性电源两种供电方式,供电效率高且稳定性好;通信接口模块采用TLK2711串行接口通信,降低数据互联复杂程度,数据传输速率高,实时性及准确性好;采用自同步通信方式,信号时钟精度高;电连接器引脚少,电路布线简单,抗干扰能力强;数据处理端引入低通滤波处理,获取严格的线性相位,避免高频角位移数据的相位失真。
Description
技术领域
本发明涉及一种惯性测量技术领域,特别是一种基于TLK2711的高速通信接口及数据处理系统。
背景技术
随着航天领域的发展,用于通信、气象、对地观测、技术试验及军事领域的空间遥感技术应用十分广泛。航天器测得的数据以图像的方式传输至地面,进行数据处理和分析。由于数据量较为庞大,需要实现高速采集存储。
目前,遥感卫星载荷与数传分系统之间的数据接口电平一般有晶体管逻辑(TTL)电平、发射极耦合逻辑(ECL)电平、RS422电平、低压差分信号(LVDS)电平、电压型逻辑(VML)电平等。其中,TTL电平的抗干扰能力较差,电缆线长度不宜超过3m,对星载设备布局要求和限制较多;后几种电平均为差分工作方式,抗干扰能力强,可以有效抑制引线串扰的影响。但ECL接口直流功耗较大,RS422接口的最大传输速率仅为10Mbit/s,难以应用于高速数据传输;而LVDS接口具有传输速率高、功耗小、抗共模干扰抑制能力强等优点,在遥感卫星载荷数据接口设计中应用广泛。
LVDS接口由于接口时钟频率的限制,每路最高速率约为100Mbit/s左右,通常采用多路信号并行的方式进行传输。在单路最高速率的限制下,如果采用LVDS接口,为了满足高速数据传输需求,只能单纯地依靠增加并行路数来提高接口速率。然而,并行路数的增加将导致设备内部附属电路、设备面板电连接器以及设备之间传输电缆数量的显著增加,设备尺寸和重量及电缆重量随之增加,不利于设备的研制和系统的集成。同时,LVDS接口采用时钟同步信号,传输过程中时钟与数据分别发送,各信号的瞬时抖动不一致必将导致传输质量的下降。
发明内容
本发明的目的在于克服现有技术的上述不足,提供一种基于TLK2711的高速通信接口及数据处理系统,降低了数据互联复杂程度,数据传输速率高,实时性及准确性好;抗干扰能力强,获取严格的线性相位,避免高频角位移数据的相位失真。
本发明的上述目的是通过如下技术方案予以实现的:
一种基于TLK2711的高速通信接口及数据处理系统,包括电源模块、通信接口模块和数据处理模块;其中,电源模块包括开关电源和线性稳压电源;通信接口模块包括FPGA、配置存储器、温补晶振、接口电路和电连接器;数据处理模块包括接口转接盒、板卡和电脑终端;
开关电源:为FPGA供电;
线性稳压电源:为接口电路和配置存储器供电;
配置存储器:上电后,生成配置信息;将配置信息发送至FPGA;
FPGA:上电后,接收从配置存储器传来的配置信息;通过配置信息进行自身初始化处理;采集外部通信数据,对通信数据进行整合,生成高速数据包;并将高速数据包发送至接口电路;
温补晶振:生成时钟信号和频率基准,并将时钟信号和频率基准发送至接口电路;
接口电路:接收温补晶振传来的时钟信号和频率基准;接收FPGA传来的高速数据包;以温补晶振传来的时钟信号和频率基准对高速数据包进行高速并串转化处理,生成转化后数据包,将转化后数据包通过电连接器发送至板卡;
板卡:接收接口电路传来的转化后数据包,对转化后数据包进行解析,生成解码数据包;将解码数据包发送至电脑终端;
电脑终端:接收板卡传来的解码数据包,对解码数据包依次进行滤波、解析处理,得到有效数据。
在上述的一种基于TLK2711的高速通信接口及数据处理系统,所述FPGA生成的高速数据包长度为1544周期;字节数为1544*16bit。
在上述的一种基于TLK2711的高速通信接口及数据处理系统,FPGA向接口电路发送高速数据包的频率为:每8个高速数据包发送依次。
在上述的一种基于TLK2711的高速通信接口及数据处理系统,所述开关电源采用TPS54310开关电源;线性稳压电源采用MSK电源。
在上述的一种基于TLK2711的高速通信接口及数据处理系统,所述接口电路的带宽为2.16Gbps。
在上述的一种基于TLK2711的高速通信接口及数据处理系统,所述温补晶振频率为100Hz,工作温度为-40℃~+85℃;输出精度优于10ns。
在上述的一种基于TLK2711的高速通信接口及数据处理系统,所述接口电路采用TLK2711接口电路;采用高速串行差分的传输方式;采用自同步通信方式,实现了信号和时钟的不偏移。
本发明与现有技术相比具有如下优点:
(1)本发明采用了开关电源和线性稳压电源供电,实现高供电效率与电压高稳定度的需求;
(2)本发明采用了TLK2711高速串行接口通信,降低数据互联复杂程度,数据传输速率高,实时性及准确性好;
(3)本发明采用的电连接器引脚少,电路布线简单,抗干扰能力强;
(4)本发明引入低通滤波进行数据处理,获取严格的线性相位,避免高频角位移数据的相位失真。
附图说明
图1为本发明高速通信接口及数据处理系统示意图。
具体实施方式
下面结合附图和具体实施例对本发明作进一步详细的描述:
如图1所示为高速通信接口及数据处理系统示意图,由图可知,一种基于TLK2711的高速通信接口及数据处理系统,包括电源模块、通信接口模块和数据处理模块;其中,电源模块包括开关电源和线性稳压电源;通信接口模块包括FPGA、配置存储器、温补晶振、接口电路和电连接器;数据处理模块包括接口转接盒、板卡和电脑终端;
开关电源:为FPGA供电;开关电源采用TPS54310开关电源。
线性稳压电源:为接口电路和配置存储器供电;线性稳压电源采用MSK电源。实现电源高效率利用;同时,采用MSK的线性稳压电源,为对电压稳定度要求较高的FPGA部分管脚,包括与BANK管脚和辅助电压VCCA_AUX管脚,及配置存储器供电,保证电压具备较高的稳定度。
配置存储器:上电后,生成配置信息;将配置信息发送至FPGA;
FPGA:上电后,接收从配置存储器传来的配置信息;通过配置信息进行自身初始化处理;采集外部通信数据,对通信数据进行整合,生成高速数据包;高速数据包长度为1544周期;字节数为1544*16bit。并将高速数据包发送至接口电路。FPGA向接口电路发送高速数据包的频率为:每8个高速数据包发送依次。FPGA选用XC5VLX50-2FF324I,使用JTAG和Master Select MAP两种配置模式,JTAG模式支持在线调试源程序,Master Select MAP模式可以提供8bit或者16bit双向数据总线接口,CCLK时钟输出,支持共用数据总线实现多设备级联配置,从存储器中加载程序,完成数据采集与处理。
温补晶振:生成时钟信号和频率基准,并将时钟信号和频率基准发送至接口电路;温补晶振频率为100Hz,工作温度为-40℃~+85℃;输出精度优于10ns。
接口电路:接收温补晶振传来的时钟信号和频率基准;接收FPGA传来的高速数据包;以温补晶振传来的时钟信号和频率基准对高速数据包进行高速并串转化处理,生成转化后数据包,将转化后数据包通过电连接器发送至板卡。
接口电路的带宽为2.16Gbps。接口电路采用TLK2711接口电路;采用高速串行差分的传输方式;采用自同步通信方式,实现了信号和时钟的不偏移。
板卡:接收接口电路传来的转化后数据包,对转化后数据包进行解析,生成解码数据包;将解码数据包发送至电脑终端;
电脑终端:接收板卡传来的解码数据包,对解码数据包依次进行滤波、解析处理,得到有效数据。
本发明采用TLK2711接口电路,以高速串行差分的方式进行传输。TLK2711是一种基于串行/解串(SERializer/DESerializer,SerDes)技术的高速收发器件,单路串行传输速率高达2.5Gbit/s。TLK2711采用采用VML差分信号,具有较好的抗干扰能力;同时TLK2711采用自同步通信方式,利用时钟和数据恢复技术代替同步传输数据和时钟,有效解决了信号和时钟偏移问题;此外,串行通信技术充分利用传输媒体的信道容量,减少所需的连接器引脚数目,降低芯片外围引脚数,设备及电缆布线更为简单,系统抗干扰能力更强。
本发明说明书中未作详细描述的内容属本领域技术人员的公知技术。
Claims (7)
1.一种基于TLK2711的高速通信接口及数据处理系统,其特征在于:包括电源模块、通信接口模块和数据处理模块;其中,电源模块包括开关电源和线性稳压电源;通信接口模块包括FPGA、配置存储器、温补晶振、接口电路和电连接器;数据处理模块包括接口转接盒、板卡和电脑终端;
开关电源:为FPGA供电;
线性稳压电源:为接口电路和配置存储器供电;
配置存储器:上电后,生成配置信息;将配置信息发送至FPGA;
FPGA:上电后,接收从配置存储器传来的配置信息;通过配置信息进行自身初始化处理;采集外部通信数据,对通信数据进行整合,生成高速数据包;并将高速数据包发送至接口电路;
温补晶振:生成时钟信号和频率基准,并将时钟信号和频率基准发送至接口电路;
接口电路:接收温补晶振传来的时钟信号和频率基准;接收FPGA传来的高速数据包;以温补晶振传来的时钟信号和频率基准对高速数据包进行高速并串转化处理,生成转化后数据包,将转化后数据包通过电连接器发送至板卡;
板卡:接收接口电路传来的转化后数据包,对转化后数据包进行解析,生成解码数据包;将解码数据包发送至电脑终端;
电脑终端:接收板卡传来的解码数据包,对解码数据包依次进行滤波、解析处理,得到有效数据。
2.根据权利要求1所述的一种基于TLK2711的高速通信接口及数据处理系统,其特征在于:所述FPGA生成的高速数据包长度为1544周期;字节数为1544*16bit。
3.根据权利要求2所述的一种基于TLK2711的高速通信接口及数据处理系统,其特征在于:FPGA向接口电路发送高速数据包的频率为:每8个高速数据包发送依次。
4.根据权利要求3所述的一种基于TLK2711的高速通信接口及数据处理系统,其特征在于:所述开关电源采用TPS54310开关电源;线性稳压电源采用MSK电源。
5.根据权利要求4所述的一种基于TLK2711的高速通信接口及数据处理系统,其特征在于:所述接口电路的带宽为2.16Gbps。
6.根据权利要求5所述的一种基于TLK2711的高速通信接口及数据处理系统,其特征在于:所述温补晶振频率为100Hz,工作温度为-40℃~+85℃;输出精度优于10ns。
7.根据权利要求6所述的一种基于TLK2711的高速通信接口及数据处理系统,其特征在于:所述接口电路采用TLK2711接口电路;采用高速串行差分的传输方式;采用自同步通信方式,实现了信号和时钟的不偏移。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910702797.2A CN110597748B (zh) | 2019-07-31 | 2019-07-31 | 一种基于tlk2711的高速通信接口及数据处理系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910702797.2A CN110597748B (zh) | 2019-07-31 | 2019-07-31 | 一种基于tlk2711的高速通信接口及数据处理系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110597748A true CN110597748A (zh) | 2019-12-20 |
CN110597748B CN110597748B (zh) | 2021-09-07 |
Family
ID=68853254
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910702797.2A Active CN110597748B (zh) | 2019-07-31 | 2019-07-31 | 一种基于tlk2711的高速通信接口及数据处理系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110597748B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113535619A (zh) * | 2021-06-30 | 2021-10-22 | 北京航天时代光电科技有限公司 | 一种基于Virtex-5系列FPGA和TLK2711的星用高速串行接口 |
Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006185302A (ja) * | 2004-12-28 | 2006-07-13 | Canon Inc | データ転送制御装置 |
US20060176943A1 (en) * | 2005-02-04 | 2006-08-10 | Agere Systems, Inc. | Serializer deserializer (SERDES) testing |
CN101365250A (zh) * | 2008-08-14 | 2009-02-11 | 浙江工业大学 | 基于fpga设计的gpon onu系统的硬件平台系统 |
WO2009121186A1 (en) * | 2008-04-04 | 2009-10-08 | Gennum Corporation | High-speed video serializer and deserializer |
CN101573903A (zh) * | 2006-11-08 | 2009-11-04 | 菲尼萨公司 | 用于在光电设备中使用的串化器/解串器 |
CN102193034A (zh) * | 2010-03-15 | 2011-09-21 | 株式会社泰塞克 | 时间宽度测定装置 |
CN202142057U (zh) * | 2011-06-09 | 2012-02-08 | 中国科学院上海微系统与信息技术研究所 | 一种数字信号处理的嵌入式开发系统 |
CN102609289A (zh) * | 2012-02-15 | 2012-07-25 | 中兴通讯股份有限公司 | 一种现场可编程门阵列逻辑在线加载的方法和装置 |
CN102684955A (zh) * | 2011-11-28 | 2012-09-19 | 曙光信息产业(北京)有限公司 | 1G Ethernet与OC48网络自适应接入系统和方法 |
CN105677358A (zh) * | 2016-01-25 | 2016-06-15 | 深圳市同创国芯电子有限公司 | 一种可编程逻辑器件配置方法及系统 |
CN107209225A (zh) * | 2015-02-04 | 2017-09-26 | 泰拉丁公司 | 使用校准的单个时钟源同步串行器‑解串器协议的高速数据传输 |
CN206920978U (zh) * | 2017-04-20 | 2018-01-23 | 成都博宇利华科技有限公司 | 一种高速型信号处理板卡 |
CN107786254A (zh) * | 2016-08-26 | 2018-03-09 | 马克西姆综合产品公司 | 使用串行化器/并行化器技术的远程调谐器时钟分配 |
CN207148833U (zh) * | 2017-06-15 | 2018-03-27 | 徐州医科大学 | 基于网络数据深度内容过滤的硬件设备 |
CN108292924A (zh) * | 2015-11-12 | 2018-07-17 | 高通股份有限公司 | 在高速串行总线上传达低速和高速并行比特流 |
CN109579795A (zh) * | 2018-11-20 | 2019-04-05 | 北京理工大学 | 用于星载相机的大画幅遥感图像实时处理系统 |
CN110089067A (zh) * | 2016-10-20 | 2019-08-02 | 东芝存储器株式会社 | 接口系统 |
-
2019
- 2019-07-31 CN CN201910702797.2A patent/CN110597748B/zh active Active
Patent Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006185302A (ja) * | 2004-12-28 | 2006-07-13 | Canon Inc | データ転送制御装置 |
US20060176943A1 (en) * | 2005-02-04 | 2006-08-10 | Agere Systems, Inc. | Serializer deserializer (SERDES) testing |
CN101573903A (zh) * | 2006-11-08 | 2009-11-04 | 菲尼萨公司 | 用于在光电设备中使用的串化器/解串器 |
WO2009121186A1 (en) * | 2008-04-04 | 2009-10-08 | Gennum Corporation | High-speed video serializer and deserializer |
CN101365250A (zh) * | 2008-08-14 | 2009-02-11 | 浙江工业大学 | 基于fpga设计的gpon onu系统的硬件平台系统 |
CN102193034A (zh) * | 2010-03-15 | 2011-09-21 | 株式会社泰塞克 | 时间宽度测定装置 |
CN202142057U (zh) * | 2011-06-09 | 2012-02-08 | 中国科学院上海微系统与信息技术研究所 | 一种数字信号处理的嵌入式开发系统 |
CN102684955A (zh) * | 2011-11-28 | 2012-09-19 | 曙光信息产业(北京)有限公司 | 1G Ethernet与OC48网络自适应接入系统和方法 |
CN102609289A (zh) * | 2012-02-15 | 2012-07-25 | 中兴通讯股份有限公司 | 一种现场可编程门阵列逻辑在线加载的方法和装置 |
CN107209225A (zh) * | 2015-02-04 | 2017-09-26 | 泰拉丁公司 | 使用校准的单个时钟源同步串行器‑解串器协议的高速数据传输 |
CN108292924A (zh) * | 2015-11-12 | 2018-07-17 | 高通股份有限公司 | 在高速串行总线上传达低速和高速并行比特流 |
CN105677358A (zh) * | 2016-01-25 | 2016-06-15 | 深圳市同创国芯电子有限公司 | 一种可编程逻辑器件配置方法及系统 |
CN107786254A (zh) * | 2016-08-26 | 2018-03-09 | 马克西姆综合产品公司 | 使用串行化器/并行化器技术的远程调谐器时钟分配 |
CN110089067A (zh) * | 2016-10-20 | 2019-08-02 | 东芝存储器株式会社 | 接口系统 |
CN206920978U (zh) * | 2017-04-20 | 2018-01-23 | 成都博宇利华科技有限公司 | 一种高速型信号处理板卡 |
CN207148833U (zh) * | 2017-06-15 | 2018-03-27 | 徐州医科大学 | 基于网络数据深度内容过滤的硬件设备 |
CN109579795A (zh) * | 2018-11-20 | 2019-04-05 | 北京理工大学 | 用于星载相机的大画幅遥感图像实时处理系统 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113535619A (zh) * | 2021-06-30 | 2021-10-22 | 北京航天时代光电科技有限公司 | 一种基于Virtex-5系列FPGA和TLK2711的星用高速串行接口 |
Also Published As
Publication number | Publication date |
---|---|
CN110597748B (zh) | 2021-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103678212B (zh) | 基于vpx架构的通用接口检测装置 | |
CN111736517A (zh) | 一种基于多通道adc和fpga的同步采集处理卡系统 | |
CN108345553B (zh) | 一种星载高分辨成像数据传输与采集系统 | |
CN109491940A (zh) | 一种tlk2711传输接口与usb3.0传输接口的转换电路及转换方法 | |
CN113572486B (zh) | 具有低速SerDes接口的发送器、接收器及其电路设计方法 | |
CN115842904A (zh) | 一种用于Cameralink高速工业相机的数字图像传输装置 | |
CN112231161B (zh) | 多芯片调试方法及多芯片调试装置 | |
CN110597748B (zh) | 一种基于tlk2711的高速通信接口及数据处理系统 | |
CN203643598U (zh) | 雷达数据记录设备 | |
CN114116563A (zh) | 基于pcie总线的高速同步串口模块 | |
CN219227609U (zh) | 基于光纤介质的jesd204b数据传输系统 | |
CN111614355B (zh) | 数据传输装置、模数转换器和雷达系统 | |
CN209312015U (zh) | 一种tlk2711传输接口与usb3.0传输接口的转换电路 | |
CN117221761A (zh) | 一种基于交流工频耐压试验的多板卡多通道同步采集技术 | |
CN108319560B (zh) | 一种TLK2711传输接口与Camera-Link传输接口的转换电路 | |
KR20220065667A (ko) | 이미지 테스트 시스템, 테스트 어셈블리 및 이미지 캡쳐 카드 | |
CN114896194A (zh) | 基于fpga和dsp的多路信号采集处理板 | |
CN113535619A (zh) | 一种基于Virtex-5系列FPGA和TLK2711的星用高速串行接口 | |
CN110068801B (zh) | 一种基于fpga的短波数字接收机 | |
CN112953470A (zh) | 一种四通道12GSaps任意波形发生模块及波形发生方法 | |
CN112946583A (zh) | 中频信号处理单元及具有其的数字相控阵雷达 | |
CN110912611A (zh) | 一种基于分布式同步授时技术的sfp传输系统 | |
Xu et al. | Design of serial image acquisition system based on camera link | |
CN110083565B (zh) | Vpx总线信号接收处理系统 | |
CN103686170A (zh) | 短距离多路视频的传输方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |