CN110503996B - 存储器件及其形成方法 - Google Patents

存储器件及其形成方法 Download PDF

Info

Publication number
CN110503996B
CN110503996B CN201910119146.0A CN201910119146A CN110503996B CN 110503996 B CN110503996 B CN 110503996B CN 201910119146 A CN201910119146 A CN 201910119146A CN 110503996 B CN110503996 B CN 110503996B
Authority
CN
China
Prior art keywords
column
conductive
array
source line
memory device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910119146.0A
Other languages
English (en)
Other versions
CN110503996A (zh
Inventor
张至扬
朱文定
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Original Assignee
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Manufacturing Co TSMC Ltd filed Critical Taiwan Semiconductor Manufacturing Co TSMC Ltd
Publication of CN110503996A publication Critical patent/CN110503996A/zh
Application granted granted Critical
Publication of CN110503996B publication Critical patent/CN110503996B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1653Address circuits or decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1653Address circuits or decoders
    • G11C11/1655Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1653Address circuits or decoders
    • G11C11/1657Word-line or row circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2253Address circuits or decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2253Address circuits or decoders
    • G11C11/2255Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2253Address circuits or decoders
    • G11C11/2257Word-line or row circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2259Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0026Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0028Word-line or row circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/7684Smoothing; Planarisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5221Crossover interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/74Array wherein each memory cell has more than one access device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/79Array wherein the access device being a transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/82Array having, for accessing a cell, a word line, a bit line and a plate or source line receiving different potentials

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明的实施例提供了存储器件及其形成方法。本发明的各个实施例针对用于减小线路负载的存储器布局。在一些实施例中,存储器件包括:位单元阵列、第一导线、第二导线和多个导电桥。第一和第二导线可以例如是源极线或一些其它的导线。位单元阵列包括多个行和多个列,并且多个列包括第一列和第二列。第一导线沿着第一列延伸并且电连接至第一列中的位单元。第二导线沿着第二列延伸并且电连接至第二列中的位单元。导电桥从第一导线延伸至第二导线并且将第一导线和第二导线电连接在一起。

Description

存储器件及其形成方法
技术领域
本发明的实施例总体涉及电子电路领域,更具体地,涉及存储器件及其形成方法。
背景技术
许多现代电子器件包括非易失性存储器。非易失性存储器是能够在断电的情况下存储数据的电子存储器。用于下一代非易失性存储器的一些有前景的候选者包括电阻式随机存取存储器(RRAM)。RRAM具有相对简单的结构,并且与互补金属氧化物半导体(CMOS)逻辑制造工艺兼容。
发明内容
根据本发明的一个方面,提供了一种存储器件,包括:位单元的阵列,包括多个行和多个列,其中,所述多个列包括第一列和第二列;第一导线,沿着所述第一列延伸,其中,所述第一导线电连接至所述阵列的所述第一列中的位单元;第二导线,沿着所述第二列延伸,其中,所述第二导线电连接至所述阵列的所述第二列中的位单元;以及多个导电桥,从所述第一导线延伸至所述第二导线,并且将所述第一导线和所述第二导线电连接在一起。
根据本发明的另一个方面,提供了一种用于形成存储器件的方法,所述方法包括:在衬底上形成存取器件的阵列,其中,所述存取器件的阵列包括多个行和多个列,并且其中,所述多个列以相邻列为一对来分组;在所述存取器件的阵列上方形成多条布线,其中,所述多条布线包括:多条源极线,包括第一源极线和第二源极线,其中,所述多条源极线的每条均专用于相邻列构成的一对,并且电连接至所述阵列的所述相邻列构成的一对中的存取器件;和多个桥部,在所述第一源极线和所述第二源极线之间延伸,并且将所述第一源极线和所述第二源极线电连接在一起;以及在所述多条布线上方形成存储器结构的阵列,其中,所述存储器结构分别通过所述多条布线电连接至所述存取器件。
根据本发明的又一个方面,提供了一种存储器件,包括:位单元的阵列,其中,所述阵列包括多个行和多个列,并且其中,所述多个列包括第一相邻列对和第二相邻列对;以及导电结构,电连接至所述阵列的所述第一相邻列对和所述第二相邻列对中的位单元,其中,所述导电结构具有梯形顶部布局,其中,所述梯形顶部布局的腿部分别沿着所述第一相邻列对和所述第二相邻列对伸长。
附图说明
当结合附图进行阅读时,从以下详细描述可最佳理解本发明的各个方面。应该指出,根据工业中的标准实践,各个部件未按比例绘制。实际上,为了清楚的讨论,各个部件的尺寸可以任意地增大或减小。
图1示出了具有用于减小线路负载的存储器件的一些实施例的框图。
图2A至图2H示出了具有不同的导电桥配置的图1的存储器件的各个实施例的框图。
图3A和图3B示出了图1和图2A至图2G的任何一个的存储器件中的位单元的各个实施例的框图。
图4A和图4B示出了分别具有图3A和图3B的位单元的图1的存储器件的各个实施例的框图。
图5A至图5C示出了图4B的存储器件部分的一些实施例的各个顶部布局。
图6示出了图5B的存储器件部分的一些可选实施例的顶部布局,其中,导电桥具有两行节距。
图7A至图7C示出了图5A至图5C的存储器件部分的一些实施例的各个截面图。
图8至图12示出了用于形成具有用于减小线路负载的布局的存储器件的方法的一些实施例的一系列截面图。
图13示出了图8至图12的一些实施例的流程图。
具体实施方式
以下公开内容提供了许多用于实现本发明的不同特征的不同实施例或实例。下面描述了组件和布置的具体实例以简化本发明。当然,这些仅仅是实例,而不旨在限制本发明。例如,以下描述中,在第二部件上方或者上形成第一部件可以包括第一部件和第二部件直接接触形成的实施例,并且也可以包括在第一部件和第二部件之间可以形成额外的部件,从而使得第一部件和第二部件可以不直接接触的实施例。此外,本发明可在各个实施例中重复参考标号和/或字符。该重复是为了简单和清楚的目的,并且其本身不指示所讨论的各个实施例和/或配置之间的关系。
而且,为便于描述,在此可以使用诸如“且,为便于描述在…下方”、“下部”、“在…之上”、“上部”等空间相对术语,以描述如图所示的一个元件或部件与另一个(或另一些)原件或部件的关系。除了图中所示的方位外,空间相对术语旨在包括器件在使用或操作中的不同方位。装置可以以其它方式定向(旋转90度或在其它方位上),而本文使用的空间相对描述符可以同样地做出相应的解释。
电阻式随机存取存储器(RRAM)存储器件包括一个或多个位单元存储体,其中,每个存储体均包括多个位单元。位单元布置为多个行和多个列,并且每个位单元均包括存取晶体管和RRAM结构。RRAM结构包括顶电极、底电极和夹在顶电极和底电极之间的金属氧化物元件。金属氧化物元件具有表示数据位的可变电阻。例如,金属氧化物元件的低电阻状态可以表示二进制“1”,而金属氧化物元件的高电阻状态可以表示二进制“0”。通过施加从顶电极至底电极的置位电压,金属氧化物元件可以改变为低电阻状态。通过从顶电极施加复位电压至底电极,金属氧化物元件可以改变为高电阻状态。存取晶体管经由底电极与RRAM结构串联电连接。
每个位单元存储体还包括多条字线、多条位线和多条源极线。每条字线均沿着相应行延伸并且与相应行中的存取晶体管的栅电极电连接。每条位线均沿着相应列延伸并且与相应列中的RRAM结构的顶电极电连接。每条源极线均沿着相应列延伸,并且经由相应列中的存取晶体管选择性地与相应列中的RRAM结构的底电极电连接。字线允许逐行地访问位单元,而源极线和位线允许将数据逐列地写入所访问的位单元或逐列地从所访问的位单元读取数据。
位单元存储体通常具有在128行和512行之间的行。然而,这导致长的源极线和位线,从而源极线和位线具有高负载。高负载可能进而导致源极线和位线上的高的最小读取电压和高的最小写入电压。读取电压和写入电压低于高的最小读取电压和高的最小写入电压导致从位单元读取和写入位单元时的不稳定性。此外,高的最小读取电压和高的最小写入电压可能进而导致高动态功耗。一种减轻长的源极线和位线影响的解决方案是使用较小的位单元存储体。例如,具有128行的一个大的位单元存储体可以用两个小的位单元存储体(每个均具有64行)替换。然而,增加位单元存储体的数量增加了位单元所使用的面积,这可能增加成本。
本申请的各个实施例针对用于减小线路负载的存储器布局。在一些实施例中,存储器件包括位单元阵列、第一导线、第二导线和多个导电桥。第一和第二导线可以例如是源极线或其它一些导线。位单元阵列包括多个行和多个列,并且多个列包括第一列和第二列。第一导线沿着第一列延伸并且电连接至第一列中的位单元。第二导线沿着第二列延伸并且电连接至第二列中的位单元。导电桥从第一导线延伸至第二导线并且将第一和第二导线电连接在一起。
通过将第一和第二导线电连接在一起,第一和第二导线限定复合线,复合线的有效宽度大于(例如,约两倍)第一或第二导线的单独宽度。增加的宽度进而减小了沿着复合线的电阻和负载,从而使得沿着复合线的电压降较低。由于低的电压降,最小读取和写入电压较低,并且动态功耗较低。此外,存储器件可以具有单个大的位单元存储体,而不是多个小的位单元存储体,由此存储器密度可能较高并且成本可能较低。
参照图1,提供了具有用于减小线路负载的存储器布局的存储器件的一些实施例的框图100。存储器件可以例如是RRAM存储器件、磁阻式随机存取存储器(MRAM)存储器件、铁电随机存取存储器(FeRAM)或一些其它合适类型的存储器件。存储器件包括多个位单元102。为了便于说明,仅一些位单元102标记为102。
位单元102为M列和N行以限定阵列104,其中,M和N是大于零的整数。为了清楚起见,列标记为C1至CM,并且行标记为R1至RN。此外,位单元102具有表示数据位的内部数据状态。在存储器件是RRAM存储器件的一些实施例中,位单元102具有单独的金属氧化物元件,单独的金属氧化物元件具有限定内部数据状态的可变电阻。例如,金属氧化物元件的低电阻状态可以表示二进制“1”,并且金属氧化物元件的高电阻状态可以表示二进制“0”,反之亦然。位单元102可以例如是单晶体管单电阻器(1T1R)位单元、双晶体管单电阻器(2T1R)位单元、单晶体管单电容器(1T1C)位单元、双晶体管单电容器(2T1C)位单元或一些其它合适类型的位单元。
字线组(未示出)有助于逐行地选择位单元102,而位线组106和源极线组108有助于逐列地从选择的位单元读取和/或逐列地写入选择的位单元。为了便于说明,仅一些位线106标记为106并且仅一些源极线108标记为108。位线106沿着阵列104的相应列从阵列104的第一侧横向延伸至阵列104的与第一侧相对的第二侧。此外,位线106与对相应列中的位单元电连接。为了清楚起见,位线106标记为BL1至BLM,其中,M是列数(见上文)。在一些实施例中,位线106以一一对应的关系对应于列。例如,位线BL1可以对应于列C1,位线BL2可以对应于列C2,位线BL3可以对应于列C3,等。
阵列104的各列按照相邻列被分组成各对,并且源极线108沿着相应的相邻列对从阵列104的第一侧横向延伸至阵列104的第二侧。此外,源极线108与相应的相邻列对中的位单元电连接。为了清楚起见,源极线108标记为SL1至SLX,其中,X是表示相邻列对的数量的整数。在一些实施例中,源极线108以一一对应的关系对应于相邻列对。例如,列C1和列C2可以配对并且可以对应于源极线SL1,列C3和列C4可以配对并且可以对应于源极线SL2,等。
多个导电桥110互连各源极线108以减小源极线108上的线路负载。导电桥110沿着列间隔开并且每个均将两条或多条源极线电连接在一起。通过将两条源极线电连接在一起,这两条源极线限定了复合源极线,复合源极线具有的有效宽度大于两条源极线的单独宽度(例如,约两倍)。增加的宽度进而减小了沿着复合源极线的电阻和负载,从而使得沿着复合源极线的电压降较低。由于低的电压降,最小读取和写入电压较低,并且动态功耗较低。此外,存储器件可以具有单个大的位单元存储体,而不是多个小的位单元存储体,由此存储器密度可能较高并且成本可能较低。
在一些实施例中,导电桥110沿着列均匀地间隔开和/或平行地横向伸长。在一些实施例中,导电桥110垂直于源极线108横向伸长和/或横穿源极线108伸长。在一些实施例中,源极线108按照相邻源极线被分组成各对,并且导电桥110电连接和/或电短路每对中相邻源极线。例如,源极线SL1和源极线SL2可以配对并且电连接在一起。在一些实施例中,导电桥110与源极线108集成和/或连续。在一些实施例中,导电桥110是或包括铜、铝铜、铝、一些其它合适的金属、一些其它合适的导电材料或上述的任何组合。
在一些实施例中,导电桥110、源极线108、位线106或上述的任何组合均由后段制程(BEOL)互连结构的金属层限定。例如,导电桥110和源极线108可以限定在BEOL互连结构的金属层1中,和/或位线106可以限定在BEOL互连结构的金属层3或4中。
参照图2A至图2H,提供了具有用于导线桥110的不同配置的图1的存储器件的各个实施例的框图200A至200H。图2A至图2F示出了具有至少6行和至少12列的存储器件,而图2G和图2H示出了具有至少4行和至少8列的存储器件。然而,这些尺寸不应解释为限制。在其它实施例中,图2A至图2F可以具有更多或更少的行和/或更多或更少的列。类似地,在其它实施例中,图2G和图2H可以具有更多或更少的行和/或更多或更少的列。
如图2A的框图200A示出的,源极线108被分组成非重叠的相邻对。例如,源极线SL1和源极线SL2可以被分组成相邻对。此外,导电桥110的每个均对应于一个相邻源极线对,并且每个导电桥均将该相应的相邻对中的源极线电连接在一起。在一些实施例中,导电桥110与相邻对之间的对应关系是多对一的。
同样由图2A的框图200A示出的,导电桥110沿着列均匀地间隔开并且具有一行节距。因此,在同一列中相邻的两个导电桥可以例如由单行的位单元分隔开。
同样如图2B的框图200B示出的,提供了图2A的变型,其中,导电桥110具有两行节距。因此,在同一列中相邻的两个导电桥可以例如由两行的位单元分隔开。
如图2C的框图200C示出的,提供了图2A的变型,其中,导电桥110具有三行节距。因此,在同一列中相邻的两个导电桥可以例如由三行位单元分隔开。尽管图2A至图2C示出了具有一行、两行和三行节距的导电桥110,但是其它节距是合适的。
如图2D的框图200D示出的,源极线108以三个分为一组,其中,这些组是非重叠的,并且每个组均包括三个相邻的源极线。例如,可以对源极线SL1、源极线SL2和源极线SL3进行分组。此外,导电桥110的每个均对应于一个组,并且每个导电桥均电连接相应组中的源极线。在一些实施例中,导电桥110和该组之间的对应关系是多对一的。
同样如图2D的框图200D示出的,导电桥110沿着列均匀地间隔开并且具有一行节距。
如图2E的框图200E示出的,提供了图2D的变型,其中,导电桥110具有两行节距。尽管图2D和图2E示出了具有一行和两行节距的导电桥110,但是三行节距、四行节距和其它节距是合适的。
如图2F的框图200F示出的,源极线108以三个分为一组,其中,这些组是非重叠的,并且每个组均包括三个相邻的源极线。例如,可以对源极线SL1、源极线SL2和源极线SL3进行分组。此外,导电桥110的每个均对应于一个组,并且每个导电桥110均电连接相应组中的两条源极线。在每个组中,用于该组的导电桥在电连接该组的前两条源极线和该组的后两条源极线之间交替。例如,在由源极线SL1、源极线SL2和源极线SL3组成的组中,对应于该组的导电桥可以在电连接源极线SL1和源极线SL2以及电连接源极线SL2和源极线SL3之间交替。在一些实施例中,导电桥110和该组之间的对应关系是多对一的。
同样如图2F的框图200F示出的,导电桥110沿着列均匀地间隔开(尽管是交错的)并且具有一行节距。尽管图2F示出了具有一行节距的导电桥110,但是两行节距、三行节距和其它节距是合适的。
如图2G的框图200G示出的,源极线108被分组成对,从而使得这些对是非重叠的,并且每对的源极线均由单条源极线分隔开。例如,源极线SL1和源极线SL3可以配对,因为源极线SL1、SL3由源极线SL2分隔开。又例如,源极线SL2和源极线SL4可以配对,因为源极线SL2、SL4由源极线SL3分隔开。此外,导电桥110的每个均对应于一个源极线对,并且每个导电桥110均电连接相应对中的源极线。在一些实施例中,导电桥110和该对之间的对应关系是多对一的。
同样如图2G的框图200G示出的,导电桥110在相应列内均匀地间隔开一行节距。尽管图2G示出了具有一行节距的导电桥110,但是两行节距、三行节距和其它节距是合适的。
如图2H的框图200H示出的,源极线108以四个分为一组,其中,这些组是非重叠的,并且每个组均包括四条相邻的源极线。例如,可以对源极线SL1、源极线SL2、源极线SL3和源极线SL4进行分组。注意,仅示出了一个组。此外,导电桥110的每个均对应于一个组,并且每个导电桥110均电连接相应组中的两条源极线。在每个组中,用于该组的导电桥在电连接该组的第一和第三源极线以及该组的第二和第四源极线之间交替。例如,在由源极线SL1、源极线SL2、源极线SL3和源极线SL4组成的组中,该组中的导电桥可以在电连接源极线SL1和源极线SL3以及电连接源极线SL2和源极线SL4之间交替。在一些实施例中,导电桥110与该组之间的对应关系是多对一的。
同样如图2H的框图200H示出的,导电桥110沿着列均匀地间隔开(尽管是交错的)并且具有一行节距。尽管图2H示出了具有一行节距的导电桥110,但是两行节距、三行节距和其它节距是合适的。
参照图3A,提供了图1和图2A至图2H的任何一个中的位单元102的一些实施例的框图300A。位单元102包括存储器结构302和存取晶体管304。存储器结构302和存取晶体管304从位线BL串联电连接至源极线SL,并且存取晶体管304通过字线WL选通。存储器结构302被配置为存储数据位,并且可以例如是RRAM结构、MRAM结构或一些其它合适的存储器结构。存取晶体管304可以例如是金属氧化物半导体场效应晶体管(MOSFET)、一些其它合适的绝缘栅场效应晶体管(IGFET)或一些其它合适的晶体管。
参考图3B,提供了图3A的位单元102的一些可选实施例的框图300B,其中,位单元102还包括第二存取晶体管306。存取晶体管304(也称为第一存取晶体管304)和第二存取晶体管306并联从存储器结构302电连接至源极线SL。此外,第一存取晶体管304和第二存取晶体管306分别通过字线WL(也称为第一字线WL)和第二字线WL’选通。第二存取晶体管306可以例如是MOSFET、IGFET或一些其它合适的晶体管。
参照图4A和图4B,提供了分别具有图3A和图3B中的位单元102的实施例的图1的存储器件的各个实施例的框图400A、400B。还应注意,未在图4A和图4B中具体示出行R3以改进图4A和图4B的紧凑性。
如图4A的框图400A示出的,每个位单元102如参照图3A示出和描述的。为了便于说明,仅一些位单元102标记为102。此外,仅针对一些位单元102标记存储器结构302和存取晶体管304。
字线组402有助于逐行地选择位单元102,而位线组106和源极线组108有助于逐列地从选择的位单元读取并且逐列地写入选择的位单元。为了便于说明,仅一些位线106标记为106,并且仅一些源极线108标记为108。字线402沿着阵列104的相应行横向延伸。此外,字线402与对相应列中的位单元电连接。为了清楚起见,字线402标记为WL1至WLN,其中,N是行数。在一些实施例中,字线402以一对一对应关系对应于行。例如,字线WL1可以对应于行R1,字线WL2可以对应于行R2,等。
如图4B的框图400B示出的,提供了图4A的变型,其中,每个位单元102如参照图3B示出和描述的。为了便于说明,仅针对一些位单元102标记存储器结构302、第一存取晶体管304和第二存取晶体管306。
字线组402(也称为第一字线组402)和第二字线组404有助于逐行地选择位单元102。第二字线404沿着阵列104的相应行横向延伸。此外,第二字线404与相应行中的位单元电连接。为了清楚起见,第二字线404标记为WL’1至WL’N,其中,N是行数。在一些实施例中,第二字线404以一一对应的关系对应于行。例如,第二字线WL’1可以对应于行R1,第二字线WL’2可以对应于行R2,等。
虽然图4A和图4B使用图1的存储器件示出了图3A和图3B中的位单元实施例,但是应该理解,在其它实施例中,可以在图2A至图2G的任何一个中使用位单元实施例。例如,图2A中的每个位单元102均可以如参照图3A或图3B示出的。又例如,图2E中的每个位单元102可以如参照图3A或图3B示出的。
参照图5A至图5C,提供了图4B的存储器件部分的一些实施例的各个顶部布局500A至500C。顶部布局500A至500C可以例如在图4B中的框BX内截取,但是其它位置是合适的。图5A的顶部布局500A限于前段制程(FEOL)中的部件和接触通孔,从而未示出布线和线间通孔。图5B和图5C的顶部布局500B、500C包括图5A的部件,并且还包括BEOL中的布线。
如图5A的顶部布局500A示出的,位单元102分别位于半导体衬底502的器件区域502d上。为了便于说明,仅标识一些位单元102。器件区域502d容纳图4B中的第一存取晶体管304和第二存取晶体管306的源极/漏极区域(未示出),并且由隔离结构504分隔开和划分。器件区域502d和隔离结构504在Y方向上横向延伸。Y方向可以例如对应于位单元阵列104中的列。例如,见图4B中的列C1至C4。在一些实施例中,器件区域502d和隔离结构504是线形的和/或基本彼此平行。然而,其它形状是合适的。半导体衬底502可以例如是块状硅衬底、一些其它合适的块状半导体衬底、绝缘体上硅(SOI)衬底或一些其它合适的半导体衬底。隔离结构504可以例如是浅沟槽隔离(STI)结构、深沟槽隔离(DTI)结构或一些其它合适的隔离结构。
第一字线402和第二字线404在X方向上横跨器件区域502d和隔离结构504横向延伸。X方向可以例如对应于位单元阵列104中的行。例如,见图4B中的行R1至RN。在一些实施例中,第一字线402和第二字线404是线形的和/或基本彼此平行。然而,其它形状是合适的。第一字线402限定图4B中的第一存取晶体管304的栅电极,并且第二字线404限定图4B中的第二存取晶体管306的栅电极。第一字线402和第二字线404可以例如是或包括掺杂的多晶硅、金属、一些其它合适的导电材料或上述的任何组合。
当在截面中观察时,接触通孔506位于器件区域502d上,并且将位单元102的组件电连接至上面的结构。为了便于说明,仅一些接触通孔506标记为506。这样的组件可以例如包括图4B中的第一存取晶体管304(未示出)和图4B中的第二存取晶体管306(未示出)。接触通孔506可以例如是或包括钨、一些其它合适的金属或导电材料或上述的任何组合。
如图5B的顶部布局500B示出的,包括图5A的部件以及多条下层级线508。为了便于说明,仅一些下层级线508标记为508。当在截面中观察时,下层级线508在半导体衬底502之上具有相同的高度,并且邻接或者与接触通孔506(见图5A)相邻。例如,下层级线508可以对应于BEOL互连结构中的金属1。下层级线508包括复合源极线508a,复合源极线508a包括源极线108和导电桥110。复合源极线508a具有梯形布局,其中,梯形布局的腿部和梯形布局的梯级分别由源极线108和导电桥110限定。然而,在其它实施例中,其它布局是合适的。
源极线108分别在隔离结构504(见图5A)上在Y方向上横向延伸,并且导电桥110在X方向上横向延伸。在一些实施例中,源极线108是线形的和/或基本彼此平行。类似地,在一些实施例中,导电桥110是线形的和/或基本彼此平行。然而,对于源极线108和/或导电桥110的其它形状是合适的。在一些实施例中,导电桥110在Y方向上均匀地间隔开。源极线108通过接触通孔506(见图5A)电连接至图4B中的第一存取晶体管304和第二存取晶体管306(未示出)。
如上所述,导电桥110的每个均将两条或多条源极线电连接在一起以减小源极线上的线路负载。通过将两条源极线电连接在一起,两条源极线限定了复合源极线,复合源极线的有效宽度大于(例如,约两倍)两条源极线的单独宽度。增加的宽度进而减小了沿着复合源极线的电阻和负载,从而使得沿着复合源极线的电压降较低。由于低的电压降,最小读取和写入电压较低,并且动态功耗较低。
下层级线508还包括下层级岛部508b。为了便于说明,仅一些下层级岛部508b标记为508b。与源极线108类似,下层级岛部508b通过接触通孔506(见图5A)电连接至图4B中的第一存取晶体管304和第二存取晶体管306(未示出)。如下所示,下层级岛部508b用作形成存储器结构(未示出)的基底,并且存储器结构通过该基底电连接至图4B中的第一存取晶体管304和第二存取晶体管306。
如图5C的顶部布局500C示出的,包括图5B的部件以及多条上层级线510。当在截面中观察时,上层级线510在半导体衬底502之上具有相同的高度并且位于下层级线508上面。上层级线510可以例如对应于BEOL互连结构中的金属3或金属4。上层级线510包括位线106。当在截面中观察时,位线106分别位于图4B中的存储器结构302(未示出)上面并且电连接至存储器结构302(未示出)。此外,位线106在Y方向上横向延伸。在一些实施例中,位线106是线形的和/或基本彼此平行。然而,对于位线106的其它形状是合适的。
虽然在截面中观察时导电桥110和源极线108示出为处于半导体衬底502之上的相同高度,但是在截面中观察时导电桥110和源极线108可以可选地处于不同的高度。例如,导电桥110可以在BEOL互连结构的金属2处,并且源极线108可以在BEOL互连结构的金属1处,反之亦然。此外,虽然使用图3B中的实施例示出了位单元102,但是位单元102可以通过至少去除第二字线404来可选地使用图3A中的实施例。此外,虽然使用图4B中的导电桥配置示出了导电桥110,但是导电桥110可以可选地使用图1、图2A至图2H以及图4A的任何一个中的导电桥配置。
参照图6,提供了图5B的存储器件部分的一些可选实施例的顶部布局600,其中,导电桥110具有两行节距而不是一行节距。因此,在同一列中相邻的两个导电桥可以例如由两行位单元分隔开。将图2A(具有一行节距)与图2B(具有两行节距)进行比较。对于导电桥110具有两行或多行的节距放宽了下层级岛508b的设计限制,并且允许下层级岛部508b具有大于一行节距。
参照图7A至图7C,提供了图5A至图5C的存储器件部分的一些实施例的截面图700A至700C。截面图700A至700C可以例如分别沿着图5A至图5C中的线A至C截取。
如图7A的截面图700A示出的,第一存取晶体管304和第二存取晶体管306位于半导体衬底502上。第一存取晶体管304和第二存取晶体管306包括单独的源极/漏极区域702i和共享源极/漏极区域702s。单独的源极/漏极区域702i和共享源极/漏极区域702s位于半导体衬底502中并且具有相同的掺杂类型,这与邻接的半导体衬底502的部分的掺杂类型不同。此外,共享源极/漏极区域702s位于单独的源极/漏极区域702i之间。
第一字线402和第二字线404分别限定第一存取晶体管304和第二存取晶体管306的栅电极。因此,当第一字线402适当地偏置时,半导体衬底502的位于第一字线402正下方的部分可以从共享源极/漏极区域702s至相应的一个源极/漏极区域702i导通。类似地,当第二字线404适当地偏置时,半导体衬底502的位于第二字线404正下方的部分可以从共享源极/漏极区域702s至相应的一个单独的源极/漏极区域702i导通。第一字线402和第二字线404通过相应的字线介电层704与半导体衬底502间隔开,并且可以是或包括例如掺杂的多晶硅、金属、其它一些合适的导电材料或上述的组合。字线介电层704可以例如是氧化硅和/或一些其它合适的电介质。
互连结构706位于第一存取晶体管304和第二存取晶体管306上面。互连结构706包括互连介电层708,并且还包括多个通孔和多条布线。互连介电层708可以例如是或包括氧化硅、低k电介质、一些其它合适的电介质或上述的任何组合。低k电介质可以是例如介电常数k小于约3.9、3、2或1的电介质。多个通孔包括接触通孔506和线间通孔710。多条布线包括复合源极线508a、下层级岛部508b、中间层级岛部712和位线106。
复合源极线508a和下层级岛部508b位于半导体衬底502之上的第一高度处。复合源极线508a包括导电桥110,并且可以例如具有梯形顶部布局,其中,梯形的梯级由导电桥110限定。图5B中为梯形顶部布局的实例。尽管复合源极线508a可以具有梯形顶部布局,但是其它顶部布局是合适的。下层级岛部508b位于共享源极/漏极区域702s上面并且通过接触通孔506电连接至共享源极/漏极区域702s。中间层级岛部712位于半导体衬底502之上的第二高度处并且第二高度大于第一高度。此外,中间层级岛部712位于下层级岛部508b上面并且通过线间通孔710电连接至下层级岛部508b。位线106位于半导体衬底502之上的第三高度处并且第三高度大于第二高度。
通孔和布线交替地堆叠在互连介电层708中以限定导电路径。接触通孔506、线间通孔710、下层级岛部508b和中间层级岛部712限定了从共享源极/漏极区域702s至存储器结构302的导电路径。此外,位线106限定了从存储器结构302至外围存储器件的导电路径。如上所述,存储器结构302被配置为存储数据位,并且可以例如是RRAM结构、MRAM结构或其它一些合适的存储器结构。
如图7B的截面图700B示出的,复合源极线508a还包括通过额外的接触通孔506电连接至单独的源极/漏极区域702i的源极线108。在复合源极线508a具有梯形顶部布局的实施例中,梯形形状的腿部可以由源极线108限定。如上所述,即使复合源极线508a可以具有梯形顶部布局,但其它顶部布局也是合适的。
如图7C的截面图700C示出的,共享源极/漏极区域702s夹置在一对隔离结构504之间。此外,接触通孔506、下层级岛部508b、线间通孔710和中间层级岛部712限定从共享源极/漏极区域702s至存储器结构302的导电路径。
虽然图7A至图7C的截面图700A至700C示出为使用图4B中的存储器件的实施例,但是应该理解,截面图700A至700C可以使用存储器件的其它实施例。例如,截面图700A至700C可以使用去除第二字线404和第二存取晶体管306的图4A中的存储器件的实施例。
参照图8至图12,提供了用于形成具有用于减小线路负载的布局的存储器件的方法的一些实施例的一系列截面图800至1200。该方法可以例如用于形成图1、图2A至图2H、图4A、图4B、图5A至图5C、图6和图7A至图7C的任何一个中的存储器件。然而,使用图7A中的存储器件的一些实施例来说明该方法。因此,截面图800至1200可以例如沿着图5A至图5C的任何一个中的线A截取。如上所述,图5A至图5C可以例如在图4B中的框BX内截取。
如图8的截面图800示出的,在半导体衬底502上形成第一存取晶体管304和第二存取晶体管306。第一存取晶体管304和第二存取晶体管306包括单独的源极/漏极区域702i和共享源极/漏极区域702s。单独的源极/漏极区域702i和共享源极/漏极区域702s位于半导体衬底502中,其中,共享源极/漏极区域702s位于单独的源极/漏极区域702i之间。第一存取晶体管304和第二存取晶体管306还包括栅电极和栅极介电层。栅电极分别由第一字线402和第二字线404限定,并且栅极介电层分别由字线介电层704限定。字线介电层704的每个均位于半导体衬底502上面,且横向位于共享源极/漏极区域702s和相应的一个单独的源极/漏极区域702i之间。此外,第一字线402和第二字线404分别位于字线介电层704上面。
在一些实施例中,用于形成第一存取晶体管304和第二存取晶体管306的工艺包括:1)在半导体衬底502上形成第一字线402和第二字线404以及字线介电层704;以及2)随后形成单独的源极/漏极区域702i和共享源极/漏极区域702s。
在一些实施例中,形成第一字线402和第二字线404以及字线介电层704的工艺包括:1)沉积覆盖半导体衬底502的介电层;2)沉积覆盖介电层的导电层;以及3)将介电层和导电层分别图案化成字线介电层704以及第一字线402和第二字线404。介电层的沉积可以例如通过化学汽相沉积(CVD)、物理汽相沉积(PVD)、热氧化、一些其它合适的沉积工艺或上述的任何组合来实施。导电层的沉积可以例如通过CVD、PVD、化学镀、电镀、一些其它合适的沉积工艺或上述的任何组合来实施。图案化可以例如包括光刻/蚀刻工艺和/或一些其它合适的图案化工艺。
在一些实施例中,单独的源极/漏极区域702i和共享源极/漏极区域702s的形成包括离子注入,其中,利用位于适当位置的第一字线402和第二字线404将掺杂剂注入至半导体衬底502中。在一些实施例中,第一字线402和第二字线404或第一字线402和第二字线404上的硬掩模(未示出)用作离子注入期间的掩模。在可选实施例中,实施一些其它掺杂工艺以形成单独的源极/漏极区域702i和共享源极/漏极区域702s。
如图9的截面图900示出的,在第一存取晶体管304和第二存取晶体管306上部分地形成互连结构706。互连结构706包括互连介电层708、接触通孔506和多条下层级线508。互连介电层708包括层间介电(ILD)层708ild,并且还包括位于ILD层708ild上面的金属间介电(IMD)层708imd。接触通孔506位于ILD层708ild中并且穿过ILD层708ild延伸至共享源极/漏极区域702s。多条下层级线508位于IMD层708imd中,并且包括复合源极线508a和下层级岛部508b。注意,复合源极线508a在截面图900内不是完全可见的。对于更完整的视图,见图5B的顶部布局500B。
下层级岛部508b位于共享源极/漏极区域702s上面并且通过接触通孔506电连接至共享源极/漏极区域702s。复合源极线508a包括导电桥110和源极线108(未示出)。源极线108在截面图900外部并且通过导电桥110电连接在一起。第一条源极线108通过额外的接触通孔(未示出)电连接至截面图900外部的单独的源极/漏极区域702i。见沿着图5A至图5C中的线B的两个接触通孔506。第二条源极线108通过额外的接触通孔(未示出)电连接至截面图900外部的另一位单元的单独的源极/漏极区域(未示出)。通过将源极线108电连接在一起,复合源极线508a的有效宽度大于源极线108的单独宽度,由此复合源极线508a的电阻小于源极线108的单独电阻。这减小了线路负载并且改进了电源效率。
在一些实施例中,用于部分地形成互连结构706的工艺包括:1)沉积ILD层708ild;2)在ILD层708ild中形成接触通孔506;3)沉积IMD层708imd;以及4)在IMD层708imd中形成多条下层级线508。ILD层708ild和IMD层708imd的沉积可以例如通过CVD、PVD、其它一些合适的沉积工艺或上述的任何组合来实施。接触通孔506的形成和下层级线508的形成可以例如通过单镶嵌工艺或一些其它合适的工艺来实施。单镶嵌工艺包括:1)图案化介电层(例如,ILD层708ild或IMD层708imd)以形成具有待形成的导电部件的布局的开口(例如,接触通孔506或多条下层级线508);2)沉积填充开口并且覆盖介电层的导电层;以及3)对导电层实施平坦化直至到达介电层。图案化可以例如通过光刻/蚀刻工艺或一些其它合适的图案化工艺来实施。导电层的沉积可以例如通过CVD、PVD、化学镀、电镀、其它一些合适的沉积工艺或上述的任何组合来实施。平坦化可以例如通过化学机械抛光(CMP)或一些其它合适的平坦化工艺来实施。
如图10的截面图1000示出的,互连结构706扩展为包括额外的IMD层708imd、中间层级岛部712和线间通孔710。额外的IMD层708imd位于多条下层级线508上面并且容纳中间层级岛部712和线间通孔710。中间层级岛部712位于下层级岛部508b上面并且通过线间通孔710电连接至下层级岛部508b。
在一些实施例中,用于扩展互连结构706的工艺包括:1)沉积额外的IMD层708imd;2)图案化额外的IMD层708imd,以形成具有用于中间层级岛部712和线间通孔710的布局的开口;3)沉积填充开口并且覆盖额外的IMD层708imd的导电层;以及4)对导电层实施平坦化,直至到达额外的IMD层708imd。图案化可以例如通过一系列单独的图案化工艺来实施,每个图案化工艺均是光刻/蚀刻工艺或一些其它合适的图案化工艺。导电层的沉积可以例如通过CVD、PVD、化学镀、电镀、一些其它合适的沉积工艺或上述的任何组合来实施。平坦化可以例如通过CMP或一些其它合适的平坦化工艺来实施。
虽然未示出,但是在其它实施例中可以省略互连结构706的扩展,从而省略额外的IMD层708imd、中间层级岛部712和线间通孔710。此外,互连结构706的扩展可以在其它实施例中重复一次或多次,从而使得额外的IMD层708imd、中间层级岛部712和线间通孔710重复一次或多次。
如图11的截面图1100示出的,在互连结构706上形成存储器结构302。存储器结构302位于共享源极/漏极区域702s上面并且通过互连结构706电连接至共享源极/漏极区域702s。存储器结构302可以例如是RRAM结构、MRAM结构或一些其它合适的存储器结构。
在一些实施例中,用于形成存储器结构302的工艺包括:1)实施一系列沉积以形成包括底电极层、数据存储层和顶电极层的存储器膜;以及2)将存储器膜图案化成存储器结构302。底电极层和顶电极层的沉积可以例如通过CVD、PVD、化学镀、电镀、一些其它合适的沉积工艺或上述的任何组合来实施。数据存储层的沉积可以例如通过CVD、PVD、一些其它合适的沉积工艺或上述的任何组合来实施。图案化可以例如通过光刻/蚀刻工艺或一些其它合适的沉积工艺来实施。
如图12的截面图1200示出的,互连结构706在存储器结构302周围扩展,由此形成额外的IMD层708imd和位线106。额外的IMD层708imd围绕存储器结构302,并且位线106位于额外的IMD层708imd上面。此外,位线106电连接至存储器结构302。
在一些实施例中,用于扩展互连结构706的工艺包括:1)沉积额外的IMD层708imd;2)将额外的IMD层708imd图案化为具有位线106的布局的开口;3)沉积填充开口并且覆盖额外的IMD层708imd的导电层;以及4)对导电层实施平坦化,直至到达介电层。图案化可以例如通过光刻/蚀刻工艺或一些其它合适的图案化工艺来实施。导电层的沉积可以例如通过CVD、PVD、化学镀、电镀、一些其它合适的沉积工艺或上述的任何组合来实施。平坦化可以例如通过CMP或一些其它合适的平坦化工艺来实施。
虽然图8至图12的截面图800至1200参照方法描述,但是应该理解,图8至图12中示出的结构不限于该方法并且可以没有方法而单独存在。此外,虽然图8至图12描述为一系列步骤,但是应该理解,这些步骤不是限制性的,因为在其它实施例中,可以改变步骤的顺序,并且公开的方法也适用于其它结构。在其它实施例中,可以整体或部分地省略所示出和/或描述的一些步骤。
参照图13,提供了图8至图12的方法的一些实施例的流程图1300。该方法可以例如用于形成存储器布局。
在步骤1302中,在衬底上形成存取晶体管阵列,其中,存取晶体管为多个行和多个列,并且其中这些列以相邻列为一对来分组。例如,见图4B、图5A和图8。
在步骤1304中,在衬底之上形成多条下层级线,其中,下层级线在衬底之上具有相同的高度并且包括多条源极线、多个桥部和多个岛部。例如,见图4B、图5B和图9。
在步骤1304a中,多条下层级线的形成包括形成多条源极线,其中,每条源极线均专属于(individual to)一个相邻列对并且电连接至该单独对中的存取晶体管的源极。
在步骤1304b中,多条下层级线的形成包括形成多个桥部,其中,这些桥部将相邻的源极线电连接在一起。通过将相邻的源极线电连接在一起,复合源极线形成的有效宽度大于源极线的单独宽度,并且与源极线相比还具有减小的电阻。减小的电阻减小了复合源极线的负载,减小了沿着复合源极线的电压降,减小了最小读取和写入电压,并且减小了动态功耗。因此,由该方法产生的存储器件可以具有单个大的位单元存储体,而不是多个小的位单元存储体,这增大了存储器密度并且减小了成本。
在步骤1304c中,多条下层级线的形成包括形成多个岛部,其中,每个岛部均位于单独的一个存取晶体管上面并且电连接至该单独的一个存取晶体管的漏极。
在步骤1306中,形成多个存储器结构,其中,存储器结构分别位于岛部上面并且电连接至岛部。例如,见图4B、图10和图11。
在步骤1308中,在存储器结构之上形成多条上层级线,其中,上层级线在衬底之上具有相同的高度并且包括多条位线,并且其中,位线分别位于存储器结构上面并且电连接至存储器结构。例如,见图4B、图5C和图12。
虽然图13的流程图1300在此处示出和描述为一系列步骤或事件,但是应该理解,这些步骤或事件的示出的顺序不被解释为限制意义。例如,一些步骤可以以不同的顺序发生和/或与除了此处示出的和/或描述的一些的其它步骤或事件同时发生。此外,可能不是所有示出的步骤对于实施此处描述的一个或多个方面或实施例都是需要的,并且此处描述的一个或多个步骤可以在一个或多个单独的步骤和/或阶段中实施。
在一些实施例中,本申请提供了存储器件,包括:包括多个行和多个列的位单元阵列,其中,多个列包括第一列和第二列;沿着第一列延伸的第一导线,其中,第一导线电连接至阵列的第一列中的位单元;沿着第二列延伸的第二导线,其中,第二导线电连接至阵列的第二列中的位单元;以及多个导电桥,从第一导线延伸至第二导线,并且将第一导线和第二导线电连接在一起。在一些实施例中,多个列还包括第三列和第四列,其中,第一导线沿着第三列延伸并且电连接至阵列的第三列中的位单元,并且其中,第二导线沿着第四列延伸并且电连接至阵列的第四列中的位单元。在一些实施例中,导电桥沿着第一列均匀地间隔开。在一些实施例中,导电桥是线形的并且横穿第一和第二导线平行延伸。在一些实施例中,多个导电桥包括第一导电桥和第二导电桥,并且其中,第一和第二导电桥邻接并且沿着第一列通过阵列的两行分隔开。在一些实施例中,多个列还包括第三列,其中,存储器件还包括第三导线,第三导线沿着第三列延伸并且电连接至阵列的第三列中的位单元,并且其中,导电桥从第一列延伸至第二列,并且从第二列延伸至第三列。在一些实施例中,多个列还包括第三列,其中,导电桥在第一和第二导线之间延伸,分别在第一和第二导线处开始和结束;其中,存储器件还包括:第三导线,沿着第三列延伸并且电连接至阵列的第三列中的位单元;以及多个第二导电桥,在第二和第三导线之间延伸,分别在第二和第三导线处开始和结束,其中,导电桥和第二导电桥彼此间隔开并且沿着第二导线交替。在一些实施例中,阵列的位单元是2T1R RRAM单元。在一些实施例中,阵列的位单元是1T1R RRAM单元。
在一些实施例中,本申请提供了用于形成存储器件的方法,该方法包括:在衬底上形成存取器件阵列,其中,存取器件阵列包括多个行和多个列,并且其中,列被分组成相邻列对;在存取器件阵列上方形成多条布线,其中,多条布线包括:多条源极线,包括第一源极线和第二源极线,其中,每条源极线均对于一个相邻列对是独立的,并且电连接至阵列的单独的相邻列对中的存取器件;以及多个桥部,在第一和第二源极线之间延伸,并且将第一和第二源极线电连接在一起;以及在多条布线上方形成存储器结构阵列,其中,存储器结构分别通过布线电连接至存取器件。在一些实施例中,布线在衬底之上具有相同的高度,并且其中,第一源极线、第二源极线和多个桥部集成在一起。在一些实施例中,形成多条布线包括:在存取器件上方沉积介电层;图案化介电层以形成具有布线的布局的开口;沉积填充开口并且覆盖介电层的导电层;以及对导电层实施平坦化直至到达介电层。在一些实施例中,第一和第二源极线相邻而没有插入源极线。在一些实施例中,桥部形成有分别在第一和第二源极线处开始和结束的线形顶部布局。在一些实施例中,该方法还包括:在存储器结构阵列上方形成多条第二布线,其中,多条第二布线包括位于第一和第二源极线之间的位线,并且其中,位线对于一个列是独立的,并且电连接至单独的列上面的存储器结构。
在一些实施例中,本申请提供了另一存储器件,包括:位单元阵列,其中,阵列包括多个行和多个列,并且其中,多个列包括第一相邻列对和第二相邻列对;以及导电结构,电连接至阵列的第一相邻列对和第二相邻列对中的位单元,其中,导电结构具有梯形顶部布局,其中,梯形顶部布局的腿部分别沿着第一相邻列对和第二相邻列对伸长。在一些实施例中,阵列的位单元包括单独的存取晶体管,其中,导电结构电连接至第一和第二相邻列对的每列中的存取晶体管的第一源极/漏极区域。在一些实施例中,该阵列的位单元包括单独的存储器结构,其中,存储器结构分别位于存取晶体管的第二源极/漏极区域上面并且电连接至存取晶体管的第二源极/漏极区域。在一些实施例中,梯形顶部布局的梯级具有两行节距并且横穿阵列的列伸长。在一些实施例中,多个列包括第三相邻列对,并且其中,第一相邻列对和第二相邻列对由第三相邻列对分隔开。上面概述了若干实施例的特征,使得本领域人员可以更好地理解本发明的方面。本领域人员应该理解,它们可以容易地使用本发明作为基础来设计或修改用于实施与本文所介绍实施例相同的目的和/或实现相同优势的其它工艺和结构。本领域技术人员也应该意识到,这种等同构造并不背离本发明的精神和范围,并且在不背离本发明的精神和范围的情况下,本文中它们可以做出多种变化、替换以及改变。

Claims (20)

1.一种存储器件,包括:
位单元的阵列,包括多个行和多个列,其中,所述多个列包括第一列、第二列、第三列和第四列;
第一源极线,沿着所述第一列和所述第三列延伸,其中,所述第一源极线电连接至所述阵列的所述第一列和所述第三列中的位单元;
第二源极线,沿着所述第二列和所述第四列延伸,其中,所述第二源极线电连接至所述阵列的所述第二列和所述第四列中的位单元;以及
多个导电桥,从所述第一源极线延伸至所述第二源极线,并且将所述第一源极线和所述第二源极线直接电连接在一起。
2.根据权利要求1所述的存储器件,其中,所述存储器件包括电阻式存储器件、磁阻式随机存取存储器存储器件或铁电随机存取存储器。
3.根据权利要求1所述的存储器件,其中,所述多个导电桥沿着所述第一列均匀地间隔开。
4.根据权利要求1所述的存储器件,其中,所述多个导电桥是线形的并且延伸横穿平行的所述第一源极线和所述第二源极线。
5.根据权利要求1所述的存储器件,其中,所述多个导电桥包括第一导电桥和第二导电桥,以及
其中,所述第一导电桥和所述第二导电桥相邻并且沿着所述第一列通过所述阵列的两行分隔开。
6.根据权利要求1所述的存储器件,其中,所述多个列还包括第五列,
其中,所述存储器件还包括第三源极线,所述第三源极线沿着所述第五列延伸并且电连接至所述阵列的所述第五列中的位单元,以及
其中,所述多个导电桥从所述第一列延伸至所述第二列,并且从所述第二列延伸至所述第五列。
7.根据权利要求1所述的存储器件,其中,所述多个列还包括第五列,
其中,所述多个导电桥在所述第一源极线和所述第二源极线之间延伸,所述多个导电桥分别在所述第一源极线和所述第二源极线处起始和终止;
其中,所述存储器件还包括:
第三源极线,沿着所述第五列延伸并且电连接至所述阵列的所述第五列中的位单元;和
多个第二导电桥,在所述第二源极线和所述第三源极线之间延伸,所述多个第二导电桥分别在所述第二源极线和所述第三源极线处起始和终止,其中,所述多个导电桥和所述多个第二导电桥彼此间隔开并且沿着所述第二源极线交替。
8.根据权利要求1所述的存储器件,其中,所述阵列的位单元是双晶体管单电阻器(2T1R)随机存取存储器(RRAM)单元。
9.根据权利要求1所述的存储器件,其中,所述阵列的位单元是单晶体管单电阻器(1T1R)随机存取存储器(RRAM)单元。
10.一种用于形成存储器件的方法,所述方法包括:
在衬底上形成存取器件的阵列,其中,所述存取器件的阵列包括多个行和多个列,并且其中,所述多个列以相邻列为一对来分组;
在所述存取器件的阵列上方形成多条布线,其中,所述多条布线包括:
多条源极线,包括第一源极线和第二源极线,其中,所述多条源极线的每条均专用于相邻列构成的一对,并且电连接至所述阵列的所述相邻列构成的一对中的存取器件;和
多个桥部,在所述第一源极线和所述第二源极线之间延伸,并且将所述第一源极线和所述第二源极线直接电连接在一起;以及
在所述多条布线上方形成存储器结构的阵列,其中,所述存储器结构分别通过所述多条布线电连接至所述存取器件。
11.根据权利要求10所述的方法,其中,所述多条布线在所述衬底之上具有相同的高度,并且其中,所述第一源极线、所述第二源极线和所述多个桥部集成在一起。
12.根据权利要求10所述的方法,其中,形成所述多条布线包括:
在所述存取器件上方沉积介电层;
图案化所述介电层以形成具有所述多条布线的布局的开口;
沉积填充所述开口且覆盖所述介电层的导电层;以及
对所述导电层实施平坦化直至到达所述介电层。
13.根据权利要求10所述的方法,其中,所述第一源极线和所述第二源极线相邻而没有介入中间的源极线。
14.根据权利要求10所述的方法,其中,所述多个桥部形成有分别在所述第一源极线和所述第二源极线处起始和终止的线形顶部布局。
15.根据权利要求10所述的方法,还包括:
在所述存储器结构的阵列上方形成多条第二布线,其中,所述多条第二布线包括位于所述第一源极线和所述第二源极线之间的位线,以及
其中,所述位线专用于一列,并且电连接至所述一列上面的所述存储器结构。
16.一种存储器件,包括:
位单元的阵列,其中,所述阵列包括多个行和多个列,并且其中,所述多个列包括第一相邻列对和第二相邻列对;以及
导电结构,电连接至所述阵列的所述第一相邻列对和所述第二相邻列对中的位单元,其中,所述导电结构具有梯形顶部布局,其中,所述梯形顶部布局的腿部分别沿着所述第一相邻列对和所述第二相邻列对伸长。
17.根据权利要求16所述的存储器件,其中,所述阵列的位单元包括单独的存取晶体管,以及
其中,所述导电结构电连接至所述第一相邻列对和所述第二相邻列对的每列中的存取晶体管的第一源极/漏极区域。
18.根据权利要求17所述的存储器件,其中,所述阵列的位单元包括单独的存储器结构,以及
其中,所述存储器结构分别位于所述存取晶体管的第二源极/漏极区域上面并且电连接至所述存取晶体管的第二源极/漏极区域。
19.根据权利要求16所述的存储器件,其中,所述梯形顶部布局的梯级具有两行节距并且横穿所述阵列的列而伸长。
20.根据权利要求16所述的存储器件,其中,所述多个列包括第三相邻列对,并且其中,所述第一相邻列对和所述第二相邻列对由所述第三相邻列对分隔开。
CN201910119146.0A 2018-05-18 2019-02-18 存储器件及其形成方法 Active CN110503996B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862673233P 2018-05-18 2018-05-18
US62/673,233 2018-05-18
US16/156,026 US10727275B2 (en) 2018-05-18 2018-10-10 Memory layout for reduced line loading
US16/156,026 2018-10-10

Publications (2)

Publication Number Publication Date
CN110503996A CN110503996A (zh) 2019-11-26
CN110503996B true CN110503996B (zh) 2021-08-03

Family

ID=68533438

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910119146.0A Active CN110503996B (zh) 2018-05-18 2019-02-18 存储器件及其形成方法

Country Status (5)

Country Link
US (3) US10727275B2 (zh)
KR (1) KR102212808B1 (zh)
CN (1) CN110503996B (zh)
DE (1) DE102018126874A1 (zh)
TW (1) TWI730296B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11495638B2 (en) * 2019-08-25 2022-11-08 Tetramem Inc. Crossbar array circuits with 2T1R RRAM cells for low voltage operations
US11735256B2 (en) * 2019-09-01 2023-08-22 Tetramem Inc. Reducing disturbance in crossbar array circuits
CN111052380B (zh) * 2019-11-28 2021-01-29 长江存储科技有限责任公司 局部字线驱动器件、存储器件及其制造方法
CN110752229A (zh) * 2019-11-28 2020-02-04 厦门半导体工业技术研发有限公司 一种集成电路和电子设备
US11232838B2 (en) 2020-01-24 2022-01-25 Taiwan Semiconductor Manufacturing Company, Ltd. Ferroelectric FET-based content addressable memory
US11908505B2 (en) 2020-01-24 2024-02-20 Taiwan Semiconductor Manufacturing Company, Ltd. Ferroelectric FET-based content addressable memory
TWI763266B (zh) * 2020-01-24 2022-05-01 台灣積體電路製造股份有限公司 記憶體裝置、資料處理裝置及資料處理方法
CN114078900A (zh) * 2020-08-19 2022-02-22 联华电子股份有限公司 数据存储单元、存储器及其存储器制作方法
CN114373861A (zh) 2020-10-15 2022-04-19 联华电子股份有限公司 半导体装置及其形成方法
US11978509B2 (en) * 2021-04-16 2024-05-07 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with differential threshold voltages

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1658328A (zh) * 2004-02-20 2005-08-24 株式会社瑞萨科技 半导体器件
KR20060000741A (ko) * 2004-06-29 2006-01-06 삼성전자주식회사 스트랩 영역을 갖는 비휘발성 반도체 메모리 소자 및 그제조방법
US7161868B2 (en) * 2003-07-02 2007-01-09 Renesas Technology Corp. Multiport semiconductor memory device capable of sufficiently steadily holding data and providing a sufficient write margin
KR20110137113A (ko) * 2010-06-16 2011-12-22 이화여자대학교 산학협력단 불휘발성 메모리 장치 및 그것의 읽기 방법
CN103871462A (zh) * 2012-11-14 2014-06-18 科洛斯巴股份有限公司 电阻型随机存取存储器的均衡及感测

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6272046B1 (en) * 2000-05-02 2001-08-07 Advanced Micro Devices, Inc. Individual source line to decrease column leakage
US6801448B2 (en) 2002-11-26 2004-10-05 Sharp Laboratories Of America, Inc. Common bit/common source line high density 1T1R R-RAM array
US7053647B2 (en) * 2004-05-07 2006-05-30 Taiwan Semiconductor Manufacturing Co., Ltd. Method of detecting potential bridging effects between conducting lines in an integrated circuit
JP5096669B2 (ja) * 2005-07-06 2012-12-12 ルネサスエレクトロニクス株式会社 半導体集積回路装置の製造方法
KR100625170B1 (ko) * 2005-07-13 2006-09-15 삼성전자주식회사 전극 구조체, 이의 제조 방법, 이를 포함하는 상변화메모리 장치 및 그 제조 방법
US7324366B2 (en) * 2006-04-21 2008-01-29 International Business Machines Corporation Non-volatile memory architecture employing bipolar programmable resistance storage elements
US7995378B2 (en) * 2007-12-19 2011-08-09 Qualcomm Incorporated MRAM device with shared source line
JP5360209B2 (ja) * 2009-06-25 2013-12-04 日本電気株式会社 半導体装置及びその製造方法
US8704206B2 (en) * 2011-11-21 2014-04-22 Avalanche Technology Inc. Memory device including transistor array with shared plate channel and method for making the same
US8693236B2 (en) * 2011-12-09 2014-04-08 Gsi Technology, Inc. Systems and methods of sectioned bit line memory arrays, including hierarchical and/or other features
US9047943B2 (en) * 2013-03-05 2015-06-02 Sandisk 3D Llc Non-volatile storage system biasing conditions for standby and first read
US10424617B2 (en) * 2014-09-18 2019-09-24 Nec Corporation Crossbar switch with an arrangement of wires, logic integrated circuit using the same, and semiconductor device
US9443910B1 (en) * 2015-07-09 2016-09-13 Sandisk Technologies Llc Silicided bit line for reversible-resistivity memory
US10411019B2 (en) * 2015-10-20 2019-09-10 Taiwan Semiconductor Manufacturing Co., Ltd. SRAM cell word line structure with reduced RC effects
WO2017137864A1 (en) * 2016-02-12 2017-08-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9865656B2 (en) * 2016-02-12 2018-01-09 Toshiba Memory Corporation Semiconductor memory device
KR102494574B1 (ko) * 2017-09-12 2023-02-03 삼성전자주식회사 반도체 메모리 장치
WO2019059952A1 (en) * 2017-09-25 2019-03-28 Intel Corporation INTEGRATION OF HIGH-DENSITY CROSS-POINT MEMORY AND CMOS LOGIC FOR LOW-LOW AND HIGH-DENSITY ENVM AND EDRAM APPLICATIONS
US10236364B1 (en) * 2018-06-22 2019-03-19 International Busines Machines Corporation Tunnel transistor

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7161868B2 (en) * 2003-07-02 2007-01-09 Renesas Technology Corp. Multiport semiconductor memory device capable of sufficiently steadily holding data and providing a sufficient write margin
CN1658328A (zh) * 2004-02-20 2005-08-24 株式会社瑞萨科技 半导体器件
KR20060000741A (ko) * 2004-06-29 2006-01-06 삼성전자주식회사 스트랩 영역을 갖는 비휘발성 반도체 메모리 소자 및 그제조방법
KR20110137113A (ko) * 2010-06-16 2011-12-22 이화여자대학교 산학협력단 불휘발성 메모리 장치 및 그것의 읽기 방법
CN103871462A (zh) * 2012-11-14 2014-06-18 科洛斯巴股份有限公司 电阻型随机存取存储器的均衡及感测

Also Published As

Publication number Publication date
US20190355788A1 (en) 2019-11-21
US10727275B2 (en) 2020-07-28
US11678494B2 (en) 2023-06-13
KR20190132196A (ko) 2019-11-27
US20200350369A1 (en) 2020-11-05
US20200350368A1 (en) 2020-11-05
DE102018126874A1 (de) 2019-11-21
TW202004997A (zh) 2020-01-16
KR102212808B1 (ko) 2021-02-08
CN110503996A (zh) 2019-11-26
TWI730296B (zh) 2021-06-11

Similar Documents

Publication Publication Date Title
CN110503996B (zh) 存储器件及其形成方法
US9966115B2 (en) Vertical non-volatile memory device and method of fabricating the same
US8829646B2 (en) Integrated circuit 3D memory array and manufacturing method
US8884444B2 (en) Nonvolatile memory device and manufacturing method thereof
US8956968B2 (en) Method for fabricating a metal silicide interconnect in 3D non-volatile memory
CN110957326B (zh) 集成芯片及其形成方法
US9666641B2 (en) Compact three-dimensional memory
CN111092153B (zh) 集成芯片及其形成方法
US20130094273A1 (en) 3d memory and decoding technologies
US11502099B2 (en) Three-dimensional memory devices with architecture of increased number of bit lines
US9093642B2 (en) Non-volatile memory device and method of manufacturing the same
CN113380850A (zh) 存储器器件及其制造方法
US20230368819A1 (en) Memory device and method of forming the same
US10985211B1 (en) Embedded MRAM structure and method of fabricating the same
US20230413552A1 (en) 3d flash memory device and method of manufacturing the same
CN116261324A (zh) 垂直dram结构及形成方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant