TWI763266B - 記憶體裝置、資料處理裝置及資料處理方法 - Google Patents

記憶體裝置、資料處理裝置及資料處理方法 Download PDF

Info

Publication number
TWI763266B
TWI763266B TW110102146A TW110102146A TWI763266B TW I763266 B TWI763266 B TW I763266B TW 110102146 A TW110102146 A TW 110102146A TW 110102146 A TW110102146 A TW 110102146A TW I763266 B TWI763266 B TW I763266B
Authority
TW
Taiwan
Prior art keywords
data storage
storage unit
fefet
binary
input
Prior art date
Application number
TW110102146A
Other languages
English (en)
Other versions
TW202135289A (zh
Inventor
呂士濂
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US17/102,762 external-priority patent/US11232838B2/en
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202135289A publication Critical patent/TW202135289A/zh
Application granted granted Critical
Publication of TWI763266B publication Critical patent/TWI763266B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C15/00Digital stores in which information comprising one or more characteristic parts is written into the store and in which information is read-out by searching for one or more of these characteristic parts, i.e. associative or content-addressed stores
    • G11C15/04Digital stores in which information comprising one or more characteristic parts is written into the store and in which information is read-out by searching for one or more of these characteristic parts, i.e. associative or content-addressed stores using semiconductor elements
    • G11C15/046Digital stores in which information comprising one or more characteristic parts is written into the store and in which information is read-out by searching for one or more of these characteristic parts, i.e. associative or content-addressed stores using semiconductor elements using non-volatile storage elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/223Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using MOS with ferroelectric gate insulating film
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2273Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2275Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1069I/O lines read out arrangements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • H10B51/40Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the peripheral circuit region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1096Write circuits, e.g. I/O line write drivers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/516Insulating materials associated therewith with at least one ferroelectric layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/78391Field effect transistors with field effect produced by an insulated gate the gate comprising a layer which is used for its ferroelectric properties
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • H10B51/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the memory core region

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Static Random-Access Memory (AREA)

Abstract

本發明揭露一種高效的基於鐵電場校電晶體的內容可定 址記憶體,其能夠執行正常讀取、寫入,但具有對具有無關的輸入資料進行匹配的能力。更具體而言,揭露一種基於鐵電場校電晶體的三元內容可定址記憶體。一些實例中,設計每個胞元使用兩個鐵電場校電晶體及四個金屬氧化物場校電晶體。內容可定址記憶體可經由多階段寫入來寫入行中。其可用作具有索引讀取的正常記憶體。其亦具有基於三元內容的搜尋的能力。無關值可為輸入或儲存的資料。

Description

記憶體裝置、資料處理裝置及資料處理方法
本揭露的實施例是有關於一種基於鐵電場校電晶體的內容可定址記憶體、記憶體裝置、資料處理裝置及資料處理方法。
本揭露內容大體上是關於內容可定址記憶體(「content-addressable memory;CAM」)裝置。包含三元CAM(「ternary CAM;TCAM」)裝置的內容可定址記憶體裝置在廣泛範圍的電子裝置中使用,尤其是在高速搜尋應用(諸如網路連接裝置中的路由)中使用的彼等電子裝置,此是由於硬體實施的內容匹配。
CAM裝置具有優於某些其他類型的記憶體裝置的某些優勢,諸如高速搜尋能力。然而,傳統的CAM裝置亦具有某些缺點。舉例而言,由某些半導體裝置(諸如互補金屬氧化物半導體(「complementary metal-oxide-semiconductor;CMOS」)裝置)實施的TCAM裝置需要每位元以至少十四個電晶體進行儲存。與許多其他類型的記憶體裝置相比,此類實施方式傾向於引起較低資料密度(每單元面積的位元)及較高功率消耗。正在努力開發具有經改良特性的CAM裝置。
在一些實施例中,提供一種記憶體裝置。所述記憶體裝置包括第一資料儲存單元及第二資料儲存單元。第一資料儲存單元及第二資料儲存單元各自調適成儲存一個二進位位元。資料儲存單元中的每一者包含匹配線(「ML」)切換電晶體以及鐵電場效電晶體(「FeFET」)與輸入切換電晶體的串列組合。所述第一資料儲存單元及所述第二資料儲存單元的所述ML切換電晶體在接面處彼此連接,形成具有第一端及第二端的串列組合。所述第一資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個端在接面處連接至所述ML切換電晶體的所述串列組合的所述第一端,且所述第二資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個端連接至所述ML切換電晶體之間的所述接面。
在一些實施例中,提供一種資料處理裝置。所述資料處理裝置包括:多個字元線(「WL」);多個匹配線啟用(「ML啟用」)線;多個位元線(「BL」);多個選擇線(「SL」);多個輸入線(「IN」);多個資料儲存單元,邏輯地配置成多個列及多個行,資料儲存單元的所述列中的每一者與所述WL中的各別一者及所述ML啟用線中的各別一者相關聯,所述資料儲存單元的所述行中的每一者與所述BL中的各別一者、所述SL中的各別一者以及所述IN中的各別一者相關聯,所述資料儲存單元中的每一者包括:匹配線(「ML」)切換電晶體;鐵電場效電晶體(「FeFET」);以及輸入切換電晶體,在接面處連接至所述FeFET且與所述FeFET形成串列 組合,所述FeFET的所述閘極連接至所述相關聯WL;所述串列組合的第一端連接至所述相關聯BL;所述輸入切換電晶體與FeFET之間的所述接面連接至所述相關聯SL;所述輸入切換電晶體的所述閘極連接至所述相關聯IN;所述資料儲存裝置的每一列中的所述ML切換電晶體在多個BL處彼此串列連接,形成具有輸入端及輸出端的匹配線,所述資料儲存裝置的每一列中的所述ML切換電晶體的所述閘極連接至所述相關聯ML啟用線。
在一些實施例中,提供一種資料處理方法。所述資料處理方法包括:在記憶陣列中儲存值的第一集合,所述值的第一集合中的每一者能夠交替地表示二進位「0」、「1」以及「X」(無關),所儲存的值藉此表示第一二進位數位圖案;提供值的第二集合,各自對應於所述值的第一集合中的各別一者且指示二進位「0」、「1」或「X」,所述值的第二集合藉此表示第二二進位數位圖案;將所述值的第一集合中的每一者與所述值的第二集合中的對應一者進行比較;以及若所述第一集合中的每一值及所述第二集合中的對應值彼此一致,或所述兩個值中的至少一者指示「X」,則產生指示所述第一二進位圖案與所述第二二進位圖案之間的匹配的信號。
100:資料處理裝置
110、310:陣列
112、312:列
112 i 、312 i :第i列
114、314:行
112 j 、312 j :第j行
120、320:TCAM胞
120 i,j 、320 i,j :每一胞
130:搜尋資料輸入介面
140、140i:放大器
150:匹配輸出介面
160、322、328:FeFET
161:FeFET記憶陣列
162:塊狀基底
164:鐵電層
166:閘極
168:汲極
170:源極
172:通道區
300:TCAM裝置
324、330:輸入切換電晶體
326、332:ML切換電晶體
342、348:資料儲存單元
910:預充電切換電晶體
1200:方法
1210、1220、1230、1240:步驟
BL、BL#:位元線
IN j-1 ~IN j+1 、IN# j-1 ~IN# j+1 :輸入線
ML i-2 ~ML i+1 :匹配線
SL、SL#:選擇線
V G V R :電壓
V GS :閘極至源極電壓
V M:匹配電壓
V T :臨界電壓
WL:字元線
當結合隨附圖式閱讀時,自以下詳細描述將最佳地理解本揭露內容的態樣。應注意,根據業界中的標準慣例,各種特徵並未按比例繪製。事實上,出於論述的清楚起見,可任意增加或減小各種特徵的尺寸。
圖1A為示出根據一些實施例的實例三元內容可定址記憶體(TCAM)裝置的示意圖。
圖1B及圖1C分別為根據一些實施例在圖1A中繪示的TCAM裝置中使用的種類的鐵電場效電晶體(ferroelectric field-effect transistor;FeFET)的示意性結構及符號表示。
圖1D、圖1E以及圖1F分別為根據一些實施例的低電阻狀態下的FeFET的示意圖、高電阻狀態下的FeFET的示意圖以及呈現FeFET的磁滯(hysteresis)特性的汲極電流與閘極電壓的曲線。
圖1G繪示針對變化的Si陽離子莫耳分數(cat%)的Si:HfO2的極化與電場的曲線。根據一些實施例,鐵電性質在約4.4 cat%處為明顯的。
圖1H示意性地繪示根據一些實施例的FeFET記憶胞的二維陣列。
圖2示意性地繪示根據一些實施例的三元內容可定址記憶體(TCAM)裝置。
圖3示出根據一些實施例的對圖2中所繪示的類型的TCAM裝置中的記憶體部件的分階段寫入。
圖4示出根據一些實施例的將0寫入至TCAM陣列的行(column)中的某些TCAM胞的資料位元。
圖5示出根據一些實施例將0寫入至TCAM陣列的行中的某些TCAM胞的資料互補(資料#)位元。
圖6示出根據一些實施例的將1寫入至TCAM陣列的行中的某些TCAM胞的資料位元。
圖7示出根據一些實施例的將1寫入至TCAM陣列的行中的 某些TCAM胞的資料互補(資料#)位元。
圖8示出根據一些實施例的自記憶胞的列(row)讀取。
圖9示出根據一些實施例的搜尋操作,其中針對具體位元圖案搜尋具體位元圖案。
圖10示出根據一些實施例的搜尋操作,其中針對具體位元圖案搜尋含有無關(don’t care)位元的位元圖案。
圖11示出根據一些實施例的搜尋操作,其中針對位元圖案搜尋具體位元圖案,所述位元圖案中的一些含有無關位元。
圖12概述根據一些實施例的使用內容可定址記憶體的資料處理的製程。
以下揭露內容提供用於實施所提供主題的不同特徵的許多不同實施例或實例。下文描述組件及配置的具體實例以簡化本揭露。當然,此等組件及配置僅為實例且並不意欲為限制性的。舉例而言,在以下描述中,在第二特徵上方或在第二特徵上形成第一特徵可包含第一特徵與第二特徵直接接觸地形成的實施例,且亦可包含在第一特徵與第二特徵之間可形成額外特徵以使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭露可在各種實例中重複附圖標號及/或字母。此重複出於簡單及明晰的目的,且其本身並不指示所論述的各種實施例及/或組態之間的關係。
本揭露一般而言是關於內容可定址記憶體(「CAM」)且特定而言是關於三元CAM(「TCAM」)。一般而言,CAM使得能夠由儲存在記憶體中的內容而非由儲存資料的記憶體的位址(亦 即索引)來存取資料。CAM將輸入搜尋資料與儲存在記憶體位置的矩陣中的資料進行比較,且返回與所搜尋的資料匹配的記憶體儲存資料的的位址。CAM能夠在單一時脈中識別匹配且因此是比許多其他搜尋系統更快的搜尋系統。CAM可在廣泛範圍的需要較高搜尋速度的應用中使用。CAM充分用於分類及轉遞網路路由器中的網際網路協定(Internet protocol;IP)封包。在諸如網際網路的網路中,諸如電子郵件或網頁的訊息是藉由首先將訊息分解成小資料封包且接著經由網路單獨發送每一資料封包來傳送的。此等封包自來源以進行路由,通過網路(稱為路由器)的中間節點且在目的地處重裝配以再現原始訊息。路由器將封包的目的地位址與所有可能的路由進行比較以便選擇適當的一個路由。CAM由於其快速搜尋能力,故特別適合於實施此類查詢操作。CAM亦在其他領域中發現應用,包含參數曲線提取、資料壓縮、影像處理以及其他串匹配或圖案匹配應用,諸如基因體定序。
在某些應用中,諸如在網路路由中,具有不同位址的封包可路由至同一埠。舉例而言,其可為位址在某一範圍中的封包全部路由至同一埠的情況。舉例而言,位址在110100至110111的範圍內的封包可全部路由至同一埠。在此類情況下,位址的最後兩個位元對於路由目的變得無影響。因此,在一些實例中,三元CAM或TCAM用於儲存待與傳入封包中的位址匹配的位址。TCAM儲存三個可能值中的一者:「0」、「1」或「X」,其中「X」為無關(don’t care)值,其表示「0」及「1」兩者,意謂所儲存的「X」產生匹配而不管傳入位元是「0」還是「1」。因此,舉例而言,所儲存的「1101XX」將是與「110100」、「110101」、「110110」 以及「110111」的匹配。
包含TCAM的CAM的高速度常常以記憶胞的複雜度及對應的高矽區域以及習知記憶體結構的高功率消耗為代價來達成。舉例而言,藉由互補金屬氧化物半導體(「CMOS」)實施的TCAM胞可包含十四個或更多個電晶體。本揭露中所揭露的某些實施例利用基於鐵電場效電晶體(FeFET)的記憶體部件實施TCAM,從而在一或多個方面(包含速度、裝置複雜度、裝置密度以及功率消耗)導致優於習知裝置的改良的效能。
根據一些實施例,記憶體裝置包含一或多個TCAM記憶胞,各自調適成一次一個地儲存至少三個值,所述值中的一者指示「0」,所述值中的一者指示「1」以及所述值中的一者指示「X」(無關)。在一些實施例中,每一記憶胞包含兩個資料儲存單元,各自調適成儲存一個二進位位元(「0」或「1」)。每一資料儲存單元包含匹配線(「matchline;ML」)切換電晶體;兩個資料儲存單元的ML切換電晶體彼此形成串列組合。如本揭露中所使用,電晶體與另一組件的「串列組合」意謂主電流路徑(例如場效電晶體的源極至汲極或雙極接面電晶體的射極端至集極端)。每一記憶體單元更包含FeFET與輸入切換電晶體的串列組合。資料儲存單元中的一者中的串列組合的一個端(諸如FeFET的汲極或源極)連接至ML切換電晶體的串列組合的一個端;資料儲存單元中的另一者中的串列組合的一個端(諸如FeFET的汲極或源極)連接至ML切換電晶體之間的接面。
ML切換電晶體的控制端(基極或閘極)可連接至共同ML啟用線(「ML Enable line;ENML」)以接收ML啟用信號。FeFET 中的每一者的閘極可連接至共同字元線(「wordline;WL」)以接收WL信號以使得能夠將資料寫入至FeFET及自FeFET讀取資料。FeFET與輸入切換電晶體的串列組合之間的接面可連接至選擇線(「selectline;SL」)以接收信號以使得能夠將資料寫入至FeFET及自FeFET讀取資料。連接至各別ML切換電晶體的FeFET的汲極或源極可連接至位元線(「bitline;BL」)以接收BL信號以使得能夠將資料寫入至FeFET及自FeFET讀取資料。每一輸入切換電晶體的控制端(基極的閘極)可連接至輸入線(「inputline;IN」)以接收待與儲存在FeFET中的值相匹配的輸入值。
在一些實施例中,TCAM陣列包含上文描述的且配置成行(column)及列(row)的TCAM胞。TCAM胞的每一列的ML切換電晶體串列連接且共用共同ML啟用線及共同WL。每一行中的TCAM胞共用共同BL、共同SL以及共同IN。在一些實施例中,TCAM胞可用於藉由習知方法進行資料儲存及取回,以及用於基於內容的搜尋。在此類實施例的某些中,每一TCAM胞調適成儲存資料的兩個位元。在一些實施例中,TCAM陣列中的資料儲存胞經組態以逐行(column-by-column)寫入及逐列(row-by-row)讀取。
在一些實施例中,資料處理的方法包含在記憶陣列中儲存值的集合,所述值中的每一者指示二進位「0」、「1」或「X」(無關),所儲存的值藉此表示第一二進位圖案。方法更包含提供值的第二集合,各自對應於值的第一集合中的各別一者且指示二進位「0」、「1」或「X」,值的第二集合藉此表示第二二進位數位圖案。值的第一集合及第二集合中的至少一者包含指示二進位「X」的 值。方法更包含將值的第一集合中的每一者與值的第二集合中的對應一者進行比較,且若第一集合中的每一值及第二集合中的對應值彼此一致,或兩個值中的至少一者指示「X」,則產生指示第一二進位圖案與第二二進位圖案之間的匹配的信號。在一些實施例中,值的第一集合中的至少一者指示「X」;在一些實施例中,值的第二集合中的至少一者指示「X」。
在某些更詳細的實施例中,如圖1A中所繪示,資料處理裝置100,例如TCAM,包含配置成列112(第i列標記為112 i )及行114(第j行標記為114 j )的TCAM胞120(每一胞標記為120 i,j )的陣列110。TCAM胞120在列及行中的配置為邏輯配置但同樣可為物理配置。每一TCAM胞120調適成儲存指示「0」、「1」或「X」值,諸如一對二進位位元。每一列112中的TCAM胞120中所儲存的值表示待與輸入圖案進行比較的圖案,如下文更詳細地解釋。在一些實施例中,TCAM胞如下文結合圖1B至圖1H以及圖2進一步詳細地描述。每一行114中的TCAM胞120連接至共同對輸入線IN及IN#(連接至第j行中分別標記為IN j 及IN# j 的TCAM胞的IN及IN#線)。輸入線連接至搜尋資料輸入介面130,所述搜尋資料輸入130介面在一些實施例中為供應待搜尋圖案的暫存器或驅動器,所述圖案包含例如值,每一值指示「0」、「1」或「X」。每一列112中的TCAM胞120串列連接,形成匹配線ML(第i列標記為ML i 的ML)。每一ML調適成在一個端處接收ML輸入信號及在另一端處將ML輸出信號輸出至放大器140(第i列標記為140 i 的放大器)中。如下文更詳細地解釋,每一列112的ML輸出(例如至各別放大器140)指示在輸入線處供應的待搜 尋的圖案與儲存在TCAM胞的對應列中的圖案之間的匹配的信號(例如二進位「1」)。若待匹配的圖案中的每一值及所儲存的圖案中的對應值彼此一致,或兩個值中的至少一者指示「X」,則在ML上指示此類實施例中的「匹配」。在一些實施例中的放大器140連接至匹配輸出介面150,所述匹配輸出介面150在一些實施例中包含諸如編碼器的映射裝置,所述編碼器為指示「匹配」的每一ML輸出諸如埠數目的目的地指定符。
在一些實施例中,如下文結合圖3更詳細描述,每一列112中的TCAM胞120連接至共同字元線WL(圖1中未繪示;圖3中所繪示;第i列標記為WL i 的WL)。每一行114中的TCAM胞120連接至共同對位元線BL及BL#(連接至第j行中分別標記為BL j 及BL# j 的TCAM胞的BL及BL#線)。每一行114中的TCAM胞120連接至共同對選擇線SL及SL#(連接至第j行中分別標記為SL j 及SL# j 的TCAM胞的SL及SL#線)。在一些實施例中,如下文更詳細描述,每一TCAM胞120在WL、BL、BL#、SL、SL#、IN以及IN#處的信號的組合使得能夠將值寫入至TCAM胞120且自TCAM胞120讀取所儲存的值。
進一步參考圖1B及圖1C,在一些實施例中,在TCAM胞中使用FeFET 160。每一FeFET 160包含塊狀(bulk)基底162及由塊狀162分開的重度摻雜的源極170以及汲極168,所述塊狀162在源極170與汲極168之間的區中摻雜,從而在其間形成通道區172。FeFET更包含鐵電層164,所述鐵電層164覆蓋將源極170與汲極168分開的通道區172的區。FeFET更包含覆蓋鐵電層164的閘極166
如圖1D至圖1F中所示出,當閘極166(以電壓V G )相對於源極170及汲極168偏置,使得鐵電層在給定方向(在此實例中,自閘極朝向塊狀)上極化時,通道區變為對應於一個記憶體狀態(例如「1」)的低電阻,且准許自源極至汲極的汲極電流(drain current;I D )在源極至汲極偏置(在此實例中為1伏)下流動;相反,當閘極166相對於源極170及汲極168偏置,使得鐵電層在相對方向(在此實例中,自塊狀朝向閘極)上極化時,通道區變為對應於不同記憶體狀態(例如「0」)的高電阻,且不准許自源極至汲極的汲極電流(I D )在源極至汲極偏置(在此實例中為1伏)下流動(或僅較小電流流動)。如圖1F中所指示,V G -I D 曲線呈現磁滯,其中V G 必須在與極化方向相對的方向上超過臨界電壓(V T )以逆轉鐵電層164的極化。因此,兩個狀態之間的V T 中的差的幅度構成記憶體窗口(「memory window;MV」)且閘極至源極電壓V GS 的幅度必須超過MV以在記憶體狀態之間切換。
可使用用於鐵電層的各種鐵電材料來製造FeFET。合適的鐵電材料的實例包含氧化鉿(hafnium oxide)及鉿氧化鋯(hafnium zirconium oxide)。舉例而言,可使用具有矽陽離子(Si:HfO2)的氧化鉿。圖1G繪示針對變化的Si陽離子莫耳分數(cat%)的Si:HfO2的極化與電場的曲線。由於極化與導電性相關,且電場與電壓相關,故極化與電場的曲線中的磁滯迴路表明鐵電性質。如圖1G中所繪示,對於一系列組成物存在磁滯,但在約4.4 cat%下最明顯。因此可使用實質上具有此組成物的氧化鉿。亦可使用其他鐵電材料。
根據一些實施例,TCAM胞的陣列,除了能夠經組態以 執行基於內容的搜尋操作,亦可經組態以充當習知FeFET記憶陣列。在一些實施例中,諸如圖1H中所繪示(其中出於示出的簡單及清晰起見,省略BL#、SL#以及IN#),當IN及ML(出於簡單起見未繪示)全部關斷時,TCAM陣列變為FeFET記憶陣列161,其中WL、BL以及SL的偏置用於寫入至FeFET胞160及自FeFET胞160讀取。具體而言,為了將資料寫入至FeFET,WL(閘極)相對於BL/SL(汲極/源極)偏置。舉例而言,為了寫入「0」,可將正脈衝施加至WL,且將負脈衝施加至BL/SL;為了寫入「1」,可將負向脈衝施加至WL,且將正脈衝施加至BL/SL。在一些實施例中,藉由例如同步地寫入所有「0」及同步地寫入所有「1」(或逆轉次序)來逐行寫入資料,如下文更詳細描述。為了自FeFET讀取,可將BL預充電至電壓V R,同時SL連接至接地。將V R的脈衝施加至列的WL同時將剩餘列的WL設定為接地,且列的BL上的電壓指示儲存在所述列中的值。在一些實施例中,TCAM裝置300亦包含儲存資料輸入/輸出(「input/output;I/O」)介面(未繪示),所述儲存資料輸入/輸出介面在一些實例中包含用於施加用於將資料寫入至FeFET的WL信號的驅動器,及連接至用於讀取儲存在FeFET中的資料的BL的感測放大器。
更具體而言,根據一些實施例,如圖2中所繪示,TCAM裝置300包含配置成列312(第i列標記為312 i )及行314(第j行標記為314 j )的TCAM胞320(每一胞標記為320 i,j )的二維陣列310。每一TCAM胞320包含兩個資料儲存單元342348,各自調適成儲存一個二進位位元(「0」或「1」)。每一資料儲存單元包含匹配線(「ML」)切換電晶體326、匹配線切換電晶體332(在 此實例中為FET);兩個資料儲存單元的ML切換電晶體彼此形成串列組合。每一記憶體單元342、記憶體單元348更包含FeFET 322、FeFET 328與輸入切換電晶體324、輸入切換電晶體330的串列組合。在一些實施例中,資料儲存單元中的一者中的串列組合的FeFET的汲極或源極連接至ML切換電晶體的串列組合的一個端;資料儲存單元中的另一者中的串列組合的FeFET的汲極或源極連接至ML切換電晶體之間的接面。在圖2中所繪示的實例實施例中,FeFET 322、FeFET 328的源極連接至輸入切換電晶體(在此實例中為FET)324、輸入切換電晶體330的汲極,且FeFET 322、FeFET 328的汲極連接至ML切換電晶體326、ML切換電晶體332。在一些實施例中,輸入切換電晶體(FET)324、輸入切換電晶體330的源極連接至電壓參考點,諸如在此實例中為接地。
在此實施例中,ML切換電晶體326、ML切換電晶體332的控制端(基極或閘極)連接至共同ML啟用線(「ENML」)以接收ML啟用信號。FeFET 322、FeFET 328中的每一者的閘極連接至共同字元線(「WL」)以接收WL信號,以使得能夠將資料寫入至FeFET 322、FeFET 328及自FeFET 322、FeFET 328讀取資料。FeFET 322、FeFET 328與輸入切換電晶體324、輸入切換電晶體330的串列組合之間的接面(junction)連接至選擇線(「SL」或「SL#」)以接收SL信號,以使得能夠將資料寫入至FeFET及自FeFET讀取資料。連接至各別ML切換電晶體326、ML切換電晶體332的FeFET 322、FeFET 328的汲極或源極連接至位元線(「BL」或「BL#」),以使得能夠將資料寫入至FeFET 322、FeFET 328及自FeFET 322、FeFET 328讀取資料。每一輸入切換電晶體324、 輸入切換電晶體330的控制端(基極的閘極)連接至輸入線(「IN」或「IN#」)以接收待與儲存在FeFET 322、FeFET 328中的值匹配的輸入值。
在一些實施例中,TCAM陣列310包含上文所描述的且配置成行314及列312的TCAM胞320。TCAM胞320中的每一列的ML切換電晶體326、ML切換電晶體332串列連接且共用所述列的共同ML啟用線及共同WL。每一行中的TCAM胞共用共同BL、共同BL#、共同SL、共同SL#、共同IN以及共同IN#。在一些實施例中,TCAM胞可用於藉由習知方法進行資料儲存及取回,以及用於基於內容的搜尋。舉例而言,在ENML全部關閉且IN及IN#全部關閉的情況下,裝置300變得與圖1H中所繪示的實例電路170相同且充當FeFET記憶陣列。
在圖2中所繪示實例中,每一TCAM胞320調適成儲存一對資料的位元,一個位元儲存在FeFET 322中,另一個位元儲存在FeFET 328中。儲存在每一TCAM胞320中的位元對指示「0」、「1」或「X」。在下文某些實例中,每一對表示為「(b 1,b 2)」其中b 1b 2中的每一者可為「0」或「1」。舉例而言,在一些實施例中,儲存在TCAM胞320中的(0,1)指示二進位「0」;(1,0)指示二進位「0」且(0,0)指示「X」。
在一些實施例中,表示二進位串的數位圖案儲存在TCAM胞320中,每一圖案儲存在列312中。輸入數位圖案與所儲存的數位圖案進行比較,且儲存匹配圖案(無關計為匹配)的列由例如各別ML上的「1」發信。在一些實施例中,TCAM胞320逐行寫入。在一些實施例中,資料儲存單元342、資料儲存單元 348的行一次寫入一行。在一些實施例中,諸如圖3中所示出的實例,FeFET的每一行可以兩個階段寫入,其中所有「0」在一個階段寫入且所有「1」在另一階段寫入。寫入「0」涉及將正脈衝(例如1.0伏)施加至待寫入「0」的所有列中的WL,且將負脈衝(例如-1.0伏)施加至待寫入的行的BL及SL,或BL#及SL#。寫入「1」涉及將負脈衝(例如-1.0伏)施加至待寫入「1」的所有列中的WL,其中且將正脈衝(例如1.0伏)施加至待寫入的行的BL及SL,或BL#及SL#。在圖3中繪示的實例中,首先寫入「0」,但亦可使用逆轉次序。
如具體實例,圖4至圖7中所繪示,為了寫入行314 TCAM胞,所有「0」寫入至行中的適當的FeFET 322(與BL、SL以及IN相關聯)。接著,所有「0」寫入至行中的適當的FeFET 328(與BL#、SL#以及IN#相關聯)。接著,所有「1」寫入至行中的剩餘的FeFET 322。接著,所有「1」寫入至行中的剩餘的FeFET 328。更具體而言,在寫入操作中,將0伏施加至所有IN線及IN#線,關斷所有輸入切換電晶體324、輸入切換電晶體330,且將0伏施加至所有ENML線,關斷所有ML切換電晶體。因此,TCAM裝置經組態為與圖1H中所繪示的記憶陣列類似的FeFET記憶陣列。
如圖4中所繪示,為了將「0」寫入至FeFET 322,將正脈衝施加至待寫入「0」的列的WL,且將待寫入的行的BL及SL偏置為負電壓。剩餘行的BL及SL,以及所有BL#及SL#偏置為0伏。如圖5中所繪示,為了將「0」寫入至FeFET 328,將正脈衝施加至待寫入「0」的列的WL,且待寫入的行的BL#及SL#偏置為負電壓。剩餘行的BL#及SL#,以及所有BL及SL偏置為0伏。
如圖6中所繪示,為了將「1」寫入至FeFET 322,將負脈衝施加至待寫入「1」的列的WL,且將待寫入的行的BL及SL偏置為正電壓。剩餘行的BL及SL,以及所有BL#及SL#偏置為0伏。如圖7中所繪示,為了將「1」寫入至FeFET 328,將負脈衝施加至待寫入「1」的列的WL,且將待寫入的行的BL#及SL#偏置為正電壓。剩餘行的BL#及SL#,以及所有BL及SL偏置為0伏。
在一些實施例中,逐列讀取儲存在TCAM胞中的資料。當讀取資料時,將0伏施加至所有IN線及IN#線,關斷所有輸入切換電晶體324、輸入切換電晶體330,且將0伏施加至所有ENML線,關斷所有ML切換電晶體。因此,TCAM裝置經組態為與圖1H中所繪示的記憶陣列類似的FeFET記憶陣列。為了讀取資料列,如圖8中所繪示,將所有BL及BL#預充電至正讀取電壓V R (|V R |<|V T |),且將所有SL及SL#設定為0伏。接著將讀取電壓V R脈衝施加至待讀取的列的WL。對於儲存「1」的FeFET 322、FeFET 328,汲極至源極(BL至SL或BL#至SL#)電阻較高,且因此自各別BL或BL#的放電的速率將極小,在一些實例中接近零,且在將讀取電壓V R脈衝施加至WL的時間段期間,BL或BL#上的電壓降將極小,在一些實例中接近零。相反,對於儲存「0」的FeFET 322、FeFET 328,汲極至源極(BL至SL或BL#至SL#)電阻較低,且因此自各別BL或BL#的放電的速率將較快,且在將讀取電壓V R脈衝施加至WL的時間段期間,BL或BL#上的電壓降將為顯著的。因此,在結束讀取電壓V R脈衝時,BL或BL#上的電壓指示儲存在各別FeFET中的值,且可使用例如類比至數位 轉換器(「analog-to-digital converter;DAC」)(未繪示)轉換為指示所儲存的值的二進位值。
在一些實施例中,如圖9中所繪示,為判定輸入圖案是否與儲存在TCAM陣列310中的任何圖案匹配,將輸入圖案施加至IN線及IN#線;藉由例如開啟預充電切換電晶體910及接通所有EMML線以接通所有ML切換電晶體226、ML切換電晶體232來將匹配線ML預充電至匹配電壓V M;將所有SL及SL#接地;以及利用讀取電壓V R脈衝所有WL。如上文所論述,儲存在FeFET 322、FeFET 328中的「0」暗示較低BL至SL或BL#至SL#電阻,且「1」暗示較高BL至SL或BL#至SL#電阻。對於輸入切換電晶體324、輸入切換電晶體330,在對應IN或IN#處的「1」將電晶體接通,且「0」將電晶體關斷。由於每一FeFET 322、FeFET 328與各別輸入切換電晶體324、輸入切換電晶體330串列連接,故僅當連接至BL或BL#的FeFET 322、FeFET 328兩者以及各別輸入切換電晶體324、輸入切換電晶體330為導通的或為較低電阻時,才將經由串列組合存在顯著的放電。因此,僅當在各別IN或IN#處的值為「1」且各別FeFET 322、FeFET 328儲存「0」時,才將經由串列組合存在顯著的放電;所有其他組合不產生放電,或產生非常低的放電。由於每一列312中的FeFET 322、FeFET 328及各別輸入切換電晶體324、輸入切換電晶體330的所有串列組合自列的ML分支,故僅當在列的IN或IN#中的一者處的值為「1」且各別FeFET 322、FeFET 328儲存「0」時,才將自ML存在顯著的放電。
因此,對於在輸入處的二進位對(IN,IN#)及儲存在TCAM 胞320中的各別FeFET 322、FeFET 328中的二進位對(資料,資料#),若IN=1及DATA=0,或IN#=1及DATA#=0,或兩者,則將自對應ML存在顯著的放電。亦即,僅當輸入(0,1)施加至儲存(1,0)的TCAM胞,或輸入(1,0)施加至儲存(0,1)的TCAM胞時,才將存在顯著的放電。若將(0,1)定義為指示二進位數位「0」且將(1,0)定義為指示二進位數位「1」,則接著僅當在輸入二進位數位與各別儲存的二進位數位之間存在不匹配時,才將自ML存在顯著的放電。若輸入二進位數位與各別所儲存的二進位數位(亦即所儲存的(0,1)的輸入(0,1),或所儲存的(1,0)的輸入(1,0))匹配,則將不存在顯著的放電。
此外,若將(IN,IN#)的(0,0)及(資料,資料#)的(1,1)定義為「X」(無關),則接著若輸入二進位數位或所儲存的二進位數位為「X」,則將自TCAM胞320的ML不存在顯著的放電。匹配情況匯總於下表1中(表1中的「X」表示可為「0」或「1」的位元):
Figure 110102146-A0305-02-0020-1
因此,在一些實施例中,若輸入二進位數位圖案中的每一二進位數位與所儲存的二進位數位圖案中的對應二進位數位彼此一致,或兩個二進位數位中的至少一者為「X」,則ML上的電壓將實質上保持為V M,從而指示輸入二進位數位圖案與所儲存的二進位數位圖案之間的匹配。若在輸入二進位數位圖案與所儲存 的二進位數位圖案之間存在至少一個不匹配的二進位數位,則ML上的電壓將由於放電而顯著降低。
如一個具體實例,在圖9中,TCAM陣列310繪示為儲存以下值的集合:指示列0中的二進位數位圖案「1010」的(1,0)、(0,1)、(1,0)、(0,1);指示列1中的二進位數位圖案「1010」的(1,0)、(0,1)、(1,0)、(0,1),以及指示列 n-1中的二進位數位圖案「0101」的(0,1)、(1,0)、(0,1)、(1,0)。在四行314中的IN線及IN#線處施加指示二進位數位圖案「1010」的輸入值(1,0)、(0,1)、(1,0)、(0,1)的集合。由於輸入二進位數位圖案與儲存在列0及列1中的彼等一致,故列0及列1兩者的ML實質上保持在V M,或高於某一臨限電壓。由於輸入二進位數位圖案與儲存在列 n-1中的二進位數位圖案不一致,且在任一二進位數位圖案中不存在無關位元,故列 n-1的ML將自V M顯著地下降,或降至低於臨限電壓。
如另一具體實例,在圖10中,TCAM陣列310繪示為儲存如圖9中所繪示的相同值的集合。在四行314中的IN線及IN#線處施加指示二進位數位圖案「1X10」的輸入值(1,0)、(0,0)、(1,0)、(0,1)的集合。由於輸入二進位數位圖案除第二最高有效位元(「most significant bit;MSB」)以外與儲存在列0及列1中的彼等一致,且由於輸入二進位數位圖案的第二MSB為無關的,故列0及列1兩者的ML實質上保持在V M,或高於某一臨限電壓,從而指示匹配。由於輸入二進位數位圖案與儲存在列 n-1中的二進位數位圖案不一致且輸入二進位數位圖案及所儲存的二進位數位圖案中的至少一對對應數位(例如MSB)既不彼此一致亦不包含「X」,故列 n-1的ML將自V M顯著地下降,或降至低於臨限電壓,從而 指示不匹配。
如另一具體實例,在圖11中,TCAM陣列310繪示為儲存如圖9中所繪示的相同值的集合,除儲存在列0中第二值為指示二進位數字「X」的(1,1)以外。亦即,代替二進位數位圖案「1010」,將「1X10」儲存在列0中。如圖9中,在四行314中的IN線及IN#線處施加指示二進位數位圖案「1010」的輸入值(1,0)、(0,1)、(1,0)、(0,1)的集合。由於輸入二進位數位圖案除第二最高有效位元(「MSB」)以外與儲存在列0中的二進位數位圖案一致,且由於儲存在列0中的二進位數位圖案的第二MSB為無關的,故列0的ML實質上保持在V M,或高於某一臨限電壓,從而指示匹配。由於輸入二進位數位圖案與儲存在列1中的二進位數位圖案一致,故列1的ML實質上保持在V M,或高於臨限電壓,從而指示匹配。由於輸入二進位數位圖案與儲存在列 n-1中的二進位數位圖案不一致,且在任一二進位數位圖案中不存在無關位元,故列 n-1的ML將自V M顯著地下降,或降至低於臨限電壓。
在更一般術語中,在一些實施例中,如圖12中概述,一種資料處理的方法1200包含(1210)在記憶陣列中儲存值的集合,所述值中的每一者能夠交替地表示二進位「0」、「1」以及「X」(無關),所儲存的值藉此表示第一二進位圖案。所述方法更包含(1220)提供值的第二集合,各自對應於值的第一集合中的各別一者且指示二進位「0」、「1」或「X」,所述值的第二集合藉此表示第二二進位數位圖案。所述方法更包含(1230)將值的第一集合中的每一者與值的第二集合中的對應一者進行比較,以及(1240)若第一集合中的每一值與第二集合中的對應值彼此一致,或兩個 值中的至少一者指示「X」,則產生指示第一二進位圖案與第二二進位圖案之間的匹配的信號。
上文所描述的實例實施例提供一種基於FeFET的CAM,所述基於FeFET的CAM具有高效的結構且能夠用作具有索引讀取的習知記憶體及用作三元內容可定址記憶體兩者。此外,實施例准許無關值包含在所儲存的資料或輸入中,從而允許增加應用靈活性。
在一些實施例中,提供一種記憶體裝置。所述記憶體裝置包括第一資料儲存單元及第二資料儲存單元。第一資料儲存單元及第二資料儲存單元各自調適成儲存一個二進位位元。資料儲存單元中的每一者包含匹配線(「ML」)切換電晶體以及鐵電場效電晶體(「FeFET」)與輸入切換電晶體的串列組合。所述第一資料儲存單元及所述第二資料儲存單元的所述ML切換電晶體在接面處彼此連接,形成具有第一端及第二端的串列組合。所述第一資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個端在接面處連接至所述ML切換電晶體的所述串列組合的所述第一端,且所述第二資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個端連接至所述ML切換電晶體之間的所述接面。
在一些實施例中,所述第一資料儲存單元及所述第二資料儲存單元中的每一者中的所述FeFET具有閘極、源極以及汲極,所述第一資料儲存單元中的所述FeFET的所述汲極連接至所述ML切換電晶體的所述串列組合的所述第一端,且所述第二資料儲存單元中的所述FeFET的所述汲極連接至所述ML切換電晶 體之間的所述接面。在一些實施例中,所述ML切換電晶體及輸入切換電晶體中的每一者為具有閘極、源極以及汲極的場效電晶體(「FET」),所述第一資料儲存單元及所述第二資料儲存單元中的所述ML切換電晶體的所述閘極彼此連接且調適成接收匹配線(「ML」)啟用信號,所述第一資料儲存單元及所述第二資料儲存單元中的所述FeFET的所述閘極彼此連接且調適成接收字元線(「WL」)信號,且所述輸入切換電晶體的所述閘極調適成接收各別輸入信號。
在一些實施例中,記憶體裝置更包括:第三資料儲存單元及第四資料儲存單元,各自調適成儲存一個二進位位元。資料儲存單元中的每一者包含:ML切換電晶體;以及FeFET與輸入切換電晶體的串列組合,所述第三資料儲存單元及所述第四資料儲存單元的所述ML切換電晶體在接面處彼此連接,形成具有第一端及第二端的串列組合,所述第一端連接至所述第一資料儲存單元及第二資料儲存單元的所述ML切換電晶體的所述串列組合的所述第二端,所述第一資料儲存單元、所述第二資料儲存單元、所述第三資料儲存單元以及所述第四資料儲存單元的所述ML切換電晶體形成具有輸入端及輸出端的匹配線,所述第三資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個端在接面處連接至所述ML切換電晶體的所述串列組合的所述第一端,且所述第四資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個端連接至所述第三資料儲存單元及所述第四資料儲存單元的所述ML切換電晶體之間的所述接面。
在一些實施例中,所述FeFET、ML切換電晶體以及輸入 切換電晶體中的每一者具有閘極、源極以及汲極,所述記憶體裝置更包括:WL,連接至所述記憶體裝置中的所述FeFET的所述閘極;ML啟用線,連接至所述ML切換電晶體的所述閘極;多對第一位元線及第二位元線(「BL」),其中所述第一位元線連接至所述第一資料儲存單元及所述第二資料儲存單元的所述ML切換電晶體的所述串列組合的所述第一端,所述第二位元線連接至所述第一資料儲存單元及所述第二資料儲存單元的所述ML切換電晶體之間的所述接面,第三位元線連接至所述第三資料儲存單元及所述第四資料儲存單元的所述ML切換電晶體的所述串列組合的所述第一端,且第四位元線連接至所述第三資料儲存單元及所述第四資料儲存單元的所述ML切換電晶體之間的所述接面;多個選擇線(「SL」),各自連接至所述資料儲存單元中的各別一者中的所述FeFET與所述輸入切換電晶體之間的所述接面;以及多對第一輸入線及第二輸入線(「IN」),各自連接至所述資料儲存單元中的各別一者中的所述輸入切換電晶體的所述閘極。
在一些實施例中,所述資料儲存單元中的每一者中的FeFET中的每一者的所述汲極連接至所述資料儲存單元的所述ML切換電晶體。在一些實施例中,針對所述資料儲存單元中的每一者,所述輸入切換電晶體的所述汲極連接至所述各別FeFET的所述源極,且其中所述輸入切換電晶體的所述源極調適成連接至共同電壓參考點。在一些實施例中,記憶體裝置更包括調適成將所述匹配線的所述輸入端連接至參考電壓的切換裝置。
在一些實施例中,提供一種資料處理裝置。所述資料處理裝置包括:多個字元線(「WL」);多個匹配線啟用(「ML啟用」) 線;多個位元線(「BL」);多個選擇線(「SL」);多個輸入線(「IN」);多個資料儲存單元,邏輯地配置成多個列及多個行,資料儲存單元的所述列中的每一者與所述WL中的各別一者及所述ML啟用線中的各別一者相關聯,所述資料儲存單元的所述行中的每一者與所述BL中的各別一者、所述SL中的各別一者以及所述IN中的各別一者相關聯,所述資料儲存單元中的每一者包括:匹配線(「ML」)切換電晶體;鐵電場效電晶體(「FeFET」);以及輸入切換電晶體,在接面處連接至所述FeFET且與所述FeFET形成串列組合,所述FeFET的所述閘極連接至所述相關聯WL;所述串列組合的第一端連接至所述相關聯BL;所述輸入切換電晶體與FeFET之間的所述接面連接至所述相關聯SL;所述輸入切換電晶體的所述閘極連接至所述相關聯IN;所述資料儲存裝置的每一列中的所述ML切換電晶體在多個BL處彼此串列連接,形成具有輸入端及輸出端的匹配線,所述資料儲存裝置的每一列中的所述ML切換電晶體的所述閘極連接至所述相關聯ML啟用線。
在一些實施例中,所述多個資料儲存裝置中的每一者中的所述輸入切換電晶體及FeFET的所述串列組合的所述第一端為所述FeFET的所述源極或所述汲極。
在一些實施例中,所述資料處理裝置更包括:多個切換裝置,各自與所述匹配線中的各別一者相關聯,所述多個切換裝置調適成將所述匹配線的所述輸入端連接至參考電壓;以及匹配輸出介面,調適成接收來自所述多個匹配線的所述輸出端的信號且產生指示來自所述匹配線的所述輸出端的所述信號的輸出信號。
在一些實施例中,所述資料處理裝置更包括:搜尋資料輸入介面,調適成向所述多個IN供應二進位數位信號;以及儲存資料輸入/輸出(「I/O」)介面,調適成向所述字元線WL供應指示待儲存在所述資料儲存單元中的資料的信號,且調適成自所述BL接收指示儲存在所述資料儲存單元中的所述資料的信號。
在一些實施例中,所述儲存資料I/O介面調適成在各別對行中的每一對資料儲存單元中儲存三個不同組合的各別對二進位數位,一個組合指示二進位「0」,一個組合指示二進位「1」,且一個組合指示二進位無關(「X」),藉此在資料儲存單元的每一列中儲存指示所儲存的二進位數位圖案的值的集合,其中每一數位為「0」、「1」或「X」;且所述搜尋資料輸入介面調適成向與所述各別對行相關聯的每一對所述IN供應三個不同組合的各別對二進位數位,一個組合指示二進位「0」,一個組合指示二進位「1」,且一個組合指示二進位「X」,藉此向資料儲存單元的所有列供應指示輸入二進位數位圖案的值的集合,其中每一數位為「0」、「1」或「X」;且ML中的每一者調適成在所述輸出端處供應指示所述所儲存的二進位數位圖案與所述輸入二進位數位圖案之間的匹配的第一信號,所述輸入二進位數位圖案中的每個數位及所述所儲存的二進位數位圖案中的各別數位彼此一致,或所述兩個數位中的至少一者為「X」。
在一些實施例中,所述所儲存的值的集合中的每一者包括一對二進位數(b 1,b 2)=(0,1),(1,0)或(1,1),其中(0,1)指示二進位「0」,(1,0)指示二進位「1」且(1,1)指示二進位「X」。
在一些實施例中,所述輸入值的集合中的每一者包括一 對二進位數(a 1,a 2)=(0,1),(1,0)或(0,0),其中(0,0)指示二進位「X」。
在一些實施例中,提供一種資料處理方法。所述資料處理方法包括:在記憶陣列中儲存值的第一集合,所述值的第一集合中的每一者能夠交替地表示二進位「0」、「1」以及「X」(無關),所儲存的值藉此表示第一二進位數位圖案;提供值的第二集合,各自對應於所述值的第一集合中的各別一者且指示二進位「0」、「1」或「X」,所述值的第二集合藉此表示第二二進位數位圖案;將所述值的第一集合中的每一者與所述值的第二集合中的對應一者進行比較;以及若所述第一集合中的每一值及所述第二集合中的對應值彼此一致,或所述兩個值中的至少一者指示「X」,則產生指示所述第一二進位圖案與所述第二二進位圖案之間的匹配的信號。
在一些實施例中,儲存所述值的第一集合包括儲存二進位值對的集合,其中儲存所述二進位值對中的每一者包括將所述二進位值對寫入至記憶體裝置中的各別對第一資料儲存單元及第二資料儲存單元,資料儲存單元中的每一者包含:匹配線(「ML」)切換電晶體;以及鐵電場效電晶體(「FeFET」)與輸入切換電晶體的串列組合,所述ML切換電晶體、所述FeFET以及所述輸入切換電晶體中的每一者具有閘極、源極以及汲極,且所述FeFET具有用於更改其記憶體狀態的臨限電壓,所述第一資料儲存單元及所述第二資料儲存單元的所述ML切換電晶體在接面處彼此連接,形成具有第一端及第二端的串列組合,所述第一資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個 端在接面處連接至所述ML切換電晶體的所述串列組合的所述第一端,且所述第二資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述串列組合的一個端連接至所述ML切換電晶體之間的所述接面,其中將所述二進位值對的每一位元寫入至所述資料儲存單元中的各別一者包含:關斷所述ML切換電晶體及所述輸入切換電晶體兩者;以及在所述FeFET的所述閘極與所述源極及所述汲極之間施加幅度大於所述臨限電壓的電壓。
在一些實施例中,所述資料處理方法其中:所述比較步驟包括將指示位元的值的輸入電壓施加至各別輸入切換電晶體的所述閘極;且所述產生步驟包括對資料儲存單元對的集合中的FeFET與輸入切換電晶體的所述串列組合中的電流求和。
在一些實施例中,所述儲存步驟包括儲存多個值的集合,記憶陣列中的資料儲存單元的各別列中的每一集合包括邏輯地配置成列及行的資料儲存單元,其中所述儲存多個值的集合包括:在第一時間段期間,將所述二進位值中的所有「0」同步地寫入至資料儲存單元的一行;以及在不同於所述第一時間段的第二時間段期間,將所述二進位值中的所有「1」同步地寫入至資料儲存單元的所述行。
在一些實施例中,所述資料處理方法更包括自所述資料儲存單元讀取所述值的第一集合。
前文概述若干實施例的特徵,使得所屬技術領域中具有通常知識者可更佳地理解本揭露的態樣。所屬技術領域中具通常知識者應瞭解,其可容易地使用本揭露作為設計或修改用於實現本文中所引入的實施例的相同目的及/或達成相同優點的其他製程 及結構的基礎。所屬技術領域中具有通常知識者亦應認識到,此類等效構造不脫離本揭露內容的精神及範疇,且所屬技術領域中具有通常知識者可在不脫離本揭露的精神及範疇的情況下在本文中作出各種改變、替代以及更改。
100:資料處理裝置
110:陣列
112 i :第i列
114 j :第j行
120:TCAM胞
120 i,j :每一胞
130:搜尋資料輸入介面
140 i :放大器
150:匹配輸出介面
IN j-1 ~IN j+1 、IN# j-1 ~IN# j+1 :輸入線
ML i-2 ~ML i+1 :匹配線

Claims (10)

  1. 一種記憶體裝置,包括:第一資料儲存單元及第二資料儲存單元,各自調適成儲存一個二進位位元,資料儲存單元中的每一者包含:匹配線(「ML」)切換電晶體;以及鐵電場效電晶體(「FeFET」)與輸入切換電晶體的第一串列組合,所述第一資料儲存單元及所述第二資料儲存單元的所述ML切換電晶體在第一接面處彼此連接,形成具有第一端及第二端的第二串列組合,所述第一資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述第一串列組合的一個端在第二接面處連接至所述ML切換電晶體的所述第二串列組合的所述第一端,且所述第二資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述第一串列組合的一個端連接至所述ML切換電晶體之間的所述第一接面。
  2. 如請求項1所述的記憶體裝置,其中所述第一資料儲存單元及所述第二資料儲存單元中的每一者中的所述FeFET具有閘極、源極以及汲極,所述第一資料儲存單元中的所述FeFET的所述汲極連接至所述ML切換電晶體的所述第二串列組合的所述第一端,且所述第二資料儲存單元中的所述FeFET的所述汲極連接至所述ML切換電晶體之間的所述第一接面。
  3. 如請求項2所述的記憶體裝置,其中所述ML切換電晶體及輸入切換電晶體中的每一者為具有閘極、源極以及汲極的場效電晶體(「FET」), 所述第一資料儲存單元及所述第二資料儲存單元中的所述ML切換電晶體的所述閘極彼此連接且調適成接收匹配線(「ML」)啟用信號,所述第一資料儲存單元及所述第二資料儲存單元中的所述FeFET的所述閘極彼此連接且調適成接收字元線(「WL」)信號,且所述輸入切換電晶體的所述閘極調適成接收各別輸入信號。
  4. 如請求項1所述的記憶體裝置,更包括:第三資料儲存單元及第四資料儲存單元,各自調適成儲存一個二進位位元,資料儲存單元中的每一者包含:ML切換電晶體;以及FeFET與輸入切換電晶體的第三串列組合,所述第三資料儲存單元及所述第四資料儲存單元的所述ML切換電晶體在第三接面處彼此連接,形成具有第一端及第二端的第四串列組合,所述第四串列組合的第一端連接至所述第一資料儲存單元及第二資料儲存單元的所述ML切換電晶體的所述第四串列組合的第二端,所述第一資料儲存單元、所述第二資料儲存單元、所述第三資料儲存單元以及所述第四資料儲存單元的所述ML切換電晶體形成具有輸入端及輸出端的匹配線,所述第三資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述第三串列組合的一個端在第四接面處連接至所述ML切換電晶體的所述第四串列組合的第一端,且所述第四資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述第三串列組合的一個端連接至所述第三資料儲存單元及所述第四資料儲存單元的 所述ML切換電晶體之間的所述第三接面。
  5. 一種資料處理裝置,包括:多個字元線(「WL」);多個匹配線啟用(「ML啟用」)線;多個位元線(「BL」);多個選擇線(「SL」);多個輸入線(「IN」);多個資料儲存單元,邏輯地配置成多個列及多個行,資料儲存單元的所述列中的每一者與所述WL中的各別一者及所述ML啟用線中的各別一者相關聯,所述資料儲存單元的所述行中的每一者與所述BL中的各別一者、所述SL中的各別一者以及所述IN中的各別一者相關聯,所述資料儲存單元中的每一者包括:匹配線(「ML」)切換電晶體;鐵電場效電晶體(「FeFET」);以及輸入切換電晶體,在接面處連接至所述FeFET且與所述FeFET形成串列組合,所述FeFET的所述閘極連接至所述相關聯WL;所述串列組合的第一端連接至所述相關聯BL;所述輸入切換電晶體與FeFET之間的所述接面連接至所述相關聯SL;所述輸入切換電晶體的所述閘極連接至所述相關聯IN;所述資料儲存裝置的每一列中的所述ML切換電晶體在多個BL處彼此串列連接,形成具有輸入端及輸出端的匹配線,所述資料儲存裝置的每一列中的所述ML切換電晶體的所述閘極連接至所述相關聯ML啟用線。
  6. 如請求項5所述的資料處理裝置,更包括: 多個切換裝置,各自與所述匹配線中的各別一者相關聯,所述多個切換裝置調適成將所述匹配線的所述輸入端連接至參考電壓;以及匹配輸出介面,調適成接收來自所述多個匹配線的所述輸出端的信號且產生指示來自所述匹配線的所述輸出端的所述信號的輸出信號。
  7. 如請求項6所述的資料處理裝置,更包括:搜尋資料輸入介面,調適成向所述多個IN供應二進位數位信號;以及儲存資料輸入/輸出(「I/O」)介面,調適成向所述字元線WL供應指示待儲存在所述資料儲存單元中的資料的信號,且調適成自所述BL接收指示儲存在所述資料儲存單元中的所述資料的信號。
  8. 如請求項7所述的資料處理裝置,其中:所述儲存資料I/O介面調適成在各別對行中的每一對資料儲存單元中儲存三個不同組合的各別對二進位數位,一個組合指示二進位「0」,一個組合指示二進位「1」,且一個組合指示二進位無關(「X」),藉此在資料儲存單元的每一列中儲存指示所儲存的二進位數位圖案的值的集合,其中每一數位為「0」、「1」或「X」;且所述搜尋資料輸入介面調適成向與所述各別對行相關聯的每一對所述IN供應三個不同組合的各別對二進位數位,一個組合指示二進位「0」,一個組合指示二進位「1」,且一個組合指示二進位「X」,藉此向資料儲存單元的所有列供應指示輸入二進位數位圖案的值的集合,其中每一數位為「0」、「1」或「X」;且 ML中的每一者調適成在所述輸出端處供應指示所述所儲存的二進位數位圖案與所述輸入二進位數位圖案之間的匹配的第一信號,所述輸入二進位數位圖案中的每個數位及所述所儲存的二進位數位圖案中的各別數位彼此一致,或所述兩個數位中的至少一者為「X」。
  9. 一種資料處理方法,包括:在記憶陣列中儲存值的第一集合,所述值的第一集合中的每一者能夠交替地表示二進位「0」、「1」以及「X」(無關),所儲存的值藉此表示第一二進位數位圖案;提供值的第二集合,各自對應於所述值的第一集合中的各別一者且指示二進位「0」、「1」或「X」,所述值的第二集合藉此表示第二二進位數位圖案;將所述值的第一集合中的每一者與所述值的第二集合中的對應一者進行比較;以及若所述第一集合中的每一值及所述第二集合中的對應值彼此一致,或所述兩個值中的至少一者指示「X」,則產生指示所述第一二進位圖案與所述第二二進位圖案之間的匹配的信號。
  10. 如請求項9所述的資料處理方法,其中儲存所述值的第一集合包括儲存二進位值對的集合,其中儲存所述二進位值對中的每一者包括將所述二進位值對寫入至記憶體裝置中的各別對第一資料儲存單元及第二資料儲存單元,資料儲存單元中的每一者包含:匹配線(「ML」)切換電晶體;以及鐵電場效電晶體(「FeFET」)與輸入切換電晶體的第一串列組 合,所述ML切換電晶體、所述FeFET以及所述輸入切換電晶體中的每一者具有閘極、源極以及汲極,且所述FeFET具有用於更改其記憶體狀態的臨限電壓,所述第一資料儲存單元及所述第二資料儲存單元的所述ML切換電晶體在第一接面處彼此連接,形成具有第一端及第二端的第二串列組合,所述第一資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述第一串列組合的一個端在第二接面處連接至所述ML切換電晶體的所述第二串列組合的所述第一端,且所述第二資料儲存單元中的所述FeFET與所述輸入切換電晶體的所述第一串列組合的一個端連接至所述ML切換電晶體之間的所述第一接面,其中將所述二進位值對的每一位元寫入至所述資料儲存單元中的各別一者包含:關斷所述ML切換電晶體及所述輸入切換電晶體兩者;以及在所述FeFET的所述閘極與所述源極及所述汲極之間施加幅度大於所述臨限電壓的電壓。
TW110102146A 2020-01-24 2021-01-20 記憶體裝置、資料處理裝置及資料處理方法 TWI763266B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202062965547P 2020-01-24 2020-01-24
US62/965,547 2020-01-24
US17/102,762 US11232838B2 (en) 2020-01-24 2020-11-24 Ferroelectric FET-based content addressable memory
US17/102,762 2020-11-24

Publications (2)

Publication Number Publication Date
TW202135289A TW202135289A (zh) 2021-09-16
TWI763266B true TWI763266B (zh) 2022-05-01

Family

ID=76970823

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110102146A TWI763266B (zh) 2020-01-24 2021-01-20 記憶體裝置、資料處理裝置及資料處理方法

Country Status (1)

Country Link
TW (1) TWI763266B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201234532A (en) * 2010-08-27 2012-08-16 Semiconductor Energy Lab Memory device and semiconductor device
CN102820057A (zh) * 2011-06-08 2012-12-12 三星电子株式会社 非易失性存储装置及编程非易失性存储装置的方法
TW201833916A (zh) * 2016-06-27 2018-09-16 美商美光科技公司 鐵電記憶體中之多層級儲存
US20180300626A1 (en) * 2017-04-18 2018-10-18 SK Hynix Inc. Synapse system of a neuromorphic device including a ferroelectric transistor
TW201903765A (zh) * 2017-03-27 2019-01-16 美商美光科技公司 用於多層記憶體陣列之多板線路架構
TW201905926A (zh) * 2017-06-22 2019-02-01 美商美光科技公司 非揮發性記憶體系統或子系統
TW201937486A (zh) * 2016-08-31 2019-09-16 美商美光科技公司 混合式記憶體裝置
TW201946061A (zh) * 2018-02-08 2019-12-01 美商美光科技公司 具有耦合電容之自我參考感測方案
TW202004997A (zh) * 2018-05-18 2020-01-16 台灣積體電路製造股份有限公司 記憶體元件與其形成方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201234532A (en) * 2010-08-27 2012-08-16 Semiconductor Energy Lab Memory device and semiconductor device
CN102820057A (zh) * 2011-06-08 2012-12-12 三星电子株式会社 非易失性存储装置及编程非易失性存储装置的方法
TW201833916A (zh) * 2016-06-27 2018-09-16 美商美光科技公司 鐵電記憶體中之多層級儲存
TW201937486A (zh) * 2016-08-31 2019-09-16 美商美光科技公司 混合式記憶體裝置
TW201903765A (zh) * 2017-03-27 2019-01-16 美商美光科技公司 用於多層記憶體陣列之多板線路架構
US20180300626A1 (en) * 2017-04-18 2018-10-18 SK Hynix Inc. Synapse system of a neuromorphic device including a ferroelectric transistor
TW201905926A (zh) * 2017-06-22 2019-02-01 美商美光科技公司 非揮發性記憶體系統或子系統
TW201946061A (zh) * 2018-02-08 2019-12-01 美商美光科技公司 具有耦合電容之自我參考感測方案
TW202004997A (zh) * 2018-05-18 2020-01-16 台灣積體電路製造股份有限公司 記憶體元件與其形成方法

Also Published As

Publication number Publication date
TW202135289A (zh) 2021-09-16

Similar Documents

Publication Publication Date Title
US11232838B2 (en) Ferroelectric FET-based content addressable memory
US9847132B1 (en) Ternary content addressable memories
US9934857B2 (en) Ternary content addressable memories having a bit cell with memristors and serially connected match-line transistors
US10650892B2 (en) Ternary memory cell and ternary memory cell arrangement
US7433217B1 (en) Content addressable memory cell configurable between multiple modes and method therefor
US9721661B1 (en) Content addressable memories
US11289162B2 (en) Analog content addressable memory utilizing three terminal memory devices
EP3136398B1 (en) Ternary content addressable memory (tcam) with programmable resistive elements
US20110051485A1 (en) Content addressable memory array writing
CN1444228A (zh) 用于横跨一存储器阵列执行等电势读出以消除漏电流的方法和系统
US10847224B1 (en) Low power and area ternary content addressable memory circuit
TW202046304A (zh) 三元內容可定址記憶體單元
US10930340B2 (en) Semiconductor storage circuit, semiconductor storage apparatus, and data detection method
US11908505B2 (en) Ferroelectric FET-based content addressable memory
US3575617A (en) Field effect transistor, content addressed memory cell
JP2002334585A (ja) 半導体記憶装置
TWI763266B (zh) 記憶體裝置、資料處理裝置及資料處理方法
CN115346579A (zh) 内容可寻址存储器及其操作方法
US6781856B2 (en) Tertiary CAM cell
TW202113833A (zh) 記憶裝置
US20040136254A1 (en) Writing to and reading from a RAM or a CAM using current drivers and current sensing logic
KR102367338B1 (ko) Tcam 장치 및 그것의 동작 방법
US11398268B1 (en) Memory device and operation method for the same
CN112820338B (zh) 三态存储器寻址电路、读取电路、装置及存储器
CN112970065A (zh) 双重比较三态内容可寻址存储器