CN110158052B - 低介电常数膜及其制备方法 - Google Patents

低介电常数膜及其制备方法 Download PDF

Info

Publication number
CN110158052B
CN110158052B CN201910413247.9A CN201910413247A CN110158052B CN 110158052 B CN110158052 B CN 110158052B CN 201910413247 A CN201910413247 A CN 201910413247A CN 110158052 B CN110158052 B CN 110158052B
Authority
CN
China
Prior art keywords
dielectric constant
low dielectric
constant film
compound
degrees
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910413247.9A
Other languages
English (en)
Other versions
CN110158052A (zh
Inventor
宗坚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangsu Favored Nanotechnology Co Ltd
Original Assignee
Jiangsu Favored Nanotechnology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Favored Nanotechnology Co Ltd filed Critical Jiangsu Favored Nanotechnology Co Ltd
Priority to CN201910413247.9A priority Critical patent/CN110158052B/zh
Publication of CN110158052A publication Critical patent/CN110158052A/zh
Priority to KR1020217040802A priority patent/KR20220008319A/ko
Priority to JP2021568365A priority patent/JP7475371B2/ja
Priority to PCT/CN2020/090119 priority patent/WO2020233480A1/zh
Priority to US17/595,436 priority patent/US11904352B2/en
Priority to EP20809129.8A priority patent/EP3971320A4/en
Priority to TW109116440A priority patent/TWI743790B/zh
Application granted granted Critical
Publication of CN110158052B publication Critical patent/CN110158052B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05DPROCESSES FOR APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05D1/00Processes for applying liquids or other fluent materials
    • B05D1/62Plasma-deposition of organic layers
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05DPROCESSES FOR APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05D5/00Processes for applying liquids or other fluent materials to surfaces to obtain special surface effects, finishes or structures
    • B05D5/12Processes for applying liquids or other fluent materials to surfaces to obtain special surface effects, finishes or structures to obtain a coating with specific electrical properties
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02203Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being porous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05DPROCESSES FOR APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05D2504/00Epoxy polymers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05DPROCESSES FOR APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05D2506/00Halogenated polymers
    • B05D2506/10Fluorinated polymers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05DPROCESSES FOR APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05D2518/00Other type of polymers
    • B05D2518/10Silicon-containing polymers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/7682Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing the dielectric comprising air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1005Formation and after-treatment of dielectrics
    • H01L2221/1042Formation and after-treatment of dielectrics the dielectric comprising air gaps
    • H01L2221/1047Formation and after-treatment of dielectrics the dielectric comprising air gaps the air gaps being formed by pores in the dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials

Abstract

本发明提供一低介电常数膜及其制备方法,其中所述低介电常数膜以环氧烷烃、有机硅化合物和含氟硅氧烷化合物为原材料,通过等离子体增强化学沉积方法在一基体表面形成,由此在基体表面形成具有较低介电常数,且具有良好疏水性的纳米膜。

Description

低介电常数膜及其制备方法
技术领域
本发明涉及超大规模集成电路制造领域,详而言之,涉及一低介电常数膜及其制备方法。
背景技术
随着全球统一的5G标准出炉,无线电或者微电子领域的发展将越来越快,电子芯片的性能需求飞速提高,集成电路的尺寸不断缩小,也就是说,芯片上集成的器件数目越来越多,集成度要求越来越高。
由于大规模集成电路的集成度越来越高,器件特征尺寸逐渐减小,导致导线电阻以及导线间和层间电容增加,引起电阻-电容(RC)延迟上升,从而出现信号传输延时、噪声干扰增强和功率损耗增大等一系列问题,这极大限制了器件的高速性能。缓解这些问题的重要方法之一就是降低介质材料的介电常数(k)。
在无线电通讯技术领域中,尤其是在GHz范围的通信技术中,具有低介电常数的低损耗材料已经引起了人们越来越广泛的关注。
一般来说,降低材料的k值的方法有两种,一种方式是降低分子极化率,即选择或者研发低极化能力的材料,比如,在材料中形成低极化率的键(如Si-C、Si-F、C-H等);另一种方式是减小单位体积内极化分子数N,这个可以通过向材料中引入具有纳米尺寸的孔隙加以实现,随着孔隙率的增加,介电常数会较快的降低。目前,在现有技术中,这两个方面都已有一些研究。
在已有的一些研究中,采用等离子体增强化学气相沉积(PECVD)技术来制备低介电常数的纳米膜,举例地,将一种或多种有机硅化合物引入一等离子体增强化学气相沉积腔室中,并且引入一成孔剂到腔室内,在恒定射频功率条件下使得该一种或多种有机硅化合物与该成孔剂反应,以沉积一低k膜在该腔室的一基板上,进一步,对此低k膜施以后处理,以基本上移出此低k膜上的成孔剂。
虽然已经研发出一些具有低介电常数的有机硅膜,但是这些低介电常数膜存在一些不尽人意的地方。发明人发现现有的方式中存在一些有待改进的方面。
一方面,这些材料都需要加入成孔剂来形成孔隙,在形成孔隙后,再进一步去除该成孔剂,但是成孔剂一般都不能被完全去除,有时甚至残留较多,
另一方面,这些材料都是由直接在基板上形成带孔隙的膜层,而孔隙的形成使得膜层与基板的结合强度降低,或者说膜层在基板上的附着力较低,且高孔隙率使得介电常数更低,但是高孔隙率也使得结合强度更低,即,在这两方面存在矛盾。
另一方面,这些材料的机械强度较差、耐腐蚀性能差,造成纳米膜层容易在后续半导体处理过程中受到损伤。
另一方面,膜层通过PECVD技术在腔室中与成孔剂反应附着于基板,但是在形成时,膜层在基板的不同区域的均匀性没有任何控制,在腔室中的不同区域的浓度不同,因此容易造成膜层在基板上的不均匀的分布。
另一方面,现有的低介电常数纳米膜的疏水性较差,沉积于基体表面时,盐雾试验中,容易使得基体的表面被腐蚀,因此也不利用产品的长期使用,对于使用环境的要求也比较高。
这里的陈述仅提供与本发明有关的背景信息,而不必然地构成现有技术。
发明内容
本发明的一个目的在于提供一低介电常数膜及其制备方法,其包括至少两层结构,通过多层结构的配合调节所述低介电常数膜的k值,且改善所述低介电常数膜的结合力和/或者机械性能。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在一个实施例中,采用等离子体增强化学气相沉积(PECVD)方法形成一防腐层和一多孔层,所述防腐层附着于基体,形成与基体具有较强结合力的低介电常数(k)膜,并且具有较好的耐腐蚀性能。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其中在惰性气体气氛下,将乙烯基有机硅单体和乙烯基环氧单体进行PECVD形成防腐层。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其中在一个实施例中,所述防腐层是由含不饱和碳碳双键的环氧烷烃和含不饱和双键的硅氧烷或者硅烷反应得到的复合物。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其将防腐层间隔于多孔层和基体之间,使得所述多孔层的空隙率不会或较少影响所述低介电常数膜与基体的结合力,且通过提高孔隙率可以使得k值更小。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其采用动态镀膜的方法,使得所述低介电常数膜更加均匀地附着于基体,减少了基体在不同位置镀膜的差异,解决了基体不同区域沉积物的浓度不同导致厚度不均匀的问题。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在氧气、氮气/氢气的单一气氛或者混合气氛下,将有机硅烷、有机硅氧烷的单一气氛或者混合气氛进行PECVD得到多孔层。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在表层形成氟硅聚合物,进一步降低所述低介电常数膜的k值。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在表层形成含有芳香基团的有机氟硅,利用芳香基的刚性结构,提高所述低介电常数膜的机械性能。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其表面具有低表面能的氟硅聚合物,具有超疏水特性,水在其表面时的静态接触角大。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在形成所述低介电常数膜时,交替地进行有机硅纳米膜和所述有机硅/氧气的沉积,在形成有机硅层后通入氧气,有机硅层的碳氢部分与氧气反应形成不规则的粗糙表面,然后在表面沉积SiOCNH,有助于形成具有较高的比表面积的大孔隙,且交替结构有助于增强所述低介电常数膜与基体的附着力。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其能够通过调节含氟芳香基的含量来调节所述低介电常数膜的介电性能以及机械性能。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在一个实施例中,采用PECVD方法形成一多孔层和一含氟层构成的两层结构,其在降低k值的同时,提高所述低介电常数膜的疏水性能,改善被沉积的基体的防腐蚀性能。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在一个实施例中,采用PECVD方法形成一防腐层和多孔层构成的两层结构,其在降低k值的同时,增强所述低介电常数膜和基体之间的结合力和黏性。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其在一个实施例中,采用PECVD方法形成一防腐层、一多孔层和一含氟层构成的三层结构,其通过不同层的交替布置,整体改善所述低介电常数膜的介电性能、机械性能以及疏水性,且交替布置的方式,有利于形成大孔容的多孔层。
本发明的一个目的在于提供一低介电常数膜及其制备方法,其不需要成孔剂形成孔隙结构,因此不需要进行高温退火处理去除成孔剂。
为了实现以上至少一发明目的,本发明的一方面提供一低介电常数膜,其以环氧烷烃、有机硅化合物和含氟硅氧烷化合物为原材料,通过等离子体增强化学气相沉积方法在一基体表面形成。
根据本发明的一些实施例所述的低介电常数膜,其包括一防腐层,所述防腐层由含不饱和双键的环氧烷烃化合物A和含不饱和双键的硅氧烷或者硅烷化合物B通过等离子体增强化学气相沉积于基体表面形成。
根据本发明的一些实施例所述的低介电常数膜,其包括一多孔层,所述多孔层由有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E通过等离子体增强化学气相沉积形成。
根据本发明的一些实施例所述的低介电常数膜,其包括一含氟层,所述含氟层由芳香基氟硅烷D通过等离子体增强化学气相沉积形成。
根据本发明的一些实施例所述的低介电常数膜,其底层由乙烯基环氧化合物和乙烯基有机硅化合物通过等离子体增强化学气相沉积于基体表面形成。
根据本发明的一些实施例所述的低介电常数膜,其中所述化合物A选自组合:乙烯基环氧乙烷、甲基丙烯酸缩水甘油酯、烯丙基缩水甘油醚、1,2-环氧-4-乙烯基环己烷、2,3-环氧丙基二甲基乙烯基硅烷、2,3-环氧丙基二氯乙烯基硅烷中的一种或多种混合物。
根据本发明的一些实施例所述的低介电常数膜,其中所述化合物B选自组合:烯丙基三甲氧基硅烷、乙烯基三乙氧基硅烷、三甲基乙烯基硅烷、3-丁烯基三甲基硅烷、乙烯基三丁酮肟基硅烷、四甲基二乙烯基二硅氧烷、四甲基四乙烯基环四硅氧烷、1,2,2-三氟乙烯基三苯基硅烷、二甲基甲氧基乙烯基硅烷、4-苯乙烯基(三甲氧基硅氧)基硅烷中的一种或多种混合物。
根据本发明的一些实施例所述的低介电常数膜,其中所述化合物C选自组合:γ-缩水甘油醚氧丙基三甲氧基硅烷;D4H环四硅氧烷、六甲基环三硅氧烷、三-(三甲氧硅烷)基苯基硅烷、叔丁基二甲基氯硅烷、苯基乙炔基三甲基硅烷、联苯基乙烯基三甲基硅烷、八苯基环四硅氧烷、三苯基羟基硅烷、三氟丙基甲基环三硅氧烷、2,2,4,4-四甲基-6,6,8,8-四苯基环四硅氧烷、四甲基四乙烯基环四硅氧烷、3-缩水甘油醚氧基丙基三乙氧基硅烷、四甲基二乙烯基二硅氧烷、四乙基二硅氧烷、六甲基二硅氧烷、苯基三(三甲基硅氧烷基)硅烷、三甲基苯基硅烷、六甲基二硅氮烷、烯丙基三苯基硅烷、苯基三氯硅烷、苯基三氟硅烷、苯基三乙氧基硅烷、苯基三甲基氧基硅烷、甲基苯基二甲氧基硅烷、二甲氧基甲基苯基硅烷、1,3-二氯四苯基二硅氧烷、苯基乙烯基三甲基硅烷、萘基乙烯基三甲基硅烷、二苯基二羟基硅烷、八甲基环四硅氧烷、六苯基环三硅氧烷、十甲基环五硅氧烷、苯基三氯硅烷、甲基苯基二氯硅烷、苯基二甲基氯硅烷、甲基苯基环三硅氧烷、三甲氧基甲基硅烷、三氟丙基甲基环三硅氧烷、三-(三乙氧硅烷)基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、三-(三乙基硅烷)基苯基硅烷。
根据本发明的一些实施例所述的低介电常数膜,其中所述化合物E选自组合:环丁烷、环戊烷、环己烷、苯、甲苯、对二甲苯中的一种或多种混合物。
根据本发明的一些实施例所述的低介电常数膜,其中所述化合物D选自组合:五氟苯基三乙氧基硅烷、五氟苯基三甲氧基硅烷、五氟苯基三氯硅烷、五氟苯基二甲基氯硅烷、全氟辛基乙基五氟苯基二氯硅烷、五氟二氯苯基全氟己基乙基硅烷、全氟辛基二氯苯基硅烷、全氟辛基二乙氧基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、全氟丁基乙基五氟苯基二氯硅烷、全氟丁基乙基五氟苯基二甲氧基硅烷中的一种或多种混合物。
根据本发明的一些实施例所述低介电常数膜,其中在气相沉积过程中通入辅助气体进行反应,所述辅助气体选自He、Ar中的一种或多种混合。
根据本发明的一些实施例所述低介电常数膜,其中在气相沉积过程中通入辅助气体进行反应,所述辅助气体选自氮气/氢气、氨气、氧气、碳氢有机物中的一种或多种混合。
根据本发明的一些实施例所述的低介电常数膜,其中所述低介电常数膜的介电常数值的范围选自2.1~2.2、2.2~2.3、2.4~2.5、2.5~2.6,或2.6~2.7。
根据本发明的一些实施例所述的低介电常数膜,其中所述低介电常数膜的杨氏模量范围为:10~11GPa、11~12GPa、12~13GPa、23~24GPa、26~27GPa、27~28GPa、29~30GPa、31~32GPa或33~34GPa。
根据本发明的一些实施例所述的低介电常数膜,其中所述低介电常数膜的静态接触角范围为:110°~115°、115°~120°、120°~125°、125°~130°、130°~135°、135°~140°、140°~145°、145°~150°或150°~155°。
根据本发明的一些实施例所述的低介电常数膜,其中所述低介电常数膜的厚度范围为10~2000nm。
本发明的另一方面提供一低介电常数膜,其包括:
一多孔层,所述多孔层由有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E通过等离子体增强化学气相沉积形成;和
一含氟层;所述含氟层由芳香基氟硅烷D通过等离子体增强化学气相沉积形成。
根据本发明的一些实施例所述的低介电常数膜,其中所述多孔层直接沉积于一基体的表面,所述含氟层沉积于多孔层表面。
根据本发明的一些实施例所述的低介电常数膜,其包括一防腐层,所述防腐层所述防腐层由含不饱和双键的环氧烷烃化合物A和含不饱和双键的硅氧烷或者硅烷化合物B通过等离子体增强化学气相沉积于基体表面形成,所述多孔层沉积于所述防腐层。
本发明的另一方面提供一低介电常数膜的制备方法,其包括步骤:
(A)在一基体的表面气相沉积一防腐层;和
(B)气相沉积一多孔层。
根据本发明的一些实施例所述的低介电常数膜的制备方法,其中所述步骤(A)包括:
(A1)引入乙烯基环氧烷烃化合物A和乙烯基有机硅化合物B至反应装置的腔室内;
(A2)通入惰性气体至反应装置的腔室中;和
(A3)在预定功率下,由所述化合物A和化合物B反应沉积至所述基体表面形成所述防腐层。
根据本发明的一些实施例所述的低介电常数制备方法,其中所述步骤(B)包括:
(B1)通入有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E;
(B2)通入气体氮气/氢气和/或氨气;
(B3)通入氧气;和
(B4)在预定功率下,由有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E气相沉积反应形成所述多孔层。
根据本发明的一些实施例所述的低介电常数膜制备方法,其中通入氧气的方式为间歇通入。
根据本发明的一些实施例所述的低介电常数膜制备方法,其还包括步骤(C):气相沉积一含氟层至所述多孔层。
根据本发明的一些实施例所述的低介电常数膜制备方法,其中所述步骤(C)包括:
(C1)通入惰性气体;
(C2)通入芳香基氟硅烷D;和
(C3)在预定功率下,使得芳香基氟硅烷D气相沉积反应形成所述含氟层
根据本发明的一些实施例所述的低介电常数制备方法,其还包括步骤:清洗处理所述基体表面。
根据本发明的一些实施例所述的低介电常数膜的制备方法,其还包括步骤:运转所述基体,使得所述基体在腔室中运动。
附图说明
图1是根据本发明的一个实施例的低介电常数膜的制备过程框图。
图2是根据本发明的一个实施例的低介电常数膜的防腐层的形成过程框图。
图3是根据本发明的一个实施例的低介电常数膜的多孔层的形成过程框图。
图4是根据本发明的一个实施例的低介电常数膜的含氟层的形成过程框图。
具体实施方式
以下描述用于揭露本发明以使本领域技术人员能够实现本发明。以下描述中的优选实施例只作为举例,本领域技术人员可以想到其他显而易见的变型。在以下描述中界定的本发明的基本原理可以应用于其他实施方案、变形方案、改进方案、等同方案以及没有背离本发明的精神和范围的其他技术方案。
本领域技术人员应理解的是,在本发明的揭露中,术语“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系是基于附图所示的方位或位置关系,其仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此上述术语不能理解为对本发明的限制。
可以理解的是,术语“一”应理解为“至少一”或“一个或多个”,即在一个实施例中,一个元件的数量可以为一个,而在另外的实施例中,该元件的数量可以为多个,术语“一”不能理解为对数量的限制。
本发明提供一低介电常数膜及其制备方法。所述低介电常数膜含硅、氧和碳。优选地,所述低介电常数膜含硅、氧、碳和氟。所述低介电常数膜具有纳米尺寸的孔隙。
所述低介电常数具有良好的介电性能。所述低介电常数膜的k值小于2.8,举例地,优选地,所述低介电常数模块的k值范围为1.9~2.7,举例地,所述低介电常数模块的k值范围为2.0~2.7。举例地,所述低介电常数膜的k值范围为2.1~2.2、2.2~2.3、2.4~2.5、2.5~2.6,或2.6~2.7。
所述低介电常数膜具有较好的力学性能,所述低介电常数膜的杨氏模量大于10GPa,优选地,所述低介电常数膜的杨氏模量的范围为10~41GPa,举例地,杨氏模量的范围为10~11GPa、11~12GPa、12~13GPa、23~24GPa、26~27GPa、27~28GPa、29~30GPa、31~32GPa或33~34GPa。所述低介电常数膜的硬度大于1.5GPa,优选地,所述低介电常数膜的硬度范围为1.6~2.9GPa,举例地,硬度的范围为1.62~2.79GPa。
所述低介电常数膜具有良好的疏水性能,水附着于所述低介电常数膜的静态接触角大于110°,举例地,静态接触角大于120°,举例地,静态接触角大于140°,举例地,静态接触角的范围为:110°~115°、115°~120°、120°~125°、125°~130°、130°~135°、135°~140°、140°~145°、145°~150°或、150°~155°或155°~160°。,由此使得所述低介电常数膜具有良好的防腐性。比如,当所述低介电常数膜沉积于金属铁表面经过盐雾试验90小时后,铁片没有被腐蚀或者仅有较少量的腐蚀点。优选地,在一些实施例中,所述低介电常数膜沉积于金属铁表面经过盐雾试验96小时后,铁片没有被腐蚀。
所述低介电常数膜是纳米膜,其厚度范围举例地但不限于10~2000nm。
根据本发明的这个实施例,所述低介电常数膜通过等离子体增强化学气相沉积(PECVD)方法形成于一基体表面。也就是说,构成所述低介电常数膜的原料经过PECVD工艺沉积于基体表面,在基体的表面形成所述低介电常数膜。举例地但不限于,所述低介电常数膜沉积于大规模集成电路的电路板表面,从而改善该大规模集成电路的RC延迟现象。
所述等离子体增强化学气相沉积(PECVD)法通过辉光放电产生等离体子,放电的方法包括微波放电、射频放电、紫外、电火花放电。
举例地,所述低介电常数膜以环氧烷烃、有机硅化合物和含氟硅氧烷化合物为原材料,通过等离子体增强化学气相沉积方法在一基体表面形成。
所述低介电常数膜具有多层结构,举例地,所述低介电常数膜包括一防腐层、一多孔层和一含氟层。所述防腐层、所述多孔层和所述含氟层通过PECVD方法形成于基体表面。
根据本发明的一个实施例,所述防腐层由有机硅聚合物组成,更进一步,所述防腐层由纳米级的有机硅聚合物组成。举例地,有机硅聚合物或形成有机硅聚合物的原材料通过PECVD沉积于基体的表面,而形成所述低介电常数膜的防腐层,或者说所述低介电常数膜的第一层。
举例地,所述防腐层是含不饱和碳碳双键的环氧烷烃化合物A和含不饱和双键的硅氧烷或者硅烷化合物B反应得到的复合物。
举例地,所述防腐层可以是由乙烯基环氧烷烃和乙烯基有机硅硅烷或乙烯基有机硅氧烷,在反应装置的预定功率和预定温度条件下,通过PECVD,在基体表面沉积反应得到。乙烯基环氧烷烃是一种包括环氧基团和碳碳双键的有机物,其常压下沸点不高于400℃。乙烯基硅烷或者乙烯基硅氧烷包括含碳碳不饱和双键的直链、环状的硅烷、硅氧烷,且常压下沸点不高于300℃。
举例地,所述化合物A选自组合:乙烯基环氧乙烷、甲基丙烯酸缩水甘油酯、烯丙基缩水甘油醚、1,2-环氧-4-乙烯基环己烷、2,3-环氧丙基二甲基乙烯基硅烷、2,3-环氧丙基二氯乙烯基硅烷中的一种或多种混合物。
举例地,所述化合物B选自组合:烯丙基三甲氧基硅烷、乙烯基三乙氧基硅烷、三甲基乙烯基硅烷、3-丁烯基三甲基硅烷、乙烯基三丁酮肟基硅烷、四甲基二乙烯基二硅氧烷、四甲基四乙烯基环四硅氧烷、1,2,2-三氟乙烯基三苯基硅烷、二甲基甲氧基乙烯基硅烷、4-苯乙烯基(三甲氧基硅氧)基硅烷中的一种或多种混合物。
举例地,在制备所述防腐层的过程中需要通入辅助气体进行气相沉积,所述辅助气体举例地但不限于惰性气体He、Ar、或He和Ar混合气体。
在一个实施例中,所述防腐层由环氧树脂和有机硅的复合物形成,举例地,环氧树脂材料和有机硅材料通过PECVD沉积于基体的表面形成具有防腐性能的聚合物层。举例地,以乙烯基环氧烷、乙烯基硅氧烷、乙烯基硅烷的单一气氛或者混合气氛为反应源,在低温低压等离子体环境中气相沉积得到有机硅聚合物复合纳米膜层,即,得到所述防腐层。
在一个实施例中,所述多孔层是具有多个孔隙的有机硅,并且由所述多孔层的孔隙率调节所述低介电常数膜的k值。举例地,有机硅材料通过PECVD沉积于基体的表面形成具有多孔结构的有机硅纳米层,从而形成所述低介电常数纳米膜的多孔层,或者说所述低介电常数膜的第二层。举例地,在制备所述多孔层的过程中,需要通入辅助气体来形成所述多孔层,比如在氮气/氢气、氨气、氧气、碳氢有机物的单一气氛或者混合气氛下,将有机硅、有机硅氧烷的单一或者混合气氛气相沉积得到多孔的SiOCNH纳米膜层,即,得到所述低介电常数膜的多孔层。更具体地,所述辅助气体中的碳氢有机物主要是碳原子数在12以下的支链烷烃、环烷烃、芳烃。
在一个实施例中,所述多孔层可以是由有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E,在反应装置的预定功率和预定温度条件下,通过PECVD,在防腐层表面沉积反应得到。有机硅化合物C包括支链、环状的硅烷或者硅氧烷,且常压下沸点小于350℃的液体或气体。
举例地,化合物C选自组合:γ-缩水甘油醚氧丙基三甲氧基硅烷;D4H环四硅氧烷、六甲基环三硅氧烷、三-(三甲氧硅烷)基苯基硅烷、叔丁基二甲基氯硅烷、苯基乙炔基三甲基硅烷、联苯基乙烯基三甲基硅烷、八苯基环四硅氧烷、三苯基羟基硅烷、三氟丙基甲基环三硅氧烷、2,2,4,4-四甲基-6,6,8,8-四苯基环四硅氧烷、四甲基四乙烯基环四硅氧烷、3-缩水甘油醚氧基丙基三乙氧基硅烷、四甲基二乙烯基二硅氧烷、四乙基二硅氧烷、六甲基二硅氧烷、苯基三(三甲基硅氧烷基)硅烷、三甲基苯基硅烷、六甲基二硅氮烷、烯丙基三苯基硅烷、苯基三氯硅烷、苯基三氟硅烷、苯基三乙氧基硅烷、苯基三甲基氧基硅烷、甲基苯基二甲氧基硅烷、二甲氧基甲基苯基硅烷、1,3-二氯四苯基二硅氧烷、苯基乙烯基三甲基硅烷、萘基乙烯基三甲基硅烷、二苯基二羟基硅烷、八甲基环四硅氧烷、六苯基环三硅氧烷、十甲基环五硅氧烷、苯基三氯硅烷、甲基苯基二氯硅烷、苯基二甲基氯硅烷、甲基苯基环三硅氧烷、三甲氧基甲基硅烷、三氟丙基甲基环三硅氧烷、三-(三乙氧硅烷)基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、三-(三乙基硅烷)基苯基硅烷。
举例地,化合物E选自组合:环丁烷、环戊烷、环己烷、苯、甲苯、对二甲苯中的一种或多种混合物。
在一个实施例中,在制造所述低介电常数膜时,在基体上PECVD方法沉积所述防腐层之后,继续在同一反应腔室中,通过PECVD方法沉积所述多孔层。
在一个实施例中,在制造所述低介电常数膜时,在形成所述防腐层后,在氮气/氢气和/或氨气气氛下,在预定频率下间隙通入氧气,由化合物C和化合物E沉积反应得到所述多孔层。
值得一提的是,根据本发明的一个实施例,其将防腐层间隔于多孔层和基体之间,使得所述多孔层的空隙率不会或较少影响所述低介电常数膜与基体的结合力,且通过提高孔隙率可以使得k值更小。
在一个实施例中,所述含氟层是氟硅聚合物,进一步,所述含氟层是含有低介电常数的芳香基团的有机氟硅,利用芳香基团的刚性结构,提高所述含氟层的机械性能。举例地,在一个实施例中,所述含氟层是含有苯基的有机氟硅。苯环的空间位阻较大,可调节所述低介电常数膜的粗糙度。
在所述低介电常数膜的制备过程中,可以通过改变含氟芳香基有机硅烷和环硅氧烷的物质的量的比例来改变所述低介电常数膜中的含氟苯基的含量,通过调节含氟芳香基的含量来调节所述低介电常数膜的电学性能以及机械性能,进一步降低所述低介电常数膜的k值。
在一个实施例中,在惰性气体气氛下,在所述多孔层的表面沉积一层含有芳香结构的氟硅层,或者说,所述低介电常数膜的第三层。
在一个实施中,所述含氟层由芳香基氟硅烷D,通过PECVD,在的多孔层表面沉积反应得到。所述含氟层的表面能较低,具有良好的疏水性能,水在其表面的静态接触角较大。所述低介电常数膜在表层形成含有芳香基团的有机氟硅,利用芳香基的刚性结构,提高所述低介电常数膜的机械性能。
举例地,化合物D选自组合:五氟苯基三乙氧基硅烷、五氟苯基三甲氧基硅烷、五氟苯基三氯硅烷、五氟苯基二甲基氯硅烷、全氟辛基乙基五氟苯基二氯硅烷、五氟二氯苯基全氟己基乙基硅烷、全氟辛基二氯苯基硅烷、全氟辛基二乙氧基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、全氟丁基乙基五氟苯基二氯硅烷、全氟丁基乙基五氟苯基二甲氧基硅烷中的一种或多种混合物。
在制造所述低介电常数膜时,在形成所述多孔层之后,在预定功率下,继续在同一反应腔室中通入气态的化合物D,沉积预定时间,得到所述低介电常数膜的表层。
在一个实施例,在所述低介电常数膜的表面通过等离体增强化学气相沉积技术,将含氟芳香基硅烷沉积在多孔三维有机硅涂层的空穴及涂层的表面。含氟芳香基硅烷具有较低的介电常数,且苯环的空间位阻较大,可调节纳米涂层的粗糙度,因此,在低介电常数材料薄膜的制备过程中,可通过改变含氟芳香基有机硅单体和环硅氧烷的物质的量的比例来改变分子中含氟苯基的含量;通过调节分子中含氟芳香基的含量来调节低介电常数材料薄膜的电学及其他方面的性能。
值得一提的是,本发明所述低介常数膜由多层结构构成,比如两层或者三层或者更多层,在本发明的一个实施中,所述低介电常数膜由两层结构构成。举例地,在一个实施例中,所述低介常数膜由所述防腐层和所述多孔层构成形成两层结构,在制造时,可以在基体表面先化学气相沉积化合物A和化合物B形成所述防腐层,而后继续化学气相沉积化合物C和化合物E形成所述多孔层,所述防腐层是底层,所述多孔层是表层。由所述防腐层和所述多孔层构成的两层结构的所述低介电常数膜,在降低k值的同时,增强所述低介电常数膜和基体之间的结合力和黏性。
举例地,在一个实施例中,所述低介常数膜由所述多孔层和所述含氟层构成形成两层结构,在制造时,可以在基体表面先化学气相沉积化合物C和化合物E形成所述多孔层,而后继续化学气相沉积化合物D形成所述含氟层,所述多孔层是底层,所述含氟层是表层。由所述多孔层和所述含氟层构成的两层结构的所述低介电常数膜,其在降低k值的同时,提高所述低介电常数膜的疏水性能,改善被沉积的基体的防腐蚀性能。
举例地,在一个实施例中,所述低介常数膜由所述防腐层、所述多孔层和所述含氟层构成形成三层结构,在制造时,可以在基体表面先化学气相沉积化合物A和化合物B形成所述防腐层,而后继续化学气相沉积化合物C和化合物E形成所述多孔层,继续在所述多孔层上化学气相沉积化合物D形成所述含氟层,所述防腐层是底层,所述多孔层是中间层,所述含氟层是表层。由所述防腐层、所述多孔层和所述含氟层构成的三层结构的所述低介电常数膜,其通过不同层的交替布置,整体改善所述低介电常数膜的介电性能、机械性能以及疏水性,且交替布置的方式,有利于形成大孔容的多孔层。
值得一提的是,在低介电常数纳米膜中的孔结构对介电常数的减少有较大影响,同时也影响机械性能和疏水性,比如,当孔隙率增加时,k值可以明显减小,但是孔隙率的增多也会影响机械的降低以及与基体的表面的结合力降低,且表面孔隙多时,疏水性降低。纳米膜的介电常数的减小取决于多孔材料引入后的全部空气体积,其包括三个方面,(1)多孔SiOCNH孔道不完全填充带来的空体积;(2)氟硅链无规排列产生的空隙;(3)多孔SiOCNH的加入产生的自由体积。根据本发明的实施例,所述低介电常数膜通过所述防腐层、所述多孔层和/或所述含氟层构成的两层或者三层结构,使得介电常数的降低和机械性能以及疏水性之间进行平衡。
根据本发明的一些实施例,在形成所述低介电常数膜时,交替地进行有机硅纳米膜和所述有机硅/氧气的沉积,在形成有机硅层后通入氧气,有机硅层的碳氢部分与氧气反应形成不规则的粗糙表面,然后在表面沉积SiOCNH,有助于形成具有较高的比表面积的大孔隙,且交替结构有助于增强所述低介电常数膜与基体的附着力。
通过多次等离子体增强化学气相沉积得到的所述低介电常数膜形成三维网状结构,其不需要借助成孔剂形成孔隙,其不需要高温退火处理来处理。本发明的一个实施例中选用了环状有机硅单体与大体积的具有较大空间位阻的单体共聚合,这种共聚合是在O2等离子体气氛中进行的,通过控制O2的量,保证Si-O键与碳氢化合物键连,这样即可可控的制备具有三维结构的低介电常数的有机硅纳米涂层。
参照图1-图4,图1是根据本发明的一个实施例的低介电常数膜的制备过程框图。图2是根据本发明的一个实施例的低介电常数膜的防腐层的形成过程框图。图3是根据本发明的一个实施例的低介电常数膜的多孔层的形成过程框图。图4是根据本发明的一个实施例的低介电常数膜的含氟层的形成过程框图。所述低介电常数通过等离子体增强化学气相沉积反应装置,进行多次PECVD反应得到。
根据本发明的一个实施例,所述低介电常数膜的制备方法,所述方法包括步骤:
101:在一基体的表面气相沉积一防腐层;
102:气相沉积一多孔层;和
103:气相沉积一含氟层;
其中在所述步骤101中需要通过引入乙烯基环氧化合物A和乙烯基有机硅化合物B气相沉积形成所述防腐层,具体地,所述防腐层的形成过程包括步骤:
1011:引入环氧烷烃化合物A和硅氧烷或者硅烷化合物B至反应装置的腔室内;
1012:通入惰性气体至反应装置的腔室中;
1013:运转所述基体;
1014:在预定功率下,使得所述化合物A和化合物B反应沉积至所述基体表面形成所述防腐层。
在所述步骤101之前还可以对所述基体进行前处理,比如对基体表面进行清洗,具体地,对所述基体的前处理过程包括步骤:
1001:对基体进行超声波清洗:将基体放入装有去离子水的容器中,进行超声清洗,清洗时间为10~30分钟,然后取出放到干燥箱干燥;和
1002:对基材表面进行丙酮清洗:用干净的纱布沾丙酮对零件表面擦拭三次,然后放到干燥箱干燥。
在清洗过程中,可以选择上述的其中一种或多种方式对其进行前处理,本发明对这方面并不限制。
举例地,所述步骤101的过程可以是:将表面洁净的机体置于等离子体增强化学气相沉积反应装置的反应腔室内,然后对反应腔室连续抽真空,将反应腔室内的真空度抽到10~200毫托,并通入惰性气体He、Ar、或He和Ar混合气体,开启运动机构,使基材在反应腔室内产生运动,待压力、温度达到设定值后通入乙烯基环氧化合物A和乙烯基有机硅化合物B,将等离子体功率调到30~500W,腔体温度调到10~100℃,进行等离子体增强化学气相沉积,反应完成后,停止通入反应物,升高腔体压力到常压。所述步骤101也可以称为防腐处理步骤,这个过程使得所述低介电常数膜更加紧密地结合于所述基体,而防止所述基体被腐蚀。
值得一提的是,根据本发明的实施例,所述低介电常数膜的形成过程中,采用动态镀膜的方法,使得所述低介电常数膜更加均匀地附着于基体,减少了基体在不同位置镀膜的差异,解决了基体不同区域沉积物的浓度不同导致厚度不均匀的问题。举例地,如步骤1013中,使得所述基体在反应腔室中运动,使得所述基体的不同位置都能够均匀地附着所述防腐层。所述基体的运转方式可以包括多种方式,比如,所述基体可以以反应腔室的中心点为参考点或者预定的轴线进行公转,绕所述基体的中心轴线或预定的轴线进行自转,或者,所述基体分别绕横向和纵向的两个轴分别进行转动。
在所述步骤102中需要通过有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E气相沉积形成所述多孔层。
值得一提的是,在一个实施例中,在步骤101之后进行所述步骤102,也就是说,在形成所述防腐层之后,在所述防腐车上形成所述多孔层,而在另一个实施例中,也可以直接进行步骤102,也就说,直接在所述基体的表面先形成所述多孔层,而不形成所述防腐层。具体地,所述多孔层的形成过程包括步骤:
1021:通入有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E;
1022:通入气体氮气/氢气和/或氨气;
1023:间歇通入氧气;和
1024:在预定功率下,由有机硅烷和/或有机硅氧烷化合物C和烷烃化合物和/或者苯化合物E气相沉积反应形成所述多孔层;
举例地,所述步骤102中所述多孔层的形成过程可以是:在防腐处理之后,继续通入化合物C和化合物E的同时,通入气体为氮气/氢气和/或氨气,同时通入气体氧气,氧气为间歇式通入,频率为10~600秒,即每隔10~600秒通入一次氧气,氧气反应时间为10~600秒,反应完成后停止通入化合物C和化合物E,即,形成所述多孔层。
值得一提的是,在所述步骤102中也可以包括步骤1013,即,使得所述基体在所述反应腔室中持续运动。即,在动态条件下形成所述多孔层。
值得一提的是,反应性气体氮气/氢气和/或氨气,是为沉积含N纳米涂层而添加的,纳米涂层的含氮量由混合单体的含氮量和混合气体的氮气/氢气和/或氨气的含氮量决定。O2的流量是影响纳米涂层的含氧量的因素之一。
在形成所述低介电常数膜时,交替地进行有机硅纳米膜和所述有机硅/氧气的沉积,在形成有机硅层后间歇地通入氧气,有机硅层的碳氢部分与氧气反应形成不规则的粗糙表面,然后在表面沉积SiOCNH,有助于形成具有较高的比表面积的大孔隙,且交替结构有助于增强所述低介电常数膜与基体的附着力。
在所述步骤103中,通过芳香基氟硅烷D气相沉积形成所述含氟层。基体地,所述步骤103的所述含氟层的形成过程包括步骤:
1031:通入惰性气体;
1032:通入芳香基氟硅烷D;和
1033:在预定功率下,由芳香基氟硅烷D气相沉积反应形成所述含氟层。
举例地,所述步骤103中的所述含氟层的形成过程可以是:在形成所述多孔层之后,通入惰性气体,停止通入氮气/氢气和/或氨气,同时通入化合物D,将等离子体功率调到30~150W,继续进行等离子体聚合反应,气相沉积10~60min后取出样品,即可得到所需要的多功能纳米涂层,即,得到所述低介电常数膜。
值得一提的是,所述步骤103在所述步骤102之后,即,在形成所述多孔层之后形成所述含氟层,或者说,将所述含氟层附着于所述多孔层的表面,从而极大地增强所述低介电常数膜的疏水性。
值得一提的是,在所述步骤103中也可以包括步骤1013,即,使得所述基体在所述反应腔室中持续运动。即,在动态条件下形成所述含氟层。
在所述步骤103之后,也可以包括高温退火步骤。值得一提的是,在本发明的实施例中,形成孔隙结构时,并不是借助成孔剂,如降冰片二烯或α-松油烯等,因此需要后期移除成孔剂的操作,因此也并不是必须要进行高温退火处理。
进一步,在本发明的一些实施例中,所述反应腔室或者说镀膜腔室体积为10L~2000L,根据镀膜要求和镀膜腔室体积的大小,工艺参数可以进行调整。等离子体镀膜功率范围是0.01W~500W,镀膜时间30s~7200s,气化温度30℃~100℃,腔体温度为20℃~100℃,流量分别为可选择为0~1000sccm。氧气和/或N2/H2、NH3、碳氢有机物流量设定为1~200sccm,通入的频次可选择范围是10s一次~500s一次。
以下举例说明具体的实施例。
实施例1
取洁净的PCB板一块,将其放在等离子增强化学气相沉积反应装置或者说等离子体镀膜设备的治具中,按程序设定各参数,其中功率100W,镀膜时间1800s,气化温度95℃,腔体温度为室温,He气氛,He流量10ssccm,通入反应气体A和B,分别为乙烯基环氧乙烷和三甲基乙烯基硅烷,流量分别为100sccm和100sccm。待底层沉积完成后停止通入单体乙烯基环氧乙烷和三甲基乙烯基硅烷,继续通入He,同时通入N2,N2流量为5sccm,通入反应物C和E,单体环己烷和六甲基二硅氧烷,流量分别为流量分别为100sccm和100sccm。间歇式通入O2,O2频率为300秒一次,功率改为50W,镀膜时间为3600s,气化温度为110℃,腔体温度为25℃,O2流量10sccm,镀膜时间完成后关闭O2、N2和H2,通入反应物D全氟辛基二氯苯基硅烷,其他参数不变,镀膜完成后,将气体压力升高到常压,取出样品即可得到本发明所述的具有多孔结构的低介电常数纳米涂层,即在基体上形成所述低介电常数膜。
实施例2
取洁净的PCB板一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率100W,镀膜时间1800s,气化温度95℃,腔体温度为室温,He气氛,He流量10sccm,通入反应物A和B,乙烯基环氧乙烷和三甲氧基乙烯基硅烷,流量分别为100sccm和100sccm。待底层沉积完成后停止通入反应物乙烯基环氧乙烷和三甲氧基乙烯基硅烷,继续通入He,同时通入N2,N2流量为5sccm,通入反应物C和E环丁烷和三-(三甲氧硅烷)基苯基硅烷,流量分别为流量分别为100sccm和100sccm。间歇式通入O2,O2频率为300秒一次,功率改为50W,镀膜时间为3600s,气化温度为110℃,腔体温度为25℃,O2流量10sccm,镀膜时间完成后关闭O2、N2,通入反应物D全氟辛基二乙氧基苯基硅烷,其他参数不变,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例3
取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率100W,镀膜时间1800s,气化温度95℃,腔体温度为室温,He气氛,He流量10sccm,通入反应物A和B烯丙基缩水甘油醚和三甲基乙烯基硅烷,流量分别为100sccm和100sccm。待底层沉积完成后停止通入反应物烯丙基缩水甘油醚和三甲基乙烯基硅烷,继续通入He,同时通入NH3,NH3流量为100sccm,通入反应物C和E甲苯和三-(三乙氧硅烷)基苯基硅烷,流量分别为流量分别为100sccm和100sccm。间歇式通入O2,O2频率为150秒一次,功率改为50W,镀膜时间为3600s,气化温度为110℃,腔体温度为25℃,镀膜时间完成后关闭O2和NH3,通入反应物D全氟辛基乙基五氟苯基二氯硅烷,功率改为50W,镀膜时间改为1800s,压力为100mTorr,气化温度为110℃,腔体温度为30℃,O2流量50sccm,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例4
取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率100W,镀膜时间1800s,压力为80mTorr,气化温度95℃,腔体温度为室温,Ar气氛,He流量10sccm,通入反应物A和B 2,3-环氧丙基二甲基乙烯基硅烷和二甲基甲氧基乙烯基硅烷,流量分别为80sccm和120sccm。待底层沉积完成后停止通入反应物2,3-环氧丙基二甲基乙烯基硅烷和二甲基甲氧基乙烯基硅烷,继续通入Ar,通入反应物C和E环己烷和三-(三乙基硅烷)基苯基硅烷,流量分别为流量分别为20sccm和180sccm。间歇式通入O2,O2频率为150秒一次,功率改为50W,镀膜时间为3600s,气化温度为110℃,腔体温度为25℃,O2流量30sccm,镀膜时间完成后关闭O2,通入反应物D全氟辛基乙基五氟苯基二甲氧基硅烷,功率改为50W,镀膜时间改为1800s,压力为120mTorr,气化温度为110℃,腔体温度为30℃,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例5
取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率80W,镀膜时间3600s,压力为80mTorr,气化温度95℃,腔体温度为室温,Ar气氛,Ar流量20sccm,通入反应物A和B 2,3-环氧丙基二甲基乙烯基硅烷和三甲基乙烯基硅烷,流量分别为80sccm和120sccm。待底层沉积完成后停止通入反应物2,3-环氧丙基二甲基乙烯基硅烷和三甲基乙烯基硅烷,继续通入Ar,同时通入N2、H2,N2和H2流量分别为30sccm和90sccm,通入反应物C和E对二甲苯和三-(三乙基硅烷)基苯基硅烷,流量分别为流量分别为20sccm和180sccm。间歇式通入O2,O2频率为120秒一次,功率改为90W,镀膜时间为3600s,气化温度为110℃,腔体温度为50℃,O2流量80sccm,镀膜时间完成后关闭O2、N2和H2,通入反应物D全氟辛基乙基五氟苯基二甲氧基硅烷,功率改为80W,镀膜时间改为1800s,压力为120mTorr,气化温度为110℃,腔体温度为30℃,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例6
取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率80W,镀膜时间3600s,压力为80mTorr,气化温度95℃,腔体温度为室温,Ar气氛,Ar流量20sccm,通入反应物A和B 2,3-环氧丙基二甲基乙烯基硅烷和4-苯乙烯基(三甲氧基硅氧)基硅烷,流量分别为80sccm和120sccm。待底层沉积完成后停止通入反应物2,3-环氧丙基二甲基乙烯基硅烷和4-苯乙烯基(三甲氧基硅氧)基硅烷,继续通入Ar,同时通入N2、H2,N2和H2流量分别为30sccm和90sccm,通入反应物C和E环戊烷和三-(三乙基硅烷)基苯基硅烷,流量分别为流量分别为20sccm和180sccm。间歇式通入O2,O2频率为100秒一次,功率改为90W,镀膜时间为3600s,气化温度为110℃,腔体温度为50℃,O2流量20sccm,镀膜时间完成后关闭O2、N2和H2,通入反应物D全氟丁基乙基五氟苯基二氯硅烷,功率改为80W,镀膜时间改为1800s,压力为120mTorr,气化温度为110℃,腔体温度为30℃,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例7
取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率80W,镀膜时间3600s,压力为80mTorr,气化温度95℃,腔体温度为室温,Ar气氛,Ar流量20sccm,通入反应物A和B 2,3-环氧丙基二氯乙烯基硅烷和四甲基四乙烯基环四硅氧烷,流量分别为150sccm和50sccm。待底层沉积完成后停止通入反应物2,3-环氧丙基二氯乙烯基硅烷和四甲基四乙烯基环四硅烷,继续通入Ar,同时通入N2、H2,N2和H2流量分别为30sccmsccm和90sccmsccm,通入反应物C和E苯和三氟丙基甲基环三硅氧烷,流量分别为流量分别为50sccm和150sccm。间歇式通入O2,O2频率为600秒一次,功率改为90W,O2流量50sccm,镀膜时间为3600s,气化温度为110℃,腔体温度为50℃,O2流量60sccm,镀膜时间完成后关闭O2、N2和H2,通入反应物D全氟丁基乙基五氟苯基二甲氧基硅烷,功率改为80W,镀膜时间改为3600s,压力为100mTorr,气化温度为110℃,腔体温度为30℃,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例8
取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率80W,镀膜时间3600s,压力为80mTorr,气化温度95℃,腔体温度为室温,Ar气氛,Ar流量20sccm,通入反应物A和B 2,3-环氧丙基二氯乙烯基硅烷和四甲基四乙烯基环四硅氧烷,流量分别为150sccm和50sccm。待底层沉积完成后停止通入反应物2,3-环氧丙基二氯乙烯基硅烷和四甲基四乙烯基环四硅氧烷,继续通入Ar,同时通入N2、H2,N2和H2流量分别为30sccm和90sccm,通入反应物C和E环己烷和三-(三乙基硅烷)基苯基硅烷,流量分别为流量分别为20sccm和180sccm。间歇式通入O2,O2频率为180秒一次,功率改为90W,镀膜时间为3600s,气化温度为110℃,腔体温度为50℃,O2流量30sccm,镀膜时间完成后关闭O2、N2和H2,通入反应物D全氟辛基乙基五氟苯基二甲氧基硅烷,功率改为80W,镀膜时间改为1800s,压力为120mTorr,气化温度为110℃,腔体温度为30℃,镀膜完成后,将气体压力升高到常压,取出样品,最后在450℃下退火处理90min,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例9
取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,按程序设定各参数,其中功率80W,镀膜时间3600s,压力为80mTorr,气化温度95℃,腔体温度为室温,Ar气氛,Ar流量20sccm,通入反应物A和B 2,3-环氧丙基二氯乙烯基硅烷和四甲基四乙烯基环四硅氧烷,流量分别为150sccm和50sccm。待底层沉积完成后停止通入反应物2,3-环氧丙基二氯乙烯基硅烷和四甲基四乙烯基环四硅氧烷,继续通入Ar,通入反应物C和E环戊烷和六甲基二硅氮烷,流量分别为50sccm和150sccm。间歇式通入O2,O2频率为150秒一次,功率改为90W,镀膜时间为3600s,O2流量20sccm,气化温度为110℃,腔体温度为50℃,镀膜时间完成后关闭O2,通入反应物E全氟辛基乙基五氟苯基二甲氧基硅烷,功率改为80W,镀膜时间改为1800s,压力为100mTorr,气化温度为110℃,腔体温度为30℃,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
实施例10
与实施例9相比,不制备所述防腐层。取洁净的PCB一块,将其放在等离子体镀膜设备的治具中,通入Ar,直接通入反应物C和E环戊烷和六甲基二硅氮烷,流量分别为100sccm和150sccm。间歇式通入O2,O2频率为150秒一次,功率改为90W,镀膜时间为3600s,O2流量20sccm,气化温度为110℃,腔体温度为50℃,镀膜时间完成后关闭O2,通入反应物E全氟辛基乙基五氟苯基二甲氧基硅烷,功率改为80W,镀膜时间改为1800s,压力为100mTorr,气化温度为110℃,腔体温度为30℃,镀膜完成后,将气体压力升高到常压,取出样品,即可得到本发明所述的具有多孔结构的低介电常数纳米涂层。
进一步,对上述实施例的参数进行检测。
纳米涂层厚度,使用美国Filmetrics F20-UV-薄膜厚度测量仪进行检测。纳米涂层水接触角,根据GB/T 30447-2013标准进行测试。
介电常数,根据GB/T 1409-2006测量电气绝缘材料在工频、音频、高频(包括米波波长在内)下电容率和介质损耗因数的推荐方法进行检测。
耐盐雾测试,根据GB/T 2423.18-2000电工电子产品环境试验方法进行检测。
纳米涂层的杨氏模量根据JB/T 12721-2016固体材料原位纳米压痕/划痕测试仪技术规范进行测定。
附表:实施例1-10各性能参数
表一
Figure BDA0002063505690000211
Figure BDA0002063505690000221
本领域的技术人员应理解,上述描述及附图中所示的本发明的实施例只作为举例而并不限制本发明。本发明的目的已经完整并有效地实现。本发明的功能及结构原理已在实施例中展示和说明,在没有背离所述原理下,本发明的实施方式可以有任何变形或修改。

Claims (50)

1.一低介电常数膜,其特征在于,其通过等离子体增强化学气相沉积方法在一基体表面形成,其包括一防腐层和一多孔层,所述防腐层由含不饱和双键的环氧烷烃化合物A和含不饱和双键的硅氧烷或者硅烷化合物B通过等离子体增强化学气相沉积于基体表面形成,所述多孔层由有机硅烷C和烷烃化合物E通过等离子体增强化学气相沉积形成。
2.根据权利要求1所述的低介电常数膜,其中的所述化合物C包括有机硅氧烷化合物。
3.根据权利要求1所述的低介电常数膜,其中,所述化合物E包括苯化合物。
4.根据权利要求1所述的低介电常数膜,其包括一含氟层,所述含氟层由芳香基氟硅烷D通过等离子体增强化学气相沉积形成。
5.根据权利要求1所述的低介电常数膜,其底层由乙烯基环氧化合物和乙烯基有机硅化合物通过等离子体增强化学气相沉积于基体表面形成。
6.根据权利要求1所述的低介电常数膜,其中所述化合物A选自组合:乙烯基环氧乙烷、甲基丙烯酸缩水甘油酯、烯丙基缩水甘油醚、1,2-环氧-4-乙烯基环己烷、2,3-环氧丙基二甲基乙烯基硅烷、2,3-环氧丙基二氯乙烯基硅烷中的一种或多种混合物。
7.根据权利要求1所述的低介电常数膜,其中所述化合物B选自组合:烯丙基三甲氧基硅烷、乙烯基三乙氧基硅烷、三甲基乙烯基硅烷、3-丁烯基三甲基硅烷、乙烯基三丁酮肟基硅烷、四甲基二乙烯基二硅氧烷、四甲基四乙烯基环四硅氧烷、1,2,2-三氟乙烯基三苯基硅烷、二甲基甲氧基乙烯基硅烷、4-苯乙烯基(三甲氧基硅氧)基硅烷中的一种或多种混合物。
8.根据权利要求1所述的低介电常数膜,其中所述化合物C选自组合:γ-缩水甘油醚氧丙基三甲氧基硅烷;D4H环四硅氧烷、六甲基环三硅氧烷、三-(三甲氧硅烷)基苯基硅烷、叔丁基二甲基氯硅烷、苯基乙炔基三甲基硅烷、联苯基乙烯基三甲基硅烷、八苯基环四硅氧烷、三苯基羟基硅烷、三氟丙基甲基环三硅氧烷、2,2,4,4-四甲基-6,6,8,8-四苯基环四硅氧烷、四甲基四乙烯基环四硅氧烷、3-缩水甘油醚氧基丙基三乙氧基硅烷、四甲基二乙烯基二硅氧烷、四乙基二硅氧烷、六甲基二硅氧烷、苯基三(三甲基硅氧烷基)硅烷、三甲基苯基硅烷、六甲基二硅氮烷、烯丙基三苯基硅烷、苯基三氯硅烷、苯基三氟硅烷、苯基三乙氧基硅烷、苯基三甲基氧基硅烷、甲基苯基二甲氧基硅烷、二甲氧基甲基苯基硅烷、1,3-二氯四苯基二硅氧烷、苯基乙烯基三甲基硅烷、萘基乙烯基三甲基硅烷、二苯基二羟基硅烷、八甲基环四硅氧烷、六苯基环三硅氧烷、十甲基环五硅氧烷、苯基三氯硅烷、甲基苯基二氯硅烷、苯基二甲基氯硅烷、甲基苯基环三硅氧烷、三甲氧基甲基硅烷、三氟丙基甲基环三硅氧烷、三-(三乙氧硅烷)基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、三-(三乙基硅烷)基苯基硅烷。
9.根据权利要求1所述的低介电常数膜,其中所述化合物E选自组合:环丁烷、环戊烷、环己烷、苯、甲苯、对二甲苯中的一种或多种混合物。
10.根据权利要求4所述的低介电常数膜,其中所述化合物D选自组合:五氟苯基三乙氧基硅烷、五氟苯基三甲氧基硅烷、五氟苯基三氯硅烷、五氟苯基二甲基氯硅烷、全氟辛基乙基五氟苯基二氯硅烷、五氟二氯苯基全氟己基乙基硅烷、全氟辛基二氯苯基硅烷、全氟辛基二乙氧基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、全氟丁基乙基五氟苯基二氯硅烷、全氟丁基乙基五氟苯基二甲氧基硅烷中的一种或多种混合物。
11.根据权利要求1-10任一所述的低介电常数膜,其中在气相沉积过程中通入辅助气体进行反应,所述辅助气体选自He、Ar中的一种或多种混合。
12.根据权利要求1-10任一所述的低介电常数膜,其中在气相沉积过程中通入辅助气体进行反应,所述辅助气体选自氮气/氢气、氨气、氧气、碳氢有机物中的一种或多种混合。
13.根据权利要求1-10任一所述的低介电常数膜,其中所述低介电常数膜的介电常数值的范围选自2.1~2.2、2.2~2.3、2.4~2.5、2.5~2.6或2.6~2.7。
14.根据权利要求1-10任一所述的低介电常数膜,其中所述低介电常数膜的杨氏模量范围为:10~11GPa、11~12GPa、12~13GPa、23~24GPa、26~27GPa、27~28GPa、29~30GPa、31~32GPa或33~34GPa。
15.根据权利要求1-10任一所述的低介电常数膜,其中所述低介电常数膜的静态接触角范围为:110°~115°、115°~120°、120°~125°、125°~130°、130°~135°、135°~140°、140°~145°、145°~150°或150°~155°。
16.根据权利要求1-10任一所述的低介电常数膜,其中所述低介电常数膜的厚度范围为10~2000nm。
17.一低介电常数膜,其特征在于,包括:
一多孔层,所述多孔层由有机硅烷化合物C和烷烃化合物E通过等离子体增强化学气相沉积形成;和
一含氟层;所述含氟层由芳香基氟硅烷D通过等离子体增强化学气相沉积形成。
18.根据权利要求17所述的低介电常数膜,其中所述化合物C包括有机硅氧烷化合物。
19.根据权利要求17所述的低介电常数膜,其中所述化合物E包括苯化合物。
20.根据权利要求17所述的低介电常数膜,其中所述多孔层直接沉积于一基体的表面,所述含氟层沉积于多孔层表面。
21.根据权利要求17所述的低介电常数膜,其包括一防腐层,所述防腐层由含不饱和双键的环氧烷烃化合物A和含不饱和双键的硅氧烷或者硅烷化合物B通过等离子体增强化学气相沉积于基体表面形成,所述多孔层沉积于所述防腐层。
22.根据权利要求21所述的低介电常数膜,其中所述化合物A选自组合:乙烯基环氧乙烷、甲基丙烯酸缩水甘油酯、烯丙基缩水甘油醚、1,2-环氧-4-乙烯基环己烷、2,3-环氧丙基二甲基乙烯基硅烷、2,3-环氧丙基二氯乙烯基硅烷中的一种或多种混合物。
23.根据权利要求21所述的低介电常数膜,其中所述化合物B选自组合:烯丙基三甲氧基硅烷、乙烯基三乙氧基硅烷、三甲基乙烯基硅烷、3-丁烯基三甲基硅烷、乙烯基三丁酮肟基硅烷、四甲基二乙烯基二硅氧烷、四甲基四乙烯基环四硅氧烷、1,2,2-三氟乙烯基三苯基硅烷、二甲基甲氧基乙烯基硅烷、4-苯乙烯基(三甲氧基硅氧)基硅烷中的一种或多种混合物。
24.根据权利要求17所述的低介电常数膜,其中所述化合物C选自组合:γ-缩水甘油醚氧丙基三甲氧基硅烷;D4H环四硅氧烷、六甲基环三硅氧烷、三-(三甲氧硅烷)基苯基硅烷、叔丁基二甲基氯硅烷、苯基乙炔基三甲基硅烷、联苯基乙烯基三甲基硅烷、八苯基环四硅氧烷、三苯基羟基硅烷、三氟丙基甲基环三硅氧烷、2,2,4,4-四甲基-6,6,8,8-四苯基环四硅氧烷、四甲基四乙烯基环四硅氧烷、3-缩水甘油醚氧基丙基三乙氧基硅烷、四甲基二乙烯基二硅氧烷、四乙基二硅氧烷、六甲基二硅氧烷、苯基三(三甲基硅氧烷基)硅烷、三甲基苯基硅烷、六甲基二硅氮烷、烯丙基三苯基硅烷、苯基三氯硅烷、苯基三氟硅烷、苯基三乙氧基硅烷、苯基三甲基氧基硅烷、甲基苯基二甲氧基硅烷、二甲氧基甲基苯基硅烷、1,3-二氯四苯基二硅氧烷、苯基乙烯基三甲基硅烷、萘基乙烯基三甲基硅烷、二苯基二羟基硅烷、八甲基环四硅氧烷、六苯基环三硅氧烷、十甲基环五硅氧烷、苯基三氯硅烷、甲基苯基二氯硅烷、苯基二甲基氯硅烷、甲基苯基环三硅氧烷、三甲氧基甲基硅烷、三氟丙基甲基环三硅氧烷、三-(三乙氧硅烷)基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、三-(三乙基硅烷)基苯基硅烷。
25.根据权利要求17所述的低介电常数膜,其中所述化合物E选自组合:环丁烷、环戊烷、环己烷、苯、甲苯、对二甲苯中的一种或多种混合物。
26.根据权利要求17所述的低介电常数膜,其中所述化合物D选自组合:五氟苯基三乙氧基硅烷、五氟苯基三甲氧基硅烷、五氟苯基三氯硅烷、五氟苯基二甲基氯硅烷、全氟辛基乙基五氟苯基二氯硅烷、五氟二氯苯基全氟己基乙基硅烷、全氟辛基二氯苯基硅烷、全氟辛基二乙氧基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、全氟丁基乙基五氟苯基二氯硅烷、全氟丁基乙基五氟苯基二甲氧基硅烷中的一种或多种混合物。
27.根据权利要求17-26任一所述的低介电常数膜,其中在气相沉积过程中通入辅助气体进行反应,所述辅助气体选自He、Ar中的一种或多种混合。
28.根据权利要求17-26任一所述的低介电常数膜,其中在气相沉积过程中通入辅助气体进行反应,所述辅助气体选自氮气/氢气、氨气、氧气、碳氢有机物中的一种或多种混合。
29.根据权利要求17-26任一所述的低介电常数膜,其中所述低介电常数膜的介电常数值的范围选自2.1~2.2、2.2~2.3、2.4~2.5、2.5~2.6或2.6~2.7。
30.根据权利要求17-26任一所述的低介电常数膜,其中所述低介电常数膜的杨氏模量范围为:10~11GPa、11~12GPa、12~13GPa、23~24GPa、26~27GPa、27~28GPa、29~30GPa、31~32GPa或33~34GPa。
31.根据权利要求17-26任一所述的低介电常数膜,其中所述低介电常数膜的静态接触角范围为:110°~115°、115°~120°、120°~125°、125°~130°、130°~135°、135°~140°、140°~145°、145°~150°或150°~155°。
32.低介电常数膜的制备方法,其特征在于,包括步骤:
(A)在一基体的表面气相沉积一防腐层,所述防腐层由含不饱和双键的环氧烷烃化合物A和含不饱和双键的硅氧烷或者硅烷化合物B通过等离子体增强化学气相沉积于基体表面形成;和
(B)气相沉积一多孔层,所述多孔层由有机硅烷C和烷烃化合物E通过等离子体增强化学气相沉积形成。
33.根据权利要求32所述的低介电常数膜的制备方法,其中所述步骤(A)包括:
(A1)引入乙烯基环氧烷烃化合物A和乙烯基有机硅化合物B至反应装置的腔室内;
(A2)通入惰性气体至反应装置的腔室中;和
(A3)在预定功率下,由所述化合物A和化合物B反应沉积至所述基体表面形成所述防腐层。
34.根据权利要求32所述的低介电常数膜的制备方法,其中所述步骤(B)包括:
(B1)通入有机硅烷C和烷烃化合物E;
(B2)通入气体氮气/氢气和/或氨气;
(B3)通入氧气;和
(B4)在预定功率下,由有机硅烷化合物C和烷烃化合物E气相沉积反应形成所述多孔层。
35.根据权利要求34所述的低介电常数膜的制备方法,其中所述化合物C包括有机硅氧烷化合物。
36.根据权利要求34所述的低介电常数膜的制备方法,其中所述化合物E包括苯化合物。
37.根据权利要求34所述的低介电常数膜的制备方法,其中通入氧气的方式为间歇通入。
38.根据权利要求32所述的低介电常数膜的制备方法,其还包括步骤(C):气相沉积一含氟层至所述多孔层。
39.根据权利要求38所述的低介电常数膜的制备方法,其中所述步骤(C)包括:
(C1)通入惰性气体;
(C2)通入芳香基氟硅烷D;和
(C3)在预定功率下,由芳香基氟硅烷D气相沉积反应形成所述含氟层。
40.根据权利要求32所述的低介电常数膜的制备方法,其还包括步骤:清洗处理所述基体表面。
41.根据权利要求32所述的低介电常数膜的制备方法,其还包括步骤:运转所述基体,使得所述基体在腔室中运动。
42.根据权利要求33所述的低介电常数膜的制备方法,其中所述化合物A选自组合:乙烯基环氧乙烷、甲基丙烯酸缩水甘油酯、烯丙基缩水甘油醚、1,2-环氧-4-乙烯基环己烷、2,3-环氧丙基二甲基乙烯基硅烷、2,3-环氧丙基二氯乙烯基硅烷中的一种或多种混合物。
43.根据权利要求33所述的低介电常数膜的制备方法,其中所述化合物B选自组合:烯丙基三甲氧基硅烷、乙烯基三乙氧基硅烷、三甲基乙烯基硅烷、3-丁烯基三甲基硅烷、乙烯基三丁酮肟基硅烷、四甲基二乙烯基二硅氧烷、四甲基四乙烯基环四硅氧烷、1,2,2-三氟乙烯基三苯基硅烷、二甲基甲氧基乙烯基硅烷、4-苯乙烯基(三甲氧基硅氧)基硅烷中的一种或多种混合物。
44.根据权利要求34所述的低介电常数膜的制备方法,其中所述化合物C选自组合:γ-缩水甘油醚氧丙基三甲氧基硅烷;D4H环四硅氧烷、六甲基环三硅氧烷、三-(三甲氧硅烷)基苯基硅烷、叔丁基二甲基氯硅烷、苯基乙炔基三甲基硅烷、联苯基乙烯基三甲基硅烷、八苯基环四硅氧烷、三苯基羟基硅烷、三氟丙基甲基环三硅氧烷、2,2,4,4-四甲基-6,6,8,8-四苯基环四硅氧烷、四甲基四乙烯基环四硅氧烷、3-缩水甘油醚氧基丙基三乙氧基硅烷、四甲基二乙烯基二硅氧烷、四乙基二硅氧烷、六甲基二硅氧烷、苯基三(三甲基硅氧烷基)硅烷、三甲基苯基硅烷、六甲基二硅氮烷、烯丙基三苯基硅烷、苯基三氯硅烷、苯基三氟硅烷、苯基三乙氧基硅烷、苯基三甲基氧基硅烷、甲基苯基二甲氧基硅烷、二甲氧基甲基苯基硅烷、1,3-二氯四苯基二硅氧烷、苯基乙烯基三甲基硅烷、萘基乙烯基三甲基硅烷、二苯基二羟基硅烷、八甲基环四硅氧烷、六苯基环三硅氧烷、十甲基环五硅氧烷、苯基三氯硅烷、甲基苯基二氯硅烷、苯基二甲基氯硅烷、甲基苯基环三硅氧烷、三甲氧基甲基硅烷、三氟丙基甲基环三硅氧烷、三-(三乙氧硅烷)基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、三-(三乙基硅烷)基苯基硅烷。
45.根据权利要求34所述的低介电常数膜的制备方法,其中所述化合物E选自组合:环丁烷、环戊烷、环己烷、苯、甲苯、对二甲苯中的一种或多种混合物。
46.根据权利要求39所述的低介电常数膜的制备方法,其中所述化合物D选自组合:五氟苯基三乙氧基硅烷、五氟苯基三甲氧基硅烷、五氟苯基三氯硅烷、五氟苯基二甲基氯硅烷、全氟辛基乙基五氟苯基二氯硅烷、五氟二氯苯基全氟己基乙基硅烷、全氟辛基二氯苯基硅烷、全氟辛基二乙氧基苯基硅烷、全氟辛基乙基五氟苯基二甲氧基硅烷、全氟丁基乙基五氟苯基二氯硅烷、全氟丁基乙基五氟苯基二甲氧基硅烷中的一种或多种混合物。
47.根据权利要求32-46任一所述的低介电常数膜的制备方法,其中所述低介电常数膜的介电常数值的范围选自2.1~2.2、2.2~2.3、2.4~2.5、2.5~2.6或2.6~2.7。
48.根据权利要求32-46任一所述的低介电常数膜的制备方法,其中所述低介电常数膜的杨氏模量范围为:10~11GPa、11~12GPa、12~13GPa、23~24GPa、26~27GPa、27~28GPa、29~30GPa、31~32GPa或33~34GPa。
49.根据权利要求32-46任一所述的低介电常数膜的制备方法,其中所述低介电常数膜的静态接触角范围为:110°~115°、115°~120°、120°~125°、125°~130°、130°~135°、135°~140°、140°~145°、145°~150°或150°~155°。
50.根据权利要求32-46任一所述的低介电常数膜的制备方法,其中所述低介电常数膜的厚度范围为10~2000nm。
CN201910413247.9A 2019-05-17 2019-05-17 低介电常数膜及其制备方法 Active CN110158052B (zh)

Priority Applications (7)

Application Number Priority Date Filing Date Title
CN201910413247.9A CN110158052B (zh) 2019-05-17 2019-05-17 低介电常数膜及其制备方法
KR1020217040802A KR20220008319A (ko) 2019-05-17 2020-05-14 저유전율 필름 및 이의 제조 방법
JP2021568365A JP7475371B2 (ja) 2019-05-17 2020-05-14 低誘電率膜及びその製造方法
PCT/CN2020/090119 WO2020233480A1 (zh) 2019-05-17 2020-05-14 低介电常数膜及其制备方法
US17/595,436 US11904352B2 (en) 2019-05-17 2020-05-14 Low dielectric constant film and preparation method thereof
EP20809129.8A EP3971320A4 (en) 2019-05-17 2020-05-14 LOW DILECTRIC CONSTANT FILM AND METHOD FOR PRODUCING IT
TW109116440A TWI743790B (zh) 2019-05-17 2020-05-18 低介電常數膜及其製備方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910413247.9A CN110158052B (zh) 2019-05-17 2019-05-17 低介电常数膜及其制备方法

Publications (2)

Publication Number Publication Date
CN110158052A CN110158052A (zh) 2019-08-23
CN110158052B true CN110158052B (zh) 2021-05-14

Family

ID=67631273

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910413247.9A Active CN110158052B (zh) 2019-05-17 2019-05-17 低介电常数膜及其制备方法

Country Status (6)

Country Link
US (1) US11904352B2 (zh)
EP (1) EP3971320A4 (zh)
KR (1) KR20220008319A (zh)
CN (1) CN110158052B (zh)
TW (1) TWI743790B (zh)
WO (1) WO2020233480A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110158052B (zh) * 2019-05-17 2021-05-14 江苏菲沃泰纳米科技股份有限公司 低介电常数膜及其制备方法
US11898248B2 (en) * 2019-12-18 2024-02-13 Jiangsu Favored Nanotechnology Co., Ltd. Coating apparatus and coating method

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1367205A (zh) * 2001-01-17 2002-09-04 气体产品与化学公司 用于低介电常数层间介质薄膜的有机硅前体
GB2405404A (en) * 2003-08-28 2005-03-02 Advanced Tech Materials Stabilised cyclosiloxanes for use as precursors for low-dielectric constant thin films
CN1662676A (zh) * 2002-05-08 2005-08-31 应用材料公司 用电子束硬化低介电常数膜的方法
CN1698189A (zh) * 2003-01-13 2005-11-16 应用材料股份有限公司 改善低介电常数材料的破裂临界值及机械特性的方法
CN1255573C (zh) * 2001-05-23 2006-05-10 气体产品与化学公司 低介电常数材料以及通过cvd的加工方法
CN101393865A (zh) * 2007-09-17 2009-03-25 联华电子股份有限公司 超低介电常数介电层及其形成方法

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5244730A (en) 1991-04-30 1993-09-14 International Business Machines Corporation Plasma deposition of fluorocarbon
JP3435186B2 (ja) 1993-04-15 2003-08-11 株式会社東芝 半導体装置
US6149987A (en) 1998-04-07 2000-11-21 Applied Materials, Inc. Method for depositing low dielectric constant oxide films
US6458718B1 (en) 2000-04-28 2002-10-01 Asm Japan K.K. Fluorine-containing materials and processes
JP3545364B2 (ja) 2000-12-19 2004-07-21 キヤノン販売株式会社 半導体装置及びその製造方法
KR20030002993A (ko) 2001-06-29 2003-01-09 학교법인 포항공과대학교 저유전체 박막의 제조방법
JP3778045B2 (ja) 2001-10-09 2006-05-24 三菱電機株式会社 低誘電率材料の製造方法および低誘電率材料、並びにこの低誘電率材料を用いた絶縁膜および半導体装置
US7288292B2 (en) 2003-03-18 2007-10-30 International Business Machines Corporation Ultra low k (ULK) SiCOH film and method
US20040197474A1 (en) 2003-04-01 2004-10-07 Vrtis Raymond Nicholas Method for enhancing deposition rate of chemical vapor deposition films
JP4344841B2 (ja) 2003-05-30 2009-10-14 独立行政法人産業技術総合研究所 低誘電率絶縁膜の形成方法
US7646081B2 (en) 2003-07-08 2010-01-12 Silecs Oy Low-K dielectric material
US7030468B2 (en) 2004-01-16 2006-04-18 International Business Machines Corporation Low k and ultra low k SiCOH dielectric films and methods to form the same
US7049247B2 (en) 2004-05-03 2006-05-23 International Business Machines Corporation Method for fabricating an ultralow dielectric constant material as an intralevel or interlevel dielectric in a semiconductor device and electronic device made
US7422776B2 (en) * 2004-08-24 2008-09-09 Applied Materials, Inc. Low temperature process to produce low-K dielectrics with low stress by plasma-enhanced chemical vapor deposition (PECVD)
US7135402B2 (en) 2005-02-01 2006-11-14 Taiwan Semiconductor Manufacturing Company, Ltd. Sealing pores of low-k dielectrics using CxHy
US7923384B2 (en) 2005-11-24 2011-04-12 Nec Corporation Formation method of porous insulating film, manufacturing apparatus of semiconductor device, manufacturing method of semiconductor device, and semiconductor device
US20070172666A1 (en) 2006-01-24 2007-07-26 Denes Ferencz S RF plasma-enhanced deposition of fluorinated films
TWI510665B (zh) 2009-02-17 2015-12-01 Tokyo Electron Ltd 使用電漿反應製程來形成氟碳化物層的方法
US20110206857A1 (en) * 2010-02-25 2011-08-25 Applied Materials, Inc. Ultra low dielectric materials using hybrid precursors containing silicon with organic functional groups by plasma-enhanced chemical vapor deposition
US8178439B2 (en) 2010-03-30 2012-05-15 Tokyo Electron Limited Surface cleaning and selective deposition of metal-containing cap layers for semiconductor devices
US8216861B1 (en) 2011-06-28 2012-07-10 Applied Materials, Inc. Dielectric recovery of plasma damaged low-k films by UV-assisted photochemical deposition
US9714463B2 (en) 2011-12-30 2017-07-25 Gvd Corporation Coatings for electrowetting and electrofluidic devices
TWI449802B (zh) 2012-06-06 2014-08-21 Univ Nat Chiao Tung 掺碳氮化矽薄膜及其製造方法與裝置
US9352891B2 (en) * 2012-12-28 2016-05-31 Ade, Inc. Suspension packaging structures and methods of making and using the same
US20140183087A1 (en) * 2012-12-31 2014-07-03 Funai Electric Co., Ltd. Fluid Level Sensing Tank Materials
GB201305500D0 (en) 2013-03-26 2013-05-08 Semblant Ltd Coated electrical assembly
US9607825B2 (en) 2014-04-08 2017-03-28 International Business Machines Corporation Hydrogen-free silicon-based deposited dielectric films for nano device fabrication
KR20160029985A (ko) 2014-09-05 2016-03-16 성균관대학교산학협력단 유전체에 균일하게 플라즈마를 발생시키는 방법
CN105280816A (zh) 2015-09-22 2016-01-27 复旦大学 一种使用等离子体交联技术制备有机场效应晶体管介电层的方法
CN106291911B (zh) 2016-08-10 2019-06-11 华南师范大学 复合层结构的疏水性介电层、其制备方法和电润湿器件
CN106496529B (zh) 2016-11-17 2019-01-18 北京航空航天大学 一种低介电常数二乙炔基聚合物、其制备方法及其用途
CN106958012A (zh) 2017-05-21 2017-07-18 无锡荣坚五金工具有限公司 一种基材运动式等离子体放电制备纳米涂层的设备及方法
CN107587120B (zh) 2017-08-23 2018-12-18 江苏菲沃泰纳米科技有限公司 一种具有调制结构的高绝缘纳米防护涂层的制备方法
CN109277269B (zh) 2018-10-24 2020-07-14 江苏菲沃泰纳米科技有限公司 一种环氧纳米涂层及其制备方法
CN110129769B (zh) 2019-05-17 2021-05-14 江苏菲沃泰纳米科技股份有限公司 疏水性的低介电常数膜及其制备方法
CN110158052B (zh) 2019-05-17 2021-05-14 江苏菲沃泰纳米科技股份有限公司 低介电常数膜及其制备方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1367205A (zh) * 2001-01-17 2002-09-04 气体产品与化学公司 用于低介电常数层间介质薄膜的有机硅前体
CN1255573C (zh) * 2001-05-23 2006-05-10 气体产品与化学公司 低介电常数材料以及通过cvd的加工方法
CN1662676A (zh) * 2002-05-08 2005-08-31 应用材料公司 用电子束硬化低介电常数膜的方法
CN1698189A (zh) * 2003-01-13 2005-11-16 应用材料股份有限公司 改善低介电常数材料的破裂临界值及机械特性的方法
GB2405404A (en) * 2003-08-28 2005-03-02 Advanced Tech Materials Stabilised cyclosiloxanes for use as precursors for low-dielectric constant thin films
CN101393865A (zh) * 2007-09-17 2009-03-25 联华电子股份有限公司 超低介电常数介电层及其形成方法

Also Published As

Publication number Publication date
WO2020233480A1 (zh) 2020-11-26
JP2022532755A (ja) 2022-07-19
KR20220008319A (ko) 2022-01-20
TWI743790B (zh) 2021-10-21
EP3971320A4 (en) 2023-11-15
US20220314271A1 (en) 2022-10-06
CN110158052A (zh) 2019-08-23
TW202043541A (zh) 2020-12-01
EP3971320A1 (en) 2022-03-23
US11904352B2 (en) 2024-02-20

Similar Documents

Publication Publication Date Title
KR100440233B1 (ko) 반도체 기판 처리방법
JP5270442B2 (ja) ポロゲン、ポロゲン化前駆体、および低誘電定数を有する多孔性有機シリカガラスフィルムを得るためにそれらを用いる方法
JP3881282B2 (ja) 低誘電率材料およびcvdによる処理方法
KR100437068B1 (ko) 탄소질 산화실리콘의 형성방법
KR102301006B1 (ko) 유동성 막 경화 침투 깊이 개선 및 응력 튜닝
CN110023535B (zh) 用于制造低k膜以填充表面特征的前体和可流动cvd法
CN113707542A (zh) 使用远程等离子体处理使碳化硅膜致密化
TW200307761A (en) Porogens, porogenated precursors and methods for using the same to provide porous organosilica glass films with low dielectric constants
KR20040104402A (ko) 저 유전 필름을 위한 기계적 강화제 첨가제
WO2011106218A2 (en) Ultra low dielectric materials using hybrid precursors containing silicon with organic functional groups by plasma-enhanced chemical vapor deposition
Zhou et al. Highly stable ultrathin carbosiloxane films by molecular layer deposition
CN110158052B (zh) 低介电常数膜及其制备方法
CN113846310A (zh) 碳化硅膜的共形沉积
KR20060066087A (ko) 코팅 조성물 및 이를 사용하여 제조한 저유전 실리카질재료
CN101671816A (zh) 含Si膜的沉积方法,绝缘体膜,和半导体器件
TWI676632B (zh) 烷氧基矽環狀或醯氧基矽環狀化合物及使用其沉積薄膜的方法
CN109722648B (zh) 硅杂环状化合物和使用其沉积含硅膜的方法
JP7475371B2 (ja) 低誘電率膜及びその製造方法
Uznanski et al. Atomic hydrogen induced chemical vapor deposition of silicon oxycarbide thin films derived from diethoxymethylsilane precursor
WO2004090019A1 (en) Organo-silsesquioxane polymers for forming low-k dielectrics
TWI822044B (zh) 用於氣相沉積一介電膜的組合物及用於沉積一有機矽膜的方法
CN116288249A (zh) 硅化合物和使用硅化合物沉积膜的方法
WO2005014744A1 (ja) コーティング組成物、およびそれを用いて製造した低誘電多孔質シリカ質材料
JP2021025124A (ja) ケイ素化合物及びケイ素化合物を使用してフィルムを堆積する方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: No.182, East Ring Road, Yuqi supporting area, Huishan Economic Development Zone, Wuxi City, Jiangsu Province, 214000

Applicant after: Jiangsu feiwotai nanotechnology Co.,Ltd.

Address before: 214183 East Ring Road, Yuqi Industrial Park, Wuxi City, Jiangsu Province

Applicant before: Jiangsu Favored Nanotechnology Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant