CN110083222B - 信息处理设备及其控制方法及存储介质 - Google Patents
信息处理设备及其控制方法及存储介质 Download PDFInfo
- Publication number
- CN110083222B CN110083222B CN201910075732.XA CN201910075732A CN110083222B CN 110083222 B CN110083222 B CN 110083222B CN 201910075732 A CN201910075732 A CN 201910075732A CN 110083222 B CN110083222 B CN 110083222B
- Authority
- CN
- China
- Prior art keywords
- controller
- state
- power
- power saving
- storage device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3284—Power saving in printer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3275—Power saving in memory, e.g. RAM, cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
- G06F1/3225—Monitoring of peripheral devices of memory devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0616—Improving the reliability of storage systems in relation to life time, e.g. increasing Mean Time Between Failures [MTBF]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0625—Power saving in storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0634—Configuration or reconfiguration of storage systems by changing the state or mode of one or more devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0674—Disk device
- G06F3/0676—Magnetic disk device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1202—Dedicated interfaces to print systems specifically adapted to achieve a particular effect
- G06F3/1218—Reducing or saving of used resources, e.g. avoiding waste of consumables or improving usage of hardware resources
- G06F3/1221—Reducing or saving of used resources, e.g. avoiding waste of consumables or improving usage of hardware resources with regard to power consumption
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1223—Dedicated interfaces to print systems specifically adapted to use a particular technique
- G06F3/1229—Printer resources management or printer maintenance, e.g. device status, power levels
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1278—Dedicated interfaces to print systems specifically adapted to adopt a particular infrastructure
- G06F3/1285—Remote printer device, e.g. being remote from client or server
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/30—Authentication, i.e. establishing the identity or authorisation of security principals
- G06F21/31—User authentication
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/30—Authentication, i.e. establishing the identity or authorisation of security principals
- G06F21/44—Program or device authentication
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Power Sources (AREA)
- Accessory Devices And Overall Control Thereof (AREA)
- Facsimiles In General (AREA)
Abstract
本发明提供一种信息处理设备及其控制方法及存储介质。所述信息处理设备包括第一控制器、被设置在第一控制器和存储装置之间的第二控制器以及用于设置第一控制器、第二控制器和存储装置的省电状态的主控制器。第一控制器响应于来自主控制器的转变请求而转变为省电状态,第二控制器响应于第一控制器已转变至的省电状态而转变为省电状态,以及所述第一控制器响应于来自主控制器的中断而开始从省电状态的恢复处理,并且基于第二控制器是否正对存储装置进行电源控制来判断是否要执行伴随着对存储装置的访问的预处理。
Description
技术领域
本发明涉及一种信息处理设备及其控制方法及存储介质。
背景技术
近年来,为了解决诸如全球变暖等的环境问题,各国与省电相关的限制逐年变得严格。对于这种趋势打印设备也不例外,并且需要积极地应对各种能源相关标准。例如,在硬盘装置(以下称为HDD)并入打印设备的情况下,优选地,通过与打印设备的电力状态无关地在不使用打印设备的情况下将包括控制单元的HDD设置为省电状态来关闭HDD的电源。
另一方面,作为确保HDD的安全性的简单方法,在嵌入式装置中,传统上使用SATA(串行高级技术附件)标准所指定的HDD密码锁定。在该方法中,一旦关闭HDD的电源就会发生锁定,并且除非在下次开启HDD的电源时将正确的密码设置到HDD,否则不能访问该HDD的用户区域。然而,这可能是不方便的,因为每次开启HDD的电源时都需要设置密码。作为减少这种不方便的方法,例如,日本特开2014-178877提出了根据HDD中所存储的数据的重要性水平来缩短从省电状态恢复时的锁定取消时间的方法。根据该方法,如果判断为HDD中所存储的数据的机密性低,则立即解除锁定,以及如果判断为数据的机密性高,则在用户核对后解除锁定。
然而,即使打印设备主体自身处于待机状态,上述的现有技术也在不使用HDD的情况下通过关闭HDD的电源并且使SATA控制系统转变为省电状态来尝试减少待机电力。因此,在SATA控制系统已转变至省电状态之后,需要进行控制以使得SATA控制系统将不会从省电状态恢复,直到需要为止。特别地,由于对可以开启或关闭HDD的电源的次数存在限制,因此如果HDD从省电状态恢复的次数增加,则存在HDD的寿命将被消耗的危险。
发明内容
本发明的方面是消除利用传统技术所带来的上述问题。
本发明的特征是提供可以在考虑到连接至按照SATA标准的接口的存储装置的寿命的同时有效地减少电力消耗的技术。
根据本发明的第一方面,提供一种信息处理设备,包括:第一控制器,其包括按照SATA标准即串行高级技术附件标准的接口;第二控制器,其被设置在所述第一控制器和存储装置之间,并且包括按照所述SATA标准的接口;主控制器,用于与所述信息处理设备能够被设置的电力状态相关联地进行对所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态的设置;以及电源控制器,其由所述第二控制器控制并且被配置为控制向至少所述主控制器、所述第一控制器、所述第二控制器和所述存储装置的供电,其中,所述第一控制器响应于来自所述主控制器的转变请求,根据所述设置而转变为省电状态,所述第二控制器响应于所述第一控制器已转变至的所述省电状态,根据所述设置而转变为省电状态,以及所述第一控制器响应于来自所述主控制器的中断而开始从所述省电状态的恢复处理,并且基于所述第二控制器是否正对所述存储装置进行电源控制来判断是否要执行伴随着对所述存储装置的访问的预处理。
根据本发明的第二方面,提供一种信息处理设备的控制方法,所述信息处理设备包括:第一控制器,其包括按照SATA标准即串行高级技术附件标准的接口;第二控制器,其被设置在所述第一控制器和存储装置之间并且包括按照所述SATA标准的接口;主控制器,其被配置为与所述信息处理设备能够被设置的电力状态相关联地进行对所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态的设置;以及电源控制器,其由所述第二控制器控制并且被配置为控制向至少所述主控制器、所述第一控制器、所述第二控制器和所述存储装置的供电,所述控制方法包括:响应于来自所述主控制器的转变请求,根据所述设置将所述第一控制器转变为省电状态;响应于所述第一控制器已转变至的所述省电状态,根据所述设置将所述第二控制器转变为省电状态,以及使所述第一控制器响应于来自所述主控制器的中断而开始从所述省电状态的恢复处理,并且基于所述第二控制器是否正对所述存储装置进行电源控制来判断是否要使所述第一控制器执行伴随着对所述存储装置的访问的预处理。
根据本发明的第三方面,提供一种信息处理设备,包括:非易失性存储器;存储器控制器,其包括用于接受并处理来自主机设备的请求的接受电路并且被配置为控制所述非易失性存储器;以及电源控制器,其中,所述存储器控制器包括:确认电路,其被配置为通过与所述电源控制器进行通信来确认所述非易失性存储器的电力状态被设置为关闭状态,以及控制电路,其被配置为在所述确认电路确认为所述非易失性存储器的电力状态被设置为关闭状态的情况下,对是否要响应于所述接受电路所接受的请求的内容而执行伴随着取消所述非易失性存储器的电力状态的关闭状态、并且作为访问所述非易失性存储器的预处理的认证处理进行控制。
根据本发明的第四方面,提供一种计算机可读存储介质,其存储用于使处理器执行信息处理设备的控制方法的程序,所述信息处理设备包括:第一控制器,其包括按照SATA标准即串行高级技术附件标准的接口;第二控制器,其被设置在所述第一控制器和存储装置之间并且包括按照所述SATA标准的接口;主控制器,其被配置为与所述信息处理设备能够被设置的电力状态相关联地进行对所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态的设置;以及电源控制器,其由所述第二控制器控制并且被配置为控制向至少所述主控制器、所述第一控制器、所述第二控制器和所述存储装置的供电,所述控制方法包括:响应于来自所述主控制器的转变请求,根据所述设置将所述第一控制器转变为省电状态;响应于所述第一控制器已转变至的所述省电状态,根据所述设置将所述第二控制器转变为省电状态,以及使所述第一控制器响应于来自所述主控制器的中断而开始从所述省电状态的恢复处理,并且基于所述第二控制器是否正对所述存储装置进行电源控制来判断是否要使所述第一控制器执行伴随着对所述存储装置的访问的预处理。
根据以下参考附图对典型实施例的描述,本发明的其它特征将变得显而易见。
附图说明
并入本说明书并且构成本说明书的一部分的附图示出本发明的实施例,并且与说明书一起用于解释本发明的原理。
图1是用于解释根据实施例的打印设备和包括打印设备的系统配置的框图;
图2是用于解释SATA控制系统的配置的框图;
图3是用于更详细地解释根据实施例的用于在SATA桥控制器和电源控制器之间进行HDD电源控制的控制信号的框图;
图4是根据实施例的控制信号IN、OUTA和OUTB的时序图;
图5是用于解释根据实施例的SATA主机控制器和SATA桥控制器的内部配置的示例的框图;
图6描绘了示出根据实施例的、在横轴上示出主控制器的电力状态并且在纵轴上示出SATA控制系统的省电状态和省电转变条件的表的示例的图;
图7描绘了示出用于解释用于针对SATA桥控制器预先设置图6所述的省电转变条件的扩展命令的表的示例的图;
图8描绘了示出根据实施例的用于解释ATA命令的示例的表的示例的图;
图9是用于说明根据实施例的对SATA主机控制器和SATA桥控制器进行的省电控制的初始设置的流程图;
图10是用于说明根据实施例的在SATA主机控制器转变为省电状态时所进行的处理的流程图;
图11A和11B是用于说明根据实施例的在SATA桥控制器转变为省电状态时所进行的处理的流程图;
图12A和12B是用于说明根据实施例的在SATA主机控制器从PS0或PS1恢复时所进行的处理的流程图;
图13A和13B是用于说明根据实施例的在SATA桥控制器从PS0或PS1恢复时所进行的处理的流程图;
图14A和14B是用于说明根据实施例的在SATA桥控制器从PS2的Deep状态恢复时所进行的处理的流程图;
图15是用于说明GetStatus命令所报告的状态的示例的图;
图16A和16B是用于说明根据实施例的在SATA主机控制器从PS2的Deep状态恢复时所进行的处理的流程图;以及
图17是用于说明根据实施例的主控制器的主CPU轮询处于省电状态PS0的SATA桥控制器的内部状态的处理的流程图。
具体实施方式
以下将参考附图来详细说明本发明的实施例。应当理解,以下实施例不旨在限制本发明的权利要求,并且针对根据本发明的用以解决问题的手段,不必需要根据以下实施例所述的方面的所有组合。注意,在以下要说明的各实施例中,将通过使用打印设备的示例来说明根据本发明的信息处理设备的实施例。然而,信息处理设备不限于打印设备,而是例如可适用于诸如个人计算机(PC)、通信设备和移动终端等的使用HDD/SSD的装置。
图1是用于解释根据实施例的打印设备和包括打印设备的系统配置的框图。
该打印设备包括主控制器120、扫描器109、操作面板116、打印单元(打印机引擎)118、以及HDD或SSD(固态驱动器)113和114。
主CPU 101进行系统控制和各种算术处理。存储器控制器102控制相对于各种存储器装置的输入/输出,并执行DMA(直接存储器访问)控制。闪速存储器103是可重写非易失性存储器,并存储整个系统的控制程序和控制参数。DRAM 104是由DDR(双倍数据速率)存储器表示的易失性可重写专用存储器。DRAM 104用于诸如程序展开区域、工作区域、打印数据存储区域以及用于各种表信息的存储区域等的目的。这里为了描述方便起见,已简化了存储器控制器102和各种存储器装置之间的关系,并且一般独立地控制存储器装置。LAN-IF(网络接口)105控制相对于连接至打印设备的局域网(LAN)106的输入/输出。一般来说,LAN-IF支持TCP/IP(传输控制协议/互联网协议)。LAN-IF 105经由网络线缆连接至诸如外部计算机107等的网络支持装置,并且能够经由网络来执行打印。
读取器IF 108将扫描器109和主控制器120彼此连接,并进行其间的通信控制。可以通过使扫描器109通过读取原稿获得图像数据并使打印单元118打印所获得的图像数据,来实现复印功能。图像处理器110对经由LAN-IF 105和读取器IF 108而输入的图像数据进行各种图像处理。
SATA主机控制器111控制相对于包括按照SATA标准的接口的装置的数据输入/输出。SATA桥控制器112作为装置而连接至上游侧的SATA主机控制器111,在下游侧包括多个主机IF 207和208(图2),并且连接至HDD或SSD(以下简称为HDD)113和114。SATA桥控制器112包含诸如RAID(廉价冗余磁盘阵列)控制和数据加密等的附加值功能。
在实施例中,在假设上侧的SATA主机控制器111和下侧的SATA桥控制器112各自作为独立ASIC(专用集成电路)并入主控制器120的情况下,将给出这些控制器的说明。面板IF115执行与具有触摸面板功能的操作面板116的通信控制。尽管图1中未示出,但是可以通过操作作为UI(用户界面)的操作面板116的画面和按钮等来确认打印设备的各种设置和状态。视频输出IF 117执行与打印单元118的命令/状况通信控制,并传送打印数据。尽管图1中未示出,但是打印单元118包括用于薄片进给系统和薄片排出系统的机构,并且根据主要来自视频输出IF 117的命令信息来在薄片上打印图像。主总线119包括总线控制器,并且是为了描述方便起见而概括了控制总线、数据总线以及被配置在任意块之间的局部总线的组件。作为代表性示例,还包括用于PCIe和ASIC的内部总线。
图2是用于解释SATA控制系统的配置的框图。
主ASIC 201是用于控制包括SATA主机控制器111的主控制器120的整个系统的中央ASIC。SATA主机控制器111保持一个SATA-IP(知识产权)202作为主机IF。子ASIC是连接至SATA主机控制器111的下侧的SATA桥控制器112,并且子ASIC被安装为与主控制器120独立的IC(集成电路)。
SATA桥控制器112包括三个SATA-IP 203~205,并且介于作为装置的HDD 113与SATA主机控制器111之间。在桥配置的上游侧,SATA-IP(主机)202和SATA-IP(装置)203经由H-Host-IF 206彼此连接。另外,在下游侧,SATA-IP(主机1)204经由B-Host1-IF 207而连接至HDD 113,并且SATA-IP(主机2)205经由B-Host2-IF 208而连接至HDD 114。这里的SATA-IP 202~205各自由SATA链路层和物理层形成。各SATA-IP根据各种SATA寄存器设置来向经由SATA-IF 206~208而连接至的相应SATA装置发出物理SATA标准命令并接收来自相应SATA装置的状况。
SATA桥控制器112通过控制信号214而连接至电源控制器209。电源控制器209被安装在包含主控制器120的主板上。电源控制器209通过确定是否向主控制器120中所包括的各种功能模块和连接至这些模块的各种装置的供电来负责对整个打印设备进行电源控制。源自电源控制器209的交替长短虚线210~213表示用于向SATA主机桥部的组件供电的电源线。
注意,尽管实施例将说明SATA主机控制器111与SATA桥控制器112之间存在一个IF并且SATA桥控制器112与HDD 113和114之间存在两个IF的示例,但这些组件可以具有任意数量的连接形式。
图3是用于更详细地解释用于在SATA桥控制器112和电源控制器209之间进行HDD电源控制的控制信号214的框图。
控制信号IN 305是SATA桥控制器112的输入信号,并且控制信号OUTA301和OUTB302是从SATA桥控制器112输出至电源控制器209的输出信号。用于控制供电的EN信号303从电源控制器209输出至用于向HDD 113和114供电的电源电路304。虽然这里未示出,但是DC-DC电源(直流输入-直流输出电源)和FET(场效应晶体管)等是电源电路304的示例。EN信号303连接至IN 305,并且IN 305作为用于判断电源是开启还是关闭的监视信号(即,作为用于判断向HDD 113和114中的各HDD的供电状态的信号)而被输入至SATA桥控制器112。OUTA301和OUTB 302是用于请求电源控制器209开启/关闭HDD 113和114的电源的请求信号。
图4是根据实施例的控制信号IN 305、OUTA 301和OUTB 302的时序图。
假设这里示出的所有信号的处理将从起始点T1处的低电平(低)开始。IN 305是表示HDD 113和114的电源关闭状态或电源开启状态的监视信号,并且在启动之后表示在T2的时点已经开启HDD 113和114的电源。OUTA 301是表示向电源控制器209发送用以关闭或开启HDD 113和114的电源的请求的有效时间段的信号。该信号301处于高电平的时间段(即,T3~T5的时间段)是向电源控制器209发送用以接通或断开向HDD 113和114中的各HDD的供电的请求的时间段。OUTB 302是用以请求接通或断开要供给至HDD 113和114的电源的信号。当OUTB 302处于高电平时表示接通请求,以及当OUTB处于低电平时表示断开请求。在图4的示例中,在起始点T3处,由于OUTA处于高电平并且OUTB处于低电平,因此向HDD 113和114的供电被设置为断开状态,并且该时间段是直到OUTB在T4变为高电平为止的时间段。从T3~T4的时间段可以理解,作为监视信号的IN处于低电平,并且向HDD 113和114的供电被设置为断开状态。以相同的方式,可以理解,在OUTA处于高电平的有效时间段内,IN 305根据OUTB 302从高电平变为低电平的结果同样地从高电平变为低电平。
注意,在参考图3和4所述的示例中,作为监视信号的IN 305和作为电源开启/关闭请求信号的OUTB 302之间的关系具有一一对应关系。然而,本发明不限于此。例如,可以通过与要连接至SATA桥控制器112的多个存储装置的数量n相对应地设置监视信号(EN信号):INn和电源关闭/开启请求信号:OUTBn(n≥2),来控制各装置。
图5是用于解释根据实施例的SATA主机控制器111和SATA桥控制器112的内部配置的示例的框图。注意在图5中,相同的附图标记用于表示与上述的图1和2共通的部分。
首先将说明SATA主机控制器111的配置。SATA主机控制器111的CPU(HCPU)501是用于进行诸如SATA命令发出处理、发送/接收数据传送处理和状况接收处理等的作为SATA控制器的一般控制的CPU。存储器控制器502进行相对于闪速存储器503和SRAM(静态随机存取存储器)504的输入/输出控制。闪速存储器503存储引导程序以及用作SATA控制器的控制程序。SRAM 504用作HCPU 501的工作区域、各种控制表和参数的存储区域以及数据缓冲器等。SRAM 504被描述为对第一端口RAM、第二端口RAM和FIFO(先进先出)存储器等的控制的简化,并且独立控制的SRAM可以存在于多个位置中。中断控制单元505进行向HCPU 501的中断信号的输入/输出处理以及对中断信号的掩码处理等。寄存器H 506是用于暂时存储与省电相关的控制参数等的寄存器。尽管这里未示出,但是DMAC 507在通过HCPU 501针对预定寄存器设置传送源、传送目的地的起始地址、以及大小之后,在启动时在预定存储器之间进行DMA数据传送。H总线508包括总线控制器,并且是为了描述方便起见而已概括了控制总线、数据总线以及任意块之间的局部总线的组件。总线桥电路509是用于转换主总线119和H总线508之间的总线协议的总线桥电路。
接着将说明SATA桥控制器112的配置。SATA桥控制器112的CPU(BCPU)510是用于进行诸如SATA命令发出处理、发送/接收数据传送处理和状况接收处理等的作为SATA控制器的一般控制的CPU。存储器控制器511进行相对于闪速存储器512和SRAM 513的输入/输出控制。闪速存储器512存储引导程序以及用作SATA控制器的控制程序。SRAM 513用作BCPU 510的工作区域、各种控制表和参数的存储区域以及数据缓冲器等。SRAM 513被描述为对单端口RAM、双端口RAM和FIFO(先进先出)存储器等的控制的简化,并且SRAM可以独立地控制并且存在于多个位置中。寄存器B 514是用于暂时存储与省电相关的控制参数等的寄存器。电源IF单元515通过控制信号214而连接至电源控制器209,并且控制向HDD113和114的电源关闭/开启请求信号。尽管其它516是为了描述方便起见而已概括了SATA桥控制器112的其它功能块(例如,RAID处理和数据加密处理等)的组件,但是由于其它516与本发明不相关,因此将省略说明。B总线517包括总线控制器,并且是为了描述方便起见而已概括了控制总线、数据总线以及任意块之间的局部总线的组件。另外,如图2所示,SATA主机控制器111的SATA-IP(主机)202和SATA桥控制器112的SATA-IP(装置)203经由H-Host-IF 206彼此连接。另外,SATA-IP(主机1和主机2)204和205分别经由B-Host1-IF 207和B-Host2-IF 208而连接至HDD 113和114。
图6描绘了示出根据实施例的在横轴上示出主控制器120的电力状态并且在纵轴上示出SATA控制系统的省电状态和省电转变条件的表的示例的图。
第一行示出整个打印设备的上位电力状况(upper power status)601,并且电力状况按电力消耗的降序被定义为Standby(待机)模式602、Sleep(睡眠)模式603和Deep(深度睡眠)模式604。Standby模式602是打印设备可以立即接受并执行作业的待机状态。在这种状态下,主控制器120、扫描器109、操作面板116、打印单元118以及HDD 113和114都被通电并且基本上处于空闲状态。为了在打印设备被设置为处于省电状态并且没有正执行作业的时间段内减少待机电力的目的而设置Sleep模式603和Deep模式604。在Sleep模式603中,Standby模式602中所描述的组件被通电,但是基本上被设置为处于作为省电状态的睡眠状态。Deep模式604是如下状态:向大多数组件的供电被切断,并且仅存储器控制器102、DRAM104、LAN-IF 105、面板IF 115和操作面板116被通电。该Deep模式604是如下状态:已在Sleep模式603中被设置为省电状态的单元被设置为进一步减少电力消耗、并且向除这些单元以外的单元的供电被设置为关闭状态的省电状态。在Deep模式604中,假设作为连接装置的SATA主机控制器111、SATA桥控制器112以及HDD 113和114都被设置为电源关闭状态。
为了进一步应对下一代SATA省电控制,PowerSave0(PS0)607、PowerSave1(PS1)608和PowerSave2(PS2)609被定义为与上位电力状况601相对应的SATA省电状态。PS0(607)至PS2(609)如图6所示与上位电力状况相对应,并且在电力减少效果方面具有表示为PS0<PS1<PS2(电源关闭)的关系。另外,作为折衷,在恢复时间段中,这种关系中的不等号反转。也就是说,省电状态PS2将具有最长恢复时间段,并且省电状态PS0将具有最短恢复时间段。
对于各SATA省电状态,向H-Host-IF 206的省电状态的转变条件由项611~613定义,向B-Host1-IF 207和B-Host2-IF 208的省电状态的转变条件由项615~617定义,并且向各HDD主体的省电状态的转变条件由项619~621定义。各项611~613、项615~617和项619~621的设置值中以“/”分隔的内容表示将设置内容中的一个设置值。然而,可以任意地添加设置值的数量(即可能状态的数量)。
将参考图2来说明与作为图6的省电设置值的H-Host-IF状态610、B-Host-IF状态614和HDD主体状态618相对应的部分。这些部分分别与H-Host-IF 206(包括SATA-IP 202和SATA-IP 203)、B-Host1-IF 207和B-Host2-IF 208(包括SATA-IP 204和SATA-IP 205)、以及HDD 113和114相对应。这表示在发生向PS0(607)~PS2(609)的状态的转变的情况下,相应的部分将被设置为项611~613、项615~617以及项619~621的设置值的状态。
接着将说明可被设置为省电转变条件的省电状态。
将示出作为AI:活动空闲和LPI:低电力空闲并且由处于空闲状态的SATA-IF和连接装置主体之间的ATA标准定义的省电状态。如已经说明的,Partial(部分)/Slumber(微睡)是定义按照SATA标准的各SATA-IF的省电状态的状态,并且DevSleep(深度睡眠)是定义按照SATA标准的SATA-IF和装置主体的省电状态的状态。另外,OffLine(离线)表示SATA-IP的无效(停止)状态。一般来说,当针对SATA-IP状态从具有最高省电效果的状态降序配置时,这些状态被配置为OffLine>DevSleep>Slumber>Partial>LPI>AI。以相同的方式,装置主体的省电状态被配置为电源关闭>DevSleep>LPI>AI。
这里,在要连接的各装置的电源关闭指示设置条件中,针对项619和620设置电源关闭-1和电源关闭-2,并且将提供以下定义。电源关闭-1是在下一次恢复操作时不进行装置主体的电源开启的设置(省电和寿命优先)。电源关闭-2是在下一次恢复操作时还将同时进行装置主体的电源开启的设置(方便性优先)。电源关闭-1和电源关闭-2使得能够特别地考虑HDD的电源关闭/开启寿命而进行省电控制。尽管这将在后面参考附图进行说明,但是这些省电转变条件将在SATA主机控制器111和SATA桥控制器112启动时预先设置。
一般来说,SATA主控制器111的HCPU系统和SATA桥控制器112的BCPU系统的省电效果的最佳解是设置与PS0<PS1<PS2(电源关闭)相同的关系,作为与恢复时间的折衷。然而,最佳解可以是PS0≤PS1<PS2的关系。作为HCPU 501和BCPU 510自身的省电方法,尽管这里未示出,但是存在通过时钟门或通过电源分离来部分地切断供电的方法。另外,不存在针对Deep模式604下的HDD的设置值,并且在恢复时的HDD的电源开启或关闭取决于电源控制器209。同样在这种情况下,以与PS0(607)和PS1(608)的情况相同的方式,示出在从Deep模式恢复成Sleep模式时,包括作为伴随着开启HDD的电源的设置的电源关闭-1和作为并未伴随着开启HDD的电源的设置的电源关闭-2这两者。
注意,尽管在图6所述的示例中、整个打印设备的电力状态存在三个阶段并且相应的SATA系统省电状态存在三个阶段,但是可以任意地设置省电状态的数量和SATA系统省电状态的数量。另外,可以以连接端口为单位单独地设置表示B-Host1-IF 207和B-Host2-IF208的省电转变条件的项615~617以及表示HDD主体的省电转变条件的项619~621。
图7描绘了示出用于解释用于针对SATA桥控制器112预先设置图6所述的省电转变条件的扩展命令的表的示例的图。
针对作为按照SATA标准定义的空命令的供应商唯一命令(例如,F0h),唯一地定义省电系统扩展命令。如从图7的第一行中的左侧起所示,将扩展命令名称701、CMD(子命令)编号702和传送类型703唯一地定义为省电系统扩展命令。在这种情况下,CMD编号702表示被设置为供应商唯一命令(例如,F0h)的特征寄存器的子命令编号。另外,在SATA标准中,诸如不包括数据的Non-Data(ND)传送、用于执行一次性数据传送的PIO-In(PI)或PIO-Out(PO)传送、以及用于执行连续数据传送的DMA传送等的传送类型被定义为基本传送类型。图7的传送类型703定义了针对CMD(子命令)编号702的传送类型。例如,SetupPowerConfig命令705包括CMD编号“01h”和传送类型“PO”。以相同的方式,ToSleep命令709包括CMD编号“02h”和传送类型“ND”,并且ToDeep命令713包括CMD编号“03h”和传送类型“ND”。另外,针对GetStatus命令717定义CMD编号“04h”和传送类型“PI”。
SetupPowerConfig命令705用于向SATA桥控制器112设置向H-Host-IF 206的省电转变条件的项611~613、向B-Host1-IF 207和B-Host2-IF 208的省电转变条件的项615~617、以及向HDD主体的省电转变条件的项619~621。
ToSleep命令709是用以向SATA桥控制器112通知上位电力状况将转变为Sleep模式603的命令。以相同的方式,ToDeep命令713是用以向SATA桥控制器112通知上位电力状况将转变为Deep模式的命令。GetStatus命令717是用于获得SATA桥控制器112的一般状态的扩展命令。尽管该命令不是与省电直接相关的扩展命令,但是例如在上位系统要获得省电转变处理已完成的信息的情况下使用。GetGPIOInfo命令721是用于获得由SATA桥控制器112保持的GPIO(通用输入/输出)的状态的命令,其中SATA桥控制器112包括作为SATA桥控制器112和电源控制器209之间的控制信号的IN、OUTA和OUTB所用的控制端口。
注意,上述扩展命令的内部定义与本发明无关,并且将省略其说明。在要区分和描述除扩展命令之外的按照ATA标准定义的命令的情况下,在下文中将这种命令称为ATA命令。
图8描绘了示出根据实施例的用于解释ATA命令的示例的表的示例的图。
CMD编号802和传送类型803表示在ATA标准中使用的实际编号。IDENTIFY DEVICE(识别装置)命令805是用于读出装置的各种参数的命令。可以通过该命令来获得装置的诸如序列号、容量以及安全状况(密码锁定)等的信息。SECURITY SET PASSWORD(安全设置密码)命令809是用于向对象装置(HDD)设置密码的命令。当关闭对象装置的电源时,该对象装置被设置为密码锁定状态,并且除非在下次启动时解除这种锁定,否则不能访问用户区域。SECURITY UNLOCK(安全解锁)命令813被发送至对象装置以解除由密码设置的锁定。作为结果,变得可以在用户区域中执行读/写处理。
将进一步参照几个流程图来说明与实施例相关的控制。注意,为了描述方便起见,将基本上省略与本发明无关的关于错误处理的说明。注意,在以下说明中,如果不需要特别区分HDD,则HDD 113和114将简称为HDD。
图9是用于说明根据实施例的对SATA主机控制器111和SATA桥控制器112进行的省电控制的初始设置的流程图。注意,该流程图中所示的处理是由主CPU 101将闪速存储器103中所存储的程序展开到DRAM 104并执行所展开的程序来实现的。
首先,在步骤S901中,主CPU 101在主控制器120启动(冷引导)时向SATA主机控制器111设置图6所述的向H-Host-IF 206的省电状态PS0~PS2的转变条件(项611~613)。接着,当处理进入下一步骤S902时,主CPU 101向SATA桥控制器112设置图6所述的向B-Host1-IF 207和B-Host2-IF 208的省电转变条件(项615~617、以及向HDD主体的省电转变条件(项619~621)。此时,主CPU 101使SATA主机控制器111发出SetupPowerConfig命令705并向SATA桥控制器112设置所发出的命令。
在接收到该SetupPowerConfig命令705时,SATA桥控制器112的BCPU 510将省电转变条件存储在预定位置。这里的SATA主机控制器111和SATA桥控制器112的省电转变条件的存储位置可以是寄存器H 506、寄存器B 514、SRAM 504和513、以及闪速存储器503和512等。注意,存储位置不受特别限制,只要它是在省电转变处理时可以读出设置的存储位置即可。另外,尽管以上说明了主控制器120启动时的初始设置,但是只要打印设备处于Standby模式602,就可以通过使用相同的设置方法在任意定时重置省电转变条件。
注意,在根据实施例的打印设备启动(冷引导)时,假设上位电力状况将转变为Standby模式,并且SATA控制系统和连接至该SATA控制系统的各存储装置将转变为空闲状态。另外,在开始打印设备的操作之前的初始设置时,已经通过图8所示的SECURITY SETPASSWORD命令809使各HDD的密码锁定功能有效。另外,将说明假设在HDD电源关闭→开启之后要访问各HDD的用户区域之前、需要通过使用SECURITY UNLOCK命令813发送密码来解除锁定的情况。
图10是用于说明根据实施例的在SATA主机控制器111转变为省电状态时所进行的处理的流程图。注意,该流程图中所示的处理是由HCPU 501将闪速存储器503中所存储的程序展开到SRAM 504并执行所展开的程序来实现的。
首先,在步骤S1001中,HCPU 501在空闲(待机)状态下针对来自主CPU 101的中断待机。在接收到中断信号时,处理进入步骤S1002,并且HCPU 501判断中断信号。在步骤S1002中,在HCPU 501判断为中断信号是请求转变为PS0的中断之后,处理进入步骤S1003。在步骤S1003中,HCPU 501执行用以将H-Host-IF 206转变为预先设置的PS0(图6)的转变处理。然后,处理进入步骤S1004,HCPU 501通过将HCPU 501的系统自身改变为PS0来转变为省电状态,并完成转变处理。
另一方面,如果在步骤S1002中不能进行请求转变为PS0的中断,则处理进入步骤S1005,并且HCPU 501判断该中断是否是请求转变为PS1的中断。如果判断为中断是向PS1的转变请求中断,则处理进入步骤S1006。在步骤S1006中,HCPU 501使H-Host-IF 206根据预先设置的PS1(图6)转变为省电状态。该处理随后进入步骤S1007,HCPU 501通过将HCPU 501的系统自身改变为PS1的状态来转变为省电状态,并完成转变处理。
另外,如果在步骤S1005、中断不是向PS1的转变请求中断,则处理进入步骤S1008,并且HCPU 501判断该中断是否是向PS2的转变请求中断。如果判断为中断是向PS2的转变请求中断,则处理进入步骤S1009。在步骤S1009中,HCPU 501使H-Host-IF 206根据预先设置的PS2(图6)转变为省电状态。然后,处理进入步骤S1010,并且HCPU 501通过将HCPU 501的系统自身改变为PS2的省电状态来转变为省电状态,并完成转变处理。另外,在步骤S1008中,如果判断为中断不是向PS2的转变请求中断,则处理进入步骤S1011。在步骤S1011中,HCPU 501执行与除省电状态转变请求中断以外的中断相对应的处理(例如,正常数据传送时的写处理/命令发出处理)。随后,在该处理完成之后,处理再次返回至步骤S1001,并且HCPU被设置为空闲状态。注意,尽管图10中未示出,但是在转变为所请求的省电状态之后,HCPU 501同时向主CPU 101通知转变完成中断并且将寄存器H 506的一部分作为省电状态的状况寄存器报告。
这里将说明在PS0~PS2中设置的H-Host-IF 206的一些省电转变条件。Partial和Slumber是用以通过发送根据SATA标准定义的请求数据包并且在发送目的地许可该请求的情况下针对各SATA-IF设置省电状态的条件。DevSleep是可通过使各SATA-IF设置为Slumber、另外将作为单端信号的DEVSLP信号设置为使能状态来减少连接装置自身的电力消耗的条件。
图11A和11B是用于说明根据实施例的在SATA桥控制器112转变为省电状态时所进行的处理的流程图。注意,该流程图中所示的处理是由BCPU 510将闪速存储器512中所存储的程序展开到SRAM 513并执行所展开的程序来实现的。
首先,在步骤S1101中,在空闲状态下待机的BCPU 510处于针对来自SATA主机控制器111的HCPU 501的中断指示待机的状态。在接收到中断指示时,处理进入步骤S1102,并且BCPU 510判断所接收到的中断信号是否是H-Host-IF 206正在转变为省电状态的通知。如果该信号是通知,则处理进入步骤S1109。否则,处理进入步骤S1103。在步骤S1103中,BCPU510判断所接收到的中断信号是否是省电系统扩展命令。如果判断为所接收到的中断信号是省电系统扩展命令,则处理进入步骤S1105。否则,处理进入步骤S1104。在步骤S1104中,BCPU 510执行其它中断处理(例如ATA命令等),并且BCPU再次返回至步骤S1101的空闲状态。
在步骤S1105中,BCPU 510判断所接收到的省电系统命令是否是ToSleep命令709。如果判断所接收到的省电系统命令是ToSleep命令,则处理进入步骤S1106,并且BCPU 510将上位电力状况设置为Sleep模式603,将其登记在寄存器B 514或SRAM 513中,并且使处理进入步骤S1101。另一方面,如果在步骤S1105中判断为所接收到的省电系统命令不是ToSleep命令709,则处理进入步骤S1107。在步骤S1107中,BCPU 510判断为所接收到的省电系统命令是ToDeep命令713,将上位电力状况设置为Deep模式604,并将其登记在寄存器B514或SRAM 513中。随后,处理进入步骤S1108,并且BCPU 510准备转变为Deep模式604。在Deep模式604中,基本上假设将进行电源控制器209所执行的电源关闭处理。因此,需要针对包含特别是不允许瞬时电源中断的存储装置和闪速存储器的如SATA桥控制器112的类型的各IC进行电源关闭准备,并在准备已经完成之后发送与电源关闭定时有关的通知。可以通过GetStatus命令717来获得作为PS2的状态的是否已完成电源关闭准备。
注意,尽管图11A和11B中未示出,但是主CPU 101将在确认SATA主机控制器111和SATA桥控制器112的电源关闭准备已经完成之后将电源关闭许可通知发送至电源控制器209。另外,作为在关闭HDD的电源时所进行的准备的示例,可以设置为使得发出按照ATA标准的FLUSH CACHE(刷新缓存)命令和SLEEP(睡眠)命令、并且将进行数据保存操作和物理头保存操作。
另一方面,在步骤S1102中,如果所接收到的中断信号是H-Host-IF 206的省电转变通知,则处理进入步骤S1109。在步骤S1109中,BCPU 510基于Standby模式602和H-Host-IF 206的预设省电转变条件的项611来判断上位电力状况是否转变为PS0(图6)的状态。如果BCPU 510这里判断为转变为PS0的状态,则处理进入步骤S1110。在步骤S1110中,BCPU510基于B-Host1-IF 207和B-Host2-IF 208的预设省电转变条件的项615和各HDD主体的省电转变条件的项619来执行向PS0的状态的转变处理。最后,BCPU 510将其自身的系统转变为PS0的省电状态,并完成该转变处理。
另外,如果BCPU 510在步骤S1109中判断为不转变为PS0,则处理进入步骤S1111。在步骤S1111中,BCPU 510基于Sleep模式603和H-Host-IF 206的预设省电转变条件的项612来判断上位电力状况是否转变为PS1的状态。如果BCPU 510这里判断为转变为PS1的状态,则处理进入步骤S1112。在步骤S1112中,BCPU 510基于B-Host1-IF 207和B-Host2-IF208的预设省电转变条件的项616和各HDD主体的省电转变条件的项620来执行向PS1的状态的转变处理。最后,BCPU 510将其自身的系统转变为PS1的省电状态,并完成该转变处理。
另外,如果BCPU 510在步骤S1111中判断为不转变为PS1,则处理进入步骤S1113。在步骤S1113中,BCPU 510基于Deep模式604和H-Host-IF 206的预设省电转变条件的项613来判断上位电力状况是否转变为PS2的状态。如果BCPU 510这里判断为转变为PS2的状态,则处理进入步骤S1114。在步骤S1114中,BCPU 510基于B-Host1-IF 207和B-Host2-IF 208的预设省电转变条件的项617和各HDD主体的省电转变条件的项621来执行向PS2的状态的转变处理。最后,BCPU 510将其自身的系统转变为PS2的省电状态,并完成该转变处理。
此外,如果BCPU 510在步骤S1113中判断为不转变为PS2,则处理进入步骤S1115。在步骤S1115中,BCPU 510判断为电力转变操作失败并执行错误处理。尽管此时将进行针对主机的诸如状况通知等的操作,但是将省略说明。
为了概括以上说明,在判断向SATA桥控制器112中的PS0~PS2的省电状态其中之一的转变时,进行两条信息(上位电力状况(Standby模式602、Sleep模式603和Deep模式604)信息和H-Host-IF 206的省电状态)表示PS0~PS2中的哪一个的判断。
特别地,在PS0或PS1的情况下,如果各HDD主体的省电转变条件的项619~620这里表示电源关闭指示(电源关闭-1或电源关闭-2),则BCPU 510将如图3和4所述向电源控制器209发送HDD电源关闭请求(将输出信号OUTB设置为低电平)。
图12A和12B是用于说明根据实施例的在SATA主机控制器111要从PS0或PS1恢复时所进行的处理的流程图。注意,该流程图中所示的处理是由HCPU 501将闪速存储器503中所存储的程序展开到SRAM 504并执行所展开的程序来实现的。
首先,在步骤S1201中,假设上位电力状况是Standby模式602或Sleep模式603。另外,假设此时,在步骤S1202中将HCPU 501设置为PS0或PS1的省电状态。尽管这里当然可以在Standby状态下访问HDD,但是可能存在即使在上位电力状况被设置为Sleep状态的情况下也需要访问HDD的情况。在这种情况下,即使SATA控制系统处于Sleep状态,它也将会部分恢复。像这样的情况可以是例如获取SMART信息以获得与各HDD的寿命相关的参数(关闭/开启计数和坏扇区计数等)的情况。另一方面,可能存在如下情况:在从Sleep状态恢复时未调度使用各HDD的情况下,在将HDD维持在电源关闭状态的同时仅开启SATA控制系统的电源的情况。
处理进入步骤S1203,并且如果在HCPU 501处于针对来自主CPU 101的中断请求的待机状态的同时没有接收到中断请求,则HCPU 501继续维持PS0或PS1的省电状态。如果在步骤S1203中接收到命令传送请求中断,则HCPU 501使处理进入步骤S1204,并且HCPU 501执行其自身的恢复(引导)处理。然后,在步骤S1205和步骤S1206中,HCPU 501执行H-Host-IF 206的恢复处理。更具体地,在步骤S1205中,HCPU 501开始发出作为SATA标准中所定义的重置信号的ComRest信号,并且在经历标准中所定义的诸如速度协商和OOB(带外数据)等的预定序列之后进行链路建立处理,直到其能够发出命令为止。随后,在步骤S1206中,HCPU501待机,直到其接收到SATA标准中所定义的RegDH(寄存器装置到主机)为止。如果HCPU501在步骤S1206中接收到RegDH并且判断为状况处于就绪状态,则HCPU 501将识别出已经建立了命令可发出链路并且使处理进入步骤S1207。
在步骤S1207中,HCPU 501发出GetGPIOInfo命令721并且获得SATA桥控制器112的GPIO信息。接着,处理进入步骤S1208,并且HCPU 501将发出GetStatus命令717,获得SATA桥控制器112的内部状态,并且使处理进入步骤S1209。在步骤S1209中,HCPU 501判断所接收到的命令是否是ATA命令。如果该命令不是ATA命令,则处理进入步骤S1213,并且将进行所接收到的命令的处理。另一方面,如果在步骤S1209中判断为该命令是ATA命令,则处理进入步骤S1210。在步骤S1210和步骤S1211中,HCPU 501基于GPIO信息中所包括的OUTA 301和IN305来判断是否要执行伴随着对HDD的访问的恢复后的预处理。如果在步骤S1210和步骤S1211中、HCPU 501判断为OUTA 301处于高电平并且IN 305处于低电平,则处理进入步骤S1212。也就是说,在SATA桥控制器112的BCPU 510正在明确进行HDD电源控制并且有意地将HDD的电源设置为关闭状态的情况下,HCPU 501将立即执行预处理。另一方面,如果OUTA301处于低电平以及IN 305处于高电平,则HCPU 501将跳过步骤S1212并且将使处理进入步骤S1213。
注意,步骤S1212中所进行的预处理至少包括如图8所述的HDD密码锁定解除处理。各装置的状态由图8所述的IDENTIFY DEVICE命令805确认,并且如果HDD处于锁定状态,则将向该HDD发送SECURITY UNLOCK命令813。当此时执行预处理时,为了发送ATA命令,BCPU510需要通过控制OUTA 301、OUTB 302和IN 305来开启HDD的电源。
在步骤S1213中,HCPU 501对所接收到的ATA命令进行处理,在处理完成后使处理返回至步骤S1203,并再次进入命令传送请求中断待机状态。尽管图12A和12B中将省略详情的说明,但是如果即使在经过了预定时间之后、HCPU 501在步骤S1203中也没有接收到命令,则处理进入步骤S1214。
在步骤S1214中,HCPU 501判断是否存在转变为PS0/PS1的省电状态的请求,在不存在后续请求的情况下使处理返回至步骤S1203,并且再次进入空闲状态的命令请求待机状态。另一方面,如果HCPU 501在步骤S1214中判断为存在转变为PS0/PS1的请求,则处理进入步骤S1215。在步骤S1215中,HCPU 501判断是否要进行电源关闭操作(PS2)。如果HCPU501这里判断为不进行电源关闭操作(PS2),则处理进入步骤S1216。HCPU 501进行用以使SATA控制系统转变为PS0或PS1的省电状态的处理,使处理进入步骤S1203,并且进入省电状态的命令待机状态。如果HCPU 501在步骤S1215中判断为进行电源关闭操作(PS2),则处理进入步骤S1217。HCPU 501将在进行电源关闭处理(关机处理)之后停止一系列SATA控制处理,并且待机直到电源控制器209的电源关闭为止。
图13A和13B是用于说明根据实施例的在SATA桥控制器112从PS0或PS1恢复时的处理的流程图。注意,该流程图中所示的处理是由BCPU 510将闪速存储器512中所存储的程序展开到SRAM 513并执行所展开的程序来实现的。
在步骤S1301中,BCPU 510处于PS0或PS1的省电状态。另外,在步骤S1302中,BCPU510处于中断请求待机状态。如果不存在中断请求(即,步骤S1302中为“否”),则BCPU 510使处理返回至步骤S1301,并且继续PS0或PS1的省电状态。在步骤S1302中,在BCPU 510接收到开始将H-Host-IF 206恢复成空闲状态的处理的中断的情况下,处理进入步骤S1303。这里所述的表示恢复处理开始的中断的检测可以通过检测DEVSLP信号被使能的电平的变化来进行,或者由图12A和12B所述的ComRest(或ComWake)所发出的中断信号进行。在步骤S1303中,BCPU 510进行其自身的恢复处理。接着,处理进入步骤S1304,并且BCPU 510执行H-Host-IF 206的恢复处理。更具体地,在经历SATA标准中所定义的诸如速度协商和OOB(带外数据)等的预定序列之后,BCPU 510进行链路建立处理,直到可以进行命令发出为止。
处理接着进入步骤S1305,并且BCPU 510判断前次省电转变时的主体的转变设置条件是否是电源关闭-2、即关闭HDD的电源的设置。为了进行该判断,BCPU 510需要记录前次省电转变时的装置主体的转变设置条件是电源关闭-1还是电源关闭-2,使得可以在下一次恢复处理时判断这一点。在PS0和PS1的省电状态下,假设尽管至少BCPU 510和HCPU 501的SATA控制器将转变为省电状态,但是电源不会断开。因此,通过将电源关闭-1或电源关闭-2的判断信息存储在例如寄存器H 506和寄存器B 514中,可以在判断时参考该信息。注意,所存储的信息仅在从省电状态的下一次恢复操作时使用,并且所存储的信息将在恢复完成之后被清除。
在步骤S1305中,如果BCPU 510判断为前次省电转变时的转变设置条件是电源关闭-2并且如果IN 305处于低电平,则处理进入步骤S1306。在步骤S1306中,BCPU 510对连接装置进行恢复处理。此时,如果用作连接装置的HDD 113和114被设置为电源关闭状态,则如图3和4所述BCPU 510将HDD电源开启请求发送至电源控制器209。接着,处理进入步骤S1307,并且BCPU 510执行B-Host1-IF 207和B-Host2-IF 208的恢复处理。由于该恢复处理与图12A和12B所述的H-Host-IF 206的恢复处理相同,因此将省略说明。以这种方式,如果步骤S1307的处理完成或者如果在步骤S1305中判断为转变设置条件不是电源关闭-2,则处理进入步骤S1308。在步骤S1308中,在确认链路的建立之后,BCPU 510转变为命令接收待机状态。此时,从省电状态到空闲状态的恢复操作完成。
在步骤S1308中,在未接收到命令的时间段内,BCPU 510维持步骤S1308处的处理,并且在接收到命令时使处理进入步骤S1309。在步骤S1309中,BCPU 510判断所接收到的命令是否是ATA命令。如果已经接收到ATA命令,则处理进入步骤S1311,否则处理进入步骤S1310。在步骤S1310中,BCPU 510执行另一扩展命令的处理,并且随后使处理进入步骤S1316。
在步骤S1311中,BCPU 510判断前次省电转变时的装置主体的转变设置条件是否是关闭HDD的电源的电源关闭-1。在步骤S1311中,如果前次转变设置条件是电源关闭-1并且IN 305处于低电平,则处理进入步骤S1312。步骤S1312和S1313中所进行的连接装置和SATA-IF的恢复处理操作与以上已经说明的步骤S1306和S1307中所进行的恢复处理操作相同,因此将省略说明。如果步骤S1313的处理完成或者如果在步骤S1311中判断为转变设置条件不是电源关闭-1,则处理进入步骤S1314。在步骤S1314中,BCPU 510执行ATA命令处理。接着,处理进入步骤S1315,并且BCPU 510改变为待机状态以接收来自HDD 113和114的状况。BCPU 510在尚未接收到状况的情况下在步骤S1315中待机,并且在接收到状况时使处理进入步骤S1316。在步骤S1316中,BCPU 510将从HDD接收的多条状况信息或步骤S1310中所进行的另一扩展命令的处理结果反映到按照SATA标准定义的状况数据包,并且BCPU 510将该状况数据包发送至SATA-IP(主机)202。以这种方式完成一系列命令处理。随后,处理进入步骤S1317,并且BCPU 510维持空闲状态,直到主CPU 101再次发出省电转变请求为止。
图14A和14B是用于说明根据实施例在SATA桥控制器112从PS2的Deep状态恢复时所进行的处理的流程图。注意,该流程图中所示的处理是由BCPU 510将闪速存储器512中所存储的程序展开到SRAM 513并执行所展开的程序来实现的。注意,以下将给出假设HDD是连接装置的说明。
首先,在步骤S1401中,通过向省电状态PS2的前次转变处理来将HCPU 501和BCPU510设置为电源关闭状态。随后,电源控制器209开始向SATA主机控制器111和SATA桥控制器112的供电(即,将电源设置为开启)。在步骤S1402中,BCPU 510执行其自身的恢复处理(引导处理)。接着,处理进入步骤S1403,并且BCPU 510执行H-Host-IF 206的恢复处理。更具体地,HCPU 501的引导处理与BCPU 510的引导处理同时开始。随后,在H-Host-IF 206的恢复处理中,如以上已经说明的,在经历基于从SATA-IP(主机)202到SATA-IP(装置)203的ComRest信号的OOB以及速度协商处理之后建立链路。
在以这种方式在步骤S1403中建立链接之后,BCPU 510执行用以建立到SATA下层的链路的处理。在步骤S1404中,BCPU 510判断用于监视向HDD的供电状态的IN 305是否处于高电平,并且BCPU 510进行HDD电源关闭/开启判断。在步骤S1404中,如果判断为IN 305处于高电平,则处理进入步骤S1405。在步骤S1405中,BCPU 510识别出当前状态被设置为电源关闭-2(在开启HDD的电源的情况下的恢复),并且使处理进入步骤S1407。另一方面,在步骤S1404中,如果判断为IN处于低电平,则处理进入步骤S1406,并且BCPU 510识别出当前状态被设置为电源关闭-1(在没有开启HDD的电源的情况下的恢复),并使处理进入步骤S1407。
GetStatus命令717不仅可以用于确认向省电状态的转变,还可以用于获得HDD的连接状况。在SATA主机控制器111和SATA桥控制器112已经启动之后,如果在预定时间内不能识别出HDD连接OK状况(链路建立状态),则主CPU 101将判断为发生了错误。在本实施例中,设置成使得可以在GetStatus命令717所进行的HDD连接状况确认中区分未连接状态1(连接错误)/未连接状态2(根据电源关闭1的未连接状态)。
图15描绘了用于解释GetStatus命令717所报告的状况的示例的图。
装置1连接状况1502和装置2连接状况1503被设置作为GetStatus命令717所要报告的内容的一部分,并且在各连接状况中还包括状况定义1504。例如,在电源关闭状态下有意进行的恢复作为状况“01”(未连接状态2)被报告给主CPU 101。基于步骤S1405或步骤S1406中所获得的识别结果,BCPU 510可以适当地将GetStatus命令717的HDD连接状况报告表示为“未连接状态2”(各HDD处于电源关闭状态的状态下的恢复)。在确认该“未连接状态2”之后,主CPU 101将识别出该情况是有意的未连接状态,并且不将该情况设置为错误处理对象。
接着,在步骤S1407中,在确认上位层已建立链路时,BCPU 510将转变为命令接收待机状态。此时完成从省电状态到空闲状态的恢复。在步骤S1407中,在未接收到命令的时间段内,BCPU 510维持步骤S1407处的处理,并且在接收到命令时使处理进入步骤S1408。在步骤S1408中,BCPU 510判断所接收到的命令是否是ATA命令。如果已经接收到ATA命令,则处理进入步骤S1410,并且BCPU 510判断用于监视各HDD的供电状态的IN 305是否处于低电平,即各HDD是否处于电源关闭状态。在步骤S1410中,如果用于监视各HDD的供电状态的IN305处于低电平,即如果各HDD处于电源关闭状态,则处理进入步骤S1411。否则,处理进入步骤S1413。在步骤S1411和S1412中,BCPU 510将HDD电源开启请求发送至电源控制器209并执行连接IF的恢复处理,并且处理进入步骤S1413。步骤S1411和S1412的处理与以上已经说明的处理相同,因此将省略说明。
在步骤S1413中,BCPU 510执行ATA命令处理。接着,处理进入步骤S1414,并且BCPU510转变为待机状态以接收来自HDD 113和114的状况。BCPU 510在未接收到状态的时间段内保持待机状态,并且在接收到状况时使处理进入步骤S1415。另外,在步骤S1408中,如果BCPU 510判断为所接收到的命令是除ATA命令以外的扩展命令,则处理进入步骤S1409。在步骤S1409中,BCPU 510执行扩展命令处理,并且随后使处理进入步骤S1415。在步骤S1415中,BCPU 510将从HDD 113和114接收到的多条状况信息或扩展命令的处理结果反映到按照SATA标准定义的状况数据包,并将该数据包发送至SATA-IP(主机)202。以这种方式完成一系列命令处理。随后,处理进入步骤S1416,并且SATA桥控制器112继续保持空闲状态,直到主CPU 101再次发出省电转变请求为止。
图16A和16B是用于说明在SATA主机控制器111从PS2的Deep状态恢复时所进行的处理的流程图。注意,该流程图中所示的处理是由HCPU 501将闪速存储器503中所存储的程序展开到SRAM 504并执行所展开的程序来实现的。
在步骤S1601中,主CPU 101已经从Deep状态(PS2)的省电状态恢复为Standby状态。在步骤S1602中,HCPU 501从PS2开始恢复处理。在步骤S1603中,HCPU 501执行其自身的恢复(引导)处理。此时还同时引导SATA桥控制器112的BCPU 510。当以这种方式完成HCPU501的恢复处理时,处理进入步骤S1604,并且执行H-Host-IF 206的恢复处理(链路建立)。处理进入步骤S1605,并且HCPU 501发出GetGPIOInfo命令并在步骤S1606中通过GetStatus命令获得SATA桥控制器112的GPIO信息和内部状态。步骤S1603~S1606的处理与图12A和12B的步骤S1204~S1208中已经说明的处理相同,因此将省略详细说明。
接着,在步骤S1607和步骤S1608中,如果OUTA 301处于高电平并且IN 305处于低电平,即如果清楚BCPU 510正在进行HDD电源控制并且已经将各HDD设置为电源关闭状态,则HCPU 501使处理进入步骤S1609。否则,处理进入步骤S1610。在步骤S1609中,HCPU 501判断通过GetStatus命令所获得的SATA桥控制器112的状态是否表示当前正在进行利用监视模式的重建处理(例如,从HDD 113到HDD 114的复制处理或者利用BCPU 510的后台处理)。如果GetStatus命令表示当前正在进行重建处理,则处理进入步骤S1610。也就是说,在电源控制器209通过关闭HDD的电源来进行启动的情况下、或者在BCPU 510将通过有意地开启HDD的电源来进行启动、另外正在进行重建处理的情况下,将使重建处理优先。随后,在步骤S1610中进行预处理之后,处理进入步骤S1611,并且对于其它条件,各HDD将保持在电源关闭状态。
在步骤S1611中,HCPU 501将进入待机状态以接收命令传送请求中断。尽管由于已经说明了详情、因此这里将进行省略,但是在步骤S1611中,如果在预定时间段(短时间段)内不存在对SATA的访问,则HCPU 501将通过再次转变为省电状态来在步骤S1611中针对命令请求中断待机。在HCPU 501在步骤S1611中接受中断的接收的情况下,处理进入步骤S1612,并且判断是否设置了省电状态PS0/PS1。如果判断为这里设置了PS0/PS1,则处理进入步骤S1613,HCPU 501执行从PS0或PS1的恢复处理,并且处理进入步骤S1614。另外,如果在步骤S1612中判断为未设置PS0/PS1,则处理进入步骤S1614。
在步骤S1614和步骤S1615中,HCPU 501通过GetGPIOInfo命令721和GetStatus命令717获得SATA桥控制器112的GPIO信息和内部状态。随后,处理进入步骤S1616,并且HCPU501判断所接收到的命令是否是ATA命令。如果判断为所接收到的命令不是ATA命令,则处理进入步骤S1620,并且进行扩展命令处理。
另一方面,如果在步骤S1616中判断为所接收到的命令是ATA命令,则处理进入步骤S1617。在步骤S1617和步骤S1618中,HCPU 501基于GPIO信息中所包括的OUTA 301和IN305来判断是否要执行伴随着对HDD的访问的恢复后的预处理。即,在步骤S1617和步骤S1618中,如果HCPU 501判断为OUTA 301处于高电平并且IN 305处于低电平、或者OUTA 301处于低电平,则处理进入步骤S1619。也就是说,在BCPU 510正明确执行HDD电源控制并且有意将各HDD设置为电源关闭状态的情况下、或者在电源控制器209正在进行控制的情况下,立即执行预处理。另一方面,如果判断为OUTA 301处于高电平并且IN 305处于高电平,则跳过步骤S1619的预处理,并且处理进入步骤S1620。
在步骤S1620中,HCPU 501对所接收到的ATA命令执行处理。当ATA命令处理已经完成时,处理进入步骤S1611,并且HCPU 501在空闲状态下针对下一命令请求中断待机。尽管图16A和16B中未示出,但是如果在步骤S1611中经过预定时间之后没有接收到命令传送请求,则处理进入步骤S1621。在步骤S1621中,HCPU 501判断是否存在向省电状态PS0或PS1的转变请求。如果不存在转变请求,则处理进入步骤S1611,并且HCPU 501进入空闲状态的命令请求待机状态。另一方面,如果在步骤S1621中存在转变请求,则处理进入步骤S1622,并且HCPU 501判断是否要进行电源关闭操作(PS2)。如果HCPU 501判断为进行电源关闭操作(PS2),则处理进入步骤S1624。在步骤S1624中,在进行电源关闭处理(PS2处理)之后,HCPU501停止一系列SATA控制并待机直到电源控制器209的电源关闭为止。另外,如果HCPU 501在步骤S1622中判断为转变为PS0/PS1的省电状态而不是进行电源关闭操作(PS2),则处理进入步骤S1623。HCPU 501进行省电转变处理以使SATA控制系统转变为PS0或PS1,使处理进入步骤S1611,并且在省电状态下进入命令待机状态。
图17是用于说明根据实施例的主控制器120的主CPU 101在设置省电状态PS0时轮询SATA桥控制器的内部状态的处理的流程图。注意,该流程图中所示的处理是由主CPU 101将闪速存储器103中所存储的程序展开到DRAM 104并执行所展开的程序来实现的。
在主CPU 101的Standby状态中,主CPU 101通过GetStatus命令定期地获得SATA桥控制器112的内部状态,其中SATA桥控制器112是位于系统的终端处的控制系统。例如,在SATA桥控制器112作为选项安装在单独的板上的情况下,如果除了来自各SATA-IF的控制信号以外的控制信号(例如,状况中断信号等)经由另一路线作为边带信号而连接,则成本将增加。因此,通过定期地发送GetStatus命令的轮询方法来获得SATA桥控制器112的内部状态。在这种情况下,即使SATA控制系统被设置为省电状态,SATA控制系统也将在每次接收到命令时从省电状态恢复。图17将解释避免这种状态的方法。
首先,在步骤S1701中,在主CPU 101在启动完成之后已经稳定在Standby状态的情况下,主CPU 101通过GetStatus命令开始轮询,以定期地确认SATA主机控制器111的内部状态。接着,处理进入步骤S1702,并且主CPU 101例如从寄存器H 506获得表示SATA控制系统是否处于省电状态的标志。接着,处理进入步骤S1703,并且主CPU 101判断该标志是否表示PS0的状态。如果该标志表示PS0的状态,则处理进入步骤S1702,并且将轮询处理设置为保持状态。另一方面,如果在步骤S1703中未表示PS0的状态,则处理进入步骤S1704,并且主CPU 101针对WD(看门狗)定时器设置预定时间。处理进入步骤S1705,并且主CPU 101判断是否经过了预定时间。如果主CPU判断为经过了预定时间,则处理进入步骤S1706,并且主CPU101通过发送GetStatus命令来获得SATA主机控制器111的内部状态。随后,处理进入步骤S1707,并且主CPU 101判断是否存在电源关闭请求。如果存在这样的请求,则处理进入步骤S1708,主CPU为电源关闭操作准备(停止轮询处理等),并且处理结束。另一方面,如果在步骤S1707中不存在电源关闭请求,则处理返回步骤S1702。
以这种方式,在确认SATA控制系统是否处于省电状态之后,发送下一GetStatus命令。在SATA控制系统处于省电状态的情况下,该处理使得能够通过防止SATA控制系统从省电状态恢复来维持省电状态。
如上所述,根据本实施例,在空闲状态和省电状态之间的时间段内,可以进行控制以使得仅在省电状态之间的转变(例如,)中需要HDD的情况下才开启HDD的电源。作为结果,可以通过减少对各HDD进行的省电控制和电源开启/关闭操作的次数来进行适当的省电控制。更具体地,通过在各HDD的转变条件下设置电源关闭-1,可以进行控制以使得仅在接收到ATA命令的情况下(即,仅在真正需要HDD的情况下)才开启HDD的电源。
其它实施例
本发明的实施例还可以通过如下的方法来实现,即,通过网络或者各种存储介质将执行上述实施例的功能的软件(程序)提供给系统或装置,该系统或装置的计算机或是中央处理单元(CPU)、微处理单元(MPU)读出并执行程序的方法。
虽然已参考典型实施例说明了本发明,但应当理解,本发明不限于所公开的典型实施例。以下权利要求书的范围应被给予最广泛的理解,以包含所有这样的修改以及等同结构和功能。
Claims (13)
1.一种信息处理设备,包括:
第一控制器,其包括按照SATA标准即串行高级技术附件标准的接口;
第二控制器,其被设置在所述第一控制器和存储装置之间,并且包括按照所述SATA标准的接口;
主控制器,用于与所述信息处理设备能够被设置的电力状态相关联地进行对所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态的设置;以及
电源控制器,其由所述第二控制器控制并且被配置为控制向至少所述主控制器、所述第一控制器、所述第二控制器和所述存储装置的供电,
其中,所述第一控制器响应于来自所述主控制器的转变请求,根据所述设置而转变为省电状态,
所述第二控制器响应于所述第一控制器已转变至的所述省电状态,根据所述设置而转变为省电状态,以及
所述第一控制器响应于来自所述主控制器的中断而开始从所述省电状态的恢复处理,并且基于所述第二控制器是否正对所述存储装置进行电源控制以及所述存储装置是否为电源关闭状态来判断是否要执行伴随着对所述存储装置的访问的预处理,其中所述预处理至少包括所述存储装置的密码锁定解除处理。
2.根据权利要求1所述的信息处理设备,其中,所述信息处理设备能够被设置的电力状态至少包括能够立即启动的第一状态、作为睡眠状态的第二状态以及相对于所述第二状态下的电力消耗进一步降低了电力消耗的第三状态,并且在所述设置中,设置了按照所述SATA标准与所述第一状态至所述第三状态中的各状态相对应地定义的所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态。
3.根据权利要求2所述的信息处理设备,其中,所述存储装置的省电状态的设置包括停止向所述存储装置的供电。
4.根据权利要求2所述的信息处理设备,其中,所述第一控制器、所述第二控制器和所述存储装置在所述第三状态下全部都被设置为已停止了供电的状态。
5.根据权利要求2所述的信息处理设备,其中,在所述第一控制器要从与所述第一状态、所述第二状态和所述第三状态其中之一相对应的省电状态恢复的情况下,所述第一控制器在所述第二控制器没有正对所述存储装置进行电源控制的情况下不执行所述预处理。
6.根据权利要求5所述的信息处理设备,其中,在所述第一控制器要从与所述第三状态相对应的省电状态恢复的情况下,即使所述第二控制器没有正对所述存储装置进行电源控制,在所述存储装置正进行重建处理的情况下,所述第一控制器也执行所述预处理。
7.根据权利要求2所述的信息处理设备,其中,在所述第二控制器要从与所述第一状态和所述第二状态其中之一相对应的省电状态恢复的情况下,所述第二控制器在向所述存储装置的供电停止的情况下执行包括向所述存储装置的供电的开始的恢复处理。
8.根据权利要求7所述的信息处理设备,其中,在所述第二控制器要从与所述第三状态相对应的省电状态恢复的情况下,所述第二控制器在所述电源控制器没有正对所述存储装置进行电源控制的情况下向所述电源控制器发送用以开始向所述存储装置的供电的请求。
9.根据权利要求2所述的信息处理设备,其中,所述主控制器针对所述第二控制器设置用于使按照所述SATA标准与所述第一状态至所述第三状态中的各状态相对应地定义的所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态的转变条件。
10.根据权利要求1所述的信息处理设备,其中,所述第二控制器是否正对所述存储装置进行电源控制是基于表示所述电源控制器向所述存储装置的供电状态的监视信号以及所述第二控制器请求对所述电源控制器的电源控制的请求信号来判断的。
11.一种信息处理设备的控制方法,所述信息处理设备包括:第一控制器,其包括按照SATA标准即串行高级技术附件标准的接口;第二控制器,其被设置在所述第一控制器和存储装置之间并且包括按照所述SATA标准的接口;主控制器,其被配置为与所述信息处理设备能够被设置的电力状态相关联地进行对所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态的设置;以及电源控制器,其由所述第二控制器控制并且被配置为控制向至少所述主控制器、所述第一控制器、所述第二控制器和所述存储装置的供电,所述控制方法包括:
响应于来自所述主控制器的转变请求,根据所述设置将所述第一控制器转变为省电状态;
响应于所述第一控制器已转变至的所述省电状态,根据所述设置将所述第二控制器转变为省电状态,以及
使所述第一控制器响应于来自所述主控制器的中断而开始从所述省电状态的恢复处理,并且基于所述第二控制器是否正对所述存储装置进行电源控制以及所述存储装置是否为电源关闭状态来判断是否要使所述第一控制器执行伴随着对所述存储装置的访问的预处理,其中所述预处理至少包括所述存储装置的密码锁定解除处理。
12.一种信息处理设备,包括:
非易失性存储器;
存储器控制器,其包括用于接受并处理来自主机设备的请求的接受电路并且被配置为控制所述非易失性存储器;以及
电源控制器,
其中,所述存储器控制器包括:
确认电路,其被配置为通过与所述电源控制器进行通信来确认所述非易失性存储器的电力状态被设置为关闭状态,以及
控制电路,其被配置为在所述确认电路确认为所述非易失性存储器的电力状态被设置为关闭状态的情况下,对是否要响应于所述接受电路所接受的请求的内容而执行伴随着取消所述非易失性存储器的电力状态的关闭状态的访问所述非易失性存储器的预处理进行控制,其中所述预处理至少包括所述非易失性存储器的密码锁定解除处理。
13.一种计算机可读存储介质,其存储用于使处理器执行信息处理设备的控制方法的程序,所述信息处理设备包括:第一控制器,其包括按照SATA标准即串行高级技术附件标准的接口;第二控制器,其被设置在所述第一控制器和存储装置之间并且包括按照所述SATA标准的接口;主控制器,其被配置为与所述信息处理设备能够被设置的电力状态相关联地进行对所述第一控制器的省电状态、所述第二控制器的省电状态以及所述存储装置的省电状态的设置;以及电源控制器,其由所述第二控制器控制并且被配置为控制向至少所述主控制器、所述第一控制器、所述第二控制器和所述存储装置的供电,所述控制方法包括:
响应于来自所述主控制器的转变请求,根据所述设置将所述第一控制器转变为省电状态;
响应于所述第一控制器已转变至的所述省电状态,根据所述设置将所述第二控制器转变为省电状态,以及
使所述第一控制器响应于来自所述主控制器的中断而开始从所述省电状态的恢复处理,并且基于所述第二控制器是否正对所述存储装置进行电源控制以及所述存储装置是否为电源关闭状态来判断是否要使所述第一控制器执行伴随着对所述存储装置的访问的预处理,其中所述预处理至少包括所述存储装置的密码锁定解除处理。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018-011850 | 2018-01-26 | ||
JP2018011850A JP7022605B2 (ja) | 2018-01-26 | 2018-01-26 | 情報処理装置とその制御方法、及びプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110083222A CN110083222A (zh) | 2019-08-02 |
CN110083222B true CN110083222B (zh) | 2023-09-26 |
Family
ID=64949008
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910075732.XA Active CN110083222B (zh) | 2018-01-26 | 2019-01-25 | 信息处理设备及其控制方法及存储介质 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11144109B2 (zh) |
EP (1) | EP3518092B1 (zh) |
JP (1) | JP7022605B2 (zh) |
CN (1) | CN110083222B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110647479B (zh) * | 2019-09-03 | 2020-11-10 | 宜鼎国际股份有限公司 | 双信道数据储存系统 |
JP7396090B2 (ja) * | 2020-02-12 | 2023-12-12 | 京セラドキュメントソリューションズ株式会社 | 画像処理装置 |
JP7504626B2 (ja) * | 2020-03-02 | 2024-06-24 | キヤノン株式会社 | 通信装置、制御方法、及びプログラム |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103198031A (zh) * | 2011-12-15 | 2013-07-10 | 佳能株式会社 | 信息处理装置及存储设备的使用限制的解除方法 |
CN105812605A (zh) * | 2015-01-21 | 2016-07-27 | 佳能株式会社 | 信息处理装置及信息处理装置的控制方法 |
JP2017059051A (ja) * | 2015-09-17 | 2017-03-23 | キヤノン株式会社 | 情報処理装置及びその制御方法、並びにプログラム |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3983026B2 (ja) | 2001-10-22 | 2007-09-26 | シャープ株式会社 | 情報処理装置 |
JP4371739B2 (ja) | 2003-09-02 | 2009-11-25 | 株式会社東芝 | シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法 |
US7685634B2 (en) * | 2005-01-12 | 2010-03-23 | Dell Products L.P. | System and method for managing access to a storage drive in a computer system |
JP4993911B2 (ja) | 2006-01-05 | 2012-08-08 | ソニー株式会社 | 情報処理装置、撮像装置、および情報処理方法、並びにコンピュータ・プログラム |
JP2008090435A (ja) | 2006-09-29 | 2008-04-17 | Toshiba Corp | 情報処理装置、およびその制御方法。 |
JP2009075973A (ja) | 2007-09-21 | 2009-04-09 | Canon Inc | 電子機器及び当該電子機器の電力制御方法 |
JP2011022752A (ja) | 2009-07-15 | 2011-02-03 | Fujitsu Semiconductor Ltd | 記憶制御装置及び制御方法 |
JP5409159B2 (ja) | 2009-07-23 | 2014-02-05 | キヤノン株式会社 | 情報処理装置、情報処理装置の制御方法及びプログラム |
JP5711160B2 (ja) * | 2012-01-15 | 2015-04-30 | レノボ・シンガポール・プライベート・リミテッド | パスワードを保護する方法およびコンピュータ |
US9116694B2 (en) | 2012-09-26 | 2015-08-25 | Intel Corporation | Efficient low power exit sequence for peripheral devices |
JP2014102789A (ja) | 2012-11-22 | 2014-06-05 | Toshiba Corp | 電子機器、電源制御方法、及びプログラム |
JP2014164352A (ja) | 2013-02-21 | 2014-09-08 | Ricoh Co Ltd | 画像形成装置、画像処理方法、並びにプログラム |
JP2014178877A (ja) | 2013-03-14 | 2014-09-25 | Ricoh Co Ltd | 電子機器及びその記憶装置のパスワードロック制御方法 |
JP6141240B2 (ja) | 2014-08-14 | 2017-06-07 | キヤノン株式会社 | 印刷装置、印刷装置に接続されたストレージの制御装置、印刷装置の制御方法及びプログラム |
JP6365254B2 (ja) | 2014-11-14 | 2018-08-01 | 株式会社リコー | 画像処理装置、制御方法、及びプログラム |
US10235526B2 (en) * | 2015-12-18 | 2019-03-19 | Intel Corporation | Secure resume from a low power state |
US10564700B2 (en) * | 2016-07-22 | 2020-02-18 | Canon Kabushiki Kaisha | Image forming apparatus and power control method for image forming apparatus |
-
2018
- 2018-01-26 JP JP2018011850A patent/JP7022605B2/ja active Active
- 2018-12-28 EP EP18001007.6A patent/EP3518092B1/en active Active
-
2019
- 2019-01-23 US US16/255,028 patent/US11144109B2/en active Active
- 2019-01-25 CN CN201910075732.XA patent/CN110083222B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103198031A (zh) * | 2011-12-15 | 2013-07-10 | 佳能株式会社 | 信息处理装置及存储设备的使用限制的解除方法 |
CN105812605A (zh) * | 2015-01-21 | 2016-07-27 | 佳能株式会社 | 信息处理装置及信息处理装置的控制方法 |
JP2017059051A (ja) * | 2015-09-17 | 2017-03-23 | キヤノン株式会社 | 情報処理装置及びその制御方法、並びにプログラム |
Also Published As
Publication number | Publication date |
---|---|
EP3518092B1 (en) | 2021-12-01 |
EP3518092A1 (en) | 2019-07-31 |
CN110083222A (zh) | 2019-08-02 |
JP7022605B2 (ja) | 2022-02-18 |
US11144109B2 (en) | 2021-10-12 |
US20190235609A1 (en) | 2019-08-01 |
JP2019127017A (ja) | 2019-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110083222B (zh) | 信息处理设备及其控制方法及存储介质 | |
US8612644B2 (en) | Storage apparatus and a data management method employing the storage apparatus | |
JP5597104B2 (ja) | データ転送装置及びその制御方法 | |
KR20180052539A (ko) | 주변기기 서브시스템에 대한 개별화된 전력 제어를 제공하기 위한 방법 및 장치 | |
EP3273326B1 (en) | Control apparatus and power control method for control apparatus | |
US9557802B2 (en) | Method of controlling SDIO device and related SDIO system and SDIO device | |
US20120137170A1 (en) | Information processing apparatus, control method of the information processing apparatus, and recording medium | |
KR101936765B1 (ko) | 전자 장치, 마이크로 컨트롤러 및 그 제어 방법 | |
JP5422611B2 (ja) | 計算機システム、ホストバスアダプタ制御方法及びそのプログラム | |
JP5644429B2 (ja) | データ処理装置、画像形成装置、省電力制御方法、省電力制御プログラム及び記録媒体 | |
JP2006048496A (ja) | Usb接続システムとusb機器、及びホスト | |
CN107656708B (zh) | 电子设备及其控制方法 | |
JP6949572B2 (ja) | 省電力を実現する画像形成装置とその制御方法 | |
JP5775367B2 (ja) | 情報処理装置及びその制御方法と、ミラーリングシステム及びraid制御装置 | |
JP2008211761A (ja) | 画像形成装置および接続通知方法 | |
CN111541825B (zh) | 电子装置及其控制方法 | |
JP4816983B2 (ja) | ディスクアレイ装置、ディスクアレイ装置における電源制御方法及び電源制御プログラム | |
JP2015180527A (ja) | 情報処理装置、情報処理装置の制御方法およびプログラム | |
JP4485113B2 (ja) | 小型カード用pcアダプタ | |
JPH04155419A (ja) | パーソナルコンピュータシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |