CN107656708B - 电子设备及其控制方法 - Google Patents
电子设备及其控制方法 Download PDFInfo
- Publication number
- CN107656708B CN107656708B CN201710608694.0A CN201710608694A CN107656708B CN 107656708 B CN107656708 B CN 107656708B CN 201710608694 A CN201710608694 A CN 201710608694A CN 107656708 B CN107656708 B CN 107656708B
- Authority
- CN
- China
- Prior art keywords
- controller
- power saving
- power
- sata
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1202—Dedicated interfaces to print systems specifically adapted to achieve a particular effect
- G06F3/1203—Improving or facilitating administration, e.g. print management
- G06F3/1204—Improving or facilitating administration, e.g. print management resulting in reduced user or operator actions, e.g. presetting, automatic actions, using hardware token storing data
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3209—Monitoring remote activity, e.g. over telephone lines or network connections
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3237—Power saving characterised by the action undertaken by disabling clock generation or distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3284—Power saving in printer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1202—Dedicated interfaces to print systems specifically adapted to achieve a particular effect
- G06F3/1218—Reducing or saving of used resources, e.g. avoiding waste of consumables or improving usage of hardware resources
- G06F3/1221—Reducing or saving of used resources, e.g. avoiding waste of consumables or improving usage of hardware resources with regard to power consumption
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1223—Dedicated interfaces to print systems specifically adapted to use a particular technique
- G06F3/1237—Print job management
- G06F3/1253—Configuration of print job parameters, e.g. using UI at the client
- G06F3/1254—Automatic configuration, e.g. by driver
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1278—Dedicated interfaces to print systems specifically adapted to adopt a particular infrastructure
- G06F3/1285—Remote printer device, e.g. being remote from client or server
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/25—Pc structure of the system
- G05B2219/25291—Set module, component to sleep if no event or no other module needs it
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Abstract
本发明涉及电子设备及其控制方法。本公开提供一种电子设备,该电子设备包括主控制器和被配置为基于预定的通信标准通过预定的物理通信接口与主控制器和设备通信的通信控制器。当在主控制器中出现导致向省电状态的迁移的事件时,通信控制器指示预定的物理通信接口和设备的断电;以及当在主控制器中出现导致从省电状态返回的事件时,通信控制器确定预定的物理通信接口是在没有设备的通电的情况下从省电状态返回还是在伴随设备的通电的情况下从省电状态返回。
Description
技术领域
本公开涉及电子设备以及电子设备的控制方法。
背景技术
近年,各国的环境法规逐年收紧,以应对诸如全球变暖的环境问题。打印装置也不例外,因为环境问题得到认真应对,并且需要对各种与能源有关的规则作出积极的回应。此外,随着诸如膝上型个人计算机(PC)和平板PC的移动电子设备已被广泛使用,需要更长时间地执行利用电池电力的这种设备的驱动。因此,在作为内部总线接口(IF)的标准的PCIe(PCI Express)和作为与存储设备的IF的标准的串行ATA(SATA)中,在标准规范中设计省电状态。例如,在SATA中,除了一般的省电系统命令之外,还添加了主机与设备间IF之间的省电状态。作为一般的省电系统命令的例子,定义了待机命令和睡眠命令,并且,作为主机与设备间IF之间的省电状态的例子,定义了部分(Partial)、休眠(Slumber)和设备睡眠(以下称为“DevSleep”)。存储设备的例子包括硬盘设备(以下称为“HDD”)和固态驱动器(SSD)。DevSleep表示特别对SSD设定的省电状态,并且能够在RunTime中减少SATA-IF电力和主体电力。
SATA-IF和连接到SATA-IF的存储设备在除访问时段之外的时段内在空闲状态下消耗相对大的待机功率。这特别是在作为SATA桥配置执行廉价磁盘(RAID)控制和数据加密处理的冗余阵列的情况下出现。在这种情况下,主机侧的SATA主控制器以及设备侧的SATA桥控制器的CPU系统、多个存储设备和用于连接多个存储设备的多个SATA-IF中的待机电力大。因此,需要运行时间的省电控制。例如,已经提出了在用作具有并行ATA-IF(PATA-IF)的HDD和具有SATA-IF的SATA主机控制器之间的桥路的SATA桥配置中使用上级主CPU的方法。根据日本专利公开No.2005-78514,SATA主机控制器与设备侧的SATA桥控制器之间的SATA-IF根据HDD的省电控制状态(对于SATA桥控制器的省电系统命令)进入诸如部分(Partial)和休眠(Slumber)的省电状态。
在日本专利公开No.2005-78514中,以对于HDD的省电系统命令为基点,执行SATA系统省电迁移处理。具体而言,作为省电迁移条件,确定在条件不与整个设备的电力状态有关时是否仅在SATA系统的一部分中执行省电迁移,因此,具体的省电控制受到限制。
发明内容
本公开的各种实施例提供一种电子设备,包括:主控制器和通信控制器,通信控制器被配置为基于预定的通信标准通过预定的物理通信接口与主控制器和设备通信。当在主控制器中出现导致向省电状态的迁移的事件时,通信控制器指示预定的物理通信接口和设备的断电,并且,当在主控制器中出现导致从省电状态返回的事件时,通信控制器确定所述预定的物理通信接口是在没有设备的通电的情况下从省电状态返回还是在伴随设备的通电的情况下从省电状态返回。
从参照附图对示例性实施例的以下描述,本发明的其它特征将变得清晰。
附图说明
图1是示出根据一个实施例的打印系统的配置的示图。
图2是示出根据一个实施例的SATA桥配置中的连接的示图。
图3是示出根据一个实施例的SATA主机控制器和SATA桥控制器的内部配置的示图。
图4是示出根据一个实施例的SATA系统省电状态的类型(PS0~PS2)和设定信息的示图。
图5是示出根据一个实施例的与省电控制有关的扩展命令的示图。
图6是根据一个实施例的对于SATA系统省电设定的初始化的流程图。
图7是根据一个实施例的由SATA主机控制器执行的省电迁移处理的流程图。
图8是根据一个实施例的由SATA桥控制器执行的省电迁移处理的流程图。
图9是根据一个实施例的由SATA主机控制器执行的从省电状态返回的处理的流程图。
图10是根据一个实施例的由SATA桥控制器执行的从省电状态返回的处理的流程图。
图11是根据一个实施例的从省电状态PS2返回的序列(sequence)的流程图。
图12是示出根据一个实施例的SATA桥控制器与电源控制器之间的连接的示图。
图13是示出根据一个实施例的HDD的电源控制定时的示图。
图14是示出根据一个实施例的设备连接状态的获得的示图。
具体实施方式
图1是示出根据本公开的实施例的打印系统的配置的示图。打印系统包括打印装置和外部主机计算机107。打印装置包括主控制器120、扫描器装置109、HDD/SSD 113和114、面板装置116和打印单元118。打印装置是电子设备。下面,作为电子设备的示例,将描述打印装置。用作主控制器的主中央处理单元(CPU)101执行系统控制和各种计算处理。存储器控制器102执行对于各种存储器设备的输入/输出控制和直接存储访问(DMA)控制。作为可重写非易失性存储器的闪速存储器103存储整个系统的控制程序和控制参数等。动态随机存取存储器(DRAM)104是专用于重写的易失性存储器,例如双数据速率(DDR)存储器。DRAM104用作程序工作区域、用于存储打印数据的区域和用于存储各种表格信息的区域等。注意,在本实施例中简单描述了存储器控制器102与各种存储器件之间的关系,并且,一般以独立的方式控制存储器控制器102和各种存储器件。LAN-IF控制器105在LAN-IF控制器105和连接到打印装置的局域网106之间执行输入/输出控制。LAN-IF控制器105通常符合传输控制协议/因特网协议(TCP/IP)。LAN-IF控制器105通过网络线缆连接到诸如外部主机计算机107的网络支持设备,并且能够通过网络执行打印。读取器IF控制器108控制与扫描器装置109的通信。打印装置通过打印由扫描器装置109扫描的输入图像数据实现复印功能。图像处理器110对通过LAN-IF控制器105和读取器IF控制器108获得的图像数据执行各种图像处理。SATA主机控制器111基于串行ATA(SATA)标准执行与具有IF的设备的数据输入/输出控制。SATA桥控制器112作为上游侧的设备连接到SATA主机控制器111,并且在连接到HDD/SSD 113和114的下游侧具有多个主机IF。SATA桥控制器112具有作为添加值的功能,诸如RAID控制和数据加密。SATA控制器121是包括SATA主机控制器111和SATA桥控制器112的通信控制单元,并且通过基于预定通信标准的预定物理通信接口与主CPU 101和HDD/SSD 113和114进行通信。例如,预定通信标准是SATA标准。在本实施例中,公开了SATA主机控制器111和SATA桥控制器112作为应用特定集成电路(ASIC)独立地安装在主控制器120上。面板IF控制器115控制与面板装置116的通信。面板装置116可以通过操作用作面板上的用户界面(UI)的液晶屏幕显示器和按钮等检查打印装置的各种设置和各种状态。视频输出IF单元117控制与打印单元118的命令和状态的通信,并将打印数据传送到打印单元118。打印单元118包括打印装置体、片材馈送系统和片材排出系统,并且主要根据从视频输出IF单元117提供的命令信息将打印数据打印在片材上。主总线119包括总线控制器,并且,出于描述的目的,在任意的块之间一并表示控制总线、数据总线和局部总线。主总线119的示例包括PCIExpress(PCIe)和ASIC的内部总线。
图2是示出SATA桥配置中的连接的示图。主ASIC 201是控制包括SATA主机控制器111的主控制器120的整个系统的集线器ASIC。SATA主机控制器111包括作为主机IF的单个SATA知识产权(SATA-IP)202。子ASIC对应于SATA桥控制器112,并且独立地实现为主控制器120上的集成电路(IC)。SATA桥控制器112包括三个SATA-IP 203~205。在桥配置的上游侧,SATA-IP 202(主机)通过H-Host-IF 206连接到SATA-IP 203(设备)。在桥接配置的下游侧,SATA-IP 204(Host1)通过B-Host1-IF 207连接到HDD/SSD 113,并且,SATA-IP 205(Host2)通过B-Host2-IF 208连接到HDD/SSD 114。这里,SATA-IP 202~205包括SATA链路层和物理层。SATA-IP 202~205将基于SATA标准的命令(作为电信号)物理地发布到通过H-Host-IF206~B-Host2-IF 208连接的SATA设备,并且按照各种SATA寄存器的设置从SATA设备物理地接收基于SATA标准的状态(作为电信号)。
此外,SATA桥控制器112通过控制信号214连接到电源控制器209。电源控制器209安装在主板上,确定是否向包含于主控制器120中的功能模块和连接到功能模块的各种设备供给电力,并且对整个打印装置执行电力控制。从电源控制器209延伸的点划线210至213表示包含于用作整个系统的一部分的SATA桥单元中的各种组件的电源线。注意,尽管在本实施例中SATA主机控制器111和SATA桥控制器112之间的IF的数量为1且SATA桥控制器112和HDD/SSD133和114之间的IF的数量为二(2),但IF的数量可作为连接形式被任意设定。
图12是以分解方式详细示出在具有图2所示的连接配置的SATA桥控制器112和电源控制器209之间执行HDD/SSD电源控制的控制信号214的示图。控制信号IN 1205是输入到SATA桥控制器112的信号,并且,控制信号OUTA 1201和控制信号OUTB 1202是输出到电源控制器209的信号。此外,电源控制器209输出允许对于向HDD/SSD 113和114提供电力的电源电路1204的电力供给的EN信号1203。电源电路1204的示例包括DC-DC电源(直接输入/直接输出电源)和场效应晶体管(FET)。EN信号1203连接到控制信号IN 1205,并且以对于HDD/SSD133和114的电力供给状态(即,作为用于确定电力是接通还是关断的监视信号)被输入到SATA桥控制器112。控制信号OUTA 1201和控制信号OUTB 1202是被传送到电源控制器209使得HDD/SSD 113和114的电源被接通或断开的请求信号。
图13是控制信号IN 1205、控制信号OUTA 1201和控制信号OUTB 1202的定时图。假定所有信号都在开始点1304经受低电平开始处理。控制信号IN 1205是指示HDD/SSD的电源的关断(OFF)状态或接通(ON)状态的监视信号,并且表示在激活之后的时间点1305处HDD的电源被接通。控制信号OUTA 1201是表示向电源控制器209发出用于接通或关断HDD/SSD电源的请求的有效时段的信号。在从时间点1306到时间点1308的控制信号OUTA 1201处于高电平的时间段中,向电源控制器209发出HDD/SSD电源的关断请求或接通请求。控制信号OUTB 1202是请求HDD/SSD电源的接通或关断的信号。在高电平时段中发出通电请求,而在低电平时段中发出断电请求。在图13的例子中,在从时间点1306到时间点1307的时段内,控制信号OUTA 1201处于高电平并且控制信号OUTB 1202处于低电平,因此HDD/SSD电源被关断。在从时间点1306到时间点1307的时段内,作为监视信号的控制信号IN 1205处于低电平,因此,确认了HDD/SSD电源的关断状态。类似地,控制信号OUTB 1202在控制信号OUTA1201的高电平的有效时段内变为高电平或低电平,因此,控制信号IN 1205进入高电平或低电平。注意,虽然在参照图12和图13描述的例子中用作监视信号的控制信号IN 1205和用作电源关断/接通请求信号的控制信号OUTB 1202具有1:1的关系,但本技术不限于此配置。通过监视信号(电源EN信号)INn和电源关断/接通请求信号OUTBn(n≥2)(其中,INn和OUTBn信号的相同数量n彼此对应),可单独地控制连接到SATA桥控制器112的多个存储设备。
图3是示出SATA主机控制器111和桥控制器112的内部配置的示图。SATA主机控制器111是第一SATA控制器,并且通过主总线119连接到主CPU 101。SATA桥控制器112是第二SATA控制器,并通过H-Host-IF(第一接口)206连接到SATA主机控制器111。HDD/SSD 113是设备,并且通过B-Host1-IF(第二接口)207连接到SATA桥控制器112。HDD/SSD 114是设备,并通过B-Host2-IF(第二接口)208连接到SATA桥控制器112。
HCPU 301作为SATA控制器执行包括SATA命令发布处理、传送/接收数据转发处理和状态接收处理的整体控制。存储器控制器302对闪速存储器303和静态随机存取存储器(SRAM)304执行输入/输出控制。闪速存储器303存储SATA控制器的引导程序和控制程序。SRAM 304用作HCPU 301的工作区域、用于存储各种控制表和各种参数的区域、以及数据缓冲器等。这里,对单端口RAM、双端口RAM、先入先出(FIFO)存储器等的控制被描述为图3中的SRAM 304,并且,被独立控制的SRAM可被设置在多个部分中。中断控制器305执行关于HCPU301的中断信号的输入/输出处理和对于中断信号的屏蔽处理。寄存器H306临时存储与省电相关的控制参数。当HCPU 301在预定寄存器中设定传送源和传送目的地的引导地址和尺寸并且DMAC 307被激活时,直接存储器访问控制器(DMAC)307在预定存储器之间执行数据传送。H总线308包括总线控制器,并且共同地代表任意块之间的控制总线、数据总线和局部总线。总线桥电路309执行主总线119和H总线308的总线协议之间的相互切换。
BCPU 310作为SATA控制器执行包括SATA命令发布处理、传送/接收数据转发处理和状态接收处理的整体控制。存储器控制器311对于闪速存储器312和SRAM 313执行输入/输出控制。闪速存储器312存储SATA控制器的引导程序和控制程序。SRAM 313用作BCPU 310的工作区域、用于存储各种控制表和各种参数的区域、以及数据缓冲器等。这里,对单端口RAM、双端口RAM和FIFO存储器等的控制被描述为图3中的SRAM 313,并且,被独立控制的SRAM可以被设置在多个部分中。寄存器B 314暂时存储与省电等相关的控制参数。电源IF单元315通过控制信号214连接到电源控制器209,并且控制要传送到HDD/SSD 113和114的电源关断/接通请求信号。其他316共同代表包含于SATA桥控制器112中的其它功能块,诸如RAID处理和数据加密处理。B总线317包括总线控制器,并且共同地代表任意块之间的控制总线、数据总线和局部总线。并且,如图2所示,SATA主机控制器111的SATA-IP(主机)202和SATA桥控制器112的SATA-IP(设备)203通过H-Host-IF 206相互连接。并且,SATA-IP(Host1和Host2)204和205通过B-Host1-IF 207和B-Host2-IF 208连接到HDD/SSD 113和114。
图4是在横轴中示出主控制器120的电力状态并且在纵轴中示出SATA系统省电条件和省电迁移条件的示图。在图4中,第一行表示整个打印装置中的上级电力状态401,并且以电力消耗的降序定义待机模式402、睡眠模式403和深度(deep)模式404。在待机模式402中,打印装置可用于立即接收作业,并且图1中的主控制器120、扫描器装置109、面板装置116、打印单元118以及HDD/SSD 113和114均通电并且基本上处于空闲状态。睡眠模式403和深度模式404指示打印装置的省电状态,并且进入睡眠模式403和深度模式404以在未执行作业的时间段内减少待机电力。在睡眠模式403中,在待机模式402中已描述的部分被通电,但是这些部分基本上处于省电状态。特别地,在深度模式404中,大部分电力供给减少,并且电力被供给到图1中的存储器控制器102、DRAM 104、LAN-IF控制器105、面板IF控制器115和面板装置116。在深度模式404中,与休眠模式403中的单元的省电状态相比,进入更深的省电状态,并且其他模式对应于关机状态。假定在深度模式404中,作为连接器件的SATA主机控制器111、SATA桥控制器112以及HDD/SSD 113和114被断电。并且,省电0(PS0)407、省电1(PS1)408和省电2(PS2)409被定义为对应于上级电力状态401的SATA系统省电状态。PS0407~PS2409对应于图4所示的上级电力状态,并具有以下关系:PS0<PS1<PS2(断电)。另一方面,对应于PS0、PS1和PS2的返回时间的时间长度相反。这是因为省电和返回时间是矛盾的(trade off)。并且,在列411~413中定义各种SATA系统省电状态下的H-Host-IF 206的省电迁移条件,在列415~417中定义B-Host1-IF 207和B-Host2-IF 208的省电迁移条件,并且在列419~421中定义HDD/SSD的主体的省电迁移条件。在列411~421中的设定值中的每一个中,设定图4中的由“/”分割的描述中的一个。注意,可以任意地增加设定值的数量(即,要输入的状态数)。并且,在图2中示出对应于图4中的作为省电设定值的H-Host-IF状态410、B-Host-IF状态414和HDD/SSD主体状态418的部分。H-Host-IF状态410、B-Host-IF状态414和HDD/SSD主体状态418分别对应于H-Host-IF 206(包括SATA-IP 202和203)、B-Host1-IF 207和B-Host2-IF 208(包括SATA-IP 204和205)以及HDD/SSD 113和114。即,当执行从PS0(407)到PS2(409)的状态迁移时,相应的部分进入列411~421的设定值的各状态。这里,将描述对应于省电迁移条件的可能的省电状态。“AI”表示“激活空闲(Active-Idle)”,“LPI”表示“低电力空闲(Low-Power-Idle)”。“AI”和“LPI”表示在空闲状态下的SATA-IF中定义的电力状态以及SATA-IF和连接设备主体的ATA标准。如上所述,Partial和Slumber根据SATA-IF规范被定义。“DevSleep”对应于由SATA标准规范定义的SATA-IF和主机设备的省电状态。并且,“OffLine”表示作为SATA-IP的无效(停止)状态。一般来说,SATA-IF的省电模式按照效果的降序被设定如下:Offline>DevSleep>Slumber>Partial>LPI>AI。类似地,设备主体的省电模式被设定如下:电力关断(Power OFF)>DevSleep>LPI>AI。这里,在列419和420中作为用于相对于连接设备设定断电指令的条件设定断电1和断电2,并且给出以下定义。在断电1时,设备主体在下一次返回时不接通(优先考虑省电和长寿命)。在断电2时,设备主体与下次返回同时地接通(优先考虑方便)。可以考虑到关断/接通的HDD的寿命而执行断电1和断电2中的省电控制。虽然下面进行了描述,当SATA主机控制器111和SATA桥控制器112被激活时,预先设定省电迁移条件。此外,SATA主机控制器111的HCPU系统和SATA桥控制器112的BCPU系统的省电效果一般具有和相对于返回时间的矛盾相同的关系PS0<PS1<PS2(断电)。然而,可以设定PS0≤PS1<PS2的关系。HCPU 301和BCPU 310的省电方法的例子包括使用时钟门和电源分离的部分电源减少。
虽然在图4的例子中整个打印装置的电力状态的数量是三个且与整个打印装置的状态对应的SATA系统省电状态的步数为三个,但是可以任意设定电力状态的数量和SATA系统省电状态的数量。并且,虽然B-Host1-IF 207和B-Host2-IF 208的省电迁移条件对应于列415~417并且HDD/SSD体的省电迁移条件对应于列419~421,但可以按连接端口单位单独地设定省电迁移条件。
图5是示出用于预先在SATA桥控制器112中设定图4所示的省电迁移条件的扩展命令的示图。相对于作为根据SATA标准定义的空命令的供应商唯一命令(例如,F0h),如图5中的从第一行左边所示,省电系统扩展命令被唯一地定义为扩展命令名称501、CMD(子命令)号码502和传送类型503。这里,CMD号码502指示相对于在特征寄存器中设置的供应商唯一命令(例如,F0h)的子命令号。此外,在SATA标准中,包括不传送数据的非数据(ND)传送、执行单个数据传送的PIO-In(PI)/PIO-Out(PO)传送以及执行依次数据传送的DMA传送的传送类型被定义为基本传送类型。图5中的传送类型503定义相对于CMD号码502的传送类型。例如,SetupPowerConfig命令505具有CMD号码01h(506)和传送类型PO(507)。类似地,ToSleep命令509包括CMD号码02h(510)和传送类型ND(511)。ToDeep命令513包括CMD号码03h(514)和传送类型ND(515)。GetStatus命令517包括CMD号码04h(518)和传输类型PI(519)。
如指定508所示,SetupPowerConfig命令505用于对SATA桥控制器112设定H-Host-IF 206的省电迁移条件411~413。如指定508所示,SetupPowerConfig命令505用于对SATA桥控制器112设定B-Host1-IF 207和B-Host2-IF 208的省电迁移条件415~417。此外,如指定508所示,SetupPowerConfig命令505用于对SATA桥控制器112设定HDD/SSD主体的省电迁移条件419~421。
如指定512所示,ToSleep命令509用于通知SATA桥控制器112将上级电力状态迁移到睡眠模式403。如指定516所示,ToDeep命令513用于通知SATA桥控制器112将上级电力状态迁移到深度模式404。如指定520所示,GetStatus命令517用于获得整个SATA桥控制器112的状态。尽管GetStatus命令517不直接与省电相关联,例如,当上级系统获得表示省电迁移处理已经完成的信息时,使用GetStatus命令517。以下,根据ATA标准定义并且与扩展命令不同的命令被称为“ATA命令”。
此外,将参照数个流程图描述本实施例的打印装置(电子设备)的控制方法。注意,基本上省略了与本实施例无关的错误处理的描述从而避免描述的复杂化。
图6是SATA系统省电控制的初始设定的流程图。当主控制器120被激活(冷启动)时,执行以下处理。在步骤S601中,主CPU101对于各单个省电状态PS0~PS2对SATA主机控制器111设定图4所示的H-Host-IF 206的省电迁移条件411~413。在步骤S602中,主CPU 101通过导致SATA主机控制器111向SATA桥控制器112发出SetupPowerConfig命令505来执行省电初始设定。具体而言,主CPU 101对于各单个省电状态PS0~PS2对SATA主机控制器112设定图4所示的B-Host1-IF 207和B-Host2-IF 208的省电迁移条件415~417。此外,主CPU101对于各单个省电状态PS0~PS2对SATA主机控制器112设定图4所示的HDD/SSD 113和114的省电迁移条件419~421。已经接收到SetupPowerConfig命令505的BCPU 310在预定部分记录省电迁移条件。这里,用于在SATA主机控制器111和SATA桥控制器112中记录省电迁移条件的部分的例子包括寄存器H 306、寄存器B 314、SRAM 304和313以及闪速存储器303和312。只要在省电迁移处理中可以读取省电迁移条件,就不特别限制这些部分。虽然上面描述了主控制器120激活时的初始设定,但是当打印装置处于待机模式402时,可以通过相同的设定方法在任意定时重新设定省电迁移条件。注意,在本实施例中的打印装置的激活(冷启动)时,上级电力状态进入待机模式402,并且SATA控制系统和连接到SATA控制系统的存储设备进入空闲状态。
图7是由SATA主机控制器111执行的省电迁移处理的序列的流程图。在步骤S701中,处于空闲(待机)状态的HCPU 301等待从主CPU 101供给的中断指令。在步骤S702中,主CPU101向SATA主机控制器111发出请求从空闲状态迁移到具有不同省电效果的省电状态PS0~PS2中的一个的中断指令。HCPU 301检查接收的中断信号。当检查结果指示请求迁移到PS0的中断(“是”)时,HCPU 301前进到步骤S703,否则(“否”),HCPU 301前进到步骤S705。在步骤S703中,HCPU 301根据在图6的步骤S601中执行的设定,对H-Host-IF 206执行从空闲状态迁移到省电状态PS0(407)的处理。具体而言,HCPU 301向SATA桥控制器112发出从空闲状态迁移到省电状态PS0的指示。在步骤S704中,HCPU 301在SATA主机控制器111上执行从空闲状态迁移到省电状态PS0(407)的处理。
在步骤S705中,当检查结果是请求迁移到PS1的中断时(“是”),HCPU 301前进到步骤S706,否则(“否”),HCPU 301前进到步骤S708。在步骤S706中,HCPU 301根据在图6的步骤S601中执行的设定,在H-Host-IF 206上执行从空闲状态迁移到省电状态PS0(408)的处理。具体而言,HCPU 301向SATA桥控制器112发出从空闲状态迁移到省电状态PS1的指令。在步骤S707中,HCPU 301在SATA桥控制器112上执行从空闲状态迁移到省电状态PS1(408)的处理。
在步骤S708中,当检查结果是请求迁移到PS2的中断时(“是”),HCPU 301前进到步骤S709,否则(“否”),HCPU 301前进到步骤S711。在步骤S709中,HCPU 301根据在图6的步骤S601中执行的设定,在H-Host-IF 206上执行从空闲状态迁移到省电状态PS2(409)的处理。具体而言,HCPU 301向SATA桥控制器112发出从空闲状态迁移到省电状态PS2的指令。在步骤S710中,HCPU 301在SATA主机控制器111上执行从空闲状态迁移到省电状态PS2(409)的处理。
在步骤S711中,HCPU 301执行与省电迁移请求以外的中断对应的处理,例如,正常数据传送时的写入命令发布处理,在完成所述处理之后返回到步骤S701并且并进入空闲状态。注意,在迁移到所请求的省电状态之后,HCPU 301向主CPU 101传送迁移完成中断,并且同时传送指示寄存器H 306的一部分对应于省电状态下的状态寄存器的信息。
这里,将描述在PS0(407)~PS2(409)中设定的H-Host-IF 206的省电迁移条件。在“Partial”和“Slumber”中,传送在SATA标准中定义的请求分组,并且当传送目的地允许分组时,可以进入对应于SATA-IF的省电状态。此外,在“DevSleep”中,SATA-IF首先进入“Slumber”,以便作为单端信号的DEVSLP信号被启用。以这种方式,可以减少连接设备主体的电力消耗。
图8是由SATA桥控制器112执行的省电迁移的顺序的流程图。在步骤S801中,BCPU310处于等待状态,即空闲状态。BCPU 310基本上等待从包括于SATA主机控制器111中的HCPU 301供给的中断指令。在步骤S802中,BCPU 310确定接收的中断信号是否指示迁移到H-Host-IF 206的省电状态的通知(是否出现了导致迁移的事件)。当确定结果是迁移到H-Host-IF 206的省电状态的通知(“是”)时,BCPU 310前进到步骤S809。此外,当确定结果不是迁移到H-Host-IF 206的省电状态的通知(“否”)时,BCPU 310前进到步骤S803。
在步骤S803中,BCPU 310确定接收的中断信号是否是省电系统的扩展命令。当确定为肯定(“是”)时,BCPU 310前进到步骤S805,而当确定为否定(“否”)时,BCPU 310前进到步骤S804。在步骤S804中,BCPU 310执行诸如ATA命令处理的另一中断处理,并返回到步骤S801中的空闲状态。
在步骤S805中,BCPU 310确定接收到的省电系统命令是否为ToSleep命令509。当确定为肯定(“是”)时,BCPU 310前进到步骤S806,否则(“否”),BCPU 310前进到步骤S807。在步骤S806中,BCPU 310将上级电力状态设定为要被登记在寄存器B 314和SRAM 313等中的睡眠模式403,并在步骤S801中再次返回到空闲状态。
在步骤S807中,BCPU 310确定接收的省电系统命令是ToDeep命令513,将睡眠模式403的上级电力状态登记于寄存器B 314和SRAM 313等中,并且前进到步骤S808。在步骤S808中,BCPU 310执行深度迁移准备,并再次返回到步骤S801中的空闲状态。在睡眠模式403中,基本上由电源控制器209执行断电处理。因此,诸如不允许暂时停电的存储设备(HDD或SSD)和并入了闪速存储器的SATA桥控制器112的某些类型的IC执行断电准备,并且需要在完成准备之后传送断电定时。可通过GetStatus命令517获得关于作为PS2状态的断电准备是否已经完成的确定结果。在SATA主机控制器111和SATA桥控制器112确认已通过上述的状态获得部分完成了断电准备之后,主CPU 101向电源控制器209传送断电允许。作为HDD断电的准备,发出符合ATA标准的FLUSH CACHE命令和SLEEP命令,从而执行数据保存和物理标题保存等。
在步骤S809中,BCPU 310确定是否将上级电力状态从预先设定为待机模式402的H-Host-IF 206的省电迁移条件411变为PS0(407)。当确定为肯定(“是”)时,BCPU 310前进到步骤S810,否则(“否”),BCPU 310前进到步骤S811。在步骤S810中,BCPU 310基于预先设定的B-Host1-IF 207和B-Host2-IF 208的省电迁移条件415在B-Host1-IF 207和B-Host2-IF 208上执行从空闲状态迁移到省电状态PS0(407)的处理。此外,BCPU 310基于预先设定的HDD/SSD主体的省电迁移条件419在HDD/SSD 113和114上执行从空闲状态到省电状态PS0(407)的处理。例如,BCPU 310在断电1(第一断电模式)或断电2(第二断电模式)中指示HDD/SSD 113和114的断电。然后,BCPU 310在SATA桥控制器112上执行从空闲状态迁移到省电状态PS0(407)的处理。
在步骤S811中,BCPU 310确定是否将上级电力状态从预先设定为睡眠模式403的H-Host-IF 206的省电迁移条件412变为PS1(408)。当确定为肯定(“是”)时,BCPU 310前进到步骤S812,否则(“否”),BCPU 310前进到步骤S813。在步骤S812中,BCPU 310基于预先设定的B-Host1-IF 207和B-Host2-IF 208的省电迁移条件416在B-Host1-IF 207和B-Host2-IF 208上执行从空闲状态迁移到省电状态PS1(408)的处理。此外,BCPU 310基于预先设定的HDD/SSD主体的省电迁移条件420在HDD/SSD 113和114上执行从空闲状态到省电状态PS1(408)的处理。例如,BCPU 310在断电1(第一断电模式)或断电2(第二断电模式)中指示HDD/SSD 113和114的断电。然后,BCPU 310在SATA桥控制器112上执行从空闲状态迁移到省电状态PS1(408)的处理。
在步骤S813中,BCPU 310确定是否将上级电力状态从预先设定为深度模式404的H-Host-IF 206的省电迁移条件413变为PS2(400)。当确定为肯定(“是”)时,BCPU 310前进到步骤S814,否则(“否”),BCPU 310前进到步骤S815。在步骤S814中,BCPU 310基于预先设定的B-Host1-IF 207和B-Host2-IF 208的省电迁移条件417在B-Host1-IF 207和B-Host2-IF 208上执行从空闲状态迁移到省电状态PS2(409)的处理。此外,BCPU 310基于预先设定的HDD/SSD主体的省电迁移条件421在HDD/SSD 113和114上执行从空闲状态迁移到省电状态PS2(409)的处理。然后,BCPU 310在SATA桥控制器112上执行从空闲状态迁移到省电状态PS2(409)的处理。在步骤S815中,BCPU 310由于省电迁移失败了而执行错误处理,并且执行对于上级的状态通知等。
如上所述,SATA桥控制器112执行向省电状态PS0(407)~PS2(409)中的一个的迁移的确定。在这种情况下,SATA桥控制器112根据两个条件即关于上级电力状态(待机模式402、睡眠模式403或深度模式404)的信息和H-Host-IF 206的省电状态确定PS0~PS2中的一个。在省电状态为PS0或PS1并且HDD/SSD主体的省电迁移条件419~421表示断电指令(断电1或断电2)的情况下,如图12和图13所示,BCPU 310向电源控制器209传送关断HDD/SSD电源的请求。
图9是从SATA主机控制器111的PS0(4007)或PS1(408)返回的序列的流程图。在步骤S901中,HCPU 301处于省电状态PS0或PS1。在步骤S902中,HCPU 301等待由主CPU 101发出的中断请求。如果没有接收到中断请求(步骤S902中为“否”),则HCPU 301返回到步骤S901,并且,保持省电状态PS0或PS1。当接收到命令转移请求中断时,HCPU 301前进到步骤S903。具体而言,当主CPU101指示从省电状态PS0或PS1返回到空闲状态时,HCPU 301前进到步骤S903。在步骤S903中,HCPU 301在SATA主机控制器111上执行从省电状态PS0或PS1返回到空闲状态的处理。在步骤S904中,HCPU 301在H-Host-IF 206上执行从省电状态PS0或PS1返回到空闲状态的处理。具体而言,HCPU 301执行链路建立处理,直到命令发布通过由SATA标准定义的带外(OOB)或速度协商的预定序列可用为止。这里,基本上通过发出作为由SATA标准定义的复位信号的ComReset信号,开始从SATA IF系统省电状态返回。按照图7所述的迁移的相反处理,即,通过在DEVSLP信号被禁用之后发出ComReset信号(或ComWake信号),开始从DevSleep返回。在步骤S905中,当确定链路建立时,HCPU 301向H-Host-IF 206发出从主CPU 101提供的请求命令。在步骤S906中,HCPU 301等待来自SATA-IP(设备)203的状态接收。当没有接收到状态(在S906为“否”)时,HCPU 301继续等待状态,而当接收到状态(在S906为“是”)时,一系列命令处理结束,并且处理前进到步骤S907。在步骤S907中,SATA主机控制器111保持空闲状态,直到主CPU101再次发出省电迁移请求为止。
图10是从SATA主机控制器112的PS0(407)或PS1(408)返回的序列的流程图。在步骤S1001中,BCPU 310处于省电状态PS0或PS1。在步骤S1002中,BCPU 310等待中断请求。当未接收到中断请求(在步骤S1002为“否”)时,BCPU 310返回到步骤S1001,并且,保持省电状态PS0或PS1。当接收到了开始返回到H-Host-IF 206的空闲状态的处理的中断(在步骤S1002中为“是”)时,BCPU 310前进到步骤S1003。具体而言,当出现导致从省电状态返回的事件时,BCPU 310前进到步骤S1003。这里,在返回处理开始之后,当检测到禁用DEVSLP信号的电平变化时,或者当发出图9所示的ComReset(或ComWake)信号时,发出中断信号。在步骤S1003中,BCPU 310在SATA主机控制器112上执行从省电状态PS0或PS1返回到空闲状态的处理。在步骤S1004中,BCPU 310在H-Host-IF 206上执行从省电状态PS0或PS1返回到空闲状态的处理。具体而言,BCPU 310执行链路建立处理,直到命令发布通过由SATA标准定义的带外(OOB)或速度协商的预定序列可用为止。
在步骤S1005中,BCPU 310确定先前的省电迁移中的设备主体迁移设置条件是否为断电2。这里,BCPU 310需要记录关于前一省电迁移中的设备主体的迁移设定条件是断电1还是断电2的确定结果。在PS0(407)和PS1(408)中,虽然至少HCPU 301或BCPU 310的SATA控制器进入了省电状态,但是SATA控制器不进入断电状态。因此,例如,关于断电1或断电2的确定结果的信息可记录于寄存器H 306或寄存器B 314中。记录仅在下次从省电状态返回时使用,并在返回后被清除。在断电2(“是”)(并且控制信号IN 1205处于低电平)的情况下,BCPU 310前进到步骤S1006,否则(“否”),BCPU 310前进到步骤S1008。具体而言,BCPU 310根据断电指令的内容确定BCPU 310是否前进到步骤S1006。
在步骤S1006中,BCPU 310在连接设备上执行从省电状态PS0或PS1返回到空闲状态的处理。当作为连接设备的HDD/SSD 113和114处于断电状态时,如图12和图13所示,BCPU310向电源控制器209发出用于接通HDD/SSD 113和114的请求。具体而言,在断电2的情况下,BCPU 310指示HDD/SSD 113和114的通电,而在断电1情况下,BCPU 310不指示HDD/SSD113和114的通电。
在步骤S1007中,BCPU 310在B-Host1-IF 207和B-Host2-IF 208上执行从省电状态PS0或PS1返回到空闲状态的处理,并且前进到步骤S1008。所述返回处理与图9所示的H-Host-IF 206的返回处理相同。
在步骤S1008中,当确认链路建立时,BCPU 310开始等待命令接收。此时,完成从省电状态到空闲状态的返回。当没有接收到命令(“否”)时,BCPU 310停留在步骤S1008中,否则(“是”),BCPU 310前进到步骤S1009。
在步骤S1009中,BCPU 310确定从SATA主机控制器111供给的命令是否是ATA命令。当确定为肯定(“是”)时,BCPU 310前进到步骤S1011,而当确定为否定(“否”)时,BCPU 310前进到步骤S1010。在步骤S1011中,BCPU 310判断前一省电迁移中的装置主体迁移设定条件是否为断电1。在断电1(并且控制信号IN 1205处于低电平)的情况下,BCPU 310前进到步骤S1012,否则(“否”),BCPU 310前进到步骤S1014。
在步骤S1012中,与步骤S1006中的处理一样,BCPU 310在作为连接设备的HDD/SSD113和114上执行从省电状态PS0或PS1返回到空闲状态的处理。在断电1的情况下,BCPU 310指示HDD/SSD 113和114的通电。在步骤S1013中,与步骤S1007中的处理一样,BCPU 310在B-Host1-IF 207和B-Host2-IF 208上执行从省电状态PS0或PS1返回到空闲状态的处理,并且前进到步骤S1014。
在步骤S1014中,BCPU 310执行ATA命令的处理。在步骤S1015中,HCPU 301等待来自HDD/SSD 113和114的状态的接收。当尚未接收到状态(在S1015中为“否”)时,HCPU 301继续等待状态,而当接收到了状态(在S1015中为“是”),HCPU 301前进到步骤S1016。
在步骤S1009中,当接收到的命令是扩展命令时,BCPU 310前进到步骤S1010。在执行步骤S1010中的扩展命令处理之后,BCPU 310前进到步骤S1016。
在步骤S1016中,BCPU 310在基于SATA标准定义的状态分组中反映通过使用从HDD/SSD 113和114供给的状态信息或扩展命令执行的处理的结果,并将该状态分组传送到SATA-IP(主机)201。由此,BCPU 310终止一系列命令处理。在步骤S1017中,SATA桥控制器112保持空闲状态,直到主CPU101再次发出省电迁移请求为止。
图11是从SATA桥控制器112的PS2(409)返回的序列的流程图。注意,将在假定HDD被用作连接设备的情况下进行描述。在步骤S1101中,由于先前的PS2迁移处理,HCPU 301和BCPU 310处于断电状态。此后,电源控制器209开始向SATA主机控制器111和SATA桥控制器112供电(即,通电)。在步骤S1102中,BCPU 310执行返回处理(引导处理)。在步骤S1103中,BCPU 310在H-Host-IF 206上执行返回处理。具体而言,HCPU 301的引导处理与BCPU 310的引导处理同时开始。在H-Host-IF 206的返回处理中,如上所述,通过使用从SATA-IP(主机)202供给到SATA-IP(设备)203的ComReset信号作为基点,通过OOB和速度协商建立链路。在步骤S1103中的链接的建立之后,BCPU 310在SATA下层中建立链路。在步骤S1104中,BCPU310检查监视HDD电源状态的控制信号IN 1205,以确定HDD电源是处于关断状态还是处于接通状态。当控制信号IN 1205处于高电平(“是”)时,BCPU 310前进到步骤S1105,否则(“否”),BCPU 310前进到步骤S1106。
在步骤S1105中,BCPU 310识别断电2(伴随通电的返回)并前进到步骤S1107。在步骤S1106中,BCPU 310识别断电1(没有通电的返回)并前进到步骤S1107。这里,通过使用GetStatus命令517,不仅可获得关于是否已执行向省电的迁移的确定,还可获得HDD的连接状态。在SATA主机控制器111和SATA桥控制器112被激活之后,如果HDD连接在预定时间段内不变得可用(链路建立状态),则主CPU 101确定错误。这里,在使用GetStatus命令517检查HDD连接状态时,可以在相互区分非连接状态1(连接错误)和非连接状态2(作为断电1的未连接)的同时执行检查。
图14是示出通过使用GetStatus命令517报告的设备连接状态的获取的示图。使用GetStatus命令517的报告的内容包括设备1连接状态1402和设备2连接状态1403,此外,示出状态定义1404。例如,在有意断电状态下的返回时,向主CPU101报告“状态:01”。通过步骤S1105或步骤S1106中的识别,BCPU 310可通过使用GetStatus命令517作为非连接2适当地代表HDD连接状态报告。确定非连接2的主CPU 101识别为有意的非连接,并且在这种情况下不进行错误处理。
在步骤S1107中,当确认上层中的链路已建立时,BCPU 310开始等待命令接收。在该时间点,完成从省电状态到空闲状态的返回。当没有接收到命令(“否”)时,BCPU 310停留在步骤S1107中,否则(“是”),BCPU 310前进到步骤S1108。
在步骤S1108中,BCPU 310确定接收的命令是否是ATA命令。当确定为肯定(“是”)时,BCPU 310前进到步骤S1110,否则(“否”),BCPU 310前进到步骤S1109。
在步骤S1110中,BCPU 310检查监视HDD电源状态的控制信号IN 1205,以确定HDD电源是处于关断状态还是处于接通状态。当控制信号IN 1205处于低电平(“是”)时,BCPU310前进到步骤S1111,否则(“否”),BCPU 310前进到步骤S1113。在步骤S1111中,与步骤S1006中的处理一样,BCPU 310执行连接设备的返回处理。接下来,在步骤S1112中,与步骤S1007中的处理一样,BCPU 310在前进到步骤S1113之前在B-Host1-IF 207和B-Host2-IF208上执行返回处理。
在步骤S1113中,BCPU 310执行ATA命令处理。在步骤S1114中,HCPU 301等待从HDD113和114接收状态。当尚未接收到状态(在S1114中为“否”)时,HCPU 301继续等待状态,否则(在S1114中为“是”),HCPU 301前进到步骤S1115。此外,在执行步骤S1109中的扩展命令处理之后,BCPU 310前进到步骤S1115。
在步骤S1115中,BCPU 310在基于SATA标准定义的状态分组中反映通过使用从HDD/SSD 113和114供给的状态信息或扩展命令执行的处理的结果,并将该状态分组传送到SATA-IP(主机)201。由此,BCPU 310终止一系列命令处理。在步骤S1116中,SATA桥控制器112保持空闲状态,直到主CPU101再次发出省电迁移请求为止。
如上所述,根据本实施例,特别是在空闲状态中的HDD中、在省电状态(PS0~PS2)之间的迁移中以及在省电状态(PS1和PS)之间的迁移中,断电1被设定为迁移条件。由此,HDD电源接通控制仅在接收到ATA命令时(即,当真正需要HDD时)才变得可用,因此,可以执行相对于HDD在省电方面以及在与执行断电/通电的次数相关的寿命方面合适的省电控制。
例如,在电力和寿命方面,HDD优选在不被使用时被断电并且在被真正需要时被通电。此外,可以适当地确定:当在与RAID控制相关的背景处理期间发出省电迁移请求时,当前的背景处理是否要继续。即使在这种情况下,根据本实施例,也可以适当地确定HDD的断电/通电的定时,并且可以适当地确定背景处理是否继续。
注意,上述实施例仅仅是本技术的具体示例,并且本公开的技术范围不限于上述实施例。具体而言,在不背离技术的主要特征的情况下,可以对上述技术进行各种修改。
根据实施例,在与设备执行断电/通电的次数相关的设备(例如,HDD)的寿命上,可以有效地减少电力消耗。
也可通过读出并执行记录于存储介质(也可被更完整地称为“非暂时性计算机可读存储介质”)上的计算机可执行指令(例如,一个或更多个程序)以执行上述实施例中的一个或更多个的功能并且/或者包含用于执行上述实施例中的一个或更多个的功能的一个或更多个电路(例如,应用特定集成电路(ASIC))的系统或装置的计算机,或者,通过由系统或装置的计算机通过例如读出并执行来自存储介质的计算机可执行指令以执行上述实施例中的一个或更多个的功能并且/或者控制一个或更多个电路以执行上述实施例中的一个或更多个的功能执行的方法,实现本公开的实施例。计算机可包括一个或更多个处理器(例如,中央处理单元(CPU)、微处理单元(MPU)),并且可包含单独的计算机或单独的处理器的网络,以读出并执行计算机可执行指令。计算机可执行指令可例如从网络或存储介质被提供给计算机。存储介质可包含例如硬盘、随机存取存储器(RAM)、只读存储器(ROM)、分布式计算系统的存储器、光盘(诸如紧致盘(CD)、数字万用盘(DVD)或蓝光盘(BD)TM)、闪速存储器设备和记忆卡等中的一个或更多个。
其它实施例
本发明的实施例还可以通过如下的方法来实现,即,通过网络或者各种存储介质将执行上述实施例的功能的软件(程序)提供给系统或装置,该系统或装置的计算机或是中央处理单元(CPU)、微处理单元(MPU)读出并执行程序的方法。
虽然已描述了示例性实施例,但应理解,本发明不限于公开的示例性实施例。所附权利要求的范围应被赋予最宽的解释以包含所有这样的变更方式以及等同的结构和功能。
Claims (10)
1.一种电子设备,包括:
主控制器;和
通信控制器,被配置为基于预定的通信标准通过预定的物理通信接口与主控制器通信和与设备通信,
其中:
当在主控制器中出现导致向省电状态的迁移的事件时,通信控制器指示预定的物理通信接口执行向省电状态的迁移并且指示设备断电;以及
当在主控制器中出现导致从省电状态返回的事件时,通信控制器通过接收来自主控制器的第一命令使所述预定的物理通信接口从省电状态返回并且使设备执行从断电状态到通电状态的迁移,以及,通过接收来自主控制器的第二命令使所述预定的物理通信接口保持在省电状态并且使设备保持在断电状态。
2.根据权利要求1所述的电子设备,
其中,预定的通信标准是SATA标准,
通信控制器包含连接到主控制器的第一SATA控制器和通过第一接口连接到第一SATA控制器的第二SATA控制器,
所述电子设备包含通过第二接口连接到第二SATA控制器的设备,
当从主控制器接收到第一命令时,第一SATA控制器指示第二SATA控制器执行从空闲状态到省电状态的迁移并且执行从空闲状态到省电状态的迁移的处理,
当第一SATA控制器指示从空闲状态到省电状态的迁移时,第二SATA控制器在第一断电模式或第二断电模式中指示设备的断电并且执行从空闲状态到省电状态的迁移的处理,
当从主控制器接收到第一命令时,第一SATA控制器执行从省电状态返回到空闲状态的处理并且指示第二SATA控制器从省电状态返回到空闲状态,以及
当第一SATA控制器发出从省电状态返回到空闲状态的指令时,第二SATA控制器不在第一断电模式中指示设备的通电,而第二SATA控制器在第二断电模式中指示设备的通电。
3.根据权利要求2所述的电子设备,其中,
当从主控制器接收到第一指令时,第一SATA控制器在第一接口上执行迁移到省电状态的处理并且在第一SATA控制器上执行迁移到省电状态的处理,
当第一SATA控制器发出从空闲状态迁移到省电状态的指令时,第二SATA控制器在第二接口上执行迁移到省电状态的处理并且在第二SATA控制器上执行迁移到省电状态的处理,
当从主控制器接收到第一指令时,第一SATA控制器在第一SATA控制器上执行返回到空闲状态的处理并且在第一接口上执行返回到空闲状态的处理,以及
当第一SATA控制器发出从省电状态返回到空闲状态的指令时,第二SATA控制器在第二SATA控制器上执行返回到空闲状态的处理并且在第一接口上执行返回到空闲状态的处理,并且,在第二断电模式中,第二SATA控制器在设备上执行返回到空闲状态的处理并且在第二接口上执行返回到空闲状态的处理。
4.根据权利要求2所述的电子设备,其中,当在第一SATA控制器发出从省电状态返回到空闲状态的指令之后从第一SATA控制器接收到ATA命令时,第二SATA控制器在第一断电模式中发出设备通电的指令,并且执行与ATA命令对应的处理。
5.根据权利要求4所述的电子设备,其中,当在第一SATA控制器发出从省电状态返回到空闲状态的指令之后从第一SATA控制器接收到ATA命令时,在第一断电模式中,第二SATA控制器在设备上执行返回到空闲状态的处理并且在第二接口上执行返回到空闲状态的处理。
6.根据权利要求3所述的电子设备,其中,
主控制器对第一SATA控制器执行迁移到第一接口的省电状态的设定,并且对第二SATA控制器执行迁移到第二接口和设备的省电状态的设定,
第一SATA控制器基于在第一接口上执行的迁移到省电状态的设定在第一接口上执行迁移处理;
第二SATA控制器基于在第二接口上执行的迁移到省电状态的设定在第二接口上执行迁移处理,以及
第二SATA控制器基于在设备上执行的迁移到省电状态的设定在设备上执行迁移处理。
7.根据权利要求6所述的电子设备,其中,主控制器对第一SATA控制器发出迁移到具有不同的省电效果的省电状态中的一个的指令。
8.根据权利要求7所述的电子设备,其中,主控制器对各单个省电状态对第一SATA控制器执行迁移到第一接口的省电状态的设定,并且对第二SATA控制器执行迁移到第二接口和设备的省电状态的设定。
9.根据权利要求1所述的电子设备,还包括被配置为执行打印的打印单元。
10.一种电子设备的控制方法,所述电子设备包括主控制器和通信控制器,通信控制器被配置为基于预定的通信标准通过预定的物理通信接口与主控制器通信和与设备通信,所述方法包括:
当在主控制器中出现导致向省电状态的迁移的事件时,从通信控制器发出关于预定的物理通信接口执行向省电状态的迁移并且设备断电的指令;以及
当在主控制器中出现导致从省电状态返回的事件时,通过通信控制器通过接收来自主控制器的第一命令使预定的物理通信接口从省电状态返回并且使设备执行从断电状态到通电状态的迁移,以及,通过接收来自主控制器的第二命令使所述预定的物理通信接口保持在省电状态并且使设备保持在断电状态。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016145604A JP6779687B2 (ja) | 2016-07-25 | 2016-07-25 | 電子機器及び電子機器の制御方法 |
JP2016-145604 | 2016-07-25 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107656708A CN107656708A (zh) | 2018-02-02 |
CN107656708B true CN107656708B (zh) | 2021-10-26 |
Family
ID=60988453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710608694.0A Active CN107656708B (zh) | 2016-07-25 | 2017-07-25 | 电子设备及其控制方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US10809781B2 (zh) |
JP (1) | JP6779687B2 (zh) |
CN (1) | CN107656708B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7025945B2 (ja) | 2018-01-31 | 2022-02-25 | 株式会社小松製作所 | 電動機、回転駆動システム及び油圧ショベル |
JP7396090B2 (ja) * | 2020-02-12 | 2023-12-12 | 京セラドキュメントソリューションズ株式会社 | 画像処理装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101872289A (zh) * | 2009-04-23 | 2010-10-27 | 佳能株式会社 | 控制设备及其控制方法 |
CN103303006A (zh) * | 2012-03-09 | 2013-09-18 | 精工爱普生株式会社 | 打印机的控制方法以及打印机 |
JP2014045302A (ja) * | 2012-08-27 | 2014-03-13 | Canon Inc | 画像処理装置、画像処理装置の制御方法、及びプログラム |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4371739B2 (ja) * | 2003-09-02 | 2009-11-25 | 株式会社東芝 | シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法 |
US8417979B2 (en) * | 2010-12-23 | 2013-04-09 | Western Digital Technologies, Inc. | Method and system for progressive power reduction of inactive device while maintaining ready status with host |
US8443221B2 (en) * | 2011-03-04 | 2013-05-14 | Sandisk Technologies Inc. | Methods, systems, and computer readable media for advanced power management for serial advanced technology attachment (SATA)-based storage devices |
US8959374B2 (en) * | 2012-07-31 | 2015-02-17 | Hewlett-Packard Development Company, L.P. | Power management for devices in a data storage fabric |
JP2014057134A (ja) * | 2012-09-11 | 2014-03-27 | Canon Inc | 画像形成装置、画像形成装置の制御方法及びプログラム |
WO2014141140A1 (en) * | 2013-03-14 | 2014-09-18 | Lsi Corporation | Device power control |
US9213400B2 (en) * | 2013-03-14 | 2015-12-15 | Intel Corporation | Apparatus and method to provide near zero power DEVSLP in SATA drives |
US20140281621A1 (en) * | 2013-03-15 | 2014-09-18 | Jay Everett Nelson | Stealth power management in storage array |
KR20150009295A (ko) * | 2013-07-16 | 2015-01-26 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 슬리프 상태 제어 방법 |
JP2015208909A (ja) * | 2014-04-25 | 2015-11-24 | 株式会社リコー | 画像形成装置、電力状態遷移方法 |
US9519328B2 (en) * | 2014-05-21 | 2016-12-13 | Intel Corporation | Techniques for selectively reducing power levels of ports and core switch logic in infiniband switches |
-
2016
- 2016-07-25 JP JP2016145604A patent/JP6779687B2/ja active Active
-
2017
- 2017-07-19 US US15/654,567 patent/US10809781B2/en active Active
- 2017-07-25 CN CN201710608694.0A patent/CN107656708B/zh active Active
-
2020
- 2020-09-16 US US17/023,096 patent/US11204632B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101872289A (zh) * | 2009-04-23 | 2010-10-27 | 佳能株式会社 | 控制设备及其控制方法 |
CN103303006A (zh) * | 2012-03-09 | 2013-09-18 | 精工爱普生株式会社 | 打印机的控制方法以及打印机 |
JP2014045302A (ja) * | 2012-08-27 | 2014-03-13 | Canon Inc | 画像処理装置、画像処理装置の制御方法、及びプログラム |
Also Published As
Publication number | Publication date |
---|---|
US20210004069A1 (en) | 2021-01-07 |
US10809781B2 (en) | 2020-10-20 |
CN107656708A (zh) | 2018-02-02 |
US20180024602A1 (en) | 2018-01-25 |
JP2018015914A (ja) | 2018-02-01 |
US11204632B2 (en) | 2021-12-21 |
JP6779687B2 (ja) | 2020-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102320386B1 (ko) | 화상 형성 장치 및 화상 형성 장치의 전력 제어 방법 | |
KR101736384B1 (ko) | 비휘발성 메모리 시스템 | |
JP5597104B2 (ja) | データ転送装置及びその制御方法 | |
US9557802B2 (en) | Method of controlling SDIO device and related SDIO system and SDIO device | |
CN107656708B (zh) | 电子设备及其控制方法 | |
JP5477773B2 (ja) | 画像形成装置 | |
US11144109B2 (en) | Apparatus, method, and storage medium for controlling a power saving state in a SATA storage system | |
KR100591524B1 (ko) | 버스 구조하에서 다이나믹 클록 게이팅이 가능한 슬레이브장치 및 그 동작방법 | |
JP6949572B2 (ja) | 省電力を実現する画像形成装置とその制御方法 | |
US7565558B2 (en) | Power saving method and system for a central processing unit disposed in a non-snooping sleep state when a peripheral device sends a bus master request | |
JP6992142B2 (ja) | 電子機器及び電子機器の制御方法 | |
JP6702790B2 (ja) | 代理応答機能を有するネットワークインターフェースを備える情報処理装置 | |
JP2010055265A (ja) | システムlsi、システムlsiの制御方法、プログラム、及び記憶媒体 | |
JP2014057134A (ja) | 画像形成装置、画像形成装置の制御方法及びプログラム | |
JP2012116138A (ja) | 制御装置、制御プログラム、画像形成装置 | |
CN111541825A (zh) | 电子装置及其控制方法 | |
JP2005209230A (ja) | 記憶装置 | |
JP2007164738A (ja) | データ記憶装置及び画像処理装置 | |
JP2006018388A (ja) | 情報処理装置、記憶装置およびパワーマネージメント方法 | |
JP3892887B2 (ja) | 記憶装置 | |
JP3916650B2 (ja) | 記憶装置 | |
JP6849513B2 (ja) | 電子機器及び電子機器の制御方法 | |
JP2017174026A (ja) | 情報処理装置 | |
JP2011005812A (ja) | 画像形成装置及びその制御方法 | |
JP2019028934A (ja) | 情報処理装置、情報処理方法及びプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |