JP4485113B2 - 小型カード用pcアダプタ - Google Patents

小型カード用pcアダプタ Download PDF

Info

Publication number
JP4485113B2
JP4485113B2 JP2002107619A JP2002107619A JP4485113B2 JP 4485113 B2 JP4485113 B2 JP 4485113B2 JP 2002107619 A JP2002107619 A JP 2002107619A JP 2002107619 A JP2002107619 A JP 2002107619A JP 4485113 B2 JP4485113 B2 JP 4485113B2
Authority
JP
Japan
Prior art keywords
adapter
small card
card
interface
interrupt signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002107619A
Other languages
English (en)
Other versions
JP2003303058A (ja
JP2003303058A5 (ja
Inventor
竜三 杉原
雅裕 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2002107619A priority Critical patent/JP4485113B2/ja
Publication of JP2003303058A publication Critical patent/JP2003303058A/ja
Publication of JP2003303058A5 publication Critical patent/JP2003303058A5/ja
Application granted granted Critical
Publication of JP4485113B2 publication Critical patent/JP4485113B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
本発明は小型カード用PCアダプタに関するもので、詳しくは着脱可能な小型カードをホストコンピュータのインターフェイスに接続する方法に関するものである。
【0002】
【従来の技術】
近年、PCカードはパーソナルコンピュータやデジタルカメラ、PDA、ハンディータミナル等に利用されている。また、デジタルカメラでは、ATA規格インターフェイスに準拠しないスマートメディアカードなどの小型カードに画像データを保存するためによく利用され、小型カードに保存された画像データをホストコンピュータで読み書きするためのPCカードアダプタも良く利用されている。
【0003】
従来のPCカードアダプタは、例えば、特開2001−43033号公報記載のようなものであり、PCカードのインターフェイスとしてPCカードATA規格が用いられる。そのインターフェイスにおいて、PC側からATAインターフェイスLSIに対してコマンドが来た場合、そのコマンド処理の終了で割込みがPCに伝えられている。SDメモリーカード等の記憶装置タイプの小型カードは、インターフェイスLSIと通信を行うが、小型カードからの割込み信号出力が無いため、割込み信号の検知機能を搭載していない。
【0004】
【発明が解決しようとする課題】
PHSやワイヤレスLAN等の割込み信号が出力される小型カードが挿入された場合は、PC側へ割込みの通知が必要となる。しかし、消費電流をさげるためPCカードアダプタのクロックを停止した状態では、PC側に小型カードからの割込み信号を通知させる手段がなく、PC側は割込み処理を行うことができない。
【0005】
また、PC側において小型カードからの割込み信号を通知があった場合、割込み信号を処理する適切なドライバが組み込まれていなければ、割込み信号通知によりPCが誤動作する可能性がある。
【0006】
【課題を解決するための手段】
着脱可能な小型カードをホストコンピュータ(以下PC)のインターフェイスに接続する小型カード用PCアダプタであって、前記小型カードを接続する接続手段1と、PCのインターフェイスに接続する接続手段2と、PCのインターフェイスを通して、PCへデータの受け渡しを行うインターフェイス制御手段とを備え、PCアダプタが非動作状態の場合は低消費電力状態となり、また着脱可能な小型カードからの割込み信号をATAインターフェイスのIREQ信号を介してPC側へ通知された場合はPCと通信を行うよう構成する。
【0007】
また、上記構成に加えPCに組み込んだPCアダプタ用ドライバからATAインターフェイスを介してPCアダプタへベンダーユニークコマンドを発行することにより、着脱可能な小型カードからPC側へ通知する割込みを伝達する機能の有効無効の切換えが可能となる機能を設ける。
【0008】
【発明の実施の形態】
以下に、本発明の実施例について説明する。
【0009】
図1に、本発明の概略部品構成図を示す。図1において、本発明の小型カード用PCアダプタは、主に10、11、12、13、の部品から構成される。12はホストコンピュータ(PC)と接続するためのATA規格インターフェイス用のコネクタ、13はPCカードアダプタとPHSやLANカード、SDメモリーカード等の小型カードを挿入し接続するためのコネクタである。10はコントローラLSIで、コネクタ12に接続された小型カードと、コネクタ12に接続されたホストコンピュータとATA規格インターフェイスを制御するためのものである。11はコントローラLSIを動作させるためのLSI周辺回路部品である。小型カードと10のコントローラLSIとのインターフェイスとしては、その小型カードを制御するプロトコルによって通信を行う。
【0010】
図2に、本発明の小型カード用PCアダプタとPCとの概略接続構成図を示す。
【0011】
小型カード用PCアダプタ23は、PC本体に装備されているか、またはPCに外部接続されているPCカードスロットに装着が可能であり、PCに装着することにより、22のPCホストシステムとATAインターフェイスプロトコルによって通信を行う。
【0012】
一方、23の本小型カード用PCアダプタに、24の小型カードを挿入することにより、小型カードにおける通信プロトコルによって通信を行う。
【0013】
このように接続することで、21のPCと、24の小型カードの通信が可能となる。
【0014】
図3に、割込み信号(IREQ)の構成を示す。
【0015】
小型カード34からの割込み信号が信号ラインを通り、本発明の小型カード用PCアダプタ33を介し、PCホストシステム32へ伝わる概略図である。
【0016】
従来のIREQ信号35は、PC側からATAインターフェイスを介して、コントローラLSIに対してコマンドが送信された後、そのコマンド処理の終了をPCに通知するために使用される信号である。PCからのコマンド送信がない時は、割込み信号はノンアクティブであり、従来はPCカードアダプタや挿入された小型カード等がマスターとなり、PC側へ何らかの処理を要求することはなかった。
【0017】
また、PHSやLANカード等の割込み信号を発生する装置が挿入される場合、上述した従来のままであると、割込みの発生がPC側に通知することができないため、36の回路Aを設け選択できるようにする。36の回路AはコントローラLSIの内部、もしくはLSI周辺回路のどちらに存在しても構わないものとする。この回路を設けることにより、PCカードアダプタや接続された小型カード等がマスターとなり、カードインターフェイスの通信ライン等から割込み信号を発生し、PC側へ何らかの処理を要求することが可能となる。
【0018】
例えば、通常カード用PCアダプタが非動作の場合はスタンバイ状態となり、コントローラLSIの動作クロックも停止して低消費電力の状態となっている。この場合でも、PHSやLANカード等の割込み信号を36の回路Aを通じ、直接PCのホストシステムへ通知することが可能になり、PC側は必要となる割込み処理を実行することが出来る。
【0019】
次に、図4に、他の割込み信号(IREQ)の構成を示す。
【0020】
従来のIREQ信号45と46の回路Aの動作は、上記で図3の説明を行った通りであるが、更に46の回路Aと44のPHSやLANカード等の装置の間に48の回路Bを設ける。48の回路Bは、47のベンダーユニークコマンドにてON/OFF出来るものとする。この回路も46の回路Aと同様コントローラLSIの内部、もしくはLSI周辺回路のどちらに存在しても構わないものとする。
【0021】
PCに組み込むドライバを介して発行するコマンドでベンダーユニークコマンドを設定し、48の回路Bの制御を行うことにより、使用者が意図してPHSやLANカード等の割込み信号の使用方法を自在に切換えることが可能となる。
【0022】
【発明の効果】
このような回路を小型カード用PCアダプタに設けることにより、PHSやLANカード等の割込み信号が出力される着脱可能な小型カードや装置が挿入された場合、その割込み信号をPC側へ通知することが可能となる。
【0023】
また、小型カード用アダプタのクロックが停止している消費電流の低減状態でも、PC側へ割込み信号を伝えることが可能となり、PC側において割込み処理を行うことができる。
【0024】
更に、PCに組み込むドライバにおいてベンダーユニークコマンドを用いることで、PC側への割込み信号を通知する機能の使用、未使用の切換えを可能とすることにより、使用者の目的に応じた使い方が出来るようになる。
【図面の簡単な説明】
【図1】本発明の小型カード用PCアダプタの概略部品構成図
【図2】本発明の小型カード用PCアダプタとPCの接続構成例を示す図
【図3】本発明の割込み信号の構成例を示す図
【図4】本発明の他の割込み信号の構成例を示す図
【符号の説明】
10、20 コントローラLSI
11 内部回路(LSI周辺回路)
12 ATA I/F用コネクター
13 小型カード用コネクター
14、24、34、44 小型カード(PHS、LANカード等)
21、31、41 パソコン(PC)本体
22、32、42 PCホストシステム
23、33、43 PCカードアダプタ
35、45 従来のIREQ信号
36、46 回路A
47 ベンダーユニークコマンド制御信号
48 回路B

Claims (2)

  1. 着脱可能な小型カードをホストコンピュータ(以下PC)のインターフェイスに接続する小型カード用PCアダプタであって、前記小型カードを接続する接続手段1と、PCのインターフェイスに接続する接続手段2と、PCのインターフェイスを通して、PCへデータの受け渡しを行うインターフェイス制御手段とを備え、PCアダプタが非動作状態の場合は低消費電力状態となり、また着脱可能な小型カードからの割込み信号をATAインターフェイスのIREQ信号を介してPC側へ通知された場合はPCと通信を行うことを特徴とする小型カード用PCアダプタ。
  2. 着脱可能な小型カードからの割込み信号を伝達する機能を持つ小型カード用PCアダプタであって、PCに組み込んだPCアダプタ用ドライバからATAインターフェイスを介してPCアダプタへベンダーユニークコマンドを発行することにより、着脱可能な小型カードからPC側へ通知する割込みを伝達する機能の有効無効の切換えが可能となる機能を備えた請求項1記載の小型カード用PCアダプタ。
JP2002107619A 2002-04-10 2002-04-10 小型カード用pcアダプタ Expired - Fee Related JP4485113B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002107619A JP4485113B2 (ja) 2002-04-10 2002-04-10 小型カード用pcアダプタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002107619A JP4485113B2 (ja) 2002-04-10 2002-04-10 小型カード用pcアダプタ

Publications (3)

Publication Number Publication Date
JP2003303058A JP2003303058A (ja) 2003-10-24
JP2003303058A5 JP2003303058A5 (ja) 2005-04-07
JP4485113B2 true JP4485113B2 (ja) 2010-06-16

Family

ID=29391597

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002107619A Expired - Fee Related JP4485113B2 (ja) 2002-04-10 2002-04-10 小型カード用pcアダプタ

Country Status (1)

Country Link
JP (1) JP4485113B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006048417A (ja) * 2004-08-05 2006-02-16 Matsushita Electric Ind Co Ltd Pcカードアダプタ

Also Published As

Publication number Publication date
JP2003303058A (ja) 2003-10-24

Similar Documents

Publication Publication Date Title
US7024504B2 (en) Data transfer control device, electronic equipment and data transfer control method
US6963933B2 (en) Data transfer control device, electronic equipment, and power supply switching method
JP5597104B2 (ja) データ転送装置及びその制御方法
JP3110949U (ja) カード検出器を持つusbコネクタ
US20060208097A1 (en) Electronic apparatus, unit drive, and interface controlling method of the unit drive
US20110151930A1 (en) Apparatus and method for supporting sim card in mobile communication terminal having multiple modems
JP2000224450A (ja) 共通コネクターを具えた電子機器
EP3273326B1 (en) Control apparatus and power control method for control apparatus
JP2006302281A (ja) 外部データ記憶装置及びコンピュータシステム
US7197578B1 (en) Power management system for bridge circuit
US20060041689A1 (en) Data transfer control system, electronic apparatus and program
US7039826B2 (en) Circuit for controlling the clock supplied to a state controller in a data transfer control device according to states of first and second devices
CN110083222B (zh) 信息处理设备及其控制方法及存储介质
JP2003167651A (ja) 通信デバイス
JP2001067156A5 (ja) コンピュータ周辺機器及びその制御方法、撮像装置及びその制御方法並びにコンピュータ可読記憶媒体
JP2001067156A (ja) コンピュータ周辺機器及びその制御方法、撮像装置並びに記憶媒体
US7076683B2 (en) Clock control circuit for controlling an oscillation circuit in a data transfer control device according to states of a first device and a second device
JP4239930B2 (ja) データ転送制御システム、電子機器及びプログラム
US6971035B2 (en) Method and system for reducing power consumption of a multi-function electronic apparatus that is adapted to receive power from a host system
JP4387493B2 (ja) コンピュータシステムおよび同システムの制御方法
JP4485113B2 (ja) 小型カード用pcアダプタ
JP4497587B2 (ja) コンピュータ・システム、コンピュータ、メッセージ処理方法及びコンピュータ可読記憶媒体
TWI484348B (zh) 資料傳輸控制器、系統及方法
JP2004302778A (ja) インタフェイス装置
JP2003030127A (ja) Sdioホストコントローラ

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040513

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040513

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20050706

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20061006

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061017

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061213

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070410

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070608

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20070614

A912 Removal of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20080208

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20091118

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100324

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130402

Year of fee payment: 3

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061213

LAPS Cancellation because of no payment of annual fees