CN110647479B - 双信道数据储存系统 - Google Patents

双信道数据储存系统 Download PDF

Info

Publication number
CN110647479B
CN110647479B CN201910828692.1A CN201910828692A CN110647479B CN 110647479 B CN110647479 B CN 110647479B CN 201910828692 A CN201910828692 A CN 201910828692A CN 110647479 B CN110647479 B CN 110647479B
Authority
CN
China
Prior art keywords
data storage
storage device
data
host
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910828692.1A
Other languages
English (en)
Other versions
CN110647479A (zh
Inventor
高志杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innodisk Corp
Original Assignee
Innodisk Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innodisk Corp filed Critical Innodisk Corp
Priority to CN201910828692.1A priority Critical patent/CN110647479B/zh
Publication of CN110647479A publication Critical patent/CN110647479A/zh
Application granted granted Critical
Publication of CN110647479B publication Critical patent/CN110647479B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/1652Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本发明提供一种双信道数据储存系统,包括一主机,主机包括一主机端控制单元、一第一数据储存装置及至少一第二数据储存装置;第一数据储存装置包括一第一数据端控制器;主机端控制单元通过一高速信道连接第一数据储存装置以及通过高速信道存取第一数据储存装置的数据;第一数据储存装置经由一低速信道连接每一第二数据储存装置,低速信道为一广播型的总线,第一数据储存装置的第一数据端控制器通过低速信道以管理第一数据储存装置与第二数据储存装置之间的数据交换、复制或搬移。本发明可以降低主机端控制单元的运作负荷以及提升主机在数据传输上的效率。

Description

双信道数据储存系统
技术领域
本发明有关于一种数据储存系统,尤指一种具备高速信道及低速信道的数据储存系统。
背景技术
请参阅图1,为习用数据储存系统的架构图。如图1所示,数据储存系统100包括有一主机10,主机10包括一主板11。主板11上设置有一主机端控制单元111,例如:中央处理单元(CPU)、SATA控制器或PCIe控制器。为了数据储存上的需求,一般主机10通常会设置多个数据储存装置13。主机端控制单元111分别通过一高速信道12连接各个数据储存装置13,且利用高速信道12对于数据储存装置13进行数据存取。高速信道12亦可为一SATA总线或PCIe总线。
高速信道12为一价格较高的组件,在主机10中设置多个高速信道12将增加不少硬件的成本。再者,主机端控制单元111为一主机10的核心单元,其负责执行许多的重要命令。以往主机10中的数据储存装置13与另一数据储存装置13之间的数据交换都需要通过主机端控制单元111进行,例如:数据储存装置13将欲交换的数据通过高速信道12传送至主机端控制单元111,主机端控制单元111在收到欲交换的数据后再利用另一高速信道12传输至另一数据储存装置13。主机端控制单元111执行重要命令的同时,还要执行多个数据储存装置13之间的数据交换,将会加重主机端控制单元111的运作负担,进而造成主机10的运作效能降低。
发明内容
本发明的一目的,在于提出一种双信道数据储存系统,其数据储存系统包括一主机,主机包括一主机端控制单元、一第一数据储存装置及至少一第二数据储存装置,主机端控制单元通过一高速信道存取第一数据储存装置的数据,第一数据储存装置与第二数据储存装置之间通过一低速信道进行数据的交换、搬移或复制,则第一数据储存装置在不需要主机端控制单元及高速信道的协助下,也能通过低速信道与第二数据储存装置进行数据的交换、搬移或复制,以便降低主机端控制单元的运作负荷。
本发明又一目的,在于提出一种双信道数据储存系统,其数据储存系统包括一第一主机及至少一第二主机,第一主机包括一第一主机端控制单元及一第一数据储存装置,第一主机端控制单元通过一第一高速通到连接第一数据储存装置,第二主机包括一第二主机端控制单元及一第二数据储存装置,第二主机端控制单元通过一第二高速通到连接第二数据储存装置,第一主机的第一数据储存装置通过一低速信道连接第二主机的第二数据储存装置,第一主机作为一执行特定操作的主要主机,第二主机为一执行特定操作的备援主机;当第一主机的第一主机端控制单元执行特定操作时,将产生一操作数据及参数且操作数据及参数通过低速信道交换或复制至第二数据储存装置;若第二主机的第二主机端控制单元监控到第一主机当机时,第二主机的第二主机端控制单元启动备援的动作以取代第一主机的第一主机端控制单元执行特定操作,且根据于从第一主机所获得的操作数据及参数继续执行特定操作。
本发明又一目的,在于提出一种双信道数据储存系统,其数据储存系统包括一主机,主机包括一主板及一数据储存装置,主板包括有一第一主机端控制单元及一第二主机端控制单元,数据储存装置包括有一数据端控制器及复数个数据储存单元,第一主机端控制单元通过一高速信道与数据储存装置进行一高速数据率的数据传输,第二主机端控制单元通过一低速信道与数据储存装置进行一低速数据率的数据传输,则数据储存系统的主机能够以双信道全双工的方式传输两种类型的数据,以便提升主机在数据传输上的效率。
为达成上述目的,本发明提供一种双信道数据储存系统,包括一主机,主机包括:一主机端控制单元;一第一数据储存装置,包括一第一数据端控制器,主机端控制单元通过一高速信道连接第一数据储存装置以及通过高速信道存取第一数据储存装置的数据;及至少一第二数据储存装置,第一数据储存装置经由一低速信道连接每一第二数据储存装置;其中,低速信道为一广播型的总线,第一数据储存装置的第一数据端控制器通过低速信道以管理第一数据储存装置与第二数据储存装置之间的数据交换、复制或搬移。
本发明一实施例中,第二数据储存装置作为一扩充用途的数据储存装置,当第一数据储存装置的一可储存空间低于一额定门坎值时,第一数据储存装置的第一数据端控制器通过低速信道将部分储存在第一数据储存装置中的数据搬移至第二数据储存装置。
本发明一实施例中,第一数据储存装置的第一数据端控制器通过低速信道将储存在第一数据储存装置中的数据备份至第二数据储存装置之中。
本发明一实施例中,第一数据储存装置及第二数据储存装置包括有复数个数据区块,第一数据储存装置的第一数据端控制器通过低速信道对于第一数据储存装置的数据区块与第二数据储存装置的数据区块执行一垃圾回收程序或一耗损平均程序以在第一数据储存单元的数据区块及第二数据储存单元的数据区块间进行数据的搬移。
本发明一实施例中,高速信道为一SATA总线或一PCIe总线,低速信道为一控制器局域网络总线、一串行式总线或其他具广播特性的总线。
本发明又提供一种双信道数据储存系统,包括一主机,主机包括:一主机端控制单元;一微控制器;一第一数据储存装置,主机端控制单元通过一高速信道连接第一数据储存装置,主机端控制单元通过高速信道存取第一数据储存装置的数据;及至少一第二数据储存装置,微控制器通过低速信道连接第一数据储存装置及第二数据储存装置;其中,低速信道为一广播型的总线,微控制器通过低速信道管理第一数据储存装置与第二数据储存装置之间的数据交换、复制或搬移。
本发明一实施例中,微控制器被建置在主机端控制单元中。
本发明一实施例中,第一数据储存装置为一内建式的数据储存装置,而第二数据储存装置为一内建式或外接式的数据储存装置。
本发明又提供一种双信道数据储存系统,包括:一第一主机,包括一第一主机端控制单元及一第一数据储存装置,第一数据储存装置包括一第一数据端控制器,第一主机端控制单元通过一第一高速信道连接第一数据储存装置以及通过第一高速信道存取第一数据储存装置的数据;及至少一第二主机,包括一第二主机端控制单元及一第二数据储存装置,第二数据储存装置包括一第二数据端控制器,第二主机端控制单元通过一第二高速信道连接第二数据储存装置以及通过第二高速信道存取第二数据储存装置的数据;其中,第一主机的第一数据储存装置通过一低速信道连接至第二主机的第二数据储存装置,低速信道为一广播型的总线,第一数据储存装置的第一数据端控制器或第二数据储存装置的第二数据端控制器通过低速信道执行第一数据储存装置及第一数据储存装置之间的数据交换或复制。
本发明一实施例中,双信道数据储存系统用以执行一特定操作,主机作为一执行特定操作的主要主机,第二主机作为一执行特定操作的备援主机,当第一主机的第一主机端控制单元执行特定操作时,将产生一操作数据及参数且通过第一高速信道将操作数据及参数写入至第一数据储存装置中,第一数据储存装置的第一数据端控制器通过低速信道将操作数据及参数交换或复制至第二数据储存装置;之后,当第二主机的第二主机端控制单元监控到第一主机当机时,第二主机的第二主机端控制单元启动一备援的动作以取代第一主机的第一主机端控制单元执行特定操作且根据于第二数据储存装置所储存的操作数据及参数执行特定操作。
本发明一实施例中,特定操作为一网络服务的操作、一软件运算的操作或一硬件控制的操作。
本发明又提供一种双信道数据储存系统,包括:一第一主机,包括一第一主机端控制单元及一第一数据储存装置,第一数据储存装置包括一第一数据端控制器,第一主机端控制单元通过一第一高速信道连接第一数据储存装置以及通过第一高速信道存取第一数据储存装置的数据;至少一第二主机,包括一第二主机端控制单元及一第二数据储存装置,第二数据储存装置包括一第二数据端控制器,第二主机端控制单元通过一第二高速信道连接第二数据储存装置以及通过第二高速信道存取第二数据储存装置的数据;及一外部控制装置,包括一微控制器,微控制器通过一低速信道分别连接第一主机的第一数据储存装置及第二主机的第二数据储存装置,低速信道为一广播型的总线,微控制器通过低速信道执行第一数据储存装置及第一数据储存装置之间的数据交换或复制。
附图说明
图1是习用数据储存系统的架构图。
图2是本发明双信道数据储存系统一实施例的架构图。
图3是本发明双信道数据储存系统又一实施例的架构图。
图4是本发明双信道数据储存系统又一实施例的架构图。
图5是本发明双信道数据储存系统又一实施例的架构图。
图6是本发明双信道数据储存系统又一实施例的架构图。
主要组件符号说明:
100 数据储存系统 10 主机
11 主板 111 主机端控制单元
12 高速信道 13 数据储存装置
200 双信道数据储存系统 20 主机
21 主板 211 主机端控制单元
213 微控制器 22 高速信道
23 第一数据储存装置 231 第一数据端控制器
233 第一数据储存单元 24 低速信道
25 第二数据储存装置 251 第二数据端控制器
253 第二数据储存单元 27 第二数据储存装置
271 第二数据端控制器 273 第二数据储存单元
300 双信道数据储存系统 30 第一主机
31 第一主板 311 第一主机端控制单元
32 第一高速信道 33 第一数据储存装置
331 第一数据端控制器 333 第一数据储存单元
34 低速信道 40 第二主机
41 第二主板 411 第二主机端控制单元
42 第二高速信道 43 第二数据储存装置
431 第二数据端控制器 433 第二数据储存单元
50 第二主机 51 第二主板
511 第二主机端控制单元 52 第二高速信道
53 第二数据储存装置 531 第二数据端控制器
533 第-二数据储存单元 60 外部控制装置
61 微控制器 62 低速信道
700 双信道数据储存系统 70 主机
71 主板 711 第一主机端控制单元
713 第二主机端控制单元 72 高速信道
73 数据储存装置 731 数据端控制器
733 数据储存单元 735 数据转换器
74 低速信道
具体实施方式
请参阅图2,为本发明双信道数据储存系统一实施例的架构图。如图2所示,本实施例双信道数据储存系统200包括一主机20。主机20包括一主板21、一第一数据储存装置23及一或多个第二数据储存装置25、27。一主机端控制单元211设置在主板21之上。主机端控制单元211亦可为中央处理单元(CPU)、SATA控制器、PCIe控制器或用以处理高速率数据的控制器。第一数据储存装置23包括一第一数据端控制器231及复数个第一数据储存单元233,第一数据端控制器231连接第一数据储存单元233。第二数据储存装置25/27包括一第二数据端控制器251/271及复数个第二数据储存单元253/273,第二数据端控制器251/271连接第二数据储存单元253/273。在本发明一实施例中,第一数据储存装置23及第二数据储存装置25、27亦可为固态硬盘(Solid-State Disk,SSD)或记忆卡,如CF卡、SD卡等等,第一数据储存单元233及第二数据储存单元253、273亦可为闪存。
再者,主机端控制单元211通过一高速信道22连接第一数据储存装置23。在本发明中,高速信道22为一SATA总线、一PCIe总线或符合其他高速数据传输规格的总线。第一数据储存装置23通过一低速信道24连接第二数据储存装置25、27。在本发明中,低速信道24以广播方式传输数据,其亦可为一控制器局域网络(Controller Area Network,CAN)总线、一串行式总线(Universal Serial Bus,USB)或其他具广播特性的总线。主机端控制单元211能够通过高速信道22对于第一数据储存装置23的第一数据储存单元233执行数据的存取,而第一数据储存装置23通过低速信道24与第二数据储存装置25、27进行数据的交换、复制或搬移。
本发明一实施例中,第一数据储存装置23为主机20的系统硬盘,其第一数据储存单元233储存有一操作系统,而第二数据储存装置25、27为主机20的扩充硬盘。当第一数据储存装置23的第一数据端控制器231检测出第一数据储存单元233的可储存空间低于一额定门坎值时,第一数据端控制器231将原本储存在第一数据储存装置23的第一数据储存单元233中的部分数据通过低速信道24搬移至第二数据储存装置25、27的第二数据储存单元253、273且储存在第二数据储存装置25、27的第二数据储存单元253、273之中。则第一数据储存装置23的第一数据端控制器231能够控管第一数据储存单元233的可储存空间,以便后续系统运作所产生的系统数据能够顺利写入至第一数据储存单元233之中。
本发明又一实施例中,第一数据储存装置23为一主硬盘,而第二数据储存装置25、27为镜像硬盘。当第一数据储存装置23收到主机端控制单元211所传输而来的数据时,第一数据储存装置23的第一数据端控制器231将主机端控制单元211所传输而来的数据写入至第一数据储存单元233且通过低速信道24将主机端控制单元211所传输而来的数据备份至第二数据储存装置25、27的第二数据储存单元253、273。于是,第一数据储存装置23及第二数据储存装置25、27将会写入一样的数据。则当主硬盘23损坏时,仍可从镜像硬盘25、27中取得重要的数据。
再者,第一数据储存装置23的第一数据储存单元233及第二数据储存装置25、27的第二数据储存单元253、273分别包括有复数个数据区块。本发明又一实施例中,第一数据储存装置23的第一数据端控制器231通过低速信道24对于第一数据储存单元233及第二数据储存单元253、273的数据区块执行一垃圾回收程序或一耗损平均程序,以在第一数据储存单元233的数据区块及第二数据储存单元253、273的数据区块间进行数据的搬移。则通过第一数据端控制器231执行垃圾回收程序及耗损平均程序,第一数据储存装置23及第二数据储存装置25、27的数据存取效率将会提高以及第一数据储存装置23及第二数据储存装置25、27中的部分特定数据区块提前损坏的机率将会降低。
于是,第一数据储存装置23在不需要主机端控制单元211及高速信道22的协助下,也能通过低速信道24与第二数据储存装置25、27进行数据的交换、搬移或复制,以便降低主机端控制单元211的运作负荷。
请参阅图3,为本发明双信道数据储存系统又一实施例的架构图。如图3所示,本实施例双信道数据储存系统201的主机20的主板21上尚设置有一微控制器213。微控制器213通过低速信道24分别连接第一数据储存装置23及第二数据储存装置25、27。
上述图2实施例的双信道数据储存系统200中,第一数据储存装置23及第二数据储存装置25、27之间的数据交换、复制或搬移将由第一数据储存装置23的第一数据端控制器231通过低速信道24进行管理,而在本实施例的双信道数据储存系统201中,第一数据储存装置23及第二数据储存装置25、27之间的数据交换、复制或搬移将由主板20上的微控制器213通过低速信道24进行管理。于是,当微控制器213检测出第一数据储存单元233的可储存空间低于一额定门坎值时,微控制器213将原本储存在第一数据储存装置23的第一数据储存单元233中的部分数据通过低速信道24搬移至第二数据储存装置25、27的第二数据储存单元253、273。或者,微控制器213将第一数据储存装置23中所储存的数据完全复制至第二数据储存装置25、27,以便在第一数据储存装置23损坏时仍可从第二数据储存装置25、27之中读取到重要数据。或者,微控制器213能够通过低速信道24对于第一数据储存单元233及第二数据储存单元253、273的数据区块执行一垃圾回收程序或一耗损平均程序,以在第一数据储存单元233的数据区块及第二数据储存单元253、273的数据区块间进行数据的搬移。则第一数据储存装置23与第二数据储存装置25、27间的数据交换、搬移或复制交由微控制器213通过低速信道24进行管理,以便降低主机端控制单元211的运作负荷。
主机端控制单元211与微控制器213各自设置在主板20上;或者,微控制器213被建置在主机端控制单元211中,其与主机端控制单元211组成一整合型的芯片。在本实施例中,第一数据储存装置23为一内建式的数据储存装置,而第二数据储存装置25、27为内建式及/或外接式的数据储存装置。
请参阅图4,为本发明双信道数据储存系统又一实施例的架构图。如图4所示,本实施例双信道数据储存系统300包括有一第一主机30及一或多个第二主机40、50。第一主机30包括一第一主板31及第一数据储存装置33,第一主板31上设置有一第一主机端控制单元311,第一数据储存装置33包括一第一数据端控制器331及复数个第一数据储存单元333,第一数据端控制器331连接第一数据储存单元333。第二主机40/50包括一第二主板41/51及第二数据储存装置43/53,第二主板41/51上设置有一第二主机端控制单元411/511,第二数据储存装置43/53包括一第二数据端控制器431/531及复数个第二数据储存单元433/533,第二数据端控制器431/531连接第二数据储存单元433/533。
第一主机端控制单元311通过一第一高速信道32连接第一数据储存装置33以及通过第一高速信道32存取第一数据储存装置33的数据,第二主机端控制单元411/511通过一第二高速信道42/52连接第二数据储存装置43/53以及通过第二高速信道42/52存取第二数据储存装置43/53的数据。另外,第一主机30的第一数据储存装置33与第二主机40、50的第二数据储存装置43、53通过一低速信道34连接一起。第一数据储存装置33的第一数据端控制器331及第二数据储存装置43、53的第二数据端控制器431、531通过低速信道34交换或复制储存在第一数据储存单元333与第二数据储存单元433、533中的数据。在本发明中,第一高速信道32及第二高速信道42、52分别为一SATA总线、一PCIe总线或符合其他高速数据传输规格的总线,而低速信道34为一控制器局域网络(Controller Area Network,CAN)总线、一串行式(Serial)总线或其他具广播特性的总线,低速信道34以广播方式传输数据。
本实施例双信道数据储存系统300能够用以执行一特定的操作,第一主机30作为一执行特定操作的主要主机,而第二主机40为一执行特定操作的备援主机。当第一主机30的第一主机端控制单元311执行特定操作时,将产生一操作数据及参数,且通过第一高速信道32将操作数据及参数写入至第一数据储存装置33的第一数据储存单元333中。之后,第一数据储存装置33的第一数据端控制器331通过低速信道34将操作数据及参数交换或复制至第二数据储存装置43。第二数据储存装置35的第二数据端控制器351经由低速信道34从第一数据储存装置33接收到操作数据及参数后,将操作数据及参数写入至第二数据储存单元433。
再者,当第一主机30的第一主机端控制单元311执行特定操作时,第二主机40的第二主机端控制单元411同时监控第一主机30的运作。当第二主机40的第二主机端控制单元411监控到第一主机30当机时,第二主机40的第二主机端控制单元411启动备援的动作以取代第一主机30的第一主机端控制单元311执行特定操作,且根据于从第一主机30所获得的操作数据及参数继续执行特定操作。同样地,第二主机40的第二主机端控制单元411在执行特定操作时,另一第二主机50的第二主机端控制单元511也会监控第二主机40的运作,以在第二主机40当机时备援执行特定操作。
举例来说,本实施例双信道数据储存系统300亦可为一网络服务的平台系统,第一主机30为一执行网络服务的主要主机,而第二主机40、50为执行网络服务的备援主机。当第一主机30的第一主机端控制单元311执行网络服务时,将产生一些关联于网络服务的操作数据及参数,且通过第一高速信道32将操作数据及参数写入至第一数据储存装置33的第一数据储存单元333中。之后,第一数据储存装置33的第一数据端控制器331通过低速信道34将操作数据及参数交换或复制至第二数据储存装置43、53。第二数据储存装置43、53的第二数据端控制器431、531将从第一数据储存装置33所接收到操作数据及参数写入至第二数据储存单元433、533。再者,当第一主机30的第一主机端控制单元311执行网络服务时,第二主机40/50的第二主机端控制单元411/511同时监控第一主机30的运作。当第二主机40/50的第二主机端控制单元411/511监控到第一主机30当机时,第二主机40/50的第二主机端控制单元411/511启动备援的动作以取代第一主机30的第一主机端控制单元311执行网络服务,且根据于从第一主机30所获得的操作数据及参数继续执行网络服务。
于是,第一主机30及第二主机40、50经由低速信道34交换或复制执行特定操作所需的操作数据及参数,以在第一主机30当机时,第二主机40/50能够利用从第一主机30所获得的操作数据及参数继续执行特定操作。承上所述,双信道数据储存系统300应用在一网络服务上,仅是一具体实施例而已,双信道数据储存系统300也可应用在软件运算或硬件控制上,在此,不再一一阐述。
请参阅图5,为本发明双信道数据储存系统又一实施例的架构图。如图5所示,相较于图4实施例双信道数据储存系统300,本实施例双信道数据储存系统301进一步包括有一外部控制装置60。外部控制装置60包括有一微控制器61。外部控制装置60分别通过一低速信道62连接第一主机30的第一数据储存装置33及第二主机40、50的第二数据储存装置43、53。低速信道62为一控制器局域网络(Controller Area Network,CAN)总线、一串行式(Serial)总线或其他具广播特性的总线。
上述图4实施例的双信道数据储存系统300中,第一数据储存装置33及第二数据储存装置43、53之间的数据交换或复制将由第一数据储存装置33的第一数据端控制器331或第二数据储存装置43/53的第二数据端控制器431/531通过低速信道34进行管理;相对的,本实施例双信道数据储存系统301中,第一数据储存装置33及第二数据储存装置43、53之间的数据交换或复制将由外部控制装置60的微控制器61通过低速信道62进行管理。
同样地,本实施例双信道数据储存系统301也可以用以执行一特定的操作,第一主机30作为一执行特定操作的主要主机,而第二主机40、50为执行特定操作的备援主机。当第一主机30的第一主机端控制单元311执行特定操作时,将产生一操作数据及参数,且通过第一高速信道32将操作数据及参数写入至第一数据储存装置33的第一数据储存单元333中。之后,微控制器61通过低速信道62读取第一数据储存装置33所储存的操作数据及参数且通过另一低速信道62传输操作数据及参数至第二数据储存装置43、53。第二数据储存装置43、53的第二数据端控制器431、531将从微控制器61接收到操作数据及参数写入至第二数据储存单元433、533。
再者,当第一主机30的第一主机端控制单元311执行特定操作时,第二主机40/50的第二主机端控制单元411/511同时监控第一主机30的运作。当第二主机40/50的第二主机端控制单元411/511监控到第一主机30当机时,第二主机40/50的第二主机端控制单元411/511启动备援的动作以取代第一主机30的第一主机端控制单元311执行特定操作,且根据于从第一主机30所获得的操作数据及参数继续执行特定操作。
于是,第一数据储存装置33及第二数据储存装置43、53之间的数据交换或复制将由外部控制装置60的微控制器61通过低速信道62进行管理,以在第一主机30当机时,第二主机40/50能够利用从第一主机30所获得的操作数据及参数而继续执行特定操作。
请参阅图6,为本发明双信道数据储存系统又一实施例的架构图。如图6所示,本实施例双信道数据储存系统700包括有一主机70。主机70包括一主板71及一数据储存装置73。主板71设置有一第一主机端控制单元711及一第二主机控制单元713。数据储存装置73包括一数据端控制器731及复数个数据储存单元733,数据端控制器731连接数据储存单元733。第一主机端控制单元711通过一高速信道72连接数据储存装置73的数据端控制器731,而第二主机控制单元713通过一低速信道74连接数据储存装置73的数据端控制器731。第一主机端控制单元711亦可为一中央处理单元(CPU)、一SATA控制器、一PCIe控制器或一用以处理高速率数据的控制器,而第二主机端控制单元713亦可为一用以处理低速率数据的控制器。高速信道72为一SATA总线、一PCIe总线或符合其他高速数据传输规格的总线,而低速信道74为一控制器局域网络(CAN)总线、一串行式总线(USB)或其他具广播特性的总线。
在本实施例中,第一主机端控制单元711与数据储存装置73的数据端控制器731之间通过高速信道72进行一高速数据率(high data rate,HDR)的数据传输,例如:第一主机端控制单元711与数据储存装置73的数据端控制器731之间通过高速信道72传输录像或视讯的数据,而第二主机端控制单元713与数据储存装置73之间通过低速信道74进行一低速数据率(low data rate,LDR)的数据传输,例如:第二主机端控制单元713与数据储存装置73之间通过低速信道74传输一些检测的参数(如数据储存装置73的系统温度、电压、电流)或控制讯号。
此外,数据储存装置73更包括有一数据转换器735,数据转换器735设置在低速信道74与数据端控制器731间。数据转换器735用以将低速信道74上所传输的数据进行一低速通讯协议与一高速通讯协议的转换,例如:数据转换器735将低速信道74上所传输的符合于低速通讯协议(CAN或USB)的数据转换为符合于高速通讯协议(SATA或PCIe)的数据或将低速信道74上所传输的符合于高速通讯协议(SATA或PCIe)的数据转换为符合于低速通讯协议(CAN或USB)的数据。
于是,在本实施例数据储存系统700的主机70中,能够以双信道全双工的方式传输两种类型的数据,以便提升主机70在数据传输上的效率。
以上所述是本发明的较佳实施例及其所运用的技术原理,对于本领域的技术人员来说,在不背离本发明的精神和范围的情况下,任何基于本发明技术方案基础上的等效变换、简单替换等显而易见的改变,均属于本发明保护范围之内。

Claims (22)

1.一种双信道数据储存系统,其特征在于,所述双信道数据储存系统包括一主机,所述主机包括:
一主机端控制单元;
一第一数据储存装置,包括一第一数据端控制器,所述主机端控制单元通过一高速信道连接所述第一数据储存装置以及通过所述高速信道存取所述第一数据储存装置的数据;及
至少一第二数据储存装置,所述第一数据储存装置经由一低速信道连接每一所述第二数据储存装置;
其中,所述低速信道为一广播型的总线,所述第一数据储存装置的所述第一数据端控制器通过所述低速信道以管理所述第一数据储存装置与所述第二数据储存装置之间的数据交换、复制或搬移。
2.根据权利要求1所述的双信道数据储存系统,其特征在于,所述第二数据储存装置作为一扩充用途的数据储存装置,当所述第一数据储存装置的一可储存空间低于一额定门坎值时,所述第一数据储存装置的所述第一数据端控制器通过所述低速信道将部分储存在所述第一数据储存装置中的数据搬移至所述第二数据储存装置。
3.根据权利要求1所述的双信道数据储存系统,其特征在于,所述第一数据储存装置的所述第一数据端控制器通过所述低速信道将储存在所述第一数据储存装置中的数据备份至所述第二数据储存装置之中。
4.根据权利要求1所述的双信道数据储存系统,其特征在于,所述第一数据储存装置及所述第二数据储存装置包括有复数个数据区块,所述第一数据储存装置的所述第一数据端控制器通过所述低速信道对于所述第一数据储存装置的所述数据区块与所述第二数据储存装置的所述数据区块执行一垃圾回收程序或一耗损平均程序以在所述第一数据储存装置的所述数据区块及所述第二数据储存装置的所述数据区块间进行数据的搬移。
5.根据权利要求1所述的双信道数据储存系统,其特征在于,所述高速信道为一SATA总线或一PCIe总线,所述低速信道为一控制器局域网络总线、一串行式总线或其他具广播特性的总线。
6.一种双信道数据储存系统,其特征在于,所述双信道数据储存系统包括一主机,所述主机包括:
一主机端控制单元;
一微控制器;
一第一数据储存装置,所述主机端控制单元通过一高速信道连接所述第一数据储存装置,所述主机端控制单元通过所述高速信道存取所述第一数据储存装置的数据;及
至少一第二数据储存装置,所述微控制器通过一低速信道连接所述第一数据储存装置及所述第二数据储存装置;
其中,所述低速信道为一广播型的总线,所述微控制器通过所述低速信道管理所述第一数据储存装置与所述第二数据储存装置之间的数据交换、复制或搬移。
7.根据权利要求6所述的双信道数据储存系统,其特征在于,所述第二数据储存装置作为一扩充用途的数据储存装置,当所述微控制器判断所述第一数据储存装置的一可储存空间低于一额定门坎值时,所述微控制器通过所述低速信道将部分储存在所述第一数据储存装置中的数据搬移至所述第二数据储存装置。
8.根据权利要求6所述的双信道数据储存系统,其特征在于,所述微控制器通过所述低速信道将储存在所述第一数据储存装置中的数据备份至所述第二数据储存装置之中。
9.根据权利要求6所述的双信道数据储存系统,其特征在于,所述第一数据储存装置及所述第二数据储存装置包括有复数个数据区块,所述微控制器通过所述低速信道对于所述第一数据储存装置的所述数据区块与所述第二数据储存装置的所述数据区块执行一垃圾回收程序或一耗损平均程序以在所述第一数据储存装置的所述数据区块及所述第二数据储存装置的所述数据区块间进行数据的搬移。
10.根据权利要求6所述的双信道数据储存系统,其特征在于,所述高速信道为一SATA总线或一PCIe总线,所述低速信道为一控制器局域网络总线、一串行式总线或其他具广播特性的总线。
11.根据权利要求6所述的双信道数据储存系统,其特征在于,所述微控制器被建置在所述主机端控制单元中。
12.根据权利要求6所述的双信道数据储存系统,其特征在于,所述第一数据储存装置为一内建式的数据储存装置,而所述第二数据储存装置为一内建式或外接式的数据储存装置。
13.一种双信道数据储存系统,其特征在于,包括:
一第一主机,包括一第一主机端控制单元及一第一数据储存装置,所述第一数据储存装置包括一第一数据端控制器,所述第一主机端控制单元通过一第一高速信道连接所述第一数据储存装置以及通过所述第一高速信道存取所述第一数据储存装置的数据;及
至少一第二主机,包括一第二主机端控制单元及一第二数据储存装置,所述第二数据储存装置包括一第二数据端控制器,所述第二主机端控制单元通过一第二高速信道连接所述第二数据储存装置以及通过所述第二高速信道存取所述第二数据储存装置的数据;
其中,所述第一主机的所述第一数据储存装置通过一低速信道连接至所述第二主机的所述第二数据储存装置,所述低速信道为一广播型的总线,所述第一数据储存装置的所述第一数据端控制器或所述第二数据储存装置的所述第二数据端控制器通过所述低速信道执行所述第一数据储存装置及所述第二数据储存装置之间的数据交换或复制。
14.根据权利要求13所述的双信道数据储存系统,其特征在于,所述双信道数据储存系统用以执行一特定操作,所述主机作为一执行特定操作的主要主机,所述第二主机作为一执行特定操作的备援主机,当所述第一主机的所述第一主机端控制单元执行所述特定操作时,将产生一操作数据及参数且通过所述第一高速信道将所述操作数据及参数写入至所述第一数据储存装置中,所述第一数据储存装置的所述第一数据端控制器通过所述低速信道将所述操作数据及参数交换或复制至所述第二数据储存装置;之后,当所述第二主机的所述第二主机端控制单元监控到所述第一主机当机时,所述第二主机的所述第二主机端控制单元启动一备援的动作以取代所述第一主机的所述第一主机端控制单元执行所述特定操作且根据于所述第二数据储存装置所储存的所述操作数据及参数执行所述特定操作。
15.根据权利要求14所述的双信道数据储存系统,其特征在于,所述特定操作为一网络服务的操作、一软件运算的操作或一硬件控制的操作。
16.根据权利要求13所述的双信道数据储存系统,其特征在于,所述第一高速信道及所述第二高速信道分别为一SATA总线或一PCIe总线,所述低速信道为一控制器局域网络总线、一串行式总线或其他具广播特性的总线。
17.一种双信道数据储存系统,其特征在于,包括:
一第一主机,包括一第一主机端控制单元及一第一数据储存装置,所述第一数据储存装置包括一第一数据端控制器,所述第一主机端控制单元通过一第一高速信道连接所述第一数据储存装置以及通过所述第一高速信道存取所述第一数据储存装置的数据;
至少一第二主机,包括一第二主机端控制单元及一第二数据储存装置,所述第二数据储存装置包括一第二数据端控制器,所述第二主机端控制单元通过一第二高速信道连接所述第二数据储存装置以及通过所述第二高速信道存取所述第二数据储存装置的数据;及
一外部控制装置,包括一微控制器,所述微控制器通过一低速信道分别连接所述第一主机的所述第一数据储存装置及所述第二主机的所述第二数据储存装置,所述低速信道为一广播型的总线,所述微控制器通过所述低速信道执行所述第一数据储存装置及所述第二数据储存装置之间的数据交换或复制。
18.根据权利要求17所述的双信道数据储存系统,其特征在于,所述双信道数据储存系统用以执行一特定操作,所述第一主机作为一执行特定操作的主要主机,所述第二主机作为一执行特定操作的备援主机,当所述第一主机的所述第一主机端控制单元执行所述特定操作时,将产生一操作数据及参数且通过所述第一高速信道将所述操作数据及参数写入至所述第一数据储存装置中,所述外部控制装置的所述微控制器通过所述低速信道将所述操作数据及参数交换或复制至所述第二数据储存装置;之后,当所述第二主机的所述第二主机端控制单元监控到所述第一主机当机时,所述第二主机的所述第二主机端控制单元启动一备援的动作以取代所述第一主机的所述第一主机端控制单元执行所述特定操作且根据于所述第二数据储存装置所储存的所述操作数据及参数执行所述特定操作。
19.根据权利要求18所述的双信道数据储存系统,其特征在于,所述特定操作为一网络服务的操作、一软件运算的操作或一硬件控制的操作。
20.根据权利要求17所述的双信道数据储存系统,其特征在于,所述第一高速信道及所述第二高速信道分别为一SATA总线或一PCIe总线,所述低速信道为一控制器局域网络总线、一串行式总线或其他具广播特性的总线。
21.一种双信道数据储存系统,其特征在于,所述双信道数据储存系统包括一主机,所述主机包括:
一第一主机端控制单元;
一第二主机端控制单元;及
一数据储存装置,包括一数据端控制器及复数个数据储存单元,其中所述第一主机端控制单元与所述数据储存装置的所述数据端控制器之间通过一高速信道进行一高速数据率的数据传输,而所述第二主机端控制单元与所述数据储存装置的所述数据端控制器之间通过一低速信道进行一低速数据率的数据传输。
22.根据权利要求21所述的双信道数据储存系统,其特征在于,所述数据端控制器与所述低速信道间设置有一数据转换器,所述数据转换器用以将所述低速信道上所传输的数据进行一通讯协议的转换。
CN201910828692.1A 2019-09-03 2019-09-03 双信道数据储存系统 Active CN110647479B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910828692.1A CN110647479B (zh) 2019-09-03 2019-09-03 双信道数据储存系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910828692.1A CN110647479B (zh) 2019-09-03 2019-09-03 双信道数据储存系统

Publications (2)

Publication Number Publication Date
CN110647479A CN110647479A (zh) 2020-01-03
CN110647479B true CN110647479B (zh) 2020-11-10

Family

ID=68991470

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910828692.1A Active CN110647479B (zh) 2019-09-03 2019-09-03 双信道数据储存系统

Country Status (1)

Country Link
CN (1) CN110647479B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11544107B2 (en) * 2020-04-17 2023-01-03 Western Digital Technologies, Inc. Storage system and method for multiprotocol handling

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101004798A (zh) * 2006-12-30 2007-07-25 凤凰微电子(中国)有限公司 支持高性能计算、大容量存储、高速传输和新型应用的智能卡
CN109348157A (zh) * 2018-11-21 2019-02-15 深圳创维数字技术有限公司 基于视频实现中控信息迭加的电路、方法及装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101847081B (zh) * 2009-03-24 2012-02-08 纬创资通股份有限公司 初始化磁盘阵列系统的方法和电子装置及磁盘阵列系统
JP2011022657A (ja) * 2009-07-13 2011-02-03 Fujitsu Ltd メモリシステムおよび情報処理装置
CN103205857B (zh) * 2013-01-05 2014-09-03 福建睿能科技股份有限公司 电脑横机选针控制系统及控制方法
CN103455283B (zh) * 2013-08-19 2016-01-20 华中科技大学 一种混合存储系统
CN104426968B (zh) * 2013-08-30 2019-05-24 腾讯科技(深圳)有限公司 数据管理方法和装置
US9793923B2 (en) * 2015-11-24 2017-10-17 Texas Instruments Incorporated LDPC post-processor architecture and method for low error floor conditions
CN105677416A (zh) * 2016-01-07 2016-06-15 上海斐讯数据通信技术有限公司 一种Uboot的升级控制系统及方法
TWI674505B (zh) * 2017-11-30 2019-10-11 宜鼎國際股份有限公司 資料存取效率的預估方法
JP7022605B2 (ja) * 2018-01-26 2022-02-18 キヤノン株式会社 情報処理装置とその制御方法、及びプログラム

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101004798A (zh) * 2006-12-30 2007-07-25 凤凰微电子(中国)有限公司 支持高性能计算、大容量存储、高速传输和新型应用的智能卡
CN109348157A (zh) * 2018-11-21 2019-02-15 深圳创维数字技术有限公司 基于视频实现中控信息迭加的电路、方法及装置

Also Published As

Publication number Publication date
CN110647479A (zh) 2020-01-03

Similar Documents

Publication Publication Date Title
EP1736879A2 (en) DIsk array apparatus and method for controlling the same
KR102020466B1 (ko) 버퍼 메모리 장치를 포함하는 데이터 저장 장치
US8635386B2 (en) Communication control device, data communication method and program
CN112445723A (zh) 用于在存储器系统中的传输映射信息的装置和方法
US20100049902A1 (en) Storage subsystem and storage system including storage subsystem
WO2012140695A1 (en) Storage control apparatus and error correction method
US11593000B2 (en) Data processing method and apparatus
CN110647479B (zh) 双信道数据储存系统
CN110618785A (zh) 双控存储系统
CN112667066A (zh) 一种扩展硬盘存储容量的方法、系统及介质
US20190073147A1 (en) Control device, method and non-transitory computer-readable storage medium
US9507677B2 (en) Storage control device, storage apparatus, and computer-readable recording medium having storage control program stored therein
KR20150041873A (ko) 데이터 처리 시스템
KR20210131058A (ko) 메모리 시스템 내 데이터를 보호하는 장치 및 방법
TWI716993B (zh) 雙通道資料儲存系統
CN102486757A (zh) 存储器储存装置及其存储器控制器与回应主机指令的方法
US20210081126A1 (en) Method and apparatus for performing data-accessing management in a storage server
US7418545B2 (en) Integrated circuit capable of persistent reservations
US20200334103A1 (en) Storage system, drive housing thereof, and parity calculation method
US8140800B2 (en) Storage apparatus
CN201444642U (zh) 一种传输数据链路冗余切换的装置
CN101770799A (zh) 一种usb总线供电的移动硬盘
US20110246841A1 (en) Storing apparatus
US20120059974A1 (en) Method and apparatus for improving computer system performance by isolating system and user data
US20110283079A1 (en) Data processing device applying for storage device, data accessing system and related method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant