CN110047438A - Goa电路 - Google Patents

Goa电路 Download PDF

Info

Publication number
CN110047438A
CN110047438A CN201910357621.8A CN201910357621A CN110047438A CN 110047438 A CN110047438 A CN 110047438A CN 201910357621 A CN201910357621 A CN 201910357621A CN 110047438 A CN110047438 A CN 110047438A
Authority
CN
China
Prior art keywords
node
film transistor
tft
thin film
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910357621.8A
Other languages
English (en)
Other versions
CN110047438B (zh
Inventor
薛炎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201910357621.8A priority Critical patent/CN110047438B/zh
Priority to PCT/CN2019/097102 priority patent/WO2020220480A1/zh
Priority to US16/618,387 priority patent/US11257409B1/en
Publication of CN110047438A publication Critical patent/CN110047438A/zh
Application granted granted Critical
Publication of CN110047438B publication Critical patent/CN110047438B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明提供一种GOA电路。所述GOA电路中每一级GOA单元均包括上拉控制单元、下传单元、反馈单元、第一上拉单元、第二上拉单元、自举电容单元、下拉单元及下拉控制单元,所述自举电容单元并在GOA电路能够与第二上拉单元配合产生具有非等高肩结构的第一节点的电位波形,且该非等高肩结构的右肩的电位与第一节点最高点电位一致,从而有效的减小扫描信号的下降时间,提升GOA电路的性能。

Description

GOA电路
技术领域
本发明涉及显示技术领域,尤其涉及一种GOA电路。
背景技术
有机发光二极管(Organic Light Emitting Display,OLED)显示器件由于同时具备自发光,不需背光源、对比度高、厚度薄、视角广、反应速度快、可用于挠曲性面板、使用温度范围广、构造及制程较简单等优异特性,被认为是下一代平面显示器的新兴应用技术。
GOA(Gate Driver on Array)技术即阵列基板行驱动技术,是利用薄膜晶体管(Thin Film Transistor,TFT)液晶显示器阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。GOA电路具有两项基本功能:第一是输出栅极扫描驱动信号,驱动面板内的栅极线,打开显示区内的TFT,以对像素进行充电;第二是移位寄存功能,当一个栅极扫描驱动信号输出完成后,通过时钟控制进行下一个栅极扫描驱动信号的输出,并依次传递下去。GOA技术能减少外接IC的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框的显示产品。
由于OLED面板的自发光特性,未来的OLED面板必定追求轻薄和形态多样化。GOA技术是在外接电路仅提供几路控制信号基础上,采用与薄膜晶体管同样制程的工艺制作出行扫描驱动电路,可以降低设备成本,提高模组良率,节约IC成本。对于大尺寸高分辨率显示面板而言,由于有效充电时间较短,在GOA的输出波形中,下降时间必须尽可能短,一旦下降时间较长,会导致像素电路中开关TFT不能及时关闭,信号的电压数据难以存储在存储电容中,导致数据错冲。常规的降低充电时间的方法是在Q点输出波形右方产生额外对称肩膀,通过缓冲薄膜晶体管(buffer TFT)将电荷释放,然而对于高解析度产品而言,下降时间仍然会较长,不能满足产品性能要求。
发明内容
本发明的目的在于提供一种GOA电路,能够有效的减小扫描信号的下降时间,提升GOA电路的性能。
为实现上述目的,本发明提供了一种GOA电路,包括多级级联的GOA单元,每一级GOA单元均包括上拉控制单元、下传单元、反馈单元、第一上拉单元、第二上拉单元、自举电容单元、下拉单元及下拉控制单元;
设n为大于1的正整数,在第n级GOA单元中:
所述上拉控制单元电性连接第一节点和第二节点并接入第n-1级GOA单元的级传信号和上拉时钟信号,用于在上拉时钟信号控制下,将第n-1级GOA单元的级传信号输出至第一节点和第二节点;
所述下传单元电性连接第一节点并接入输出时钟信号,用于在第一节点的控制下,利用输出时钟信号输出第n级GOA单元的级传信号;
所述反馈单元电性连接第一节点、第二节点及第六节点并接入输出时钟信号和第n级GOA单元的级传信号,用于在第n级GOA单元的级传信号和第一节点的控制下,将输出时钟信号输出至第六节点和第二节点;
所述第一上拉单元电性连接第一节点并接入输出时钟信号,用于在第一节点的控制下,利用输出时钟信号输出第n级GOA单元的扫描信号;
所述第二上拉单元电性连接第一节点和第三节点并接入下降时钟信号,用于在第一节点的控制下,输出下降时钟信号至第三节点;
所述自举电容单元电性连接第一节点、第四节点及第三节点并接入第n级GOA单元的扫描信号、输出时钟信号及下降时钟信号,用于在输出时钟信号及下降时钟信号的控制下,利用第n级GOA单元的扫描信号及第三节点的电压抬升第四节点,使得第一节点的电压随着第四节点的电压抬升而抬升;
所述下拉单元电性连接第一节点和第二节点并接入第n级GOA单元的扫描信号、第n+2级GOA单元的级传信号、第一低电平及第二低电平,用于在第n+2级GOA单元的级传信号的控制下,将第一节点和第二节点至第一低电平,将第n级GOA单元的扫描信号下拉至第二低电平;
所述下拉控制单元电性连接第一节点、第二节点、第五节点和第六节点并接入第n级GOA单元的级传信号、第一低电平及第二低电平,用于在第五节点的控制下将第一节点和第二节点的电位保持在第一低电平,将第n级GOA单元的级传信号的电位下拉至第一低电平,将第六节点的电位下拉至第二低电平。
所述上拉控制单元包括第一薄膜晶体管及第二薄膜晶体管;
所述第一薄膜晶体管的栅极接入上拉时钟信号,源极接入第n-1级GOA单元的级传信号,漏极电性连接第二节点;
所述第二薄膜晶体管的栅极接入上拉时钟信号,源极电性连接第二节点,漏极电性连接第一节点。
所述下传单元包括第三薄膜晶体管;所述第三薄膜晶体管的栅极电性连接第一节点,源极接入输出时钟信号,漏极输出第n级GOA单元的级传信号。
所述反馈单元包括第四薄膜晶体管及第五薄膜晶体管;
所述第四薄膜晶体管的栅极电性连接第一节点,源极接入输出时钟信号,漏极电性连接第六节点;
所述第五薄膜晶体管的栅极接入第n级GOA单元的级传信号,源极电性连接第二节点,漏极电性连接第六节点。
所述第一上拉单元包括第六薄膜晶体管;
所述第六薄膜晶体管的栅极电性连接第一节点,源极接入输出时钟信号,漏极输出第n级GOA单元的扫描信号。
所述第二上拉单元包括第七薄膜晶体管;
所述第七薄膜晶体管的栅极电性连接第一节点,源极接入下降时钟信号,漏极电性连接第三节点。
所述自举电容单元包括:电容、第八薄膜晶体管及第九薄膜晶体管;
所述电容的第一端电性连接第一节点,第二端电性连接第四节点;
所述第八薄膜晶体管的栅极接入输出时钟信号,源极电性连接第四节点,漏极接入第n级GOA单元的扫描信号;
所述第九薄膜晶体管的栅极接入下降时钟信号,源极电性连接第四节点,漏极电性连接第三节点。
所述下拉单元包括第十薄膜晶体管、第十一薄膜晶体管及第十二薄膜晶体管;
所述第十薄膜晶体管的栅极接入第n+2级GOA单元的级传信号,源极接入第n级GOA单元的扫描信号,漏极接入第二低电平;
所述第十一薄膜晶体管的栅极接入第n+2级GOA单元的级传信号,源极电性连接第一节点,漏极电性连接第二节点;
所述第十二薄膜晶体管的栅极第n+2级GOA单元的级传信号,源极电性连接第二节点,漏极接入第一低电平。
所述下拉控制单元包括第十三薄膜晶体管、第十四膜晶体管、第十五薄膜晶体管、第十六薄膜晶体管、第十七薄膜晶体管、第十八薄膜晶体管、第十九薄膜晶体管、第二十薄膜晶体管及第二十一薄膜晶体管;
所述第十三薄膜晶体管的栅极电性连接第五节点,源极电性连接第二节点,漏极接入第一低电平;
所述第十四薄膜晶体管的栅极电性连接第五节点,源极电性连接第一节点,漏极电性连接第二节点;
所述第十五薄膜晶体管的栅极电性连接第五节点,源极接入第n级GOA单元的级传信号,漏极接入第一低电平;
所述第十六薄膜晶体管的栅极电性连接第五节点,源极电性连接第六节点,漏极接入第二低电平;
所述第十七薄膜晶体管的栅极电性连接第五节点,源极电性连接第六节点,漏极接入第二低电平;
所述第十八薄膜晶体管的栅极和源极均接入高电平,漏极电性连接第十九薄膜晶体管的源极;
所述第十九薄膜晶体管的栅极电性连接第一节点,漏极接入第一低电平;
所述第二十薄膜晶体管的栅极电性连接第十九薄膜晶体管的源极,源极接入高电平,漏极电性连接第五节点;
所述第二十一薄膜晶体管的栅极电性连接第一节点,源极电性连接第五节点,漏极接入第一低电平。
所述第二低电平小于第一低电平。
本发明的有益效果:本发明提供一种GOA电路。所述GOA电路中每一级GOA单元均包括上拉控制单元、下传单元、反馈单元、第一上拉单元、第二上拉单元、自举电容单元、下拉单元及下拉控制单元,所述自举电容单元并在GOA电路能够与第二上拉单元配合产生具有非等高肩结构的第一节点的电位波形,且该非等高肩结构的右肩的电位与第一节点最高点电位一致,从而有效的减小扫描信号的下降时间,提升GOA电路的性能。
附图说明
为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
附图中,
图1为本发明的GOA电路的一级GOA单元的电路图;
图2为本发明的GOA电路的波形图;
图3为本发明的GOA电路的第一级GOA单元的电路图;
图4为本发明的GOA电路的倒数第二级GOA单元的电路图;
图5为本发明的GOA电路的最后一级GOA单元的电路图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
请参阅图1,本发明提供一种GOA电路,包括多级级联的GOA单元,每一级GOA单元均包括上拉控制单元100、下传单元200、反馈单元300、第一上拉单元400、第二上拉单元500、自举电容单元600、下拉单元700及下拉控制单元800;
设n为大于1的正整数,在第n级GOA单元中:
所述上拉控制单元100电性连接第一节点Q(n)和第二节点H(n)并接入第n-1级GOA单元的级传信号Cout(n-1)和上拉时钟信号CKU,用于在上拉时钟信号CKU控制下,将第n-1级GOA单元的级传信号Cout(n-1)输出至第一节点Q(n)和第二节点H(n);
所述下传单元200电性连接第一节点Q(n)并接入输出时钟信号CKO,用于在第一节点Q(n)的控制下,利用输出时钟信号CKO输出第n级GOA单元的级传信号Cout(n);
所述反馈单元300电性连接第一节点Q(n)、第二节点H(n)及第六节点F(n)并接入输出时钟信号CKO和第n级GOA单元的级传信号Cout(n),用于在第n级GOA单元的级传信号Cout(n)和第一节点Q(n)的控制下,将输出时钟信号CKO输出至第六节点F(n)和第二节点H(n);
所述第一上拉单元400电性连接第一节点Q(n)并接入输出时钟信号CKO,用于在第一节点Q(n)的控制下,利用输出时钟信号CKO输出第n级GOA单元的扫描信号G(n);
所述第二上拉单元500电性连接第一节点Q(n)和第三节点J(n)并接入下降时钟信号(CKD),用于在第一节点Q(n)的控制下,输出下降时钟信号CKD至第三节点J(n);
所述自举电容单元600电性连接第一节点Q(n)、第四节点K(n)及第三节点J(n)并接入第n级GOA单元的扫描信号G(n)、输出时钟信号CKO及下降时钟信号CKD,用于在输出时钟信号CKO及下降时钟信号(CKD)的控制下,利用第n级GOA单元的扫描信号G(n)及第三节点J(n)的电压抬升第四节点K(n),使得第一节点Q(n)的电压随着第四节点K(n)的电压抬升而抬升;
所述下拉单元700电性连接第一节点Q(n)和第二节点H(n)并接入第n级GOA单元的扫描信号G(n)、第n+2级GOA单元的级传信号Cout(n+2)、第一低电平VGL1及第二低电平VGL2,用于在第n+2级GOA单元的级传信号Cout(n+2)的控制下,将第一节点Q(n)和第二节点H(n)至第一低电平VGL1,将第n级GOA单元的扫描信号G(n)下拉至第二低电平VGL2;
所述下拉控制单元800电性连接第一节点Q(n)、第二节点H(n)、第五节点P(n)和第六节点F(n)并接入第n级GOA单元的级传信号Cout(n)、第一低电平VGL1及第二低电平VGL2,用于在第五节点P(n)的控制下将第一节点Q(n)和第二节点H(n)的电位保持在第一低电平VGL1,将第n级GOA单元的级传信号Cout(n)的电位下拉至第一低电平VGL1,将第六节点F(n)的电位下拉至第二低电平VGL2。
具体地,如图1所示,在本发明的优选实施例中,所述上拉控制单元100包括第一薄膜晶体管T1及第二薄膜晶体管T2;所述第一薄膜晶体管T1的栅极接入上拉时钟信号CKU,源极接入第n-1级GOA单元的级传信号Cout(n-1),漏极电性连接第二节点H(n);所述第二薄膜晶体管T2的栅极接入上拉时钟信号CKU,源极电性连接第二节点H(n),漏极电性连接第一节点Q(n)。
具体地,如图1所示,在本发明的优选实施例中,所述下传单元200包括第三薄膜晶体管T3;所述第三薄膜晶体管T3的栅极电性连接第一节点Q(n),源极接入输出时钟信号CKO,漏极输出第n级GOA单元的级传信号Cout(n)。
具体地,如图1所示,在本发明的优选实施例中,所述反馈单元300包括第四薄膜晶体管T4及第五薄膜晶体管T5;所述第四薄膜晶体管T4的栅极电性连接第一节点Q(n),源极接入输出时钟信号CKO,漏极电性连接第六节点F(n);所述第五薄膜晶体管T5的栅极接入第n级GOA单元的级传信号Cout(n),源极电性连接第二节点H(n),漏极电性连接第六节点F(n)。
具体地,如图1所示,在本发明的优选实施例中,所述第一上拉单元400包括第六薄膜晶体管T6;所述第六薄膜晶体管T6的栅极电性连接第一节点Q(n),源极接入输出时钟信号CKO,漏极输出第n级GOA单元的扫描信号G(n)。
具体地,如图1所示,在本发明的优选实施例中,所述第二上拉单元500包括第七薄膜晶体管T7;所述第七薄膜晶体管T7的栅极电性连接第一节点Q(n),源极接入下降时钟信号CKD,漏极电性连接第三节点J(n)。
具体地,如图1所示,在本发明的优选实施例中,所述自举电容单元600包括:电容C1、第八薄膜晶体管T8及第九薄膜晶体管T9;所述电容C1的第一端电性连接第一节点Q(n),第二端电性连接第四节点K(n);所述第八薄膜晶体管T8的栅极接入输出时钟信号CKO,源极电性连接第四节点K(n),漏极接入第n级GOA单元的扫描信号(G(n));所述第九薄膜晶体管T9的栅极接入下降时钟信号CKD,源极电性连接第四节点K(n),漏极电性连接第三节点J(n)。
具体地,如图1所示,在本发明的优选实施例中,所述下拉单元700包括第十薄膜晶体管T10、第十一薄膜晶体管T11及第十二薄膜晶体管T12;
所述第十薄膜晶体管T10的栅极接入第n+2级GOA单元的级传信号Cout(n+2),源极接入第n级GOA单元的扫描信号G(n),漏极接入第二低电平VGL2;所述第十一薄膜晶体管T11的栅极接入第n+2级GOA单元的级传信号Cout(n+2),源极电性连接第一节点Q(n),漏极电性连接第二节点H(n);所述第十二薄膜晶体管T12的栅极第n+2级GOA单元的级传信号Cout(n+2),源极电性连接第二节点H(n),漏极接入第一低电平VGL1。
具体地,如图1所示,在本发明的优选实施例中,所述下拉控制单元800电性连接第一节点Q(n)、第二节点H(n)、第五节点P(n)和第六节点F(n)并接入第n级GOA单元的级传信号Cout(n)、第一低电平VGL1及第二低电平VGL2,用于在第五节点P(n)的控制下将第一节点Q(n)和第二节点H(n)的电位保持在第一低电平VGL1,将第n级GOA单元的级传信号Cout(n)的电位下拉至第一低电平VGL1,将第六节点F(n)的电位下拉至第二低电平VGL2。
具体地,如图1所示,在本发明的优选实施例中,所述下拉控制单元800包括第十三薄膜晶体管T13、第十四膜晶体管T14、第十五薄膜晶体管T15、第十六薄膜晶体管T16、第十七薄膜晶体管T17、第十八薄膜晶体管T18、第十九薄膜晶体管T19、第二十薄膜晶体管T20及第二十一薄膜晶体管T21;
所述第十三薄膜晶体管T13的栅极电性连接第五节点P(n),源极电性连接第二节点H(n),漏极接入第一低电平VGL1;
所述第十四薄膜晶体管T14的栅极电性连接第五节点P(n),源极电性连接第一节点Q(n),漏极电性连接第二节点H(n);所
述第十五薄膜晶体管T15的栅极电性连接第五节点P(n),源极接入第n级GOA单元的级传信号Cout(n),漏极接入第一低电平VGL1;
所述第十六薄膜晶体管T16的栅极电性连接第五节点P(n),源极电性连接第六节点F(n),漏极接入第二低电平VGL2;
所述第十七薄膜晶体管T17的栅极电性连接第五节点P(n),源极电性连接第六节点F(n),漏极接入第二低电平VGL2;
所述第十八薄膜晶体管T18的栅极和源极均接入高电平VGH,漏极电性连接第十九薄膜晶体管T19的源极;
所述第十九薄膜晶体管T19的栅极电性连接第一节点Q(n),漏极接入第一低电平VGL1;
所述第二十薄膜晶体管T20的栅极电性连接第十九薄膜晶体管T19的源极,源极接入高电平VGH,漏极电性连接第五节点P(n);
所述第二十一薄膜晶体管T21的栅极电性连接第一节点Q(n),源极电性连接第五节点P(n),漏极接入第一低电平VGL1。
具体地,值得一提的是,如图3所示,为了实现电路的正常启动,本发明的GOA电路的第一级GOA单元中,采用启动信号STV替代所述第n-1级GOA单元的级传信号Cout(n-1)输入所述上拉控制单元100,实现电路的正常工作,对应到本发明的优选实施例中,即为第一级GOA单元中,所述第一薄膜晶体管T1和第二薄膜晶体管T2的栅极均接入启动信号STV;如图4和图5所示,在倒数第二级和最后一级GOA单元中采用启动信号STV替代所述第n+2级GOA单元的级传信号Cout(n+2)输入到下拉单元400中,对应到本发明的优选实施例中,即为在倒数第二级和最后一级GOA单元中,第十薄膜晶体管T10、第十一薄膜晶体管T11及第十二薄膜晶体管T12的栅极均接入启动信号STV。
优选地,如图2所示,本发明的GOA电路设有第一时钟信号CK1、第二时钟信号CK2及第三时钟信号CK3三条时钟信号,所述第一时钟信号CK1、第二时钟信号CK2及第三时钟信号CK3的高电平依次产生;设X为正整数,在3X-2级GOA单元中,上拉时钟信号CKU为第一时钟信号CK1,输出时钟信号CKO为第二时钟信号CK2,下降时钟信号CKD为第三时钟信号CK3,在3X-1级GOA单元中,上拉时钟信号为第二时钟信号CK2,输出时钟信号CKO为第三时钟信号CK3,下降时钟信号CKD为第一时钟信号CK1,在3X级GOA单元中,上拉时钟信号为第三时钟信号CK3,输出时钟信号CKO为第一时钟信号CK1,下降时钟信号CKD为第二时钟信号CK2。
具体地,在本发明的优选实施例中,所述启动信号STV的高电平为20V,低电平为-10V,所述第一时钟信号CK1、第二时钟信号CK2及第三时钟信号CK3的高电平为20V,低电平为-10V,高电位VGH为20V,第一低电位VGL1为-10V,第二低电位VGL2为-6V。
优选地,本发明的GOA电路中所述的所有薄膜晶体管均为金属氧化物半导体薄膜晶体管、多晶硅薄膜晶体管或非晶硅薄膜晶体管,且均为N型薄膜晶体管。
具体地,所述第十八薄膜晶体管T18、第十九薄膜晶体管T19、第二十薄膜晶体管T20及第二十一薄膜晶体管T21共同组成一个反相器。
需要说明的是,请参阅图1及图2,以本发明的优选实施例为例,在本发明的优选实施例中,第n级GOA单元中上拉时钟信号CKU为第一时钟信号CK1,输出时钟信号CKO为第二时钟信号CK2,下降时钟信号CKD为第三时钟信号CK3,其工作过程如下:
阶段S1:当第一时钟信号CK1处于高电位时,第一薄膜晶体管T1与第二薄膜晶体管T2打开,此时,第n-1级GOA单元的级传信号Cout(n-1)为高电位,因此,第一节点Q(n)电位被抬升为高电位,第三薄膜晶体管T3,第四薄膜晶体管T4,第六薄膜晶体管T6,第七薄膜晶体管T7,第十九薄膜晶体管T19及第二十一薄膜晶体管T21打开,第五节点P(n)被拉低至低电位,第十三薄膜晶体管T13、第十四薄膜晶体管T14、第十五薄膜晶体管T15、第十六薄膜晶体管T16及第十七薄膜晶体管T17均关闭,第二时钟信号CK2为低电位,第n级GOA单元的级传讯号Cout(n)与第n级GOA单元的扫描信号G(n)为低电位,第三时钟信号CK3为低电位,第八薄膜晶体管T8和第九薄膜晶体管T9均关闭,第四节点K(n)为低电位;
阶段S2、第一时钟信号CK1降为低电位,第一薄膜晶体管T1和第二薄膜晶体管T2均关闭,第二时钟信号CK2变为高电位,第n级GOA单元的级传讯号Cout(n)和第n级GOA单元的扫描信号G(n)升为高电位,第八薄膜晶体管T8打开,第四节点K(n)电位从低电位升为高电位,在电容C1的作用下,第一节点Q(n)被耦合至更高电位(38V)。
阶段S3:第二时钟信号CK2降为低电位,第八薄膜晶体管T8关闭,第三时钟信号CK3升为高电位,第九薄膜晶体管T9打开,第三时钟信号CK3的高电位输入到第四节点K(n)使其维持高电位,第一节点Q(n)继续保持被耦合至的更高电位(38V)。
阶段S4:第一时钟信号CK1升为高电位,第一薄膜晶体管T1和第二薄膜晶体管T2打开,同时第n+2级GOA单元的级传信号Cout(n+2)升为高电位,第十薄膜晶体管T10、第十一薄膜晶体管T11及第十二薄膜晶体管T12打开,第一节点Q(n)电位被拉低至第一低电位VGL1,同时由于所述第十八薄膜晶体管T18、第十九薄膜晶体管T19、第二十薄膜晶体管T20及第二十一薄膜晶体管T21共同组成的反相器的存在,第五节点P(n)的电位被抬升至高电位。
在上述工作过程中,第一节点Q(n)的电位波形具有非等高肩结构,其中左肩位于阶段S1,最高点位于阶段S2,右肩位于阶段S3,在阶段S2和阶段S3,第一节点Q(n)均能够保持较高电位,能够有效的减小扫描信号的下降时间,提升GOA电路的性能,现有技术中扫描信号的下降时间为一般为7.5μs,而本发明的优选实施例中扫描信号的下降时间为6.2μs,相比于现有技术明显降低。
综上所述,本发明提供一种GOA电路。所述GOA电路中每一级GOA单元均包括上拉控制单元、下传单元、反馈单元、第一上拉单元、第二上拉单元、自举电容单元、下拉单元及下拉控制单元,所述自举电容单元并在GOA电路能够与第二上拉单元配合产生具有非等高肩结构的第一节点的电位波形,且该非等高肩结构的右肩的电位与第一节点最高点电位一致,从而有效的减小扫描信号的下降时间,提升GOA电路的性能。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。

Claims (10)

1.一种GOA电路,其特征在于,包括多级级联的GOA单元,每一级GOA单元均包括上拉控制单元(100)、下传单元(200)、反馈单元(300)、第一上拉单元(400)、第二上拉单元(500)、自举电容单元(600)、下拉单元(700)及下拉控制单元(800);
设n为大于1的正整数,在第n级GOA单元中:
所述上拉控制单元(100)电性连接第一节点(Q(n))和第二节点(H(n))并接入第n-1级GOA单元的级传信号(Cout(n-1))和上拉时钟信号(CKU),用于在上拉时钟信号(CKU)控制下,将第n-1级GOA单元的级传信号(Cout(n-1))输出至第一节点(Q(n))和第二节点(H(n));
所述下传单元(200)电性连接第一节点(Q(n))并接入输出时钟信号(CKO),用于在第一节点(Q(n))的控制下,利用输出时钟信号(CKO)输出第n级GOA单元的级传信号(Cout(n));
所述反馈单元(300)电性连接第一节点(Q(n))、第二节点(H(n))及第六节点(F(n))并接入输出时钟信号(CKO)和第n级GOA单元的级传信号(Cout(n)),用于在第n级GOA单元的级传信号(Cout(n))和第一节点(Q(n))的控制下,将输出时钟信号(CKO)输出至第六节点(F(n))和第二节点(H(n));
所述第一上拉单元(400)电性连接第一节点(Q(n))并接入输出时钟信号(CKO),用于在第一节点(Q(n))的控制下,利用输出时钟信号(CKO)输出第n级GOA单元的扫描信号(G(n));
所述第二上拉单元(500)电性连接第一节点(Q(n))和第三节点(J(n))并接入下降时钟信号(CKD),用于在第一节点(Q(n))的控制下,输出下降时钟信号(CKD)至第三节点(J(n));
所述自举电容单元(600)电性连接第一节点(Q(n))、第四节点(K(n))及第三节点(J(n))并接入第n级GOA单元的扫描信号(G(n))、输出时钟信号(CKO)及下降时钟信号(CKD),用于在输出时钟信号(CKO)及下降时钟信号(CKD)的控制下,利用第n级GOA单元的扫描信号(G(n))及第三节点(J(n))的电压抬升第四节点(K(n)),使得第一节点(Q(n))的电压随着第四节点(K(n))的电压抬升而抬升;
所述下拉单元(700)电性连接第一节点(Q(n))和第二节点(H(n))并接入第n级GOA单元的扫描信号(G(n))、第n+2级GOA单元的级传信号(Cout(n+2))、第一低电平(VGL1)及第二低电平(VGL2),用于在第n+2级GOA单元的级传信号(Cout(n+2))的控制下,将第一节点(Q(n))和第二节点(H(n))至第一低电平(VGL1),将第n级GOA单元的扫描信号(G(n))下拉至第二低电平(VGL2);
所述下拉控制单元(800)电性连接第一节点(Q(n))、第二节点(H(n))、第五节点(P(n))和第六节点(F(n))并接入第n级GOA单元的级传信号(Cout(n))、第一低电平(VGL1)及第二低电平(VGL2),用于在第五节点(P(n))的控制下将第一节点(Q(n))和第二节点(H(n))的电位保持在第一低电平(VGL1),将第n级GOA单元的级传信号(Cout(n))的电位下拉至第一低电平(VGL1),将第六节点(F(n))的电位下拉至第二低电平(VGL2)。
2.如权利要求1所述的GOA电路,其特征在于,
所述上拉控制单元(100)包括第一薄膜晶体管(T1)及第二薄膜晶体管(T2);
所述第一薄膜晶体管(T1)的栅极接入上拉时钟信号(CKU),源极接入第n-1级GOA单元的级传信号(Cout(n-1)),漏极电性连接第二节点(H(n));
所述第二薄膜晶体管(T2)的栅极接入上拉时钟信号(CKU),源极电性连接第二节点(H(n)),漏极电性连接第一节点(Q(n))。
3.如权利要求1所述的GOA电路,其特征在于,
所述下传单元(200)包括第三薄膜晶体管(T3);所述第三薄膜晶体管(T3)的栅极电性连接第一节点(Q(n)),源极接入输出时钟信号(CKO),漏极输出第n级GOA单元的级传信号(Cout(n))。
4.如权利要求1所述的GOA电路,其特征在于,
所述反馈单元(300)包括第四薄膜晶体管(T4)及第五薄膜晶体管(T5);
所述第四薄膜晶体管(T4)的栅极电性连接第一节点(Q(n)),源极接入输出时钟信号(CKO),漏极电性连接第六节点(F(n));
所述第五薄膜晶体管(T5)的栅极接入第n级GOA单元的级传信号(Cout(n)),源极电性连接第二节点(H(n)),漏极电性连接第六节点(F(n))。
5.如权利要求1所述的GOA电路,其特征在于,所述第一上拉单元(400)包括第六薄膜晶体管(T6);
所述第六薄膜晶体管(T6)的栅极电性连接第一节点(Q(n)),源极接入输出时钟信号(CKO),漏极输出第n级GOA单元的扫描信号(G(n))。
6.如权利要求1所述的GOA电路,其特征在于,所述第二上拉单元(500)包括第七薄膜晶体管(T7);
所述第七薄膜晶体管(T7)的栅极电性连接第一节点(Q(n)),源极接入下降时钟信号(CKD),漏极电性连接第三节点(J(n))。
7.如权利要求1所述的GOA电路,其特征在于,所述自举电容单元(600)包括:电容(C1)、第八薄膜晶体管(T8)及第九薄膜晶体管(T9);
所述电容(C1)的第一端电性连接第一节点(Q(n)),第二端电性连接第四节点(K(n));
所述第八薄膜晶体管(T8)的栅极接入输出时钟信号(CKO),源极电性连接第四节点(K(n)),漏极接入第n级GOA单元的扫描信号(G(n));
所述第九薄膜晶体管(T9)的栅极接入下降时钟信号(CKD),源极电性连接第四节点(K(n)),漏极电性连接第三节点(J(n))。
8.如权利要求1所述的GOA电路,其特征在于,
所述下拉单元(700)包括第十薄膜晶体管(T10)、第十一薄膜晶体管(T11)及第十二薄膜晶体管(T12);
所述第十薄膜晶体管(T10)的栅极接入第n+2级GOA单元的级传信号(Cout(n+2)),源极接入第n级GOA单元的扫描信号(G(n)),漏极接入第二低电平(VGL2);
所述第十一薄膜晶体管(T11)的栅极接入第n+2级GOA单元的级传信号(Cout(n+2)),源极电性连接第一节点(Q(n)),漏极电性连接第二节点(H(n));
所述第十二薄膜晶体管(T12)的栅极第n+2级GOA单元的级传信号(Cout(n+2)),源极电性连接第二节点(H(n)),漏极接入第一低电平(VGL1)。
9.如权利要求1所述的GOA电路,其特征在于,
所述下拉控制单元(800)包括第十三薄膜晶体管(T13)、第十四膜晶体管(T14)、第十五薄膜晶体管(T15)、第十六薄膜晶体管(T16)、第十七薄膜晶体管(T17)、第十八薄膜晶体管(T18)、第十九薄膜晶体管(T19)、第二十薄膜晶体管(T20)及第二十一薄膜晶体管(T21);
所述第十三薄膜晶体管(T13)的栅极电性连接第五节点(P(n)),源极电性连接第二节点(H(n)),漏极接入第一低电平(VGL1);
所述第十四薄膜晶体管(T14)的栅极电性连接第五节点(P(n)),源极电性连接第一节点(Q(n)),漏极电性连接第二节点(H(n));
所述第十五薄膜晶体管(T15)的栅极电性连接第五节点(P(n)),源极接入第n级GOA单元的级传信号(Cout(n)),漏极接入第一低电平(VGL1);
所述第十六薄膜晶体管(T16)的栅极电性连接第五节点(P(n)),源极电性连接第六节点(F(n)),漏极接入第二低电平(VGL2);
所述第十七薄膜晶体管(T17)的栅极电性连接第五节点(P(n)),源极电性连接第六节点(F(n)),漏极接入第二低电平(VGL2);
所述第十八薄膜晶体管(T18)的栅极和源极均接入高电平(VGH),漏极电性连接第十九薄膜晶体管(T19)的源极;
所述第十九薄膜晶体管(T19)的栅极电性连接第一节点(Q(n)),漏极接入第一低电平(VGL1);
所述第二十薄膜晶体管(T20)的栅极电性连接第十九薄膜晶体管(T19)的源极,源极接入高电平(VGH),漏极电性连接第五节点(P(n));
所述第二十一薄膜晶体管(T21)的栅极电性连接第一节点(Q(n)),源极电性连接第五节点(P(n)),漏极接入第一低电平(VGL1)。
10.如权利要求1所述的GOA电路,其特征在于,所述第二低电平(VGL2)小于第一低电平(VGL1)。
CN201910357621.8A 2019-04-29 2019-04-29 Goa电路 Active CN110047438B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201910357621.8A CN110047438B (zh) 2019-04-29 2019-04-29 Goa电路
PCT/CN2019/097102 WO2020220480A1 (zh) 2019-04-29 2019-07-22 Goa 电路
US16/618,387 US11257409B1 (en) 2019-04-29 2019-07-22 Gate on array circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910357621.8A CN110047438B (zh) 2019-04-29 2019-04-29 Goa电路

Publications (2)

Publication Number Publication Date
CN110047438A true CN110047438A (zh) 2019-07-23
CN110047438B CN110047438B (zh) 2020-09-01

Family

ID=67280231

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910357621.8A Active CN110047438B (zh) 2019-04-29 2019-04-29 Goa电路

Country Status (3)

Country Link
US (1) US11257409B1 (zh)
CN (1) CN110047438B (zh)
WO (1) WO2020220480A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111261108A (zh) * 2020-02-11 2020-06-09 深圳市华星光电半导体显示技术有限公司 栅极驱动电路
CN111986605A (zh) * 2020-08-13 2020-11-24 深圳市华星光电半导体显示技术有限公司 栅极驱动电路
CN111986624A (zh) * 2020-08-04 2020-11-24 邵阳学院 一种低振荡的goa电路
CN112233628A (zh) * 2020-08-13 2021-01-15 深圳市华星光电半导体显示技术有限公司 Goa电路及液晶显示器
CN112259033A (zh) * 2020-10-16 2021-01-22 深圳市华星光电半导体显示技术有限公司 阵列基板行驱动电路及显示装置
CN115171619A (zh) * 2022-07-20 2022-10-11 长沙惠科光电有限公司 扫描驱动电路、阵列基板和显示面板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111477153A (zh) * 2020-05-08 2020-07-31 武汉华星光电技术有限公司 Goa电路和显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120113016A1 (en) * 2010-11-08 2012-05-10 Au Optronics Corporation Touch sensing device and method of driving same
CN106057157A (zh) * 2016-08-01 2016-10-26 深圳市华星光电技术有限公司 Goa电路及液晶显示面板
CN106409262A (zh) * 2016-11-28 2017-02-15 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN106531107A (zh) * 2016-12-27 2017-03-22 武汉华星光电技术有限公司 Goa电路
CN107393473A (zh) * 2017-08-25 2017-11-24 深圳市华星光电半导体显示技术有限公司 Goa电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100390887B1 (ko) * 2001-05-18 2003-07-12 주식회사 유피디 교류형 플라즈마 디스플레이 패널의 구동회로
TWI384756B (zh) * 2009-12-22 2013-02-01 Au Optronics Corp 移位暫存器
CN106128397B (zh) * 2016-08-31 2019-03-15 深圳市华星光电技术有限公司 一种goa驱动单元及驱动电路
CN108962166A (zh) * 2018-07-23 2018-12-07 深圳市华星光电技术有限公司 Goa电路及具有该goa电路的液晶显示装置
CN109243371B (zh) * 2018-10-29 2020-06-16 北京大学深圳研究生院 一种驱动电路单元、驱动电路和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120113016A1 (en) * 2010-11-08 2012-05-10 Au Optronics Corporation Touch sensing device and method of driving same
CN106057157A (zh) * 2016-08-01 2016-10-26 深圳市华星光电技术有限公司 Goa电路及液晶显示面板
CN106409262A (zh) * 2016-11-28 2017-02-15 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN106531107A (zh) * 2016-12-27 2017-03-22 武汉华星光电技术有限公司 Goa电路
CN107393473A (zh) * 2017-08-25 2017-11-24 深圳市华星光电半导体显示技术有限公司 Goa电路

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111261108A (zh) * 2020-02-11 2020-06-09 深圳市华星光电半导体显示技术有限公司 栅极驱动电路
US11610550B2 (en) 2020-02-11 2023-03-21 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Gate driving circuit and display device comprising the same
CN111986624A (zh) * 2020-08-04 2020-11-24 邵阳学院 一种低振荡的goa电路
CN111986624B (zh) * 2020-08-04 2022-02-08 邵阳学院 一种低振荡的goa电路
CN111986605A (zh) * 2020-08-13 2020-11-24 深圳市华星光电半导体显示技术有限公司 栅极驱动电路
CN112233628A (zh) * 2020-08-13 2021-01-15 深圳市华星光电半导体显示技术有限公司 Goa电路及液晶显示器
CN112259033A (zh) * 2020-10-16 2021-01-22 深圳市华星光电半导体显示技术有限公司 阵列基板行驱动电路及显示装置
CN115171619A (zh) * 2022-07-20 2022-10-11 长沙惠科光电有限公司 扫描驱动电路、阵列基板和显示面板
CN115171619B (zh) * 2022-07-20 2023-07-07 长沙惠科光电有限公司 扫描驱动电路、阵列基板和显示面板

Also Published As

Publication number Publication date
WO2020220480A1 (zh) 2020-11-05
CN110047438B (zh) 2020-09-01
US20220051598A1 (en) 2022-02-17
US11257409B1 (en) 2022-02-22

Similar Documents

Publication Publication Date Title
CN110047438A (zh) Goa电路
CN105336302B (zh) 基于ltps半导体薄膜晶体管的goa电路
CN105489180B (zh) Goa电路
CN106098003B (zh) Goa电路
CN106128379B (zh) Goa电路
CN105355187B (zh) 基于ltps半导体薄膜晶体管的goa电路
CN107958656B (zh) Goa电路
CN105469761B (zh) 用于窄边框液晶显示面板的goa电路
CN104766580B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN105096891B (zh) Cmos goa电路
CN110299112B (zh) Goa电路
CN105513550B (zh) Goa驱动电路
CN105976781B (zh) Goa电路
CN103680387B (zh) 一种移位寄存器及其驱动方法、显示装置
CN105469756B (zh) 基于ltps半导体薄膜晶体管的goa电路
CN104966500B (zh) 降低功耗的goa电路
CN104867472B (zh) 一种移位寄存器单元、栅极驱动电路和显示装置
CN104700799B (zh) 栅极驱动电路及显示装置
CN103703507B (zh) 液晶显示装置及其驱动方法
CN109961737A (zh) Goa电路和显示装置
CN109509459A (zh) Goa电路及显示装置
CN104882108A (zh) 基于氧化物半导体薄膜晶体管的goa电路
CN108877723A (zh) Goa电路及具有该goa电路的液晶显示装置
CN104715730B (zh) 一种栅极驱动电路及显示装置
JP2017510829A (ja) ゲート駆動回路及び駆動方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd.

Address before: 9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder