CN109997221B - 半导体装置、控制装置以及半导体装置的制造方法 - Google Patents
半导体装置、控制装置以及半导体装置的制造方法 Download PDFInfo
- Publication number
- CN109997221B CN109997221B CN201680091136.5A CN201680091136A CN109997221B CN 109997221 B CN109997221 B CN 109997221B CN 201680091136 A CN201680091136 A CN 201680091136A CN 109997221 B CN109997221 B CN 109997221B
- Authority
- CN
- China
- Prior art keywords
- lead frame
- semiconductor device
- base plate
- semiconductor element
- case
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 370
- 238000004519 manufacturing process Methods 0.000 title claims description 24
- 238000000034 method Methods 0.000 title claims description 18
- 239000000463 material Substances 0.000 claims abstract description 44
- 238000005538 encapsulation Methods 0.000 claims abstract description 4
- 239000003990 capacitor Substances 0.000 claims description 7
- 238000004806 packaging method and process Methods 0.000 claims description 5
- 238000005452 bending Methods 0.000 claims description 3
- 239000005022 packaging material Substances 0.000 claims description 3
- 230000006355 external stress Effects 0.000 abstract description 41
- 230000000694 effects Effects 0.000 description 17
- 239000011347 resin Substances 0.000 description 12
- 229920005989 resin Polymers 0.000 description 12
- 230000035882 stress Effects 0.000 description 11
- 230000007547 defect Effects 0.000 description 6
- 239000002184 metal Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000002238 attenuated effect Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000000465 moulding Methods 0.000 description 2
- 239000003566 sealing material Substances 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/562—Protection against mechanical damage
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4817—Conductive parts for containers, e.g. caps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
- H01L23/043—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
- H01L23/047—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body the other leads being parallel to the base
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02K—DYNAMO-ELECTRIC MACHINES
- H02K11/00—Structural association of dynamo-electric machines with electric components or with devices for shielding, monitoring or protection
- H02K11/0094—Structural association with other electrical or electronic devices
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02K—DYNAMO-ELECTRIC MACHINES
- H02K11/00—Structural association of dynamo-electric machines with electric components or with devices for shielding, monitoring or protection
- H02K11/30—Structural association with control circuits or drive circuits
- H02K11/33—Drive circuits, e.g. power electronics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
- H01L2224/331—Disposition
- H01L2224/3318—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/33181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/16—Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
- H01L23/18—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
- H01L23/24—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/40—Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs
- H01L23/4006—Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs with bolts or screws
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/072—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
本发明的目的在于提供能够降低经由引线框而传递至半导体芯片的外部应力的半导体装置。本发明涉及的半导体装置具备:基座板;半导体元件,其保持于基座板之上;壳体,其配置于基座板之上,具有将半导体元件容纳在内的框形状;端子部,其设置于壳体的外表面,能够与外部装置连接;长条状的引线框,其一端以能够与在壳体设置的端子部连接的方式进行配置,另一端经由接合材料而连接至半导体元件之上;封装材料,其配置于壳体内,将壳体内的引线框和半导体元件进行封装;以及固定部,其在壳体内将引线框的一部分固定于基座板或者壳体。
Description
技术领域
本发明涉及半导体装置、控制装置以及半导体装置的制造方法,特别地涉及封装技术。
背景技术
就半导体元件的封装技术而言,存在将半导体芯片与板状的引线框直接接合的直接引线键合(例如专利文献1)。通过直接引线键合而模块化后的半导体装置与以往相比电力损耗小。
在专利文献2中公开了在向配置于壳体内的半导体芯片连接键合导线之后,通过树脂对该壳体内进行封装而模块化的半导体装置。这样的半导体装置所具备的引线框不是与树脂制的壳体一体成型的部件。
专利文献1:日本特开2007-142138号公报
专利文献2:日本专利第4985116号公报
发明内容
就引线框与壳体未被一体成型的半导体装置而言,在通过直接引线键合而将该引线框接合至半导体芯片的情况下,引线框仅通过与半导体芯片之间的接合部进行保持。如果应力从外部施加至这样的半导体装置,则该应力经由引线框而传递至半导体芯片。外部应力使半导体芯片或接合层产生裂纹等,其结果,半导体装置的可靠性下降。
本发明就是为了解决上述这样的课题而提出的,其目的在于提供降低经由引线框而传递至半导体元件的外部应力,可靠性提高的半导体装置。
本发明涉及的半导体装置具备:基座板;半导体元件,其保持于基座板之上;壳体,其配置于基座板之上,具有将半导体元件容纳在内的框形状;端子部,其设置于壳体的外表面,能够与外部装置连接;长条状的引线框,其一端以能够与在壳体设置的端子部连接的方式进行配置,另一端经由接合材料而连接至半导体元件之上;封装材料,其配置于壳体内,将壳体内的引线框和半导体元件进行封装;以及固定部,其在壳体内将引线框的一部分固定于基座板或者壳体。
发明的效果
根据本发明,能够提供降低经由引线框而传递至半导体元件的外部应力,可靠性提高的半导体装置。
本发明的目的、特征、方案以及优点通过以下的详细说明和附图变得更清楚。
附图说明
图1是实施方式1的半导体装置的剖面图。
图2是实施方式2的半导体装置的剖面图。
图3是实施方式3的半导体装置的剖面图。
图4是实施方式4的半导体装置的剖面图。
图5是实施方式5的半导体装置的剖面图。
图6是实施方式6的半导体装置的剖面图。
图7是实施方式7的半导体装置的剖面图。
图8是实施方式8的半导体装置的剖面图。
图9是实施方式9的半导体装置的剖面图。
图10是表示实施方式10的控制装置的图。
图11是表示实施方式11的控制装置的图。
具体实施方式
对本发明涉及的半导体装置的实施方式进行说明。
<实施方式1>
图1是本实施方式1的半导体装置101的剖面图。半导体装置101具备:基座板1;以及半导体元件4,其隔着绝缘层2和接合材料3a而保持于该基座板1的表面1a。在本实施方式1中,基座板1是金属板,包含例如Cu、Al或者将Cu作为主要成分的合金等。基座板1例如是散热器。绝缘层2例如是在表面配置了电路图案的绝缘性的基板,例如是安装基板。接合材料3a将绝缘层2与半导体元件4进行接合。接合材料3a例如是焊料。半导体元件4是例如以SiC或者GaN为主要成分的功率半导体芯片。此外,图1所示的半导体装置101在基座板1的面内包含2个绝缘层2,在每个绝缘层2之上各配置2个半导体元件4。图1所示的该半导体装置101是一个例子,绝缘层2以及半导体元件4的配置个数以及配置不限定于此。
半导体装置101在俯视观察时具有框形状,还具备壳体9,该壳体9将半导体元件4容纳在内,壳体9配置于基座板1之上。壳体9的上表面9d位于高于半导体元件4的表面的位置。壳体9是绝缘体,例如由树脂构成。在壳体9的外表面9c配置能够与外部装置连接的端子部7。在本实施方式1中,端子部7配置于壳体9的上表面9d。在本实施方式1中,端子部7是螺母,能够通过例如螺栓等而对与外部装置连接的配线进行紧固。
半导体装置101还具备长条状的即板状的引线框5。引线框5的一端5a以能够与壳体9的端子部7连接的方式进行配置。该引线框5的一端5a并非必须固定于端子部7。例如,在端子部7是螺母的情况下,引线框的一端5a以能够与连接至外部装置的配线一起通过螺栓而紧固至端子部7的螺母的方式进行配置。或者例如,引线框的一端5a也可以配置为预先与端子部7接触。引线框5的另一端5b经由接合材料3b而与半导体元件4的表面连接。在本实施方式1中,半导体装置101具备2个引线框5,每个引线框5与2个半导体元件4连接。如上所述,图1所示的半导体装置101是一个例子,引线框5的设置个数以及与1个引线框5连接的半导体元件4的个数不限定于此。即,引线框5的另一端5b与至少1个半导体元件4的表面连接。
另外,半导体装置101将引线框5的一部分5c固定于壳体9内,即由壳体9的框形状包围的空间内。引线框5的一部分5c位于引线框的一端5a与引线框的另一端5b之间。该引线框5的一部分5c通过半导体装置101具备的固定部6而进行固定。在本实施方式1中,该固定部6配置于与壳体9相比更靠内侧的基座板1之上。另外,固定部6包含:凸起部10即凸台,其从基座板1的表面1a凸出;螺孔6b,其设置于该凸起部10;以及螺钉6a,其紧固至螺孔6b。凸起部10例如由与基座板1相同的金属构成。引线框5的一部分5c通过与螺孔6b进行紧固的螺钉6a而固定于凸起部10。此外,半导体装置101相对于1个引线框5而具备至少1个固定部6。即,半导体装置101也可以具备将1个引线框5进行固定的大于或等于2个的固定部6。
引线框5与凸起部10或者基座板1电绝缘。半导体装置101在固定部6与引线框5的一部分5c之间或者在凸起部10与引线框5的一部分5c之间包含绝缘部件(未图示)。该绝缘部件是树脂制的垫圈或具有绝缘性的膜等。此外,绝缘性的膜例如是通过在引线框5的一部分5c进行涂敷而形成的。另外,例如,在引线框5的一部分5c设置的用于供螺钉6a穿过的孔的直径大于螺钉6a的直径,引线框5的一部分5c不与螺钉6a接触。或者,例如,螺钉6a由树脂等绝缘体构成,即使引线框5的一部分5c与螺钉6a接触也电绝缘。
在本实施方式1中,固定于凸起部10的引线框5的一部分5c和与半导体元件4连接的引线框5的另一端5b距离基座板1的表面1a的高度是相同的,它们以平面的形态进行连接。
壳体9所容纳的引线框5和半导体元件4通过封装材料8而进行封装。封装材料8配置于基座板1成为底部且壳体9成为侧壁的容器形状内。
另外,半导体装置101具备的引线框5和壳体9并不是一体物,而是单独的部件。引线框5和壳体9不是通过嵌入成型而制作成的一体成型品。即,引线框5和壳体9不是例如通过构成壳体9的树脂而将引线框5固定于壳体9的一体成型品。该半导体装置101的制造方法包含以下工序:准备具有框形状的壳体9;以及独立于壳体9而准备引线框5。另外,在本实施方式1中,半导体装置101的制造方法包含准备与壳体9相比固定部6被配置于内侧的基座板1的工序。半导体装置101的制造方法包含以下工序:准备保持于基座板1之上的半导体元件4;以框形状将半导体元件4容纳在内的方式将壳体9配置于基座板1之上;将引线框5的一端5a以能够与在壳体9的外表面9c设置的端子部7连接的方式进行配置,且,将引线框5的另一端5b接合至半导体元件4之上;将引线框5的一部分5c固定于固定部6;以及注入将壳体9内的引线框5和半导体元件4进行封装的封装材料8。
(效果)
在将外部装置(未图示),例如端子座、电容器、电动机等连接至半导体装置101的端子部7的情况下,由于这些外部装置的振动或热变形而产生的外部应力被施加至引线框5。本实施方式1的半导体装置101将沿着引线框5而输入的外部应力利用固定部6进行切断。即,半导体装置101对被输入至与固定部6相比位于引线框5的前端方向的半导体元件4的外部应力进行缓和。就半导体装置101而言,即使预料外的外部应力被输入至引线框5,也防止由于该应力而在半导体元件4或者接合材料3b产生裂纹等缺陷。并且,半导体装置101避免半导体元件4的致命的故障。
综上所述,本实施方式1的半导体装置101具备:基座板1;半导体元件4,其保持于基座板1之上;壳体9,其配置于基座板1之上,具有将半导体元件4容纳在内的框形状;端子部7,其设置于壳体9的外表面9c,能够与外部装置连接;长条状的引线框5,其一端5a以能够与在壳体9设置的端子部7连接的方式进行配置,另一端5b经由接合材料3b而连接至半导体元件4之上;封装材料8,其配置于壳体9内,将壳体9内的引线框5和半导体元件4进行封装;以及固定部6,其将引线框5的一部分5c固定于壳体9内。
具备上述这样的结构的半导体装置101将从端子部7或者引线框5的一端5a输入至引线框5的外部应力利用固定部6进行切断。就以往的半导体装置而言,由于引线框仅通过与半导体元件之间的接合部进行固定,因此外部应力被直接输入至该半导体元件。本实施方式1所示的半导体装置101使外部应力通过固定部6得到衰减。其结果,传递至半导体元件4的外部应力降低。半导体装置101防止由于外部应力而在半导体元件4或者接合材料3b产生裂纹等缺陷。并且,半导体装置101避免半导体元件4的致命的故障。
另外,半导体装置101具备的固定部6配置于与壳体9相比更靠内侧的基座板1之上。固定部6包含:螺孔6b,其设置于从基座板1的表面1a凸出的凸起部10;以及螺钉6a。引线框5的一部分5c通过与螺孔6b进行紧固的螺钉6a而固定于凸起部10。
在本实施方式1中,基座板1以及凸起部10是金属。半导体装置101通过具有强度的凸起部10以及基座板1对引线框5进行保持。就半导体装置101而言,即使预料外的外部应力被输入至引线框5,也通过固定部6对该应力进行衰减或者切断。并且,固定部6防止该外部应力传递至半导体元件4。半导体装置101避免半导体元件4的致命的故障。此外,半导体装置101在对应于1个引线框5而具备大于或等于2个固定部6的情况下,更加强力地对外部应力进行衰减或者切断。
另外,半导体装置101具备的引线框5和壳体9不是一体物。以往,就引线框和壳体不是一体物的半导体装置而言,引线框仅通过其另一端与半导体元件接合的部分进行固定。本实施方式1的半导体装置101将不与壳体9一体的引线框5不仅在与半导体元件4之间的接合部而且在设置于凸起部10的固定部6进行固定。并且,半导体装置101将从端子部7或者引线框5的一端5a输入至引线框5的外部应力利用固定部6进行切断。半导体装置101避免半导体元件4的致命的故障。
另外,在半导体装置101具备的固定部6处固定的引线框5的一部分5c和与半导体元件4连接的引线框5的另一端5b距离基座板1的表面1a的高度是相同的,它们以平面的形态进行连接。具备这样的结构的半导体装置101将引线框5和半导体元件4保持可靠的接触状态而进行固定,并且,对从外部输入的应力进行切断。
本实施方式1的半导体装置101的制造方法包含以下工序:准备具有框形状的壳体9;以及独立于壳体9而准备引线框5。另外,半导体装置101的制造方法包含以下工序:准备基座板1以及已保持于基座板1之上的半导体元件4;以框形状将半导体元件4容纳在内的方式将壳体9配置于基座板1之上;将引线框5的一端5a以能够与在壳体9的外表面9c设置的端子部7连接的方式进行配置,并且,将引线框5的另一端5b接合至半导体元件4之上;将引线框5的一部分5c固定于固定部6;以及注入将壳体9内的引线框5和半导体元件4进行封装的封装材料8。
以往,就引线框和壳体不是一体物的半导体装置而言,引线框仅通过其另一端与半导体元件接合的部分进行固定。根据本实施方式1的半导体装置101的制造方法,半导体装置101将不与壳体9一体的引线框5不仅在与半导体元件4之间的接合部而且在设置于凸起部10的固定部6进行固定。并且,半导体装置101将从端子部7或者引线框5的一端5a输入至引线框5的外部应力利用固定部6进行切断。半导体装置101避免半导体元件4的致命的故障。
<实施方式2>
对实施方式2的半导体装置进行说明。此外,对于与实施方式1相同的结构以及动作、效果省略说明。
图2是本实施方式2的半导体装置102的剖面图。半导体装置102与实施方式1所记载的半导体装置101相比,固定部6不同。壳体9包含:具有框形状的壳体主体9f;以及台阶部9e,其配置于壳体主体9f的内侧,与壳体主体9f相比高度低。固定部6是设置于台阶部9e的螺孔6b以及螺钉6a。
螺孔6b由在设置于树脂制的台阶部9e的锪孔6d的内部配置的金属制的螺母构成。螺母例如是嵌入螺母6e(也称为荷兰钻头(dutch bit),或者,螺纹嵌件)。引线框5的一部分5c通过与螺孔6b进行紧固的螺钉6a而固定于壳体9的台阶部9e。
另外,半导体装置102具备的引线框5和壳体9不是一体物,而是单独的部件。即,半导体装置102的制造方法包含以下工序:准备具有将半导体元件4容纳在内的框形状的壳体9;以及独立于壳体9而准备引线框5。另外,在本实施方式2中,半导体装置102的制造方法包含准备在壳体主体9f的内侧的台阶部9e配置有固定部6的壳体9的工序。另外,在该制造方法中,包含将嵌入螺母6e压入至锪孔6d的工序。
(效果)
综上所述,本实施方式2的半导体装置102具备的壳体9包含:具有框形状的壳体主体9f;以及台阶部9e,其配置于壳体主体9f的内侧,与壳体主体9f相比高度低。固定部6配置于台阶部9e。半导体装置102将引线框5的一部分5c固定于壳体9的台阶部9e。具备这样的结构的半导体装置102利用与保持半导体元件4的基座板1不同的部件即壳体9承受、切断从端子部7或者引线框5的一端5a输入至引线框5的外部应力。由此,施加至半导体元件4的应力被进一步降低。半导体装置102防止由于外部应力而在半导体元件4或者接合材料3b产生裂纹等缺陷。并且,半导体装置102避免半导体元件4的致命的故障。
另外,半导体装置102具备的固定部6包含设置于台阶部9e的螺孔6b和螺钉6a,引线框5的一部分5c通过与螺孔6b进行紧固的螺钉6a而固定于台阶部9e。具备这样的结构的半导体装置102利用与保持半导体元件4的基座板1不同的部件即壳体9承受、切断从端子部7或者引线框5的一端5a输入至引线框5的外部应力。由此,半导体装置102避免由外部应力导致的半导体元件4的致命的故障。
另外,虽然省略图示,但半导体装置102的固定部6也可以在引线框5的一部分5c与螺钉6a的头部之间还包含垫圈。具备这样的结构的半导体装置102减轻螺钉紧固时的针对引线框5的力矩。另外,半导体装置102降低螺钉紧固时的摩擦力。
另外,半导体装置102具备的引线框5和壳体9不是一体物。就引线框5和壳体9不是一体物,并且,引线框的一端5a配置为未被固定于端子部7的半导体装置而言,引线框5仅通过其另一端5b与半导体元件4接合的部分进行固定。另一方面,本实施方式2的半导体装置102还将引线框5固定于在台阶部9e设置的固定部6。半导体装置102将从端子部7或者引线框5的一端5a输入至引线框5的外部应力通过固定部6进行切断。半导体装置102避免半导体元件4的致命的故障。
<实施方式3>
对本实施方式3的半导体装置进行说明。此外,对于与实施方式1或者实施方式2相同的结构以及动作、效果省略说明。
图3是本实施方式3的半导体装置103的剖面图。半导体装置103与实施方式2所记载的半导体装置102相比,固定部6不同。半导体装置103具备的壳体9与实施方式2同样地,包含壳体主体9f和台阶部9e。在台阶部9e设置贯穿孔6f,该贯穿孔6f贯穿台阶部9e的表面9a与背面9b之间。在基座板1的表面1a对应于在台阶部9e的背面9b开口的贯穿孔6f的位置设置螺孔6b。半导体装置103具备的固定部6包含设置于该台阶部9e的贯穿孔6f、螺钉6a以及螺孔6b。引线框5的一部分5c通过经由贯穿孔6f而与螺孔6b紧固的螺钉6a而进行固定。即,半导体装置103通过固定部6而将引线框5、壳体9以及基座板1一起固定。具备这样的结构的半导体装置103在实施方式1或者实施方式2所记载的效果的基础上,还取得组装容易这一效果。
另外,虽然省略图示,但半导体装置103的固定部6也可以在引线框5的一部分5c与螺钉6a的头部之间还包含垫圈。由于这样的结构,半导体装置103减轻螺钉紧固时的针对引线框5的力矩。另外,半导体装置103降低螺钉紧固时的摩擦力。
<实施方式4>
对本实施方式4的半导体装置进行说明。此外,对与实施方式1至实施方式3的任一者相同的结构以及动作、效果省略说明。
图4是本实施方式4的半导体装置104的剖面图。半导体装置104与实施方式3所记载的半导体装置103相比,固定部6不同。半导体装置104具备的壳体9与实施方式3同样地,包含壳体主体9f和台阶部9e。半导体装置104具备的固定部6包含螺钉6a、螺孔6b、第1贯穿孔6g以及第2贯穿孔6h。第1贯穿孔6g设置于台阶部9e,贯穿台阶部9e的表面9a与背面9b之间。另外,第2贯穿孔6h设置于基座板1,对应于在台阶部9e的背面9b开口的第1贯穿孔6g的位置而贯穿基座板1的表面1a与背面1b之间。螺孔6b对应于第1贯穿孔6g与第2贯穿孔6h的位置而设置于引线框5的一部分5c。螺钉6a的头部配置在基座板1的背面1b侧,螺钉6a经由第1贯穿孔6g和第2贯穿孔6h而紧固至引线框5的螺孔6b。由此,将引线框5的一部分5c固定。就具备这样的结构的半导体装置104而言,螺钉紧固时的旋转方向的应力不被输入或者不易被输入至半导体元件4。即,半导体装置104在实施方式3所记载的效果的基础上,进一步降低施加至半导体元件4的应力。
<实施方式5>
对本实施方式5的半导体装置进行说明。此外,对于与实施方式1相同的结构以及动作、效果省略说明。
图5是本实施方式5的半导体装置105的剖面图。半导体装置105具备的固定部6与实施方式1所记载的半导体装置101同样地,配置于与壳体9相比更靠内侧的基座板1之上。在基座板1配置从其表面1a凸出的凸起部10即凸台。固定部6包含设置于该凸起部10的嵌合部6i。引线框5的一部分5c与嵌合部6i嵌合而固定于凸起部10。此外,就半导体装置105的制造方法而言,将引线框5的一部分5c压入而固定至凸起部10所包含的嵌合部6i。另外,引线框5与凸起部10或者基座板1电绝缘。半导体装置105在固定部6与引线框5的一部分5c之间或者在凸起部10与引线框5的一部分5c之间包含绝缘部件(未图示)。
具备这样的结构的半导体装置105将从端子部7或者引线框5的一端5a输入至引线框5的外部应力利用固定部6进行切断。外部应力由固定部6衰减,传递至半导体元件4的外部应力降低。半导体装置105防止由于外部应力而在半导体元件4或者接合材料3b产生裂纹等缺陷。并且,半导体装置105避免半导体元件4的致命的故障。并且,就半导体装置105而言,无需追加用于设置固定部6的新的部件,能够降低成本。
<实施方式6>
对本实施方式6的半导体装置进行说明。此外,对于与实施方式2或者实施方式5的任一者相同的结构以及动作、效果省略说明。
图6是本实施方式6的半导体装置106的剖面图。半导体装置106与实施方式5所记载的半导体装置105相比,固定部6不同。半导体装置106具备的壳体9包含:具有框形状的壳体主体9f;以及台阶部9e,其配置于壳体主体9f的内侧,与壳体主体9f相比高度低。固定部6包含设置于台阶部9e的嵌合部6i。引线框5的一部分5c与嵌合部6i嵌合而固定于台阶部9e。此外,就半导体装置106的制造方法而言,将引线框5的一部分5c压入而固定至凸起部10所包含的嵌合部6i。
具备这样的结构的半导体装置106通过与保持半导体元件4的基座板1不同的部件即壳体9承受、切断从端子部7或者引线框5的一端5a输入至引线框5的外部应力。半导体装置106防止由于外部应力而在半导体元件4或者接合材料3b产生裂纹等缺陷。并且,半导体装置106避免半导体元件4的致命的故障。另外,就半导体装置106而言,无需追加用于设置固定部6的新的部件,降低了其制造成本。
<实施方式7>
对本实施方式7的半导体装置进行说明。图7是本实施方式7的半导体装置107的剖面图。
除了实施方式1所记载的半导体装置101具备的固定部6以外的结构,半导体装置107与该半导体装置101相同。即,半导体装置107具备:基座板1;以及半导体元件4,其隔着绝缘层2和接合材料3a而保持于该基座板1的表面1a。在本实施方式7中,基座板1是金属板。半导体装置107还具备具有框形状,将半导体元件4容纳在内,配置于基座板1之上的壳体9。壳体9例如由树脂构成。在壳体9的外表面9c配置能够与外部装置连接的端子部7。在本实施方式7中,端子部7配置于壳体9的上表面9d。端子部7在本实施方式7中是螺母,例如能够通过螺栓等而将与外部装置连接的配线进行紧固。
半导体装置107还具备长条状即板状的引线框5。引线框的一端5a以能够与壳体9的端子部7连接的方式进行配置。引线框5的一端5a并非必须固定于端子部7。例如,在端子部7为螺母的情况下,引线框的一端5a以能够与连接至外部装置的配线一起通过螺栓而紧固至端子部7的螺母的方式进行配置。引线框5的另一端5b经由接合材料3b而与设置于半导体元件4的表面的表面电极连接。
半导体装置107包含引线框5的一部分在壳体9内以凹状弯折的弯折部11来取代实施方式1所记载的半导体装置101具备的固定部6。如图7所示,引线框5在从壳体9至半导体元件4的中途包含弯折部11。即,弯折部11位于引线框的一端5a及其另一端5b之间。弯折部11在基座板1的方向即下方向,具有“コ”字型即U字型。此外,图7所示的弯折部11的形状是一个例子,不限定于此。下面,虽然省略图示,但例如,弯折部11也可以具有在基座板1的方向具有顶点的倒三角形。或者例如,弯折部11也可以具有以凸状即向上方向弯折的形状。或者例如,半导体装置107也可以具备引线框5的一部分以凸状或者凹状弯曲的弯曲部来取代弯折部11。即,弯曲部由凸状或者凹状的圆弧形状构成。
另外,壳体9所容纳的引线框5和半导体元件4通过封装材料8而进行封装。封装材料8配置于基座板1成为底部且壳体9成为侧壁的凹形的容器形状内。
另外,半导体装置107具备的引线框5和壳体9不是一体物,而是单独的部件。引线框5和壳体9不是通过嵌入成型而制作成的一体成型品。即,引线框5和壳体9例如不是通过构成壳体9的树脂而将引线框5固定于壳体9的一体成型品。半导体装置107的制造方法包含以下工序:准备具有框形状的壳体9;以及独立于壳体9而准备引线框5,该引线框5包含一部分以凹状弯折的弯折部11。并且,半导体装置107的制造方法包含以下工序:准备保持于基座板1之上的半导体元件4;以框形状将半导体元件4容纳在内的方式将壳体9配置于基座板1之上;将引线框5的一端5a以能够与在壳体9的外表面9c设置的端子部7连接的方式进行配置,并且,将引线框5的另一端5b接合至半导体元件4之上;以及注入将壳体9内的引线框5和半导体元件4进行封装的封装材料8。
(效果)
综上所述,本实施方式7的半导体装置107具备:基座板1;半导体元件4,其保持于基座板1之上;壳体9,其配置于基座板1之上,具有将半导体元件4容纳在内的框形状;端子部7,其设置于壳体9的外表面9c,能够与外部装置连接;长条状的引线框5,其一端5a配置为能够与在壳体9设置的端子部7连接,另一端5b经由接合材料3b而连接至半导体元件4之上;以及封装材料8,其配置于壳体9内,将壳体9内的引线框5和半导体元件4进行封装。引线框5在壳体9内包含一部分以凹状弯折的弯折部11。
具备这样的结构的半导体装置107通过刚性比周围弱的弯折部11而吸收从端子部7或者引线框5的一端5a输入的外部应力。其结果,经由引线框5而施加至半导体元件4的应力降低。半导体装置107避免半导体元件4的致命的故障。
另外,半导体装置107具备的引线框5和壳体9不是一体物。以往,就引线框和壳体不是一体物的半导体装置而言,引线框仅通过其另一端与半导体元件接合的部分进行固定。本实施方式7的半导体装置107通过刚性比周围弱的弯折部11而吸收从端子部7或者引线框5的一端5a输入的外部应力。其结果,经由引线框5而施加至半导体元件4的应力降低。半导体装置107避免半导体元件4的致命的故障。
另外,本实施方式7的半导体装置107的制造方法包含以下工序:准备具有框形状的壳体9;独立于壳体9而准备引线框5,该引线框5包含一部分以凹状弯折的弯折部11。并且,半导体装置107的制造方法包含以下工序:准备保持于基座板1之上的半导体元件4;以框形状将半导体元件4容纳在内的方式将壳体9配置于基座板1之上;将引线框5的一端5a以能够与在壳体9的外表面9c设置的端子部7连接的方式进行配置,并且,将引线框5的另一端5b接合至半导体元件4之上;以及注入将壳体9内的引线框5和半导体元件4进行封装的封装材料8。
以往,就引线框和壳体不是一体物的半导体装置而言,引线框仅通过其另一端与半导体元件接合的部分进行固定。根据本实施方式7的半导体装置107的制造方法,半导体装置107通过刚性比周围弱的弯折部11而吸收从端子部7或者引线框5的一端5a输入的外部应力。其结果,经由引线框5而施加至半导体元件4的应力降低。半导体装置107避免半导体元件4的致命的故障。
<实施方式8>
对本实施方式8的半导体装置进行说明。此外,对于与实施方式7相同的结构以及动作、效果省略说明。
图8是本实施方式8的半导体装置108的剖面图。半导体装置108具备的壳体9包含:具有框形状的壳体主体9f;以及台阶部9e,其配置于壳体主体9f的内侧,与壳体主体9f相比高度低。在该台阶部9e设置槽部12a。引线框5的弯折部11的至少一部分与壳体9的槽部12a的内壁接触而被固定。半导体装置108的制造方法包含将弯折部11插入槽部12a的工序。
具备这样的结构的半导体装置108将从端子部7或者引线框5的一端5a输入的外部应力通过引线框5的弯折部11和壳体9而进行分担、承担。在实施方式7所记载的效果的基础上,半导体装置108进一步降低施加至半导体元件4的外部应力。
<实施方式9>
对本实施方式9的半导体装置进行说明。此外,对于与实施方式7或者实施方式8相同的结构以及动作、效果省略说明。
图9是本实施方式9的半导体装置109的剖面图。半导体装置109具备的壳体9与实施方式8同样地,包含壳体主体9f和台阶部9e。在该台阶部9e设置凹部12b。在该凹部12b的内侧配置引线框5的弯折部11的至少一部分。并且,在该凹部12b的内部配置对弯折部11进行固定的固定材料13。此外,凹部12b也可以是实施方式8所记载的半导体装置108所包含的槽部12a。固定材料13例如是树脂。另外,半导体装置109的制造方法包含在将引线框5接合至半导体元件4之后,将凹部12b内的引线框5通过固定材料13而进行封装的工序。在固定材料13是树脂的情况下,通过树脂将凹部12b进行封装。
具备这样的结构的半导体装置109通过凹部12b的固定材料13而承受从端子部7或者引线框5的一端5a输入至引线框5的外部应力。半导体装置109进一步降低施加至半导体元件4的外部应力。
<实施方式10>
对本实施方式10的控制装置进行说明。图10是表示本实施方式10的控制装置201的图。
控制装置201具备:实施方式1所示的半导体装置101;以及端子座14,其能够对该半导体装置101与外部装置之间的连接进行中继。控制装置201也可以安装于例如列车的车厢。半导体装置101的引线框5的一端5a、端子座14与端子部7连接。即,引线框5的一端5a经由端子部7而与端子座14连接。更具体而言,引线框的一端5a与将端子座14和半导体装置101进行连接的配线18一起通过螺栓17而紧固于端子部7的螺母。
具备这样的结构的控制装置201通过固定部6而防止由于端子座14的振动或热变形而产生的外部应力经由端子部7以及引线框5而传递至半导体元件4。控制装置201防止由于该外部应力而在半导体装置101的半导体元件4或者接合材料3b产生裂纹等缺陷。并且,控制装置201避免半导体装置101具备的半导体元件4的致命的故障。此外,即使在半导体装置101是实施方式2至实施方式6的任一者所示的半导体装置的情况下,控制装置201也取得相同的效果。
另外,在控制装置201具备实施方式7至实施方式9的任一者所记载的半导体装置来取代半导体装置101的情况下,控制装置201将由于端子座14的振动或热变形而产生的外部应力通过引线框5的弯折部11或者弯曲部而进行降低或者切断。并且,控制装置201避免半导体元件4的致命的故障。
<实施方式11>
对本实施方式11的控制装置进行说明。图11是表示本实施方式11的控制装置202的图。
控制装置202具备外部装置和实施方式1所示的半导体装置101。该外部装置是电容器15a或者电动机15b。控制装置202也可以安装于例如以电为动力源的汽车。引线框的一端5a与将电容器15a和半导体装置101进行连接的配线18一起通过螺栓17而紧固于端子部7的螺母。同样地,引线框5的一端5a与将电动机15b和半导体装置101进行连接的配线一起通过螺栓而紧固至端子部7的螺母。另外,电容器15a与电池16连接。
具备这样的结构的控制装置202通过固定部6而防止由于外部装置的振动或热变形而产生的外部应力经由端子部7以及引线框5而传递至半导体元件4。并且,控制装置202避免半导体装置101具备的半导体元件4的致命的故障。此外,即使在半导体装置101是实施方式2至实施方式6的任一者所示的半导体装置的情况下,控制装置202也取得相同的效果。
另外,在控制装置202具备实施方式7至实施方式9的任一者所记载的半导体装置来取代半导体装置101的情况下,控制装置202将由于外部装置的振动或热变形而产生的外部应力通过引线框5的弯折部11或者弯曲部而进行降低或者切断。并且,控制装置202避免半导体元件4的致命的故障。
此外,本发明能够在该发明的范围内对各实施方式自由地进行组合,或者对各实施方式适当地进行变形、省略。对本发明进行了详细说明,但上述说明在所有方面均为例示,本发明不限定于此。可以理解为在不脱离该发明的范围的情况下能够想到未例示出的无数的变形例。
标号的说明
1基座板,1a基座板的表面,1b基座板的背面,2绝缘层,3a接合材料,3b接合材料,4半导体元件,5引线框,5a引线框的一端,5b引线框的另一端,5c引线框的一部分,6固定部,6a螺钉,6b螺孔,6d锪孔,6e嵌入螺母,6f贯穿孔,6g第1贯穿孔,6h第2贯穿孔,6i嵌合部,7端子部,8封装材料,9壳体,9a台阶部的表面,9b台阶部的背面,9c外表面,9d上表面,9e台阶部,9f壳体主体,10凸起部,11弯折部,12a槽部,12b凹部,13固定材料,14端子座,15a电容器,15b电动机,101半导体装置,107半导体装置,201控制装置,202控制装置。
Claims (22)
1.一种半导体装置,其具备:
基座板;
半导体元件,其保持于所述基座板之上;
壳体,其配置于所述基座板之上,具有将所述半导体元件容纳在内的框形状;
端子部,其设置于所述壳体的外表面,能够与外部装置连接;
长条状的引线框,其一端以能够与在所述壳体设置的所述端子部连接的方式进行配置,另一端经由接合材料而连接至所述半导体元件之上;
封装材料,其配置于所述壳体内,将所述壳体内的所述引线框和所述半导体元件进行封装;以及
固定部,其在所述壳体内对所述引线框的一部分进行固定,
所述固定部配置于与所述壳体相比更靠内侧的所述基座板之上,
在所述引线框的所述一端与所述另一端之间,所述引线框的所述一部分经由所述固定部相对于所述基座板固定。
2.根据权利要求1所述的半导体装置,其中,
所述固定部包含螺孔和螺钉,该螺孔设置于从所述基座板的表面凸出的凸起部,
所述引线框的所述一部分通过与所述螺孔进行紧固的所述螺钉而固定于所述凸起部。
3.根据权利要求2所述的半导体装置,其中,
所述固定部还包含垫圈。
4.根据权利要求1所述的半导体装置,其中,
所述固定部包含设置于从所述基座板的表面凸出的凸起部的嵌合部,
所述引线框的所述一部分与所述嵌合部嵌合而固定于所述凸起部。
5.一种半导体装置,其具备:
基座板;
半导体元件,其保持于所述基座板之上;
壳体,其配置于所述基座板之上,具有将所述半导体元件容纳在内的框形状;
端子部,其设置于所述壳体的外表面,能够与外部装置连接;
长条状的引线框,其一端以能够与在所述壳体设置的所述端子部连接的方式进行配置,另一端经由接合材料而连接至所述半导体元件之上;
封装材料,其配置于所述壳体内,将所述壳体内的所述引线框和所述半导体元件进行封装;以及
固定部,其在所述壳体内对所述引线框的一部分进行固定,
所述固定部与所述另一端之间的所述引线框是平坦的,
在所述引线框的所述一端与所述另一端之间,所述引线框的所述一部分经由所述固定部相对于所述基座板固定。
6.根据权利要求5所述的半导体装置,其中,
所述壳体包含:具有所述框形状的壳体主体;以及台阶部,其配置于所述壳体主体的内侧,与所述壳体主体相比高度低,
所述固定部配置于所述台阶部。
7.根据权利要求6所述的半导体装置,其中,
所述固定部包含螺钉和设置于所述台阶部的螺孔,
所述引线框的所述一部分通过与所述螺孔进行紧固的所述螺钉而固定于所述台阶部。
8.一种半导体装置,其具备:
基座板;
半导体元件,其保持于所述基座板之上;
壳体,其配置于所述基座板之上,具有将所述半导体元件容纳在内的框形状;
端子部,其设置于所述壳体的外表面,能够与外部装置连接;
长条状的引线框,其一端以能够与在所述壳体设置的所述端子部连接的方式进行配置,另一端经由接合材料而连接至所述半导体元件之上;
封装材料,其配置于所述壳体内,将所述壳体内的所述引线框和所述半导体元件进行封装;以及
固定部,其在所述壳体内对所述引线框的一部分进行固定,
所述壳体包含:具有所述框形状的壳体主体;以及台阶部,其配置于所述壳体主体的内侧,与所述壳体主体相比高度低,
所述固定部配置于所述台阶部,
所述固定部包含螺钉、螺孔以及贯穿孔,
所述贯穿孔贯穿所述台阶部的表面与背面之间,
所述螺孔对应于在所述台阶部的所述背面开口的所述贯穿孔的位置而设置于所述基座板的表面,
所述引线框的所述一部分通过经由所述贯穿孔而与所述螺孔紧固的所述螺钉而进行固定,
在所述引线框的所述一端与所述另一端之间,所述引线框的所述一部分经由所述固定部以及所述台阶部相对于所述基座板固定。
9.根据权利要求7或8所述的半导体装置,其中,
所述固定部还包含垫圈。
10.一种半导体装置,其具备:
基座板;
半导体元件,其保持于所述基座板之上;
壳体,其配置于所述基座板之上,具有将所述半导体元件容纳在内的框形状;
端子部,其设置于所述壳体的外表面,能够与外部装置连接;
长条状的引线框,其一端以能够与在所述壳体设置的所述端子部连接的方式进行配置,另一端经由接合材料而连接至所述半导体元件之上;
封装材料,其配置于所述壳体内,将所述壳体内的所述引线框和所述半导体元件进行封装;以及
固定部,其在所述壳体内对所述引线框的一部分进行固定,
所述壳体包含:具有所述框形状的壳体主体;以及台阶部,其配置于所述壳体主体的内侧,与所述壳体主体相比高度低,
所述固定部配置于所述台阶部,
所述固定部包含螺钉、螺孔、第1贯穿孔以及第2贯穿孔,
所述第1贯穿孔贯穿所述台阶部的表面与背面之间,
所述第2贯穿孔对应于在所述台阶部的所述背面开口的所述第1贯穿孔的位置而贯穿所述基座板的表面与背面之间,
所述螺孔对应于所述第1贯穿孔和所述第2贯穿孔的位置而设置于所述引线框的所述一部分,
所述引线框的所述一部分通过头部配置于所述基座板的背面侧,经由所述第1贯穿孔和所述第2贯穿孔而紧固至所述螺孔的所述螺钉进行固定,
在所述引线框的所述一端与所述另一端之间,所述引线框的所述一部分经由所述固定部以及所述台阶部相对于所述基座板固定。
11.根据权利要求6所述的半导体装置,其中,
所述固定部包含设置于所述台阶部的嵌合部,
所述引线框的所述一部分与所述嵌合部嵌合而固定于所述台阶部。
12.根据权利要求1至8中任一项所述的半导体装置,其中,
所述引线框和所述壳体不是一体物。
13.一种控制装置,其具备:
权利要求1至12中任一项所述的半导体装置;以及
端子座,其与所述半导体装置的所述端子部连接,能够对所述半导体装置与所述外部装置之间的连接进行中继,
所述半导体装置的所述引线框的所述一端经由所述端子部而与所述端子座连接。
14.一种控制装置,其具备:
权利要求1至12中任一项所述的半导体装置;以及
所述外部装置,
所述半导体装置的所述引线框的所述一端与所述外部装置通过所述端子部连接,
所述外部装置是电容器或者电动机。
15.一种半导体装置的制造方法,其是权利要求1至12中任一项所述的半导体装置的制造方法,具备以下工序:
准备具有所述框形状的所述壳体;
独立于所述壳体,准备所述引线框;
准备所述基座板以及已保持于所述基座板之上的所述半导体元件;
以所述框形状将所述半导体元件容纳在内的方式将所述壳体配置于所述基座板之上;
将所述引线框的所述一端以能够与在所述壳体的所述外表面设置的所述端子部连接的方式进行配置,并且,将所述引线框的所述另一端接合至所述半导体元件之上;
将所述引线框的所述一部分在所述壳体内固定于所述固定部;以及
向所述壳体内注入将所述引线框和所述半导体元件进行封装的所述封装材料。
16.一种半导体装置,其具备:
基座板;
半导体元件,其保持于所述基座板之上;
壳体,其配置于所述基座板之上,具有将所述半导体元件容纳在内的框形状;
端子部,其设置于所述壳体的外表面,能够与外部装置连接;
长条状的引线框,其一端以能够与在所述壳体设置的所述端子部连接的方式进行配置,另一端经由接合材料而连接至所述半导体元件之上;以及
封装材料,其配置于所述壳体内,将所述壳体内的所述引线框和所述半导体元件进行封装,
所述引线框在所述壳体内包含一部分以凸状或者凹状弯折的弯折部或者一部分以凸状或者凹状弯曲的弯曲部,
所述壳体包含:具有所述框形状的壳体主体;以及台阶部,其配置于所述壳体主体的内侧,与所述壳体主体相比高度低,
所述台阶部包含收容所述弯折部或者所述弯曲部的凹陷,
所述引线框的所述弯折部或者所述弯曲部的至少一部分固定于所述凹陷,
在所述引线框的所述一端与所述另一端之间,所述引线框的所述一部分经由所述凹陷相对于所述基座板固定。
17.根据权利要求16所述的半导体装置,其中,
所述引线框的所述弯折部或者所述弯曲部的所述至少一部分与作为所述凹陷而设置于所述台阶部的槽部的内壁接触而固定。
18.根据权利要求16所述的半导体装置,其中,
所述台阶部还包含:固定材料,其配置于作为所述凹陷而设置于所述台阶部的凹部内,将所述弯折部或者所述弯曲部的所述至少一部分进行封装、固定。
19.根据权利要求16至18中任一项所述的半导体装置,其中,
所述引线框和所述壳体不是一体物。
20.一种控制装置,其具备:
权利要求16至19中任一项所述的半导体装置;以及
端子座,其与所述半导体装置的所述端子部连接,能够对所述半导体装置与所述外部装置之间的连接进行中继,
所述半导体装置的所述引线框的所述一端经由所述端子部而连接至所述端子座。
21.一种控制装置,其具备:
权利要求16至19中任一项所述的半导体装置;以及
所述外部装置,
所述半导体装置的所述引线框的所述一端与所述外部装置通过所述端子部连接,
所述外部装置是电容器或者电动机。
22.一种半导体装置的制造方法,其是权利要求16至19中任一项所述的半导体装置的制造方法,具备以下工序:
准备具有所述框形状的所述壳体;
独立于所述壳体,准备所述引线框;
准备所述基座板以及已保持于所述基座板之上的所述半导体元件;
以所述框形状将所述半导体元件容纳在内的方式将所述壳体配置于所述基座板之上;
将所述引线框的所述一端以能够与在所述壳体的所述外表面设置的所述端子部连接的方式进行配置,并且,将所述引线框的所述另一端接合至所述半导体元件之上;以及
向所述壳体内注入将所述引线框和所述半导体元件进行封装的所述封装材料,
准备所述引线框的工序包含准备在所述壳体内包含一部分以凸状或者凹状弯折的弯折部或者一部分以凸状或者凹状弯曲的弯曲部的所述引线框。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2016/085263 WO2018100600A1 (ja) | 2016-11-29 | 2016-11-29 | 半導体装置、制御装置および半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109997221A CN109997221A (zh) | 2019-07-09 |
CN109997221B true CN109997221B (zh) | 2024-03-12 |
Family
ID=62242573
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201680091136.5A Active CN109997221B (zh) | 2016-11-29 | 2016-11-29 | 半导体装置、控制装置以及半导体装置的制造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11063004B2 (zh) |
JP (1) | JP6719585B2 (zh) |
CN (1) | CN109997221B (zh) |
DE (1) | DE112016007485T5 (zh) |
WO (1) | WO2018100600A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110998832B (zh) * | 2017-07-28 | 2023-10-13 | 三菱电机株式会社 | 半导体装置以及半导体模块 |
JP7278077B2 (ja) * | 2019-01-10 | 2023-05-19 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
CN111326370A (zh) * | 2020-02-29 | 2020-06-23 | 布鲁斯凯技术公司 | 继电器控制系统 |
JP7456292B2 (ja) | 2020-05-29 | 2024-03-27 | 富士電機株式会社 | 半導体モジュール |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0766340A (ja) * | 1993-08-30 | 1995-03-10 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JPH07153907A (ja) * | 1993-11-29 | 1995-06-16 | Sansha Electric Mfg Co Ltd | 電力用半導体モジュール |
WO2000068992A1 (en) * | 1999-05-11 | 2000-11-16 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device |
JP2002110462A (ja) * | 2000-10-03 | 2002-04-12 | Sanyo Electric Co Ltd | 固体電解コンデンサ |
CN101609826A (zh) * | 2004-09-22 | 2009-12-23 | 富士电机电子技术株式会社 | 功率半导体模块及其制造方法 |
CN103129363A (zh) * | 2011-11-30 | 2013-06-05 | 本田技研工业株式会社 | 动力控制单元 |
CN103515364A (zh) * | 2012-06-29 | 2014-01-15 | 三星电机株式会社 | 电源模块封装和用于制造电源模块封装的方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3643288A1 (de) * | 1986-12-18 | 1988-06-30 | Semikron Elektronik Gmbh | Halbleiterbaueinheit |
JP2000124398A (ja) * | 1998-10-16 | 2000-04-28 | Mitsubishi Electric Corp | パワー半導体モジュール |
DE10232566B4 (de) * | 2001-07-23 | 2015-11-12 | Fuji Electric Co., Ltd. | Halbleiterbauteil |
JP2004349486A (ja) * | 2003-05-22 | 2004-12-09 | Toyota Industries Corp | 非絶縁型半導体装置 |
JP4430472B2 (ja) * | 2004-07-12 | 2010-03-10 | 三菱電機株式会社 | 半導体装置 |
JP2007142138A (ja) | 2005-11-18 | 2007-06-07 | Mitsubishi Electric Corp | 半導体装置 |
JP4985116B2 (ja) | 2007-03-08 | 2012-07-25 | 富士電機株式会社 | 半導体装置およびその製造方法 |
CN101681907B (zh) * | 2007-11-30 | 2012-11-07 | 松下电器产业株式会社 | 散热结构体基板和使用其的模块及散热结构体基板的制造方法 |
JP5557441B2 (ja) * | 2008-10-31 | 2014-07-23 | 日立オートモティブシステムズ株式会社 | 電力変換装置および電動車両 |
US20130175703A1 (en) * | 2010-10-07 | 2013-07-11 | Nissan Motor Co., Ltd. | Semiconductor device and method of manufacturing semiconductor device |
KR101443985B1 (ko) * | 2012-12-14 | 2014-11-03 | 삼성전기주식회사 | 전력 모듈 패키지 |
JP6304974B2 (ja) * | 2013-08-27 | 2018-04-04 | 三菱電機株式会社 | 半導体装置 |
KR101983160B1 (ko) * | 2013-11-29 | 2019-05-28 | 삼성전기주식회사 | 전력반도체 모듈 |
WO2015152373A1 (ja) * | 2014-04-03 | 2015-10-08 | 三菱電機株式会社 | 半導体装置 |
WO2016031462A1 (ja) * | 2014-08-28 | 2016-03-03 | 富士電機株式会社 | パワー半導体モジュール |
-
2016
- 2016-11-29 DE DE112016007485.9T patent/DE112016007485T5/de active Pending
- 2016-11-29 CN CN201680091136.5A patent/CN109997221B/zh active Active
- 2016-11-29 JP JP2018553515A patent/JP6719585B2/ja active Active
- 2016-11-29 WO PCT/JP2016/085263 patent/WO2018100600A1/ja active Application Filing
- 2016-11-29 US US16/348,513 patent/US11063004B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0766340A (ja) * | 1993-08-30 | 1995-03-10 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JPH07153907A (ja) * | 1993-11-29 | 1995-06-16 | Sansha Electric Mfg Co Ltd | 電力用半導体モジュール |
WO2000068992A1 (en) * | 1999-05-11 | 2000-11-16 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device |
JP2002110462A (ja) * | 2000-10-03 | 2002-04-12 | Sanyo Electric Co Ltd | 固体電解コンデンサ |
CN101609826A (zh) * | 2004-09-22 | 2009-12-23 | 富士电机电子技术株式会社 | 功率半导体模块及其制造方法 |
CN103129363A (zh) * | 2011-11-30 | 2013-06-05 | 本田技研工业株式会社 | 动力控制单元 |
CN103515364A (zh) * | 2012-06-29 | 2014-01-15 | 三星电机株式会社 | 电源模块封装和用于制造电源模块封装的方法 |
Also Published As
Publication number | Publication date |
---|---|
DE112016007485T5 (de) | 2019-08-22 |
US11063004B2 (en) | 2021-07-13 |
US20200058600A1 (en) | 2020-02-20 |
WO2018100600A1 (ja) | 2018-06-07 |
CN109997221A (zh) | 2019-07-09 |
JP6719585B2 (ja) | 2020-07-08 |
JPWO2018100600A1 (ja) | 2019-03-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109997221B (zh) | 半导体装置、控制装置以及半导体装置的制造方法 | |
JP7053177B2 (ja) | 電子制御装置及び同製造方法 | |
JP5989124B2 (ja) | パワー半導体装置 | |
US9763344B2 (en) | Electronic module for a control unit | |
JP6293030B2 (ja) | 電力用半導体装置 | |
JP4741969B2 (ja) | 自動車の電気電子モジュールおよびその取り付け方法 | |
US9560744B2 (en) | Component and method for producing a component | |
US10049967B2 (en) | Method of producing an optoelectronic component and optoelectronic component | |
CN109599372B (zh) | 半导体装置 | |
CN107818955B (zh) | 半导体模块及半导体模块的制造方法 | |
JP4884406B2 (ja) | 樹脂封止型電子モジュール及びその樹脂封止成形方法 | |
KR20180119763A (ko) | 방열구조를 갖는 반도체 패키지 | |
JP2020522897A (ja) | パワー半導体モジュール | |
CN107818963B (zh) | 半导体装置及半导体装置的制造方法 | |
CN109661724A (zh) | 功率模块 | |
US7768107B2 (en) | Semiconductor component including semiconductor chip and method for producing the same | |
US6828600B2 (en) | Power semiconductor module with ceramic substrate | |
US7447041B2 (en) | Compression connection for vertical IC packages | |
US11452228B2 (en) | Driver | |
CN114551371A (zh) | 模块型半导体装置及模块型半导体装置的制造方法 | |
JP2021111700A (ja) | 半導体モジュール及び半導体モジュールの製造方法 | |
JPS6129162A (ja) | 半導体装置 | |
CN110536562A (zh) | 功率构件和其制造方法 | |
WO2013157172A1 (ja) | 半導体パッケージ及びその製造方法、半導体モジュール、並びに半導体装置 | |
JP5003451B2 (ja) | 樹脂モールドパッケージタイプの電子装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |