CN109686514A - 陶瓷绝缘子线路镀覆方法 - Google Patents

陶瓷绝缘子线路镀覆方法 Download PDF

Info

Publication number
CN109686514A
CN109686514A CN201811583527.6A CN201811583527A CN109686514A CN 109686514 A CN109686514 A CN 109686514A CN 201811583527 A CN201811583527 A CN 201811583527A CN 109686514 A CN109686514 A CN 109686514A
Authority
CN
China
Prior art keywords
ceramic insulator
route
coating method
potsherd
lead
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811583527.6A
Other languages
English (en)
Other versions
CN109686514B (zh
Inventor
崔朝探
刘林杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HEBEI SINOPACK ELECTRONIC TECHNOLOGY Co Ltd
Original Assignee
HEBEI SINOPACK ELECTRONIC TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HEBEI SINOPACK ELECTRONIC TECHNOLOGY Co Ltd filed Critical HEBEI SINOPACK ELECTRONIC TECHNOLOGY Co Ltd
Priority to CN201811583527.6A priority Critical patent/CN109686514B/zh
Publication of CN109686514A publication Critical patent/CN109686514A/zh
Application granted granted Critical
Publication of CN109686514B publication Critical patent/CN109686514B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B19/00Apparatus or processes specially adapted for manufacturing insulators or insulating bodies
    • H01B19/04Treating the surfaces, e.g. applying coatings

Landscapes

  • Electroplating Methods And Accessories (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

本发明提供了一种陶瓷绝缘子线路镀覆方法,该方法应用于电子器件外壳封装技术领域。所述方法包括:在陶瓷绝缘子的孤导键合指和非孤导键合指线路之间设置电镀线;对陶瓷绝缘子进行镀镍,并与引线钎焊组装;基于所述电镀线和所述引线对陶瓷绝缘子线路进行电镀金;将电镀镍、金完成的陶瓷绝缘子的电镀线进行激光打断。本发明提供的陶瓷绝缘子线路镀覆方法能够在保证镀覆质量的同时兼顾陶瓷绝缘子的外观完整性。

Description

陶瓷绝缘子线路镀覆方法
技术领域
本发明属于电子器件外壳封装技术领域,更具体地说,是涉及一种陶瓷绝缘子线路镀覆方法。
背景技术
陶瓷绝缘子的外露线路需进行镍、金保护层的镀覆以保护电路,提高电路信号的传输可靠性。对于在陶瓷绝缘子上的独立电路线条,由于不和外部金属引线相连接,现在可用的镍金镀覆方法两种:
1)陶瓷绝缘子首先通过化学镀覆法实现其外露线路镍层的镀覆后,与引线进行钎焊装配,之后通过键丝的方式将独立线路与非孤导键合指线路连接导通后进行电镀,在金层镀覆完成后将金属丝铲掉。
2)同样经过陶瓷化学镀镍和引线钎焊装配,后续不进行键丝操作,直接通过化学镀金的方式实现金层的镀覆。
方法1)中,键丝操作需要留有一定的空间才能进行,陶瓷绝缘子的两侧孤导线路与腔体边缘太近,键丝机落下劈刀头(键丝机中将金属丝与外露电路连接起来的部件)时容易碰到瓷件壁,而且通过键丝连接实现电镀后,需要将金属丝铲掉,这样就必然会在线路上留下铲痕,影响瓷件外观和信号传输可靠性。
而方法2)与1)方法相比,化学镀覆形成的金层,其镀层致密度和结合强度都相对较低,镀覆层质量较差,因此这两种方法都具有一定的缺陷。
发明内容
本发明的目的在于提供一种陶瓷绝缘子线路镀覆方法,以解决现有技术中存在的陶瓷绝缘子线路镀覆无法兼顾外观完整和镀覆质量的技术问题。
为了解决上述技术问题,本发明实施例提供了一种陶瓷绝缘子线路镀覆方法,包括:
在陶瓷绝缘子的孤导键合指和非孤导键合指线路之间设置电镀线;
对陶瓷绝缘子进行镀镍,并与引线钎焊组装;
基于所述电镀线和所述引线对陶瓷绝缘子线路进行电镀金;
将电镀镍、金完成的陶瓷绝缘子的电镀线进行激光打断。
可选地,所述在陶瓷绝缘子的孤导键合指和非孤导键合指线路之间设置电镀线包括:
在丝网印刷模板的孤导键合指和非孤导键合指线路之间设置电镀线;
基于所述丝网印刷模板制作陶瓷绝缘子。
可选地,所述基于丝网印刷模板制作陶瓷绝缘子还包括:
烧结所述陶瓷绝缘子。
可选地,所述基于丝网印刷模板制作陶瓷绝缘子还包括:
在所述陶瓷绝缘子上压制框体。
可选地,所述基于丝网印刷模板制作陶瓷绝缘子包括:
基于丝网印刷模板制作多张带有通孔的陶瓷片;
将所述多张带有通孔的陶瓷片压制成陶瓷绝缘子。
可选地,所述基于丝网印刷模板制作多张带有通孔的陶瓷片包括:
基于丝网印刷模板制作多张陶瓷片;
在每张陶瓷片上压制长方形孔和多边形孔。
可选地,对于某一陶瓷片,该陶瓷片长方形孔的压制方法包括:
设定所述陶瓷片的金属化部位;
在所述金属化部位冲压长方形孔。
可选地,对于某一陶瓷片,该陶瓷片多边形孔的压制方法包括:
对该陶瓷片的长方形孔进行空心金属化;
在所述陶瓷片上冲压多边形孔,所述多边形孔的至少一个孔壁与该陶瓷片长方形孔的孔壁重合。
本发明提供的陶瓷绝缘子线路镀覆方法的有益效果在于:本发明提供的陶瓷绝缘子线路镀覆方法通过陶瓷绝缘子线路设计和激光打断相结合,采用电镀法完成陶瓷绝缘子镍金保护层的镀覆,在镀金过程中,不需要采用键丝连接电路,也不需要采用化学镀,既能保证镀覆层质量又能保证陶瓷绝缘子外观的完整性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一实施例提供的陶瓷绝缘子线路镀覆方法的流程示意图;
图2为本发明一实施例提供的陶瓷绝缘子线路的结构示意图;
图3为本发明另一实施例提供的陶瓷绝缘子线路的结构示意图;
图4为本发明再一实施例提供的陶瓷绝缘子线路的结构示意图;
图5为本发明又一实施例提供的陶瓷绝缘子线路的结构示意图;
图6为本发明另一实施例提供的陶瓷绝缘子线路镀覆方法的流程示意图;
图7为本发明再一实施例提供的陶瓷绝缘子线路镀覆方法的流程示意图;
图8为本发明又一实施例提供的陶瓷绝缘子线路镀覆方法的流程示意图;
图9为本发明又一实施例提供的陶瓷绝缘子线路镀覆方法的流程示意图;
图10为本发明又一实施例提供的陶瓷绝缘子线路镀覆方法的流程示意图。
具体实施方式
为了使本发明所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
请参考图1,图1为本发明一实施例提供的陶瓷绝缘子线路镀覆方法的流程示意图。该方法包括:
S101:在陶瓷绝缘子的孤导键合指和非孤导键合指线路之间设置电镀线。
在本实施例中,在设置电镀线之前,可参考图2,图2为设置电镀线之前陶瓷绝缘子的线路结构示意图,图2中A、B、C为引线,1、2、3、4为孤导键合指。
设置电镀线时,可参考图3,图3中A、B、C为引线,1、2、3、4为孤导键合指,L为电镀线。为了完成陶瓷绝缘子的镀覆,需首先在孤导键合指和非孤导键合指线路之间设置电镀线,保证陶瓷绝缘子表层的线路连通。本实施例中的“非孤导键合指线路”即为引线A、引线B和引线C。
S102:对陶瓷绝缘子进行镀镍,并与引线钎焊组装。
在本实施例中,在陶瓷绝缘子烧结完成后,可对陶瓷绝缘子进行镀镍,再与预先制备好的金属引线钎焊组装。
S103:基于电镀线和引线对陶瓷绝缘子线路进行电镀金。
在本实施例中,由于电镀线的存在,陶瓷绝缘子表层的线路是连通的,因此可在存在电镀线的基础上,通过对陶瓷绝缘子引线的电镀,进而完成陶瓷绝缘子所有线路金层的镀覆。具体可参考图4,图4中100即为镀金层的填充位置。
S104:将电镀镍、金完成的陶瓷绝缘子的电镀线进行激光打断。
在本实施例中,可利用激光加工的工艺,将设计的电镀线进行激光打断,使电镀线两侧线路各自独立,具体可参考图4,图4中Q点即为激光打断的位置。打断成功后,孤导键合指和非孤导键合指线路断开,进行激光打断后的陶瓷绝缘子线路结构示意图可参考图5,图5中A、B、C为引线,1、2、3、4为孤导键合指。
从上述描述可知,本发明实施例提供的陶瓷绝缘子线路镀覆方法通过陶瓷绝缘子线路设计和激光打断相结合,采用电镀法完成陶瓷绝缘子镍金保护层的镀覆,在镀金过程中,不需要采用键丝连接电路,也不需要采用化学镀,既能保证镀覆层质量又能保证陶瓷绝缘子外观的完整性。
可选地,请参考图6,作为本发明实施例提供的陶瓷绝缘子线路镀覆方法的一种具体实施方式,在上述实施例的基础上,步骤S101可以详述为:
S201:在丝网印刷模板的孤导键合指和非孤导键合指线路之间设置电镀线。
在本实施例中,可在图文设计阶段在孤导键合指和非孤导键合指线路之间设置电镀线,并按照图文设计制作丝网印刷模板。
S202:基于丝网印刷模板制作陶瓷绝缘子。
在本实施例中,可以基于丝网印刷模板制作陶瓷绝缘子,制作过程主要包括冲孔印刷和层压成型两个过程。
S203:烧结陶瓷绝缘子。
在本实施例中,烧结陶瓷绝缘子的主要作用为将生瓷烧制为熟瓷,即熟瓷烧制。
S204:在陶瓷绝缘子上压制框体。
在本实施例中,在进行熟瓷烧制后,可在此基础上在陶瓷绝缘子上压制框体。
可选地,请参考图7,作为本发明实施例提供的陶瓷绝缘子线路镀覆方法的一种具体实施方式,在上述实施例的基础上,步骤S202可以详述为:
S301:基于丝网印刷模板制作多张带有通孔的陶瓷片。
S302:将多张带有通孔的陶瓷片压制成陶瓷绝缘子。
在本实施例中,可基于丝网印刷模板制作多张带有通孔的陶瓷片,再将多张带有通孔的陶瓷片压制成陶瓷绝缘子。其中,多张带有通孔的陶瓷片的通孔位置大小皆相同。
可选地,请参考图8,作为本发明实施例提供的陶瓷绝缘子线路镀覆方法的一种具体实施方式,在上述实施例的基础上,步骤S301可以详述为:
S401:基于丝网印刷模板制作多张陶瓷片。
S402:在每张陶瓷片上压制长方形孔和多边形孔。
在本实施例中,陶瓷片的通孔主要包括两种,长方形孔和多边形孔。其中,长方形孔是根据陶瓷片的金属化部位确定,多边形孔是根据长方形孔确定。
可选地,请参考图9,作为本发明实施例提供的陶瓷绝缘子线路镀覆方法的一种具体实施方式,在上述实施例的基础上,对于某一陶瓷片,该陶瓷片长方形孔的压制方法包括:
S501:设定陶瓷片的金属化部位。
S502:在金属化部位冲压长方形孔。
在本实施例中,可先设定陶瓷片的金属化部位,即先设定陶瓷片金属化的位置,再在设定金属化位置的基础上冲压长方形孔。也可直接冲压长方形孔,只要保证长方形孔至少一个孔壁与陶瓷片要求的金属化部位重合即可。
可选地,请参考图10,作为本发明实施例提供的陶瓷绝缘子线路镀覆方法的一种具体实施方式,在上述实施例的基础上,对于某一陶瓷片,该陶瓷片多边形孔的压制方法包括:
S601:对该陶瓷片的长方形孔进行空心金属化。
S602:在陶瓷片上冲压多边形孔,多边形孔的至少一个孔壁与该陶瓷片长方形孔的孔壁重合。
在本实施例中,多边形孔的冲压位置可直接根据长方形孔确定,只需保证多边形孔的至少一个孔壁与该陶瓷片长方形孔的孔壁重合。
以上,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (8)

1.一种陶瓷绝缘子线路镀覆方法,其特征在于,包括:
在陶瓷绝缘子的孤导键合指和非孤导键合指线路之间设置电镀线;
对陶瓷绝缘子进行镀镍,并与引线钎焊组装;
基于所述电镀线和所述引线对陶瓷绝缘子线路进行电镀金;
将电镀镍、金完成的陶瓷绝缘子的电镀线进行激光打断。
2.如权利要求1所述的陶瓷绝缘子线路镀覆方法,其特征在于,所述在陶瓷绝缘子的孤导键合指和非孤导键合指线路之间设置电镀线包括:
在丝网印刷模板的孤导键合指和非孤导键合指线路之间设置电镀线;
基于所述丝网印刷模板制作陶瓷绝缘子。
3.如权利要求2所述的陶瓷绝缘子线路镀覆方法,其特征在于,所述基于丝网印刷模板制作陶瓷绝缘子还包括:
烧结所述陶瓷绝缘子。
4.如权利要求3所述的陶瓷绝缘子线路镀覆方法,其特征在于,所述基于丝网印刷模板制作陶瓷绝缘子还包括:
在所述陶瓷绝缘子上压制框体。
5.如权利要求2所述的陶瓷绝缘子线路镀覆方法,其特征在于,所述基于丝网印刷模板制作陶瓷绝缘子包括:
基于丝网印刷模板制作多张带有通孔的陶瓷片;
将所述多张带有通孔的陶瓷片压制成陶瓷绝缘子。
6.如权利要求5所述的陶瓷绝缘子线路镀覆方法,其特征在于,所述基于丝网印刷模板制作多张带有通孔的陶瓷片包括:
基于丝网印刷模板制作多张陶瓷片;
在每张陶瓷片上压制长方形孔和多边形孔。
7.如权利要求6所述的陶瓷绝缘子线路镀覆方法,其特征在于,对于某一陶瓷片,该陶瓷片长方形孔的压制方法包括:
设定所述陶瓷片的金属化部位;
在所述金属化部位冲压长方形孔。
8.如权利要求6所述的陶瓷绝缘子线路镀覆方法,其特征在于,对于某一陶瓷片,该陶瓷片多边形孔的压制方法包括:
对该陶瓷片的长方形孔进行空心金属化;
在所述陶瓷片上冲压多边形孔,所述多边形孔的至少一个孔壁与该陶瓷片长方形孔的孔壁重合。
CN201811583527.6A 2018-12-24 2018-12-24 陶瓷绝缘子线路镀覆方法 Active CN109686514B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811583527.6A CN109686514B (zh) 2018-12-24 2018-12-24 陶瓷绝缘子线路镀覆方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811583527.6A CN109686514B (zh) 2018-12-24 2018-12-24 陶瓷绝缘子线路镀覆方法

Publications (2)

Publication Number Publication Date
CN109686514A true CN109686514A (zh) 2019-04-26
CN109686514B CN109686514B (zh) 2020-06-02

Family

ID=66188267

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811583527.6A Active CN109686514B (zh) 2018-12-24 2018-12-24 陶瓷绝缘子线路镀覆方法

Country Status (1)

Country Link
CN (1) CN109686514B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110783276A (zh) * 2019-11-12 2020-02-11 中国电子科技集团公司第十三研究所 0.4mm节距的主引线陶瓷小外形外壳及功率器件
CN111063619A (zh) * 2019-12-31 2020-04-24 中国电子科技集团公司第十三研究所 一种电镀方法
CN111945202A (zh) * 2020-07-21 2020-11-17 中国电子科技集团公司第十三研究所 陶瓷无引线外壳的盲孔电镀方法
CN112397263A (zh) * 2020-11-05 2021-02-23 中国电子科技集团公司第四十研究所 一种微型射频玻璃绝缘子的表面处理方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3926746A (en) * 1973-10-04 1975-12-16 Minnesota Mining & Mfg Electrical interconnection for metallized ceramic arrays
JPS61230342A (ja) * 1985-04-05 1986-10-14 Hitachi Ltd 半導体用セラミツクパツケ−ジの製造方法
JPH11233902A (ja) * 1998-02-10 1999-08-27 Sumitomo Metal Electronics Devices Inc セラミックス基板およびその製造方法
CN103037624A (zh) * 2011-10-09 2013-04-10 深圳市大族激光科技股份有限公司 一种去除陶瓷基板上电镀引线的方法
CN105244324A (zh) * 2015-11-10 2016-01-13 河北中瓷电子科技有限公司 电子封装用陶瓷绝缘子及其制作方法
JP2017022217A (ja) * 2015-07-09 2017-01-26 Ngkエレクトロデバイス株式会社 セラミックス配線基板及び電子部品収納用パッケージ
CN108399988A (zh) * 2018-05-23 2018-08-14 河北中瓷电子科技有限公司 电子封装用陶瓷绝缘子及其制作方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3926746A (en) * 1973-10-04 1975-12-16 Minnesota Mining & Mfg Electrical interconnection for metallized ceramic arrays
JPS61230342A (ja) * 1985-04-05 1986-10-14 Hitachi Ltd 半導体用セラミツクパツケ−ジの製造方法
JPH11233902A (ja) * 1998-02-10 1999-08-27 Sumitomo Metal Electronics Devices Inc セラミックス基板およびその製造方法
CN103037624A (zh) * 2011-10-09 2013-04-10 深圳市大族激光科技股份有限公司 一种去除陶瓷基板上电镀引线的方法
JP2017022217A (ja) * 2015-07-09 2017-01-26 Ngkエレクトロデバイス株式会社 セラミックス配線基板及び電子部品収納用パッケージ
CN105244324A (zh) * 2015-11-10 2016-01-13 河北中瓷电子科技有限公司 电子封装用陶瓷绝缘子及其制作方法
CN108399988A (zh) * 2018-05-23 2018-08-14 河北中瓷电子科技有限公司 电子封装用陶瓷绝缘子及其制作方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110783276A (zh) * 2019-11-12 2020-02-11 中国电子科技集团公司第十三研究所 0.4mm节距的主引线陶瓷小外形外壳及功率器件
CN111063619A (zh) * 2019-12-31 2020-04-24 中国电子科技集团公司第十三研究所 一种电镀方法
CN111063619B (zh) * 2019-12-31 2021-12-24 中国电子科技集团公司第十三研究所 一种电镀方法
CN111945202A (zh) * 2020-07-21 2020-11-17 中国电子科技集团公司第十三研究所 陶瓷无引线外壳的盲孔电镀方法
CN111945202B (zh) * 2020-07-21 2021-10-15 中国电子科技集团公司第十三研究所 陶瓷无引线外壳的盲孔电镀方法
CN112397263A (zh) * 2020-11-05 2021-02-23 中国电子科技集团公司第四十研究所 一种微型射频玻璃绝缘子的表面处理方法
CN112397263B (zh) * 2020-11-05 2021-12-28 中国电子科技集团公司第四十研究所 一种微型射频玻璃绝缘子的表面处理方法

Also Published As

Publication number Publication date
CN109686514B (zh) 2020-06-02

Similar Documents

Publication Publication Date Title
CN109686514A (zh) 陶瓷绝缘子线路镀覆方法
JP6297082B2 (ja) セラミック基板およびその製造方法
CN103180941B (zh) 布线基板
US9999125B2 (en) Method for fabricating ceramic insulator for electronic packaging
US9204555B2 (en) Method of electroplating and depositing metal
US20140338951A1 (en) Termination structure, termination method and termination terminal for high-speed transmission line
JP2012114203A (ja) 絶縁基板とその製造方法および電力半導体装置
JP5725898B2 (ja) 電子部品収納用パッケージ
JP2006332599A (ja) 電子装置
JP4388410B2 (ja) 多数個取り配線基板
JP4476129B2 (ja) 気密端子
JP7187223B2 (ja) 多数個取り基板及び多数個取り基板の製造方法
JP2006173222A (ja) 配線基板
CN218159833U (zh) 一种引线陶瓷绝缘子密封结构
JP2000243869A (ja) 配線基板
JP4442353B2 (ja) 配線基板の製造方法
JP2005235576A (ja) 気密端子
CN218730964U (zh) 一种金属陶瓷绝缘子封接外壳
JP2009054742A (ja) セラミック基板の製造方法
JPH09172102A (ja) 電子部品パッケージ用セラミックリッド及びその製造方法
JP4105928B2 (ja) リードピン付き配線基板
CN107564640A (zh) 一种贴片绕线电阻及其制造工艺
JP2018170372A (ja) 配線基板及びその製造方法
JP2005235577A (ja) 気密端子
JP2006179340A (ja) 気密端子

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB03 Change of inventor or designer information

Inventor after: Cui Chaotan

Inventor before: Cui Chaotan

Inventor before: Liu Linjie

CB03 Change of inventor or designer information
CB02 Change of applicant information

Address after: 050000 No. 21 Changsheng street, Luquan Economic Development Zone, Shijiazhuang, Hebei

Applicant after: Hebei Zhongchi Electronic Technology Co.,Ltd.

Address before: 050000 No. 21 Changsheng street, Luquan Economic Development Zone, Shijiazhuang, Hebei

Applicant before: HE BEI SINOPACK ELECTRONIC TECH Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant