CN109643525A - 具有多条第一接线和多条第二接线的显示面板和显示装置 - Google Patents

具有多条第一接线和多条第二接线的显示面板和显示装置 Download PDF

Info

Publication number
CN109643525A
CN109643525A CN201780000361.8A CN201780000361A CN109643525A CN 109643525 A CN109643525 A CN 109643525A CN 201780000361 A CN201780000361 A CN 201780000361A CN 109643525 A CN109643525 A CN 109643525A
Authority
CN
China
Prior art keywords
wiring
intersection point
display panel
pad
signal wire
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201780000361.8A
Other languages
English (en)
Inventor
李云泽
杨妮
邓鸣
李志勇
刘梦秋
李辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chongqing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN109643525A publication Critical patent/CN109643525A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/07Electric details
    • H05K2201/0776Resistance and impedance
    • H05K2201/0784Uniform resistance, i.e. equalizing the resistance of a number of conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09263Meander
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10128Display

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请公开了一种显示面板,其具有:位于扇出区(300)中的分别与显示区中的多条信号线(100)连接的多条接线(1,2),扇出区(300)中的多条接线中的每一条构造为通过显示区(200)中的多条信号线(100)中的一条将信号传输至多个子像素中的一个;以及分别与多条接线(1,2)连接的多个焊盘(400),其构造为将多条接线(1,2)与驱动器集成电路连接。所述多条接线(1,2)被分为多组接线(1,2),所述多组接线包括多条第一接线(1)的第一组和多条第二接线(2)的第二组。所述多条第一接线(1)由第一导电材料制成。所述多条第二接线(2)由第二导电材料制成。第二导电材料的电阻率大于第一导电材料的电阻率。

Description

具有多条第一接线和多条第二接线的显示面板和显示装置
技术领域
本发明涉及显示技术,具体地,涉及具有多条第一接线和多条第二接线的显示面板和显示装置。
背景技术
显示面板包括多种不同类型的信号线,例如,数据线、栅线和触控线。这些信号线提供显示面板的图像显示功能所必需的电压信号。例如,数据线向显示面板中的子像素提供数据信号,栅线向显示面板中的每行子像素提供栅极扫描信号。
发明内容
一方面,本发明提供了一种显示面板,具有显示区和扇出区,所述显示面板包括:位于扇出区中的分别与显示区中的多条信号线连接的多条接线,扇出区中的多条接线中的每一条构造为通过显示区中的多条信号线中的一条将信号传输至多个子像素中的一个;以及分别与多条接线连接的多个焊盘,其构造为将多条接线与驱动器集成电路连接;其中,多条接线被分为多组接线,所述多组接线包括多条第一接线的第一组和多条第二接线的第二组;多条第一接线中的每一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间具有第一距离范围内的直线距离;多条第二接线中的每一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间具有第二距离范围内的直线距离,第二距离范围小于第一距离范围;多条第一接线由第一导电材料制成;多条第二接线由第二导电材料制成;第二导电材料的电阻率大于第一导电材料的电阻率。
可选地,显示面板还包括分别位于多个子像素中的多个薄膜晶体管,多个薄膜晶体管中的每一个包括栅极、源极和漏极;其中,所述显示面板包括:第一导电层,其包括多条第一接线和多个薄膜晶体管的多个栅极;第二导电层,其包括多条第二接线以及多个薄膜晶体管的多个源极和多个漏极;以及栅极绝缘层,位于第一导电层和第二导电层之间。
可选地,显示面板还包括分别位于多个子像素中的多个薄膜晶体管,多个薄膜晶体管中的每一个包括栅极、源极和漏极;其中,所述显示面板包括:第一导电层,其包括多条第一接线以及多个薄膜晶体管的多个源极和多个漏极;第二导电层,其包括多条第二接线以及多个薄膜晶体管的多个栅极;以及栅极绝缘层,位于第一导电层和第二导电层之间。
可选地,多条接线的电阻中的最大值比多条接线的电阻中的最小值大10%以下。
可选地,多条接线中的每一条具有基本相同的电阻。
可选地,多条第一接线中的每一条的电阻与多条第二接线中的每一条的电阻基本相同。
可选地,多条第二接线中的每一条具有基本相同的总长度。
可选地,多条第二接线中的至少一条的一部分具有曲折图案。
可选地,多条第二接线中的第一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离比多条第二接线中的第二条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离短;并且多条第二接线中的第一条中的第一曲折图案的第一宽度大于多条第二接线中的第二条中的第二曲折图案的第二宽度。
可选地,多条第二接线中的第一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离比多条第二接线中的第二条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离短;并且多条第二接线中的第一条中的第一曲折图案的第一长度大于多条第二接线中的第二条中的第二曲折图案的第二长度。
可选地,多条第一接线中的每一条具有基本相同的总长度。
可选地,多条第一接线中的至少一条的一部分具有曲折图案。
可选地,多条第一接线中的第一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离比多条第一接线中的第二条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离短;并且多条第一接线中的第一条中的第一曲折图案的第一宽度大于多条第一接线中的第二条中的第二曲折图案的第二宽度。
可选地,多条第一接线中的第一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离比多条第一接线中的第二条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离短;并且多条第一接线中的第一条中的第一曲折图案的第一长度大于多条第一接线中的第二条中的第二曲折图案的第二长度。
可选地,在显示面板的平面图中,多条第一接线位于多条第二接线的两侧。
可选地,第二距离范围与第一距离范围不重叠。
可选地,多条第二接线中的每一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离比多条第一接线中的每一条在其与多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间的直线距离短。
可选地,多条第一接线由铜制成,多条第二接线由铝制成。
可选地,显示面板还包括分别位于多个子像素中的多个薄膜晶体管,多个薄膜晶体管中的每一个包括栅极、源极和漏极;其中栅极由铜制成;并且源极和漏极由铝制成。
另一方面,本发明提供了一种显示装置,其包括本文所述的显示面板。
附图说明
以下附图仅是根据所公开的各实施例的用于说明目的的示例,而不旨在限制本发明的范围。
图1是根据本公开的一些实施例中的显示面板的示意图。
图2是根据本公开的一些实施例中的显示面板的示意图。
图3是根据本公开的一些实施例中的显示面板中的接线的曲折图案的示意图。
图4是根据本公开的一些实施例中的显示面板的示意图。
图5是根据本公开的一些实施例中的显示面板的示意图。
图6是根据本公开的一些实施例中的显示面板的示意图。
图7是根据本公开的一些实施例中的显示面板中的多条接线的剖视图。
图8是根据本公开的一些实施例中的显示面板中的多条接线的剖视图。
图9是根据本公开的一些实施例中的显示面板中的多条接线的剖视图。
具体实施方式
现在将参照以下实施例具体描述本公开。需注意,以下对一些实施例的描述仅出于示意和描述的目的而呈现于此。其不旨在是穷尽性的或者被限制为所公开的确切形式。
在传统的显示装置中,驱动器集成电路布置在显示装置的边缘,并且通过扇出区的接线与显示区中的信号线连接。接线在扇出区中与驱动器集成电路连接的端部在显示面板的小区域内聚集。接线延伸出驱动器集成电路,并且与遍布整个显示装置的信号线连接。在传统构造中,接线靠近扇出区中心的长度短于接线靠近扇出区边缘的长度。这种长度差异导致接线之间的电阻差异,进而导致传输至显示区的信号的RC延迟,造成诸如V块和污点之类的显示缺陷。
因此,本公开特别提供了一种具有多条第一接线和多条第二接线的显示面板和显示装置,其基本避免了由于现有技术的局限和缺点而导致的问题中的一个或多个。一方面,本公开提供了一种显示面板,其具有显示区和扇出区。在一些实施例中,显示面板包括:位于扇出
区中的分别与显示区中的多条信号线连接的多条接线,扇出区中的多条接线中的每一条构造为通过显示区中的多条信号线中的一条将信号传输至多个子像素中的一个;以及分别与多条接线连接的多个焊盘,其构造为将多条接线与驱动器集成电路连接。可选地,多条接线中的每一条具有在与多条信号线中的一条信号线的第一交点和与多个焊盘中的一个焊盘的第二交点之间的直线距离,多条接线被分为多组接线,所述多组接线包括多条第一接线的第一组和多条第二接线的第二组。可选地,多条第一接线中的每一条在与多条信号线中的一条信号线的第一交点和与多个焊盘中的一个焊盘的第二交点之间具有第一距离范围内的直线距离,多条第二接线中的每一条在与多条信号线中的一条信号线的第一交点和与多个焊盘中的一个焊盘的第二交点之间具有第二距离范围内的直线距离,所述第二距离范围小于所述第一距离范围。可选地,多条第一接线由第一导电材料制成;多条第二接线由第二导电材料制成;第二导电材料的电阻率大于第一导电材料的电阻率。
如本文所述,术语“显示区”是指显示面板中实际显示图像的区域。
如本文所述,术语“扇出区”是指显示面板中用于将多条信号线的端子与多个焊盘连接的多条接线所在的区域。扇出区位于显示区之外。
如本文所用,本公开的上下文中的术语“直线距离”是指,对于多条接线中的每一条而言,其与多条信号线中的一条信号线的第一交点和其与多个焊盘中的一个焊盘的第二交点之间的直线距离。
图1是根据本公开的一些实施例中的显示面板的示意图。参照图1,一些实施例中的显示面板具有位于显示区200中的多条信号线100。多条信号线100延伸穿过显示区200,并且构造为将多个信号提供至显示区200中的多个子像素。显示面板还具有与显示区200相邻的扇出区300。显示面板包括位于扇出区300中的多条接线(例如,图1中的多条第一接线1和多条第二接线2)。多条接线中的每一条与多条信号线100中的一条(例如,以一对一的对应关系)连接。多条接线中的每一条构造为通过多条信号线中的对应一条信号线将信号传输至多个子像素中的对应一个子像素。可选地,多条信号线100是多条数据线,其构造为分别将多个数据信号提供至多个子像素。可选地,多条信号线100是多条栅线,其构造为分别将多个栅极扫描信号提供至多个子像素。
在一些实施例中,显示面板还包括位于焊盘区700中的多个焊盘400。多个焊盘分别与多条接线连接,并且构造为将多条接线与驱动器集成电路连接。可选地,多条信号线100是多条数据线,并且多个焊盘400构造为将多条接线与数据驱动器集成电路连接。可选地,多条信号线100是多条栅线,并且多个焊盘400构造为将多条接线与栅极驱动器集成电路连接。
多条接线将遍布显示面板的多条信号线100与多个焊盘400连接,所述多个焊盘400通常布置在显示面板的周边区域中的小区域中。因此,信号线的端子与对应焊盘的端子的对之间的距离根据信号线的位置而变化。对于远离焊盘的信号线而言,该距离较大。对于靠近焊盘的信号线而言,该距离较小。多条接线中的每一条具有在与多条信号线100中的一条信号线的第一交点和与多个焊盘400中的一个焊盘的第二交点之间的直线距离。参照图1,最左边的信号线示为具有与对应的信号线的第一交点A以及与对应的焊盘的第二交点B。第一交点A与第二交点B之间的直线距离在图1中表示为“d”。
在一些实施例中,多条接线分为多组接线,例如,2组、3组、4组、5组或更多组接线。每组接线由不同的导线材料(例如,不同的金属或合金材料)制成。每条接线具有其与对应的信号线的交点和其与对应的焊盘的交点之间的直线距离。各组接线中的直线距离在不同的距离范围内。多组接线的导电材料的电阻率根据距离范围分级。如图1所示,一些实施例中的多组接线分为多条第一接线1的第一组和多条第二接线2的第二组。多条第一接线1中的每一条在与对应信号线的第一交点和与对应焊盘的第二交点之间的直线距离在第一距离范围内。多条第二接线2中的每一条在与对应信号线的第一交点和与对应焊盘的第二交点之间的直线距离在第二距离范围内。第二距离范围小于第一距离范围。可选地,第二距离范围与第一距离范围不重叠。可选地,多条第二接线2中的每一条在与对应信号线的第一交点和与对应焊盘的第二交点之间的直线距离小于多条第一接线1中的每一条在与对应信号线的第一交点和与对应焊盘的第二交点之间的直线距离。可选地,在显示面板的平面图中,多条第一接线1位于多条第二接线2的两侧。多条第一接线1由第一导电材料(例如,第一金属或合金材料)制成。多条第二接线2由第二导电材料(例如,第二金属或合金材料)制成。第二导电材料的电阻率大于第一导电材料的电阻率。
在所述显示面板中,通过利用具有较高电阻率的导电材料制作在与对应信号线的第一交点和与对应焊盘的第二交点之间的直线距离较小的接线,并且利用具有较低电阻率的导电材料制作在与对应信号线的第一交点和与对应焊盘的第二交点之间的直线距离较大的接线,可以将多条接线制作为具有基本相同的电阻,从而避免了由于多条接线的电阻差异而导致的显示面板中的RC延迟问题。在一些实施例中,多条接线的电阻中的最大值比多条接线的电阻中的最小值大10%以下,例如,7.5%以下、5%以下、2.5%以下、以及1%以下。可选地,多条接线中的每一条具有基本相同的电阻。可选地,多条第一接线1中的每一条的电阻与多条第二接线2中的每一条的电阻基本相同。
接线的电阻取决于导电材料的电阻率、接线的长度以及接线的横截面积。因此,在一些实施例中,多条接线中的每一条可以制作为具有一定厚度、总长度和电阻率,以进一步减小多条接线之间的电阻率的变化。
例如,在一些实施例中,多条第一接线1可以制作为具有比多条第二接线2的厚度更大的厚度。可选地,多条第一接线1中的每一条具有基本相同的厚度,例如,第一厚度。可选地,多条第二接线2中的每一条具有基本相同的厚度,例如,第二厚度。可选地,第一厚度大于第二厚度。
可选地,多条接线中的每一条具有基本相同的厚度。
可选地,多条接线中的每一条具有基本相同的总长度。
在一些实施例中,多条第一接线1可以制作为具有与多条第二接线2的总长度不同的总长度。可选地,多条第一接线1的总长度在第一长度范围内。可选地,多条第二接线2的总长度在第二长度范围内。可选地,第一长度范围与第二长度范围基本重叠。可选地,第一长度范围小于第二长度范围。可选地,多条第一接线中的每一条具有基本相同的总长度,例如,第一长度。可选地,多条第二接线中的每一条具有基本相同的总长度,例如,第二长度。可选地,第一长度与第二长度基本相同。可选地,第一长度小于第二长度。
由于多条第二接线2(分别在与对应信号线的第一交点和与对应的焊盘的第二交点之间的)直线距离更小,为了增加多条第二接线2中的一条或多条的总长度,可以将多条第二接线2中的一条或多条设计为在接线的至少一部分中具有曲折图案。图2是根据本公开的一些实施例中的显示面板的示意图。参照图2,一些实施例中的多条第二接线2中的每一条包括具有曲折图案(例如,如图2所示的曲折图案21、22、23、24和25)的部分。
在一些实施例中,多条第二接线2中的第一条(在与信号线的交点和与焊盘的交点之间的)的直线距离小于多条第二接线2中的第二条(在与信号线的交点和与焊盘的交点之间的)的直线距离,并且多条第二接线2中的第一条中的第一曲折图案的第一宽度大于多条第二接线2中的第二条中的第二曲折图案的第二宽度。图3是根据本公开的一些实施例中的显示面板中的接线的曲折图案的示意图。参照图3,示出了与5条不同的第二接线对应的5个曲折图案21、22、23、24和25。曲折图案23在(图3中的5条第二接线当中的)具有在其与对应信号线的交点和其与对应焊盘的交点之间的最小直线距离的第二接线的一部分中。曲折图案22和24分别在具有在各自与对应信号线的交点和各自与对应焊盘的交点之间的中等直线距离的两条第二接线的一部分中。曲折图案21和25分别在(图3中的5条第二接线当中的)具有在各自与对应信号线的交点和各自与对应焊盘的交点之间的最大直线距离的两条第二接线的一部分中。如图3所示,曲折图案23的宽度为w1,曲折图案22和24的宽度为w2,曲折图案21和25的宽度为w3。宽度w1大于宽度w2,宽度w2大于宽度w3。
在一些实施例中,多条第二接线2中的第一条(在与信号线的交点和与焊盘的交点之间的)的直线距离小于多条第二接线2中的第二条(在与信号线的交点和与焊盘的交点之间的)的直线距离,并且多条第二接线2中的第一条中的第一曲折图案的第一长度大于多条第二接线2中的第二条中的第二曲折图案的第二长度。如图3所示,曲折图案23的长度为L1,曲折图案22和24的长度为L2,曲折图案21和25的长度为L3。长度L1大于长度L2,长度L2大于长度L3。
多条第二接线2的曲折图案中的每一个的宽度和长度可以设计为使得多条第二接线2的电阻基本相同。可选地,多条第二接线2的曲折图案中的每一个的宽度和长度可以设计为使得多条第二接线2中的每一条的电阻与多条第一接线1中的每一条的电阻基本相同。可选地,多条第二接线2中的一条或多条不具有曲折图案。可选地,当多条第二接线2中的每一条的厚度基本相同时,多条第二接线2的曲折图案中的每一个的宽度和长度可以设计为使得多条第二接线2的总长度基本相同。
曲折图案可以布置在第二接线的任何部分处。在图2中,曲折图案基本沿着基本平行于多条信号线100的方向位于多条第二接线2中的每一条的一部分中。图4是根据本公开的一些实施例中的显示面板的示意图。在图4中,曲折图案沿着与多条信号线100不平行(例如,与多条信号线100成一定角度)的方向位于多条第二接线2中的每一条的一部分中。
在一些实施例中,多条第一接线1中的一条或多条也可以包括具有曲折图案的部分。图5是根据本公开的一些实施例中的显示面板的示意图。参照图5,示出了与4条不同的第一接线对应的4个曲折图案11、12、13和14。曲折图案12和13分别在具有在各自与对应信号线的交点和各自与对应焊盘的交点之间的相对较小的直线距离的两条第一接线的一部分中。曲折图案11和14分别在具有在各自与对应信号线的交点和各自与对应焊盘的交点之间的相对较大的直线距离的两条第一接线的一部分中。曲折图案11和14的宽度小于曲折图案12和13的宽度,并且曲折图案11和14的长度小于曲折图案12和13的长度。如图5所示,在一些实施例中,多条第一接线1中的一些不包括具有曲折图案的部分。
多条第一接线1的曲折图案中的每一个的宽度和长度可以设计为使得多条第一接线1的电阻基本相同。可选地,多条第一接线1的曲折图案中的每一个的宽度和长度可以设计为使得多条第一接线1中的每一条的电阻与多条第二接线2中的每一条的电阻基本相同。可选地,多条第一接线1中的一条或多条不具有曲折图案。可选地,当第一接线1中的每一条的厚度基本相同时,多条第一接线1的曲折图案中的每一个的宽度和长度可以设计为使得多条第一接线1的总长度基本相同。
可选地,多条第一接线1中的曲折图案中的每一个的宽度比多条第二接线2中的曲折图案中的每一个的宽度小。可选地,多条第一接线1中的曲折图案中的每一个的长度比多条第二接线2中的曲折图案中的每一个的长度小。
在一些实施例中,如图1至图2和图4至图5所示,多条接线以对称或伪对称的方式分布。可选地,在显示面板的平面图中,多条第一接线1位于多条第二接线2的两侧。可选地,多条第二接线2在具有多条接线的区域的中心或者靠近该中心,并且多条第一接线1远离具有多条接线的区域的中心。
在一些实施例中,多条接线以非对称的方式分布。图6是根据本公开的一些实施例中的显示面板的示意图。参照图6,多条第一接线1位于显示面板的第一侧,多条第二接线2位于显示面板的与第一侧不同的第二侧。多条第一接线1中的每一条在其与对应的信号线的交点和其与对应的焊盘的交点之间的直线距离大于多条第二接线2中的每一条在其与对应的信号线的交点和其与对应的焊盘的交点之间的直线距离。多条第一接线由第一导电材料制成,多条第二接线由第二导电材料制成,并且第二导电材料的电阻率大于第一导电材料的电阻率。
在一些实施例中,多条接线位于基本相同的水平面内。图7是根据本公开的一些实施例中的显示面板中的多条接线的剖视图。参照图7,一些实施例中的显示面板包括位于衬底基板500上的具有多条第一接线1的第一导电层以及具有多条第二接线2的第二导电层。第一导电层和第二导电层位于基本相同的水平面上。可选地,第一导电层与显示面板的薄膜晶体管的栅极位于同一层。
在一些实施例中,显示面板包括分别位于多个子像素中的多个薄膜晶体管(例如,多个开关薄膜晶体管),多个薄膜晶体管中的每一个包括栅极、源极和漏极。显示面板包括具有多条第一接线的第一导电层以及具有多条第二接线的第二导电层,第一导电层和第二导电层位于不同的层。图8是根据本公开的一些实施例中的显示面板中的多条接线的剖视图。参照图8,显示面板包括位于衬底基板500上的第一导电层、位于第一导电层的远离衬底基板500的一侧的栅极绝缘层600、以及位于栅极绝缘层600的远离衬底基板500的一侧的第二导电层。第一导电层包括多条第一接线1。第二导电层包括多条第二接线2。可选地,第一导电层还包括多个薄膜晶体管的多个栅极,例如,多条第一接线1和多个薄膜晶体管的多个栅极位于同一层、由相同材料制成、并且在同一构图工艺中构图。可选地,第二导电层还包括多个薄膜晶体管的多个源极和多个漏极,例如,多条第二接线2以及多个薄膜晶体管的多个源极和多个漏极位于同一层、由相同材料制成、并且在同一构图工艺中构图。栅极绝缘层600位于第一导电层和第二导电层之间。
图9是根据本公开的一些实施例中的显示面板中的多条接线的剖视图。参照图9,显示面板包括位于衬底基板500上的第二导电层、位于第二导电层的远离衬底基板500的一侧的栅极绝缘层600、以及位于栅极绝缘层600的远离衬底基板500的一侧的第一导电层。第一导电层包括多条第一接线1。第二导电层包括多条第二接线2。可选地,第二导电层还包括多个薄膜晶体管的多个栅极,例如,多条第二接线2和多个薄膜晶体管的多个栅极位于同一层、由相同材料制成、并且在同一构图工艺中构图。可选地,第一导电层还包括多个薄膜晶体管的多个源极和多个漏极,例如,多条第一接线1以及多个薄膜晶体管的多个源极和多个漏极位于同一层、由相同材料制成、并且在同一构图工艺中构图。栅极绝缘层600位于第一导电层和第二导电层之间。
可以使用各种合适的导电材料和各种合适的制造方法来制作多条第一接线和多条第二接线。例如,可以通过等离子体增强化学气相沉积(PECVD)工艺在衬底上沉积导电材料。合适的导电材料的示例包括但不限于铜、铝、钼、银、铬、钨、钛、钽、以及含有它们的合金或层压体。
在一些实施例中,多条第一接线由与显示面板的显示区中的多个薄膜晶体管的多个栅极的导电材料相同的导电材料制成。在一些实施例中,多条第二接线由与显示面板的显示区中的多个薄膜晶体管的多个源极和多个漏极的导电材料相同的导电材料制成。可选地,多条第一接线由铜制成,多条第二接线由铝制成。可选地,多条第一接线和显示面板的显示区中的多个薄膜晶体管的多个栅极由铜制成,并且多条第二接线和显示面板的显示区中的多个薄膜晶体管的多个源极和多个漏极由铝制成。
在一些实施例中,显示面板是液晶显示面板。
在一些实施例中,显示面板是有机发光二极管显示面板。
另一方面,本公开提供了一种制造显示面板的方法,该显示面板在显示区中具有多个子像素。在一些实施例中,所述方法包括:在显示区中形成多条信号线;形成分别与显示区中的多条信号线连接的多条接线;以及形成分别与多条接线连接的多个焊盘。多条接线中的每一条形成为具有在与多条信号线中的一条信号线的第一交点和与多个焊盘中的一个焊盘的第二交点之间的直线距离。可选地,形成多条接线的步骤包括形成多组接线。可选地,形成多组接线的步骤包括形成多条第一接线的第一组和形成多条第二接线的第二组。多条第一接线形成为使得多条第一接线中的每一条的所述直线距离在第一距离范围内。多条第二接线形成为使得多条第二接线中的每一条的所述直线距离在第二距离范围内,第二距离范围小于第一距离范围。多条第一接线使用第一导电材料形成,多条第二接线使用第二导电材料形成;第二导电材料的电阻率大于第一导电材料的电阻率。
在一些实施例中,所述方法还包括分别在多个子像素中形成多个薄膜晶体管(例如,多个开关薄膜晶体管),多个薄膜晶体管中的每一个包括栅极、源极和漏极。可选地,所述方法包括:在衬底基板上形成包括多条第一接线和多个薄膜晶体管的多个栅极的第一导电层;在第一导电层的远离衬底基板的一侧形成栅极绝缘层;以及在栅极绝缘层的远离衬底基板的一侧形成第二导电层,该第二导电层包括多条第二接线以及多个薄膜晶体管的多个源极和多个漏极。可选地,多条第一接线和多个薄膜晶体管的多个栅极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。可选地,多条第二接线以及多个薄膜晶体管的多个源极和多个漏极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。
可选地,所述方法包括:在衬底基板上形成第二导电层,该第二导电层包括多条第二接线以及多个薄膜晶体管的多个源极和多个漏极;在第二导电层的远离衬底基板的一侧形成栅极绝缘层;以及在栅极绝缘层的远离衬底基板的一侧形成第一导电层,该第一导电层包括多条第一接线以及多个薄膜晶体管的多个栅极。可选地,多条第二接线以及多个薄膜晶体管的多个源极和多个漏极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。可选地,多条第一接线和多个薄膜晶体管的多个栅极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。
可选地,所述方法包括:在衬底基板上形成第二导电层,该第二导电层包括多条第二接线以及多个薄膜晶体管的多个栅极;在第二导电层的远离衬底基板的一侧形成栅极绝缘层;以及在栅极绝缘层的远离衬底基板的一侧形成第一导电层,该第一导电层包括多条第一接线以及多个薄膜晶体管的多个源极和多个漏极。可选地,多条第二接线和多个薄膜晶体管的多个栅极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。可选地,多条第一接线以及多个薄膜晶体管的多个源极和多个漏极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。
可选地,所述方法包括:在衬底基板上形成第一导电层,该第一导电层包括多条第一接线以及多个薄膜晶体管的多个源极和多个漏极;在第一导电层的远离衬底基板的一侧形成栅极绝缘层;以及在栅极绝缘层的远离衬底基板的一侧形成第二导电层,该第二导电层包括多条第二接线以及多个薄膜晶体管的多个栅极。可选地,多条第一接线以及多个薄膜晶体管的多个源极和多个漏极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。可选地,多条第二接线和多个薄膜晶体管的多个栅极使用相同的导电材料形成,并且使用相同的掩膜板在同一构图工艺中构图。
可选地,多条第二接线中的每一条形成为具有基本相同的总长度。
可选地,形成多条第二接线的步骤包括形成多条第二接线中的至少一条的具有曲折图案的部分。可选地,形成多条第二接线的步骤包括形成多条第二接线中的第一条和多条第二接线中的第二条使得多条第二接线中的第一条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离小于多条第二接线中的第二条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离,并且多条第二接线中的第一条中的第一曲折图案的第一宽度大于多条第二接线中的第二条中的第二曲折图案的第二宽度。可选地,形成多条第二接线的步骤包括形成多条第二接线中的第一条和多条第二接线中的第二条使得多条第二接线中的第一条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离小于多条第二接线中的第二条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离,并且多条第二接线中的第一条中的第一曲折图案的第一长度大于多条第二接线中的第二条中的第二曲折图案的第二长度。
可选地,多条第一接线中的每一条形成为具有基本相同的总长度。
可选地,形成多条第一接线的步骤包括形成多条第一接线中的至少一条的具有曲折图案的部分。可选地,形成多条第一接线的步骤包括形成多条第一接线中的第一条和多条第一接线中的第二条使得多条第一接线中的第一条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离小于多条第一接线中的第二条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离,并且多条第一接线中的第一条中的第一曲折图案的第一宽度大于多条第一接线中的第二条中的第二曲折图案的第二宽度。可选地,形成多条第一接线的步骤包括形成多条第一接线中的第一条和多条第一接线中的第二条使得多条第一接线中的第一条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离小于多条第一接线中的第二条(在其与对应信号线的交点和其与对应焊盘的交点之间的)的直线距离,并且多条第一接线中的第一条中的第一曲折图案的第一长度大于多条第一接线中的第二条中的第二曲折图案的第二长度。
可选地,在显示面板的平面图中,多条第一接线形成在多条第二接线的两侧。
另一方面,本公开提供了一种显示装置,其具有本文所述的或者通过本文所述方法制造的显示面板。合适的显示装置的示例包括但不限于电子纸、移动电话、平板电脑、电视机、显示器、笔记本电脑、数码相册、GPS等。
已出于示意和说明目的呈现了对本发明实施例的上述描述。其并非旨在穷举或将本发明限制为所公开的确切形式或示例性实施例。因此,上述描述应当被认为是示意性的而非限制性的。显然,许多修改和变形对于本领域技术人员而言将是显而易见的。选择和描述这些实施例是为了解释本发明的原理和其最佳方式的实际应用,从而使本领域技术人员能够通过各种实施例及适用于特定用途或所构思的实施方式的各种变型来理解本发明。本发明的范围旨在由所附权利要求及其等同形式限定,其中除非另有说明,否则所有术语以其最宽的合理意义解释。因此,术语“发明”、“本发明”等不一定将权利范围限制为具体实施例,并且对本发明示例性实施例的参考不隐含对本发明的限制,并且不应推断出这种限制。本发明仅由随附权利要求的精神和范围限定。此外,这些权利要求可涉及使用跟随有名词或元素的“第一”、“第二”等术语。这种术语应当理解为一种命名方式而不应解释为对由这种命名方式修饰的元素的数量进行限制,除非已给出具体数量。所描述的任何优点和益处不一定适用于本发明的全部实施例。应当认识到的是,本领域技术人员在不脱离随附权利要求所限定的本发明的范围的情况下可以对所描述的实施例进行变型。此外,本公开中没有元件和组件是意在贡献给公众的,无论该元件或组件是否明确地记载在随附权利要求中。

Claims (20)

1.一种显示面板,具有显示区和扇出区,包括:
位于所述扇出区中的分别与所述显示区中的多条信号线连接的多条接线,所述扇出区中的所述多条接线中的每一条构造为通过所述显示区中的所述多条信号线中的一条将信号传输至多个子像素中的一个;以及
分别与所述多条接线连接的多个焊盘,其构造为将所述多条接线与驱动器集成电路连接;
其中,所述多条接线被分为多组接线,所述多组接线包括多条第一接线的第一组和多条第二接线的第二组;
多条第一接线中的每一条在其与所述多条信号线中的一条信号线的交点和其与多个焊盘中的一个焊盘的交点之间具有第一距离范围内的直线距离;
所述多条第二接线中的每一条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间具有第二距离范围内的直线距离,所述第二距离范围小于所述第一距离范围;
所述多条第一接线由第一导电材料制成;并且
所述多条第二接线由第二导电材料制成;所述第二导电材料的电阻率大于所述第一导电材料的电阻率。
2.根据权利要求1所述的显示面板,还包括分别位于所述多个子像素中的多个薄膜晶体管,所述多个薄膜晶体管中的每一个包括栅极、源极和漏极;
其中,所述显示面板包括:第一导电层,其包括所述多条第一接线和所述多个薄膜晶体管的多个栅极;
第二导电层,其包括所述多条第二接线以及所述多个薄膜晶体管的多个源极和多个漏极;以及
栅极绝缘层,其位于所述第一导电层和所述第二导电层之间。
3.根据权利要求1所述的显示面板,还包括分别位于所述多个子像素中的多个薄膜晶体管,所述多个薄膜晶体管中的每一个包括栅极、源极和漏极;
其中,所述显示面板包括:第一导电层,其包括所述多条第一接线以及所述多个薄膜晶体管的多个源极和多个漏极;
第二导电层,其包括所述多条第二接线以及所述多个薄膜晶体管的多个栅极;以及
栅极绝缘层,其位于所述第一导电层和所述第二导电层之间。
4.根据权利要求1所述的显示面板,其中,所述多条接线的电阻中的最大值比所述多条接线的电阻中的最小值大10%以下。
5.根据权利要求1所述的显示面板,其中,所述多条接线中的每一条具有实质上相同的电阻。
6.根据权利要求1所述的显示面板,其中,所述多条第一接线中的每一条的电阻与所述多条第二接线中的每一条的电阻实质上相同。
7.根据权利要求1所述的显示面板,其中,所述多条第二接线中的每一条具有实质上相同的总长度。
8.根据权利要求1所述的显示面板,其中,所述多条第二接线中的至少一条的一部分具有曲折图案。
9.根据权利要求8所述的显示面板,其中,所述多条第二接线中的第一条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离比所述多条第二接线中的第二条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离短;并且
所述多条第二接线中的第一条中的第一曲折图案的第一宽度大于所述多条第二接线中的第二条中的第二曲折图案的第二宽度。
10.根据权利要求8所述的显示面板,其中,所述多条第二接线中的第一条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离比所述多条第二接线中的第二条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离短;并且
并且所述多条第二接线中的第一条中的第一曲折图案的第一长度大于所述多条第二接线中的第二条中的第二曲折图案的第二长度。
11.根据权利要求1所述的显示面板,其中,所述多条第一接线中的每一条具有实质上相同的总长度。
12.根据权利要求1所述的显示面板,其中,所述多条第一接线中的至少一条的一部分具有曲折图案。
13.根据权利要求12所述的显示面板,其中,所述多条第一接线中的第一条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离比所述多条第一接线中的第二条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离短;并且
所述多条第一接线中的第一条中的第一曲折图案的第一宽度大于所述多条第一接线中的第二条中的第二曲折图案的第二宽度。
14.根据权利要求12所述的显示面板,其中,所述多条第一接线中的第一条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离比所述多条第一接线中的第二条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离短;并且
所述多条第一接线中的第一条中的第一曲折图案的第一长度大于所述多条第一接线中的第二条中的第二曲折图案的第二长度。
15.根据权利要求1所述的显示面板,其中,在所述显示面板的平面图中,所述多条第一接线位于所述多条第二接线的两侧。
16.根据权利要求1所述的显示面板,其中,所述第二距离范围与所述第一距离范围不重叠。
17.根据权利要求1所述的显示面板,其中,所述多条第二接线中的每一条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离比所述多条第一接线中的每一条在其与所述多条信号线中的一条信号线的交点和其与所述多个焊盘中的一个焊盘的交点之间的直线距离短。
18.根据权利要求1所述的显示面板,其中,所述多条第一接线由铜制成,所述多条第二接线由铝制成。
19.根据权利要求18所述的显示面板,还包括分别位于所述多个子像素中的多个薄膜晶体管,所述多个薄膜晶体管中的每一个包括栅极、源极和漏极;
其中,所述栅极由铜制成;并且
所述源极和所述漏极由铝制成。
20.一种显示装置,包括根据权利要求1至19中任一项所述的显示面板。
CN201780000361.8A 2017-05-23 2017-05-23 具有多条第一接线和多条第二接线的显示面板和显示装置 Pending CN109643525A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2017/085498 WO2018214024A1 (en) 2017-05-23 2017-05-23 Display panel and display apparatus having a plurality of first wirings and a plurality of second wirings

Publications (1)

Publication Number Publication Date
CN109643525A true CN109643525A (zh) 2019-04-16

Family

ID=64396135

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780000361.8A Pending CN109643525A (zh) 2017-05-23 2017-05-23 具有多条第一接线和多条第二接线的显示面板和显示装置

Country Status (3)

Country Link
US (1) US11099443B2 (zh)
CN (1) CN109643525A (zh)
WO (1) WO2018214024A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110286534A (zh) * 2019-06-19 2019-09-27 武汉天马微电子有限公司 阵列基板、显示面板及其显示装置
CN111580313A (zh) * 2020-06-16 2020-08-25 京东方科技集团股份有限公司 阵列基板、显示模组、电子设备和阵列基板的制造方法
CN112071209A (zh) * 2020-09-16 2020-12-11 云谷(固安)科技有限公司 显示面板和显示装置
WO2023240796A1 (zh) * 2022-06-15 2023-12-21 昆山国显光电有限公司 显示面板及显示装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210018572A (ko) * 2019-08-05 2021-02-18 삼성디스플레이 주식회사 유기 발광 표시 장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101847639A (zh) * 2009-03-27 2010-09-29 北京京东方光电科技有限公司 阵列基板及其制造方法
CN103149753A (zh) * 2013-03-28 2013-06-12 深圳市华星光电技术有限公司 阵列基板及其扇出线结构
CN104134406A (zh) * 2014-07-17 2014-11-05 京东方科技集团股份有限公司 布线板、柔性显示屏及显示装置
CN104777690A (zh) * 2015-04-27 2015-07-15 深圳市华星光电技术有限公司 阵列基板及显示装置
CN104810002A (zh) * 2015-05-19 2015-07-29 武汉华星光电技术有限公司 一种显示装置
CN105388647A (zh) * 2015-12-15 2016-03-09 武汉华星光电技术有限公司 液晶面板的扇出走线结构及液晶面板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101627245B1 (ko) * 2009-05-11 2016-06-07 삼성디스플레이 주식회사 팬아웃 배선을 포함하는 표시장치
CN101950539B (zh) * 2010-03-19 2013-05-15 福建华映显示科技有限公司 一种消除液晶显示面板的亮暗线的方法
CN102402957B (zh) * 2011-11-15 2014-01-22 深圳市华星光电技术有限公司 Lcd数据驱动ic输出补偿电路及补偿方法
US8791893B2 (en) 2011-11-15 2014-07-29 Shenzhen China Star Optoelectronics Technology Co., Ltd. Output compensation circuit and output compensation method for LCD data drive IC, and LCD
US20140291846A1 (en) 2013-03-28 2014-10-02 Shenzhen China Star Optoelectronics Technology Co., Ltd Array substrate and fanout line structure of the array substrate

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101847639A (zh) * 2009-03-27 2010-09-29 北京京东方光电科技有限公司 阵列基板及其制造方法
CN103149753A (zh) * 2013-03-28 2013-06-12 深圳市华星光电技术有限公司 阵列基板及其扇出线结构
CN104134406A (zh) * 2014-07-17 2014-11-05 京东方科技集团股份有限公司 布线板、柔性显示屏及显示装置
CN104777690A (zh) * 2015-04-27 2015-07-15 深圳市华星光电技术有限公司 阵列基板及显示装置
CN104810002A (zh) * 2015-05-19 2015-07-29 武汉华星光电技术有限公司 一种显示装置
CN105388647A (zh) * 2015-12-15 2016-03-09 武汉华星光电技术有限公司 液晶面板的扇出走线结构及液晶面板

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110286534A (zh) * 2019-06-19 2019-09-27 武汉天马微电子有限公司 阵列基板、显示面板及其显示装置
CN111580313A (zh) * 2020-06-16 2020-08-25 京东方科技集团股份有限公司 阵列基板、显示模组、电子设备和阵列基板的制造方法
CN111580313B (zh) * 2020-06-16 2022-09-02 京东方科技集团股份有限公司 阵列基板、显示模组、电子设备和阵列基板的制造方法
CN112071209A (zh) * 2020-09-16 2020-12-11 云谷(固安)科技有限公司 显示面板和显示装置
WO2023240796A1 (zh) * 2022-06-15 2023-12-21 昆山国显光电有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
US11099443B2 (en) 2021-08-24
WO2018214024A1 (en) 2018-11-29
US20210200013A1 (en) 2021-07-01

Similar Documents

Publication Publication Date Title
CN109643525A (zh) 具有多条第一接线和多条第二接线的显示面板和显示装置
CN105405851B (zh) 薄膜晶体管基板及其制造方法
CN103364983B (zh) 液晶显示装置及其制造方法
CN104834416B (zh) 电容式触控面板
CN106356376B (zh) 具有低线电阻结构的超高密度薄膜晶体管基板及制造方法
CN209055780U (zh) 阵列基板及显示面板
CN107357105A (zh) 一种阵列基板、显示面板、显示装置
WO2015161612A1 (zh) 触摸基板及触摸屏
US10019123B2 (en) Touch substrate, touch display panel and touch display apparatus having the same, and fabricating method thereof
CN106652927A (zh) 阵列基板
CN104637925A (zh) 用于显示面板的阵列基板及其制造方法
CN107025012A (zh) 集成触摸型显示装置
CN104991688A (zh) 基板及其制作方法、显示器件
CN104898892A (zh) 一种触控显示面板及其制作方法、触控显示装置
CN206348571U (zh) 一种阵列基板、显示面板及显示装置
CN104914640A (zh) 一种阵列基板及其制作方法、显示面板、显示装置
CN104699357A (zh) 一种电子设备、触摸显示面板以及触控显示基板
CN106098710A (zh) 一种阵列基板及其制备方法、显示装置
CN106597713A (zh) 一种阵列基板和显示面板
CN101750814B (zh) 液晶显示设备及其制造方法
CN104834398A (zh) 触摸面板以及制造触摸面板的方法
CN106201146A (zh) 触控面板及其制备方法、触控装置
CN102163610A (zh) 具有抑制特性偏移的结构的薄膜晶体管面板及其制造方法
CN109786373A (zh) 显示面板
CN102945846A (zh) 阵列基板及其制造方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination