CN109389941B - 有机发光显示设备 - Google Patents
有机发光显示设备 Download PDFInfo
- Publication number
- CN109389941B CN109389941B CN201810877351.9A CN201810877351A CN109389941B CN 109389941 B CN109389941 B CN 109389941B CN 201810877351 A CN201810877351 A CN 201810877351A CN 109389941 B CN109389941 B CN 109389941B
- Authority
- CN
- China
- Prior art keywords
- group
- pixel
- gate
- odd
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2230/00—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0204—Compensation of DC component across the pixels in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
有机发光显示设备包括显示面板,该显示面板包括像素组,每个像素组包括像素行中的每一行的多个子像素。栅极驱动器被配置为将初始化信号顺序地提供给像素行,将第一组栅极信号提供给像素组中的第一像素组,将与第一组栅极信号的至少一部分重叠的第二组栅极信号提供给像素组中的第二像素组,将第一组栅极信号顺序地提供给像素行,并且将第二组栅极信号顺序地提供给像素行。发射控制驱动器被配置为将发射控制信号顺序地提供给像素行。数据驱动器被配置为输出数据电压。数据分配器被配置为将数据电压选择性地提供给连接到子像素的数据线。
Description
技术领域
本发明构思的示例性实施例涉及显示设备。更具体地,本发明构思的示例性实施例涉及能够补偿驱动晶体管的阈值电压的有机发光显示设备。
背景技术
显示设备基于像素发射的光显示图像。有机发光显示设备包括各自具有有机发光二极管(OLED)的像素。有机发光显示设备包括用于补偿驱动晶体管的阈值电压并初始化像素中的OLED的阳极以通过补偿像素之间的亮度偏差来改善显示质量的结构。
为了解决由增加有机发光显示设备的分辨率(例如增加包括在显示面板中的布线)引起的问题,可以通过解复用器控制数据驱动器的输出。例如,解复用器支持数据写入时段在相邻数据线之间在时间上被共享(例如,在时间上被分为N:1),以减少显示面板中的布线和数据驱动器的输出通道,其中N是大于1的整数。
然而,在高分辨率显示设备中,由于数据信号由解复用器快速切换,因此驱动晶体管的阈值电压的补偿时段可能被显著减小。因此,可能无法充分确保补偿时段,于是可识别出被显示的图像中诸如斑点的显示缺陷。
发明内容
示例性实施例提供了一种有机发光显示设备,该有机发光显示设备能够通过将奇数组栅极信号和偶数组栅极信号施加到每个像素行来补偿驱动晶体管的阈值电压。
示例性实施例提供了一种有机发光显示设备,该有机发光显示设备能够以高频被驱动并且充分确保每个子像素的阈值电压补偿时段。
根据一些示例性实施例,有机发光显示设备可以包括显示面板,显示面板包括多个像素组。像素组中的每一组包括像素行中的每一行的多个子像素。栅极驱动器被配置为将初始化信号顺序地提供给像素行,将第一组栅极信号提供给像素组中的第一像素组,将与第一组栅极信号的至少一部分重叠的第二组栅极信号提供给像素组中的第二像素组,将第一组栅极信号顺序地提供给像素行,并且将第二组栅极信号顺序地提供给像素行。发射控制驱动器被配置为将发射控制信号顺序地提供给像素行。数据驱动器被配置为输出数据电压。数据分配器被配置为将数据电压选择性地提供给连接到子像素的数据线。
在示例性实施例中,用于提供第一组栅极信号的第一组栅极线可以仅仅连接到第一像素组。用于提供第二组栅极信号的第二组栅极线可以仅仅连接到第二像素组。
在示例性实施例中,第一像素组可以对应于奇数像素组。第一组栅极信号可以对应于奇数组栅极信号。第二像素组可以对应于偶数像素组。第二组栅极信号可以对应于偶数组栅极信号。
在示例性实施例中,与第k像素行相对应的第k偶数组栅极信号可以比与第k像素行相对应的第k奇数组栅极信号延迟1/2水平周期,其中k是大于0的整数。
在示例性实施例中,与第k像素行相对应的第k奇数组栅极信号可以比与第k像素行相对应的第k偶数组栅极信号延迟1/2水平周期,其中k是大于0的整数。
在示例性实施例中,在第一像素组中包括的子像素中的每一个可以包括连接在数据线中的一条与第一节点之间的第一晶体管,第一晶体管包括被配置为接收奇数组栅极信号的栅电极。驱动晶体管连接在第一节点与第二节点之间,驱动晶体管包括连接到第三节点的栅电极。第二晶体管连接在第二节点与第三节点之间,第二晶体管包括被配置为接收奇数组栅极信号的栅电极。第三晶体管连接在第三节点与初始化电源之间,第三晶体管包括被配置为接收初始化信号的栅电极。第四晶体管连接在第一电源与第一节点之间,第四晶体管包括被配置为接收发射控制信号的栅电极。第五晶体管连接在第二节点与第四节点之间,第五晶体管包括被配置为接收发射控制信号的栅电极。第六晶体管连接在初始化电源与第四节点之间,第六晶体管包括被配置为接收初始化信号的栅电极。电容器连接在第一电源与第三节点之间。有机发光二极管(OLED)连接在第四节点与被配置为提供比第一电源的电压低的电压的第二电源之间。
在示例性实施例中,在第二像素组中包括的子像素中的每一个可以包括连接在数据线中的一条与第一节点之间的第一晶体管,第一晶体管包括被配置为接收偶数组栅极信号的栅电极。驱动晶体管连接在第一节点与第二节点之间,驱动晶体管包括连接到第三节点的栅电极。第二晶体管连接在第二节点与第三节点之间,第二晶体管包括被配置为接收偶数组栅极信号的栅电极。第三晶体管连接在第三节点与初始化电源之间,第三晶体管包括被配置为接收初始化信号的栅电极。第四晶体管连接在第一电源与第一节点之间,第四晶体管包括被配置为接收发射控制信号的栅电极。第五晶体管连接在第二节点与第四节点之间,第五晶体管包括被配置为接收发射控制信号的栅电极。第六晶体管连接在初始化电源与第四节点之间,第六晶体管包括被配置为接收初始化信号的栅电极。电容器连接在第一电源与第三节点之间。有机发光二极管(OLED)连接在第四节点与被配置为提供比第一电源的电压低的电压的第二电源之间。
在示例性实施例中,像素行中的每一行的单个帧周期可以包括:其中第三节点的电压和第四节点的电压被同时初始化的初始化时段;位于初始化时段之后的、其中数据电压被写入并且驱动晶体管的阈值电压被补偿的补偿时段;和位于补偿时段之后的、其中像素行中的每一行发光的发射时段。
在示例性实施例中,第一晶体管和第二晶体管可以在补偿时段期间导通。补偿时段可以包括第一补偿时段和第二补偿时段,在第一补偿时段期间,通过经由数据线中的一条数据线将数据电压施加到驱动晶体管来补偿驱动晶体管的阈值电压,在第二补偿时段期间,数据线中的该条数据线处于浮置状态并且用于补偿驱动晶体管的阈值电压的操作被维持。
在示例性实施例中,与用于将第k偶数组栅极信号提供给第k像素行的第k偶数组栅极线相比,用于将第k奇数组栅极信号提供给第k像素行的第k奇数组栅极线可以设置得距离包括在第k像素行中的子像素的第一晶体管和第二晶体管更远,其中k是大于0的整数。第k奇数组栅极线可以通过桥结构连接到在奇数像素组的子像素中的每一个中包括的第一晶体管和第二晶体管的栅电极。与用于将第(k+1)奇数组栅极信号提供给第(k+1)像素行的第(k+1)奇数组栅极线相比,用于将第(k+1)偶数组栅极信号提供给第(k+1)像素行的第(k+1)偶数组栅极线可以设置得距离包括在第(k+1)像素行中的子像素的第一晶体管和第二晶体管更远。第(k+1)偶数组栅极线可以通过桥结构连接到在偶数像素组的子像素中的每一个中包括的第一晶体管和第二晶体管的栅电极。
在示例性实施例中,第一组栅极信号的激活时段的长度和第二组栅极信号的激活时段的长度可以彼此不同。
在示例性实施例中,像素组中的每一组可以包括沿像素行所延伸的第一方向布置的第一子像素、第二子像素、第三子像素和第四子像素。
在示例性实施例中,连接到第一子像素的第一数据线和连接到第二子像素的第二数据线可以沿像素列所延伸的第二方向延伸,第一数据线和第二数据线设置在第一子像素与第二子像素之间。连接到第三子像素的第三数据线和连接到第四子像素的第四数据线可以沿第二方向延伸,第三数据线和第四数据线设置在第三子像素与第四子像素之间。数据线可以不设置在第二子像素与第三子像素之间以及像素组之间。
在示例性实施例中,在第一方向上彼此相邻的子像素可以具有沿第二方向对称的结构。
根据一些示例性实施例,有机发光显示设备可以包括显示面板,显示面板包括多个像素组,像素组中的每一组包括多个子像素。栅极驱动器被配置为将第一组栅极信号提供给第一像素行中的第一像素组,将第二组栅极信号提供给第一像素行中与第一像素组相邻的第二像素组,将第三组栅极信号提供给与第一像素行相邻的第二像素行中的第三像素组,并且将第四组栅极信号提供给第二像素行中与第三像素组相邻的第四像素组。发射控制驱动器被配置为将第一发射控制信号提供给第一像素行并且将第二发射控制信号提供给第二像素行。数据驱动器被配置为输出数据电压。数据分配器被配置为将数据电压选择性地提供给连接到第一像素组的第一组数据线、连接到第二像素组的第二组数据线、连接到第三像素组的第三组数据线以及连接到第四像素组的第四组数据线。
在示例性实施例中,用于提供第一组栅极信号的第一组栅极线可以仅仅连接到第一像素行中的第一像素组。用于提供第二组栅极信号的第二组栅极线可以仅仅连接到第一像素行中的第二像素组。用于提供第三组栅极信号的第三组栅极线可以仅仅连接到第二像素行中的第三像素组。用于提供第四组栅极信号的第四组栅极线可以仅仅连接到第二像素行中的第四像素组。
在示例性实施例中,第一像素行可以是奇数像素行。第二像素行可以是偶数像素行并且与第一像素行相邻。第一像素组和第三像素组中的每一组可以对应于奇数像素组。第二像素组和第四像素组中的每一组可以对应于偶数像素组。
在示例性实施例中,可以按照第(2k-1)像素行的第一像素组、第(2k-1)像素行的第二像素组、第2k像素行的第四像素组和第2k像素行的第三像素组的顺序执行子像素的数据写入和阈值电压补偿操作,其中k是大于0的整数。
在示例性实施例中,与第(2k-1)像素行相对应的第二组栅极信号可以比与第(2k-1)像素行相对应的第一组栅极信号延迟1/2水平周期,其中k是大于0的整数。与第2k像素行相对应的第四组栅极信号可以比与第(2k-1)像素行相对应的第二组栅极信号延迟1/2水平周期。与第2k像素行相对应的第三组栅极信号可以比与第2k像素行相对应的第四组栅极信号延迟1/2水平周期。
在示例性实施例中,可以按照第(2k-1)像素行的第二像素组、第(2k-1)像素行的第一像素组、第2k像素行的第三像素组和第2k像素行的第四像素组的顺序执行子像素的数据写入和阈值电压补偿操作,其中k是大于0的整数。
在示例性实施例中,可以按照第2k像素行的第三像素组、第2k像素行的第四像素组、第(2k-1)像素行的第二像素组和第(2k-1)像素行的第一像素组的顺序执行子像素的数据写入和阈值电压补偿操作,其中k是大于0的整数。
在示例性实施例中,可以按照第2k像素行的第四像素组、第2k像素行的第三像素组、第(2k-1)像素行的第一像素组和第(2k-1)像素行的第二像素组的顺序执行子像素的数据写入和阈值电压补偿操作,其中k是大于0的整数。
在示例性实施例中,其中子像素的数据写入和阈值电压补偿操作被执行的补偿时段可以包括第一补偿时段和第二补偿时段,在第一补偿时段期间,通过将数据电压施加到子像素中的一个子像素的驱动晶体管来补偿驱动晶体管的阈值电压,在第二补偿时段中,与子像素中的这个子像素相对应的数据线处于浮置状态并且用于补偿阈值电压的操作被维持。
在示例性实施例中,可以同时初始化在像素行中的每一行中包括的子像素中的每一个的驱动晶体管的栅极电压和有机发光二极管的阳极电压。在像素行中的每一行中包括的全部子像素可以同时发光。
在示例性实施例中,连接到第(2k-1)像素行的第一像素组的第一组栅极线可以设置得比连接到第(2k-1)像素行的第二像素组的第二组栅极线距离第(2k-1)像素行更远,其中k是大于0的整数。第一组栅极线可以通过桥结构连接到第一像素组中的子像素中的每一个。连接到第2k像素行的第四像素组的第四组栅极线可以设置得比连接到第2k像素行的第三像素组的第三组栅极线距离第2k像素行更远。第四组栅极线可以通过桥结构连接到第四像素组中的子像素中的每一个。
在示例性实施例中,连接到第(2k-1)像素行的第二像素组的第二组栅极线可以设置得比连接到第(2k-1)像素行的第一像素组的第一组栅极线距离第(2k-1)像素行更远,其中k是大于0的整数。第二组栅极线可以通过桥结构连接到第二像素组中的子像素中的每一个。连接到第2k像素行的第三像素组的第三组栅极线可以设置得比连接到第2k像素行的第四像素组的第四组栅极线距离第2k像素行更远。第三组栅极线可以通过桥结构连接到第三像素组中的子像素中的每一个。
因此,根据示例性实施例的有机发光显示设备共同地将发射控制信号和初始化信号提供给每个像素行,并且关于栅极信号,分别将奇数组栅极信号提供给奇数像素组、将偶数组栅极信号提供给偶数像素组。奇数组栅极信号与偶数组栅极信号的至少一部分重叠。因此,可以充分确保用于补偿驱动晶体管的阈值电压的补偿时间,从而防止被显示的图像中诸如斑点的显示缺陷,并且改善高分辨率显示设备或使用解复用器驱动的显示设备的显示质量。
另外,在相邻像素行上,奇数组栅极线和偶数组栅极线设置在相反位置处,从而防止图像偏差。
附图说明
在下文中将参考附图更全面地描述示例性实施例,附图中示出了各种实施例。
图1是示出根据示例性实施例的有机发光显示设备的框图。
图2是示出包括在图1的有机发光显示设备中的显示面板的示例的电路图。
图3是示出包括在图2的显示面板中的子像素的示例的电路图。
图4是示出在补偿时段中驱动图3的子像素的示例的时序图。
图5是示出用于驱动图2的显示面板的信号的一个示例的时序图。
图6是用于描述在根据图5的时序图的补偿时段中像素组的操作的图。
图7是示出用于驱动图2的显示面板的信号的另一示例的时序图。
图8是示出其中第一组栅极线和第二组栅极线连接到图2的显示面板中的像素组的布置的示例的图。
图9是示意性地示出包括在图2的显示面板中的像素组的示例的图。
图10是示意性地示出连接到图2的显示面板的数据线的示例的图。
图11是示出图10的数据线的布置的示例的电路图。
图12是示出由图1的有机发光显示设备产生的第一组栅极信号和第二组栅极信号的示例的图。
图13是示意性地示出包括在根据示例性实施例的有机发光显示设备中的显示面板的图。
图14是示意性地示出提供给图13的显示面板的栅极信号和数据信号的示例的图。
图15是示出用于驱动图14的显示面板的信号的示例的时序图。
图16A是用于描述在图14的显示面板中补偿驱动晶体管的阈值电压的示例的图。
图16B、图16C和图16D是用于描述在图14的显示面板中补偿驱动晶体管的阈值电压的示例的图。
图17是示出包括在根据示例性实施例的有机发光显示设备中的显示面板的示例的图。
图18是示出包括在图17的有机发光显示设备中的显示面板的示例的图。
图19是示出用于驱动图18的显示面板的信号的示例的时序图。
具体实施方式
在下文中将参考附图更全面地描述示例性实施例,附图中示出了各种实施例。
图1是示出根据示例性实施例的有机发光显示设备1000的框图。图2是示出包括在图1的有机发光显示设备1000中的显示面板100的示例的电路图。
参考图1和图2,有机发光显示设备1000可以包括显示面板100、栅极驱动器200、发射控制驱动器300、数据驱动器400、数据分配器500和时序控制器600。
有机发光显示设备1000可以是平板显示设备、柔性显示设备、弯曲显示设备、可折叠显示设备或可弯曲显示设备。此外,有机发光显示设备1000可以应用于透明显示设备、头戴式显示设备、可穿戴显示设备等。
显示面板100可以包括多个像素行。像素行中的每一组可以包括多个像素组PGO、PGE。像素组PGO、PGE中的每一组可以包括多个子像素。子像素可以以p行×q列的矩阵形式布置,其中p和q表示大于1的整数。子像素中的每一个可以接收待驱动的栅极信号、初始化信号、发射控制信号以及数据信号。
在一个示例性实施例中,包括在单个像素行中的像素组PGO、PGE可以被划分为第一像素组和第二像素组。例如,第一像素组可以被定义为奇数像素组PGO,并且第二像素组可以被定义为偶数像素组PGE。然而,区分像素组的方式不限于此。例如,可以连续地布置第一像素组中的一些像素组(或第二像素组中的一些像素组)。在一个示例中,单个像素行中的第一像素组的第一数量可以等于单个像素行中的第二像素组的第二数量。在另一示例中,单个像素行中的第一像素组的第一数量可以不同于单个像素行中的第二像素组的第二数量。
在下文中,假设第一像素组是奇数像素组PGO,并且第二像素组是偶数像素组PGE。
奇数像素组PGO和偶数像素组PGE中的每一组可以包括四个子像素。例如,像素组PGO、PGE中的每一组可以包括红色子像素、蓝色子像素和两个绿色子像素。然而,包括在像素组PGO、PGE中的每一组的子像素的数量不限于此。
另外,如图1和图2所示,奇数像素组PGO可以连接到第一组栅极线(例如,奇数组栅极线GWAL1至GWALp)。而且,偶数像素组PGE可以连接到第二组栅极线(例如,偶数组栅极线GWBL1至GWBLp)。换句话说,连接到作为第一组栅极线的奇数组栅极线GWAL1至GWALp的子像素可以被定义为奇数像素组PGO。此外,连接到作为第二组栅极线的偶数组栅极线GWBL1至GWBLp的子像素可以被定义为偶数像素组PGE。
子像素中的每一个可以包括驱动晶体管TD以及多个开关晶体管T1、T2、T3、T4、T5和T6。子像素中的每一个可以连接到奇数组栅极线GWAL1至GWALp中的一条或者偶数组栅极线GWBL1至GWBLp中的一条。
时序控制器600可以接收图像数据R.G.B、垂直同步信号Vsync、水平同步信号Hsync、主时钟信号CLK和数据使能信号DE等。时序控制器600可以基于上述信号产生栅极驱动器控制信号CON1、发射驱动器控制信号CON2、数据驱动器控制信号CON3、数据分配器控制信号CON4以及与图像数据R.G.B相对应的输出图像数据DAT。时序控制器600可以将栅极驱动器控制信号CON1提供给栅极驱动器200,将输出图像数据DAT和数据驱动器控制信号CON3提供给数据驱动器400,将发射驱动器控制信号CON2提供给发射控制驱动器300,并将数据分配器控制信号CON4提供给数据分配器500。
栅极驱动器200可以基于从时序控制器600提供的栅极驱动器控制信号CON1将初始化信号顺序地提供给初始化线GIL1至GILp。初始化线GIL1至GILp中的每一条可以分别连接到像素行。如图2所示,传输第k初始化信号GI(k)的第k初始化线可以连接到第k像素行的全部子像素,其中k是小于或等于p的正整数。
另外,栅极驱动器200可以基于栅极驱动器控制信号CON1,将第一组栅极信号顺序地提供给第一组栅极线,并且将第二组栅极信号顺序地提供给第二组栅极线。在一个示例性实施例中,当第一组栅极线对应于奇数组栅极线GWAL1至GWALp时,第一组栅极信号可以对应于奇数组栅极信号。当第二组栅极线对应于偶数组栅极线GWBL1至GWBLp时,第二组栅极信号可以对应于偶数组栅极信号。这里,施加到同一像素行的奇数组栅极信号和偶数组栅极信号可以彼此部分重叠。
在一个示例性实施例中,偶数组栅极信号可以比奇数组栅极信号延迟1/2水平周期。在另一示例性实施例中,奇数组栅极信号可以比偶数组栅极信号延迟1/2水平周期。
如图2所示,传输第k奇数组栅极信号GW_A(k)的第k奇数组栅极线可以连接到第k像素行的奇数像素组PGO。此外,传输第k偶数组栅极信号GW_B(k)的第k偶数组栅极线可以连接到第k像素行的偶数像素组PGE。
发射控制驱动器300可以基于发射驱动器控制信号CON2将发射控制信号顺序地提供给发射控制线EL1至ELp。发射控制线EL1至ELp中的每一条可以分别连接到像素行。如图2所示,传输第k发射控制信号EM(k)的第k发射控制线可以连接到第k像素行的全部子像素。
数据驱动器400可以基于从时序控制器600提供的数据驱动器控制信号CON3和输出图像数据DAT,将数据信号(或数据电压)提供给多条输出线CH1至CHj,其中j是小于q的正整数。
数据分配器500可以基于数据分配器控制信号CON4,将数据电压选择性地提供给连接到子像素的数据线DL1至DLq,使得数据线中的一些数据线在时间上共享单条输出线。在一个示例性实施例中,数据分配器500可以包括多个解复用器。例如,每个解复用器可以通过N个开关(例如,开关晶体管)将数据电压从一条输出线传输到N条数据线中的一条,其中N是2和6之间的整数。因此,有机发光显示设备1000可以通过解复用器将数据电压提供给子像素(下文中,称为DEMUX驱动方式)。
如图2所示,数据分配器500可以包括连接到数据线DL1至DL8的多个开关晶体管,并且可以从数据驱动器400(例如,数据驱动器400的锁存器)接收数据电压DATA1至DATA4。包括在数据分配器500中的开关晶体管可以由时钟信号CLA和CLB控制,时钟信号CLA的相位和时钟信号CLB的相位具有半周期差(例如,具有彼此相反的相位)。例如,当第一时钟信号CLA具有激活电平(或导通电平)时,数据电压可以被提供给第一数据线DL1至第四数据线DL4,并且数据电压可以被施加(或写入)到奇数像素组PGO的子像素。当第二时钟信号CLB具有激活电平时,数据电压可以被提供给第五数据线DL5至第八数据线DL8,并且数据电压可以被施加(或写入)到偶数像素组PGE的子像素。
在一个示例性实施例中,连接到第一子像素的第一数据线DL1和连接到第二子像素的第二数据线DL2可以沿像素列所延伸的第二方向D2布置。第一数据线DL1和第二数据线DL2可以设置在第一子像素与第二子像素之间。连接到第三子像素的第三数据线DL3和连接到第四子像素的第四数据线DL4可以沿第二方向D2布置。第三数据线DL3和第四数据线DL4可以设置在第三子像素与第四子像素之间。另外,数据线可以不设置在第二子像素与第三子像素之间以及像素组PGO、PGE之间。因此,可以减小由于写入数据电压而导致的数据线之间的耦合效应。
如上所述,根据示例性实施例的有机发光显示设备1000可以将发射控制信号EM(k)和初始化信号GI(k)共同地提供给单个像素行的全部子像素。此外,有机发光显示设备1000可以仅仅将奇数组栅极信号提供给奇数像素组,然后可以仅仅将偶数组栅极信号提供给偶数像素组。因此,可以充分确保用于补偿子像素中的驱动晶体管TD的阈值电压的时间。因此,可以在每帧中充分地执行阈值电压的补偿操作,从而防止在高分辨率显示设备中出现的斑点并提高显示质量。
另外,在根据示例性实施例的有机发光显示设备1000中,通过布置数据线可以减小由于写入数据电压而导致的数据线之间的耦合效应。
图3是示出包括在图2的显示面板中的子像素SP的示例的电路图。图4是示出在补偿时段中驱动图3的子像素SP的示例的时序图。
参考图3和图4,每个子像素SP可以包括驱动晶体管TD、第一晶体管T1至第六晶体管T6、存储电容器CST和有机发光二极管EL。
驱动晶体管TD可以将与数据信号(或数据电压)DATA相对应的驱动电流提供给有机发光二极管EL。驱动晶体管TD可以连接在第一节点N1与第二节点N2之间。驱动晶体管TD的栅电极可以连接到第三节点N3。
第一晶体管T1可以响应于第一组栅极信号(例如,奇数组栅极信号GW_A(k))或第二组栅极信号(例如,偶数组栅极信号GW_B(k))而将数据信号DATA提供给第一节点N1。第一晶体管T1可以连接在数据线DL与第一节点N1之间。第一晶体管T1的栅电极可以接收奇数组栅极信号GW_A(k)或偶数组栅极信号GW_B(k)。当子像素SP对应于奇数像素组时,第一晶体管T1可以接收奇数组栅极信号GW_A(k)。当子像素SP对应于偶数像素组时,第一晶体管T1可以接收偶数组栅极信号GW_B(k)。
第二晶体管T2可以响应于奇数组栅极信号GW_A(k)或偶数组栅极信号GW_B(k),而将第二节点N2连接到第三节点N3(即,将驱动晶体管TD的第二电极连接到驱动晶体管TD的栅电极)。第二晶体管T2可以连接在第二节点N2与第三节点N3之间。第二晶体管T2的栅电极可以接收奇数组栅极信号GW_A(k)或偶数组栅极信号GW_B(k)。当子像素SP对应于奇数像素组时,第二晶体管T2可以接收奇数组栅极信号GW_A(k)。当子像素SP对应于偶数像素组时,第二晶体管T2可以接收偶数组栅极信号GW_B(k)。
第二晶体管T2可用于补偿驱动晶体管TD的阈值电压。当第二晶体管T2导通时,可以形成驱动晶体管TD的二极管连接。因此,可以执行驱动晶体管TD的阈值电压的补偿操作。
第三晶体管T3可以响应于初始化信号GI(k)而将初始化电压VINT提供给第三节点N3(即,驱动晶体管TD的栅电极)。第三晶体管T3可以连接在初始化电源与第三节点N3之间。第三晶体管T3的栅电极可以接收初始化信号GI(k)。第三晶体管T3可用于将驱动晶体管TD的栅极电压初始化为初始化电压VINT。
第四晶体管T4可以响应于发射控制信号EM(k)而将第一电源电压ELVDD提供给第一节点N1。第四晶体管T4可以连接在第一节点N1与提供第一电源电压ELVDD的第一电源之间。第四晶体管T4的栅电极可以接收发射控制信号EM(k)。
第五晶体管T5可以响应于发射控制信号EM(k)而将驱动晶体管TD电连接到有机发光二极管EL的阳极。第五晶体管T5可以连接在第二节点N2与第四节点N4之间。第五晶体管T5的栅电极可以接收发射控制信号EM(k)。
第六晶体管T6可以响应于初始化信号GI(k)而将初始化电压VINT提供给第四节点N4(即,有机发光二极管EL的阳极)。第六晶体管T6可以连接在初始化电源与第四节点N4之间。第六晶体管T6的栅电极可以接收初始化信号GI(k)。第六晶体管T6可用于将有机发光二极管EL的阳极的电压初始化为初始化电压VINT。
存储电容器CST可以连接在第一电源与第三节点N3之间。
有机发光二极管EL可以连接在第四节点N4与提供第二电源电压ELVSS的第二电源之间。第二电源电压ELVSS可以低于第一电源电压ELVDD。
在下文中,假设子像素SP布置在第k像素行的第一像素组(例如,奇数像素组)中,来描述驱动子像素SP的方法。
如图4所示,用于驱动子像素SP的单个帧周期可以包括其中驱动晶体管TD的栅电极的电压Vg和有机发光二极管EL的阳极的电压被初始化的初始化时段P1、其中数据电压被写入并且驱动晶体管TD的阈值电压被补偿的补偿时段P2以及子像素SP发光的发射时段P3。
在初始化时段P1中,初始化信号GI(k)可以对应于激活电平,并且栅极信号GW_A(k)和GW_B(k)可以对应于去激活电平。在图4的一个示例中,激活电平可以是逻辑低电平,并且去激活电平可以是逻辑高电平。因此,因为第三晶体管T3可以导通,所以驱动晶体管TD的栅电极的电压Vg(即,第三节点的电压VN3)可以被初始化为初始化电压VINT。而且,因为第六晶体管T6可以导通,所以有机发光二极管EL的阳极的电压(即,第四节点N4的电压)可以被初始化为初始化电压VINT。在初始化时段P1期间,发射控制信号EM(k)可以对应于去激活电平。
在补偿时段P2中,奇数组栅极信号GW_A(k)可以对应于激活电平。可以通过连接到子像素SP的奇数组栅极线提供奇数组栅极信号GW_A(k)。在补偿时段P2期间,第二晶体管T2和第一晶体管T1可以导通。因此,可以形成驱动晶体管TD的二极管连接。在补偿时段P2中,初始化信号GI(k)和发射控制信号EM(k)可以对应于去激活电平。
补偿时段P2可以包括第一补偿时段PA和第二补偿时段PB,在第一补偿时段PA中,通过数据线DL将数据电压VDATA施加到驱动晶体管TD以写入数据电压VDATA并补偿驱动晶体管TD的阈值电压,在第二补偿时段PB中,阈值电压补偿操作由处于浮置状态的数据线DL维持。与数据电压VDATA相对应的数据信号DATA可以与第一时钟信号CLA和第二时钟信号CLB同步地每约1/2水平周期设置一次。因此,如图2所示,其与子像素SP的连接由第一时钟信号CLA控制数据线DL可以仅在第一补偿时段PA期间将数据电压VDATA传输给子像素SP。
在第一补偿时段PA期间,可以将数据电压VDATA施加到子像素SP,然后可以补偿驱动晶体管TD的阈值电压。例如,在补偿时段P2期间,驱动晶体管TD的栅电极和驱动晶体管TD的第二电极彼此连接(即,二极管连接),然后数据电压VDATA被施加到驱动晶体管TD的第一电极。因此,可以基于数据电压VDATA和驱动晶体管TD的阈值电压来确定驱动晶体管TD的栅电极的电压,使得无论驱动晶体管TD的阈值电压如何,都基于数据电压VDATA确定驱动电流。当显示设备具有高分辨率或显示设备以高频驱动时,第一补偿时段PA是相对短的(例如,小于3微秒)。因此,可能无法充分执行阈值电压的补偿。
在第二补偿时段PB期间,因为第一时钟信号CLA对应于去激活电平,所以数据线DL可以处于浮置状态。在第二补偿时段PB期间,可以通过浮置数据线DL中剩余(或存储)的电压来维持阈值电压的补偿操作。因此,子像素SP可以在一个水平周期(1H)内充分地执行阈值电压的补偿操作。
在这种情况下,因为驱动晶体管TD在第二补偿时段PB期间截止(或几乎截止),所以驱动晶体管TD的栅电极的电压不会受到由于第一时钟信号CLA和第二时钟信号CLB而导致的数据信号DATA变化的影响。因此,因为补偿时段P2包括数据电压VDATA被施加到驱动晶体管TD的第一补偿时段PA以及阈值电压的补偿操作通过浮置数据线DL的电压被维持的第二补偿时段PB,所以可以充分确保用于补偿阈值电压的时间。
在一个示例性实施例中,在第二补偿时段PB中,偶数组栅极信号GW_B(k)可以对应于激活电平。因此,在第二补偿时段PB中,第k像素行的偶数像素组的子像素可以通过将数据电压VDATA施加到驱动晶体管TD来执行阈值电压的补偿操作。
此后,在发射时段P3中,发射控制信号EM(k)可以对应于激活电平。第四晶体管T4和第五晶体管T5可以导通。因此,在发射时段P3期间,有机发光二极管EL可以发射具有与数据电压VDATA相对应的亮度的光。
如上所述,包括在以DEMUX驱动方式驱动的有机发光显示设备1000中的子像素SP可以在其中数据电压VDATA被施加到子像素SP的第一补偿时段PA以及其中阈值电压补偿由浮置数据线DL中剩余的电压维持的第二补偿时段PB期间,充分地执行补偿操作。因此,在其中一个水平周期(1H)相对短的高分辨率显示设备中,可以充分确保用于补偿阈值电压的时间,从而防止斑点并提高显示质量。
图5是示出用于驱动图2的显示面板的信号的一个示例的时序图。
参考图5,第k像素行的第一像素组和第二像素组可以同时执行初始化操作和发射操作,并且可以独立地执行数据写入和阈值电压补偿操作。这里,第一像素组可以是奇数像素组,并且第二像素组可以是偶数像素组。施加到第k像素行的第一组栅极信号可以是第k奇数组栅极信号GW_A(k),并且施加到第k像素行的第二组栅极信号可以是第k偶数组栅极信号GW_B(k)。
对应于激活电平的第k初始化信号GI(k)可以共同地施加于第k像素行中的全部子像素。因此,可以在第k像素行中的全部子像素中同时执行初始化操作。
在第一补偿时段PA和第二补偿时段PB期间,第k奇数组栅极信号GW_A(k)可以对应于激活电平。因此,可以在包括在第k像素行的奇数像素组中的子像素中执行数据写入和阈值电压补偿操作。然而,数据电压可与第一时钟信号CLA和第二时钟信号CLB同步地改变,然后对应数据线的连接也可被切换。因此,在第k像素行的奇数像素组中,可以通过在第一补偿时段PA期间施加数据电压VDATA来执行阈值电压补偿,然后,在第二补偿时段PB期间,可以通过浮置数据线的电压维持阈值电压补偿操作。
另一方面,在第二补偿时段PB和第三补偿时段PC期间,第k偶数组栅极信号GW_B(k)可以对应于激活电平。因此,第k奇数组栅极信号GW_A(k)可以与第k偶数组栅极信号GW_B(k)的一部分重叠。在一个示例性实施例中,第k偶数组栅极信号GW_B(k)可以比第k奇数组栅极信号GW_A(k)延迟1/2水平周期。
因此,在第二补偿时段PB期间,第k像素行的奇数像素组可以维持阈值电压的补偿操作。同时,在第二补偿时段PB期间,第k像素行的偶数像素组可以通过将数据电压VDATA施加到子像素来执行阈值电压的补偿操作。
在第三补偿时段PC期间,第k像素行的偶数像素组可以通过浮置数据线的电压维持阈值电压的补偿操作。同时,在第三补偿时段PC期间,第(k+1)像素行的第(k+1)奇数组栅极信号GW_A(k+1)可以对应于激活电平。因此,在第三补偿时段PC期间,第(k+1)像素行的奇数像素组可以通过将数据电压VDATA施加到子像素来执行阈值电压的补偿操作。
以类似的方式,在第四补偿时段PD期间,第(k+1)像素行的奇数像素组可以通过浮置数据线的电压维持阈值电压的补偿操作,并且第(k+1)像素行的偶数像素组可以通过施加数据电压VDATA来执行阈值电压的补偿操作。
在第四补偿时段PD之后,对应于激活电平的第k发射控制信号EM(k)可以被共同地施加到第k像素行中的全部子像素。因此,第k像素行中的全部子像素可以同时发光。
如上所述,奇数组栅极信号和偶数组栅极信号部分地重叠,使得奇数像素组和偶数像素组同时执行不同的补偿操作。此外,因为针对每个子像素执行两种类型的补偿操作,所以可以充分确保用于补偿阈值电压的时间。
图6是用于描述在根据图5的时序图的补偿时段中像素组的操作的图。
参考图5和图6,可以在第一至第三补偿时段PA、PB和PC期间,执行第k像素行(例如,第一像素行R1)的阈值电压补偿操作。可以在第三补偿时段PC和第四补偿时段PD期间,执行第(k+1)像素行(例如,第二像素行R2)的阈值电压补偿操作。
在第一补偿时段PA期间,第一像素行R1的奇数像素组PG11、PG13、......可以执行第一补偿操作COMP1。这里,第一补偿操作COMP1表示通过将数据电压施加到其中形成了二极管连接的驱动晶体管TD来补偿阈值电压的操作。
在第二补偿时段PB期间,第一像素行R1的奇数像素组PG11、PG13、......可以执行第二补偿操作COMP2。这里,第二补偿操作COMP2表示通过浮置数据线中剩余(或存储)的电压维持阈值电压补偿操作的操作。同时,第一像素行R1的偶数像素组PG12、PG14、......可以执行第一补偿操作COMP1。
在第三补偿时段PC期间,第一像素行R1的偶数像素组PG12、PG14、......可以执行第二补偿操作COMP2。同时,在第三补偿时段PC期间,第二像素行R2的奇数像素组PG21、PG23、......可以执行第一补偿操作COMP1。
在第四补偿时段PD期间,第二像素行R2的奇数像素组PG21、PG23、......可以执行第二补偿操作COMP2。同时,在第四补偿时段PD期间,第二像素行R2的偶数像素组PG22、PG24、......可以执行第一补偿操作COMP1。
以类似的方式,可以顺序地执行补偿操作直到最后的像素行。因此,可以充分确保用于补偿驱动晶体管的阈值电压的时间,并且可以提高显示质量。
图7是示出用于驱动图2的显示面板的信号的另一示例的时序图。
除了提供偶数组栅极信号和奇数组栅极信号的顺序之外,根据本示例性实施例的驱动显示面板的方法与图5和图6中描述的示例性实施例的驱动显示面板的方法基本相同。因此,相同的附图标记将用于表示与图5和图6的先前示例性实施例中描述的部件相同或相似的部件,并且将省略关于上述元件的任何重复说明。
参考图7,在每个像素行中,可以在奇数像素组的阈值电压补偿之前,执行偶数像素组的阈值电压补偿。
在第一补偿时段PA期间,第k像素行的偶数像素组可以通过第k偶数组栅极信号GW_B(k),基于数据电压VDATA执行阈值电压补偿操作(即,第一补偿操作)。
在第二补偿时段PB期间,第k像素行的偶数像素组可以通过第k偶数组栅极信号GW_B(k),基于浮置数据线的电压执行阈值电压补偿操作(即,第二补偿操作)。同时,在第二补偿时段PB期间,第k像素行的奇数像素组可以通过第k奇数组栅极信号GW_A(k),基于数据电压VDATA执行阈值电压补偿操作(即,第一补偿操作)。
在第三补偿时段PC期间,第k像素行的奇数像素组可以通过第k奇数组栅极信号GW_A(k),基于浮置数据线的电压执行阈值电压补偿操作(即,第二补偿操作)。同时,在第三补偿时段PC期间,第(k+1)像素行的偶数像素组可以通过第(k+1)偶数组栅极信号GW_B(k+1),基于数据电压VDATA执行阈值电压补偿操作(即,第一补偿操作)。
在第四补偿时段PD期间,可以以与在第二补偿时段PB中执行的第k像素行的补偿操作类似的方式,执行第(k+1)像素行的补偿操作。
因此,可以充分确保用于补偿有机发光显示设备的阈值电压的时间。然而,区分像素组的方式和提供栅极信号的顺序不限于此。
图8是示出其中第一组栅极线和第二组栅极线连接到图2的显示面板中的像素组的布置的示例的图。图9是示意性地示出包括在图2的显示面板中的像素组的示例的图。
参考图2、图8和图9,第一组栅极线可以分别连接到每个像素行中的第一像素组,并且第二组栅极线可以分别连接到每个像素行中的第二像素组。在一个示例性实施例中,第一组栅极线可以是奇数组栅极线GW_A(k)至GW_A(k+3)。第一像素组可以是奇数像素组PGO。第二组栅极线可以是偶数组栅极线GW_B(k)至GW_B(k+3)。第二像素组可以是偶数像素组PGE。
奇数组栅极线GW_A(k)至GW_A(k+3)和偶数组栅极线GW_B(k)至GW_B(k+3)可以沿像素行所延伸的第一方向D1延伸。在一个示例性实施例中,与用于将第k偶数组栅极信号提供给第k像素行的第k偶数组栅极线GW_B(k)相比,用于将第k奇数组栅极信号提供给第k像素行的第k奇数组栅极线GW_A(k)可以设置得距离包括在第k像素行中的子像素的第一晶体管和第二晶体管更远。如图8所示,第k奇数组栅极线GW_A(k)可以设置得比第k偶数组栅极线GW_B(k)距离第k像素行的子像素更远。这里,子像素中的第一晶体管和第二晶体管是连接到第k奇数组栅极线GW_A(k)或第k偶数组栅极线GW_B(k)的开关晶体管。第k奇数组栅极线GW_A(k)可以通过桥结构连接到第一晶体管的栅电极和第二晶体管的栅电极。
在与第k像素行相邻的第(k+1)像素行中,栅极线可以以与第k像素行相反的连接结构布置。在一个示例性实施例中,第(k+1)偶数组栅极线GW_B(k+1)可以设置得比第(k+1)奇数组栅极线GW_A(k+1)距离包括在第(k+1)像素行中的子像素的第一晶体管和第二晶体管更远。如图8所示,第(k+1)偶数组栅极线GW_B(k+1)可以设置得比第(k+1)奇数组栅极线GW_A(k+1)距离包括在第(k+1)像素行中的子像素更远。第(k+1)偶数组栅极线GW_B(k+1)可以通过桥结构连接到第一晶体管和第二晶体管。
在第k像素行中,奇数像素组PGO可以通过桥结构连接到设置在距离该像素组更远侧的栅极线。这里,桥结构利用设置在栅极线的交叉点处的绝缘材料,在该交叉点处电分离奇数组栅极线和偶数组栅极线。在第(k+1)像素行中,奇数像素组PGO可以连接到设置在距离该像素组近侧的栅极线。另一方面,在第k像素行中,偶数像素组PGE可以连接到设置在距离该像素组近侧的栅极线。在第(k+1)像素行中,偶数像素组PGE可以通过桥结构连接到设置在距离该像素组更远侧的栅极线。
因此,即使发生由于奇数组栅极线GW_A(k)至GW_A(k+3)与偶数组栅极线GW_B(k)至GW_B(k+3)之间的电阻差而导致的变化,因为像素组PGO、PGE与连接到像素组PGO、PGE的栅极线之间的距离根据像素行而改变,所以用户不会识别出偏差。
如图9所示,显示面板100可以包括多个奇数像素组PGO和多个偶数像素组PGE。在一个实施例中,奇数像素组PGO和偶数像素组PGE中的每一组可以包括四个子像素。例如,奇数像素组PGO和偶数像素组PGE中的每一组可以沿像素行所延伸的第一方向D1包括红色子像素R、蓝色子像素B、第一绿色子像素G1和第二绿色子像素G2。当图9中描述的子像素可以连接到图8中描述的奇数组栅极线或偶数组栅极线中的一条时,电阻变化被均匀地分散。因此,亮度偏差可不被识别出。
图10是示意性地示出连接到图2的显示面板的数据线的示例的图。图11是示出图10的数据线的布置的示例的电路图。
参考图2、图10和图11,奇数像素组PGO和偶数像素组PGE中的每一组可以包括四个子像素。
奇数像素组PGO和偶数像素组PGE中的每一组可以包括第一子像素SP1、第二子像素SP2、第三子像素SP3和第四子像素SP4。在一个示例性实施例中,第一子像素SP1至第四子像素SP4中的每一个可以发射红色光、蓝色光和绿色光中的一种。例如,显示面板100的子像素可以布置成图9中所示的pentile矩阵结构。例如,取决于像素行和/或其中包括的像素组,第一子像素SP1可以发射不同颜色的光。
在奇数像素组PGO和偶数像素组PGE中的每一组中,连接到第一子像素SP1的第一数据线DL1和连接到第二子像素SP2的第二数据线DL2可以沿像素列所延伸的第二方向D2延伸。第一数据线DL1和第二数据线DL2可以设置在第一子像素SP1与第二子像素SP2之间。
连接到第三子像素SP3的第三数据线DL3和连接到第四子像素SP4的第四数据线DL4可以沿第二方向D2延伸,并且可以设置在第三子像素SP3与第四子像素SP4之间。此外,在第二子像素SP2与第三子像素SP3之间以及奇数像素组PGO与偶数像素组PGE之间可以不设置数据线。
如图11所示,分别连接到两个相邻子像素SP1和SP2的数据线DL1和DL2可以设置在子像素SP1与SP2之间。相邻子像素(例如,第一子像素SP1和第二子像素SP2)可以具有在第二方向D2上对称的结构,以形成与数据线DL1和DL2的连接。另外,其间没有布置数据线的第二子像素SP2和第三子像素SP3也可以具有对称结构。
因此,在以DEMUX驱动方式驱动的有机发光显示设备1000中,可以通过子像素的对称结构和数据线的布置来减小由于切换数据线而引起的耦合效应。
图12是示出由图1的有机发光显示设备产生的第一组栅极信号和第二组栅极信号的示例的图。
参考图5和图12,子像素中的每一个可以基于第一组栅极信号(例如,奇数组栅极信号)或第二组栅极信号(例如,偶数组栅极信号)执行上述两种类型的阈值电压补偿操作(即,第一补偿操作和第二补偿操作),以充分确保用于补偿阈值电压的时间。
在一个示例性实施例中,第一组栅极信号(或奇数组栅极信号GW_A(n))的激活时段的长度L1可以与第二组栅极信号(或偶数组栅极信号GW_B(n))的激活时段的长度L2不同。例如,奇数组栅极信号GW_A(n)和偶数组栅极信号GW_B(n)可以从不同的栅极驱动器输出。因此,通过将具有不同宽度的时钟信号分别提供给栅极驱动器,奇数组栅极信号GW_A(n)的激活时段的长度L1和偶数组栅极信号GW_B(n)的激活时段的长度L2可以彼此不同。例如,奇数组栅极信号GW_A(n)的激活时段的长度L1可以长于偶数组栅极信号GW_B(n)的激活时段的长度L2。相反,奇数组栅极信号GW_A(n)的激活时段的长度L1可以短于偶数组栅极信号GW_B(n)的激活时段的长度L2。
两条栅极线(即,奇数组栅极线和偶数组栅极线)可以与一个像素行分开不同距离。因此,存在发生由于奇数组栅极线与偶数组栅极线之间的电阻差而导致的栅极信号的延迟的可能性。为了防止栅极信号的延迟,可以不同地设置奇数组栅极信号GW_A(n)的激活时段的长度L1和偶数组栅极信号GW_B(n)的激活时段的长度L2。
因此,奇数像素组的阈值电压补偿时间和偶数像素组的阈值电压补偿时间可以彼此分离。可以减小由于奇数组栅极线与偶数组栅极线之间的电阻差而引起的栅极信号的延迟,并且可以提高图像质量。
图13是示意性地示出包括在根据示例性实施例的有机发光显示设备中的显示面板110的图。图14是示意性地示出提供给图13的显示面板110的栅极信号和数据信号的示例的图。
除了与图1的有机发光显示设备相比,奇数像素行和偶数像素行被单独地驱动并且数据线的数量增加两倍之外,根据本示例性实施例的有机发光显示设备与图1中描述的示例性实施例的有机发光显示设备基本相同。因此,相同的附图标记将用于指代与图1的先前示例性实施例中描述的部件相同或相似的部件,并且将省略关于上述元件的任何重复说明。
参考图1、图13和图14,显示面板110可以包括均包括多个子像素的奇数像素组PGO和偶数像素组PGE。该有机发光显示设备可以以其中奇数像素行和偶数像素行被单独地驱动的DEMUX驱动方式驱动显示面板110。
该有机发光显示设备可以包括显示面板110、栅极驱动器、数据驱动器、数据分配器和时序控制器。除了操作时序之外,栅极驱动器、数据驱动器、数据分配器和时序控制器的操作与图1的操作基本相同。因此,将省略重复的描述。
在一个示例性实施例中,显示面板110的像素行可以被分为第一像素行和第二像素行。例如,第一像素行可以是奇数像素行,并且第二像素行可以是居于第一像素行之后的偶数像素行。而且,第一初始化信号和第一发射控制信号可以是提供给第一像素行的奇数初始化信号和奇数发射控制信号。同样,第二初始化信号和第二发射控制信号可以是提供给第二像素行的偶数初始化信号和偶数发射控制信号。
在下文中,假设像素行被分为奇数像素行和偶数像素行,来驱动显示面板。然而,对第一像素行和第二像素行进行分类的方法不限于此。
显示面板110的奇数像素行R1、R3、......可以连接到奇数初始化线GI_OL1、GI_OL2、......和奇数发射控制线E_OL1、E_OL2、......。偶数像素行R2、R4、......可以连接到偶数初始化线GI_EL1、GI_EL2、......和偶数发射控制线E_EL1、E_EL2、......。另外,与图1的有机发光显示设备相比,根据本示例性实施例的显示设备中的数据线的数量增加了两倍。
奇数初始化信号可以通过奇数初始化线GI_OL1、GI_OL2、......顺序地提供给奇数像素行R1、R3、......。偶数初始化信号可以通过偶数初始化线GI_EL1、GI_EL2、......顺序地提供给偶数像素行R2、R4、......。提供给相邻像素行的初始化信号可以具有大约一个水平周期的间隔。
奇数发射控制信号可以通过奇数发射控制线E_OL1、E_OL2、......顺序地提供给奇数像素行R1、R3、......。偶数发射控制信号可以通过偶数发射控制线E_EL1、E_EL2、......顺序地提供给偶数像素行R2、R4、......。提供给相邻像素行的发射控制信号可以具有大约一个水平周期的间隔。
此外,奇数像素行R1、R3、......的第一像素组PGO(下文中,奇数像素组PGO)可以连接到第一组栅极线(下文中,<奇数行,奇数组>栅极线GWAL1、GWAL2)。奇数像素行R1、R3、......的第二像素组PGE(下文中,偶数像素组PGE)可以连接到第二组栅极线(下文中,<奇数行,偶数组>栅极线GWBL1、GWBL2)。
同样地,偶数像素行R2、R4、......的第三像素组PGO(下文中,奇数像素组PGO)可以连接到第三组栅极线(下文中,<偶数行,奇数组>栅极线GWDL1、GWDL2)。偶数像素行R2、R4、......的第四像素组PGE(下文中,偶数像素组PGE)可以连接到第四组栅极线(下文中,<偶数行,偶数组>栅极线GWCL1、GWCL2)。
第一组栅极信号(下文中,<奇数行,奇数组>栅极信号GW_A(k)、GW_A(k+1))可以根据第一时钟信号CLA,通过<奇数行,奇数组>栅极线GWAL1、GWAL2、......顺序地提供给奇数像素行R1、R3、......。
第二组栅极信号(下文中,<奇数行,偶数组>栅极信号GW_B(k)、GW_B(k+1))可以根据第二时钟信号CLB,通过<奇数行,偶数组>栅极线GWBL1、GWBL2、......顺序地提供给奇数像素行R1、R3、......。第二时钟信号CLB可以比第一时钟信号CLA延迟时钟信号的四分之一周期。
第四组栅极信号(下文中,<偶数行,偶数组>栅极信号GW_C(k)、GW_C(k+1)可以根据第三时钟信号CLC,通过<偶数行,偶数组>栅极线GWCL1、GWCL2、......顺序地提供给偶数像素行R2、R4、......。第三时钟信号CLC可以比第二时钟信号CLB延迟时钟信号的四分之一周期。
第三组栅极信号(下文中,<偶数行,奇数组>栅极信号GW_D(k)、GW_D(k+1))可以根据第四时钟信号CLD,通过<偶数行,奇数组>栅极线GWDL1、GWDL2、......顺序地提供给偶数像素行R2、R4、......。第四时钟信号CLD可以比第三时钟信号CLC延迟时钟信号的四分之一周期。
显示面板110可以包括第一组数据线、第二组数据线、第三组数据线和第四组数据线。第一组数据线(下文中,<奇数行,奇数组>数据线OO_DL)可以连接到奇数像素行R1、R3、......的奇数像素组PGO。第二组数据线(下文中,<奇数行,偶数组>数据线OE_DL)可以连接到奇数像素行R1、R3、......的偶数像素组PGE。第三组数据线(下文中,<偶数行,奇数组>数据线EO_DL)可以连接到偶数像素行R2、R4、......的奇数像素组PGO。第四组数据线(下文中,<偶数行,偶数组>数据线EE_DL)可以连接到偶数像素行R2、R4、......的偶数像素组PGE。
<奇数行,奇数组>数据线OO_DL可以包括用于每个奇数像素组PGO的四条数据线。如图14所示,<奇数行,奇数组>数据线OO_DL可以用于传输数据电压D1、D2、D5、D6等。<奇数行,奇数组>数据线OO_DL可以基于第一时钟信号CLA,将数据电压D1、D2、D5、D6等提供给显示面板110(即,奇数像素行的奇数像素组中的子像素)。同时,<奇数行,奇数组>栅极信号GW_A(k)、GW_A(k+1)、......可以被施加到奇数像素行R1、R3、......中的一行。因此,奇数像素行的奇数像素组PGO可以执行数据写入和阈值电压补偿操作。
<奇数行,偶数组>数据线OE_DL可以包括用于每个偶数像素组PGE的四条数据线。如图14所示,<奇数行,偶数组>数据线OE_DL可以用于传输数据电压D9、D10、D13、D14等。<奇数行,偶数组>数据线OE_DL可以基于第二时钟信号CLB,将数据电压D9、D10、D13、D14等提供给显示面板110(即,奇数像素行的偶数像素组中的子像素)。同时,<奇数行,偶数组>栅极信号GW_B(k)、GW_B(k+1)、......可以应用于奇数像素行R1、R3、......中的一行。因此,奇数像素行的偶数像素组PGE可以执行数据写入和阈值电压补偿操作。
<偶数行,偶数组>数据线EE_DL可以包括用于每个偶数像素组PGE的四条数据线。如图14所示,<偶数行,偶数组>数据线EE_DL可以用于传输数据电压D7、D8、D11、D12等。<偶数行,偶数组>数据线EE_DL可以基于第三时钟信号CLC,将数据电压D7、D8、D11、D12等提供给显示面板110(即,偶数像素行的偶数像素组中的子像素)。同时,<偶数行,偶数组>栅极信号GW_C(k)、GW_C(k+1)、......可以应用于偶数像素行R2、R4、......中的一行。因此,偶数像素行的偶数像素组PGE可以执行数据写入和阈值电压补偿操作。
<偶数行,奇数组>数据线EO_DL可以包括用于每个奇数像素组PGO的四条数据线。如图14所示,<偶数行,奇数组>数据线EO_DL可以用于传输数据电压D3、D4、D15、D16等。<偶数行,奇数组>数据线EO_DL可以基于第四时钟信号CLD,将数据电压D3、D4、D15、D16等提供给显示面板110(即,偶数像素行的奇数像素组中的子像素)。同时,<偶数行,奇数组>栅极信号GW_D(k)、GW_D(k+1)、......可以应用于偶数像素行R2、R4、......中的一行。因此,偶数像素行的奇数像素组PGO可以执行数据写入和阈值电压补偿操作。
总之,可以按照第(2k-1)像素行的奇数像素组、第(2k-1)像素行的偶数像素组、第2k像素行的偶数像素组和第2k像素行的奇数像素组的顺序执行数据写入和阈值电压补偿操作。以这种方式,当以高频(例如,120Hz)驱动显示设备时,可以充分地确保补偿时间(例如,长于两个水平周期)。
在一个示例性实施例中,连接到第(2k-1)像素行的第k<奇数行,奇数组>栅极线可以设置得比第k<奇数行,偶数组>栅极线距离第(2k-1)像素行更远,并且可以通过桥结构连接到奇数像素组中的子像素中的每一个。另外,连接到第2k像素行的第k<偶数行,偶数组>栅极线可以设置得比第k<偶数行,奇数组>栅极线距离第2k像素行更远,并且可以通过桥结构连接到偶数像素组中的子像素中的每一个。
例如,如图13和图14所示,第一<奇数行,奇数组>栅极线GWAL1可以设置得比第一<奇数行,偶数组>栅极线GWBL1距离第一像素行R1更远。第一<奇数行,奇数组>栅极线GWAL1可以通过桥结构连接到奇数像素组PGO中的子像素中的每一个。而且,第一<偶数行,偶数组>栅极线GWCL1可以设置得比第一<偶数行,奇数组>栅极线GWDL1距离第二像素行R2更远。第一<偶数行,偶数组>栅极线GWCL1可以通过桥结构连接到偶数像素组PGE中的子像素中的每一个。
相反,在另一示例性实施例中,连接到第(2k-1)像素行的第k<奇数行,偶数组>栅极线可以设置得比第k<奇数行,奇数组>栅极线距离第(2k-1)像素行更远,并且可以通过桥结构连接到偶数像素组中的子像素中的每一个。连接到第2k像素行的第k<偶数行,奇数组>栅极线可以设置得比第k<偶数行,偶数组>栅极线距离第2k像素行更远,并且可以通过桥结构连接到奇数像素组中的子像素中的每一个。
因此,由于与一个像素行相对应的两种类型的栅极线之间的电阻差而引起的发光偏差可不被识别到。
图15是示出用于驱动图14的显示面板的信号的示例的时序图。图16A是用于描述在图14的显示面板中补偿驱动晶体管的阈值电压的示例的图。
参考图14至图16A,可以以其中单个帧周期包括初始化时段INIT、补偿时段ODDCOMP、EVEN COMP和发射时段EMISSION的方式驱动显示面板110。
奇数像素行和偶数像素行可以被独立地驱动。
在一个示例性实施例中,第一至第四时钟信号CLA、CLB、CLC和CLD可以以大约1/2水平周期间隔顺序被激活。因此,与第(2k-1)像素行相对应的第k<奇数行,偶数组>栅极信号GW_B(k)可以比第k<奇数行,奇数组>栅极信号GW_A(k)延迟约1/2水平周期。与第2k像素行相对应的第k<偶数行,偶数组>栅极信号GW_C(k)可以比第k<奇数行,偶数组>栅极信号GW_B(k)延迟大约1/2水平周期。第k<偶数行,奇数组>栅极信号GW_D(k)可以比第k<偶数行,偶数组>栅极信号GW_C(k)延迟约1/2水平周期。
可以与第一时钟信号CLA同步地激活奇数初始化信号GI_O(k)。在初始化时段INIT期间,可以同时初始化第(2k-1)像素行中的驱动晶体管的栅电极和有机发光二极管的阳极。
此后,可以与第一时钟信号CLA同步地激活<奇数行,奇数组>栅极信号GW_A(k),然后,可以在补偿时段CP1期间执行第(2k-1)像素行的奇数像素组PGO的数据写入和阈值电压补偿操作。补偿时段CP1可以包括第一补偿时段PA和第二补偿时段PB。
在第一补偿时段PA期间,<奇数行,奇数组>数据线可以将数据电压传输给子像素中的、其中形成了二极管连接的驱动晶体管,使得驱动晶体管的阈值电压被补偿(即,第一补偿操作)。在第二补偿时段PB期间,由于第一时钟信号CLA被去激活,所以<奇数行,奇数组>数据线可以处于浮置状态。此时,可以基于浮置<奇数行,奇数组>数据线的电压来维持阈值电压补偿操作(即,第二补偿操作)。由于上面参考图5和图6描述了第一补偿操作和第二补偿操作,因此将省略重复的描述。
在执行第(2k-1)像素行的奇数像素组PGO的第二补偿操作的同时,可以基于第二时钟信号CLB执行第(2k-1)像素行的偶数像素组PGE的补偿时段CP2。类似于补偿时段CP1,可以在补偿时段CP2中执行第(2k-1)像素行的偶数像素组PGE的第一补偿操作和第二补偿操作。
可以基于第三时钟信号CLC,执行第2k像素行的偶数像素组PGE的数据写入和阈值电压补偿操作。第2k像素行的偶数像素组PGE的补偿时段CP3可以比第(2k-1)像素行的奇数像素组PGO的补偿时段CP1延迟一个水平周期1H。类似于补偿时段CP1,可以在补偿时段CP3中执行第(2k-1)像素行的偶数像素组PGE的第一补偿操作和第二补偿操作。
在执行第2k像素行的偶数像素组PGE的第二补偿操作的同时,可以基于第四时钟信号CLD,执行第2k像素行的奇数像素组PGO的补偿时段CP4。类似于补偿时段CP3,可以在补偿时段CP4中执行第2k像素行的奇数像素组PGO的第一补偿操作和第二补偿操作。
此后,第(2k-1)像素行的全部子像素可以基于第k奇数发射控制信号EM_O(k)发光。同样地,第2k像素行的全部子像素可以基于第k偶数发射控制信号EM_E(k)发光。
数据写入和阈值电压补偿操作可以通过第一至第四时钟信号CLA、CLB、CLC和CLD开始。例如,如图15所示,第三时钟信号CLC可以用于偶数像素行的偶数像素组。然而,补偿操作的顺序不限于此。
如图16A所示,可以顺序地开始数据写入和阈值电压补偿操作。首先,第k像素行Rk的奇数像素组PGO可以开始执行数据写入和阈值电压补偿操作(COMP1)。第二,第k像素行Rk的偶数像素组PGE可以开始执行数据写入和阈值电压补偿操作(COMP2)。第三,第(k+1)像素行Rk+1的偶数像素组PGE可以开始执行数据写入和阈值电压补偿操作(COMP3)。第四,第(k+1)像素行Rk+1的奇数像素组PGO可以开始执行数据写入和阈值电压补偿操作(COMP4)。另外,如图15所示,补偿时段可以部分重叠。然而,数据写入和阈值电压补偿的顺序不限于此。
如上所述,根据示例性实施例的有机发光显示设备将奇数像素组和偶数像素组分离,并将奇数像素行和偶数像素行分离,从而以部分重叠的方式执行驱动晶体管的阈值电压的补偿操作。因此,可以在以高于120Hz的高频驱动的显示设备中充分确保补偿时段。例如,在以60Hz、DEMUX驱动方式驱动的传统显示设备中,阈值电压补偿时间为约2.17μm。此外,在以120Hz、DEMUX驱动方式驱动的传统显示设备中,阈值电压补偿时间为约1.08μm。然而,根据本示例性实施例的有机发光显示设备在该显示设备以120Hz被驱动时,可以确保大于6.5μm(大约2个水平周期)的阈值电压补偿时间。因此,可以防止在以高频驱动高分辨率显示设备时引起的诸如斑点的图像质量的劣化。
图16B至图16D是用于描述在图14的显示面板中补偿驱动晶体管的阈值电压的示例的图。
参考图16B至图16D,可以通过第一至第四时钟信号的时序来控制每个像素行中包括的偶数像素组和奇数像素组的数据写入和阈值电压补偿操作。
在一个示例性实施例中,可以按照第(2k-1)像素行的偶数像素组、第(2k-1)像素行的奇数像素组、第2k像素行的奇数像素组和第2k像素行的偶数像素组的顺序执行数据写入和阈值电压补偿操作,其中k是大于0的整数。例如,如图16B所示,可以按照第一像素行R1的偶数像素组PGE、第一像素行R1的奇数像素组PGO、第二像素行R2的奇数像素组PGO和第二像素行R2的偶数像素组PGE的顺序(即,参考图16B,按照COMP1->COMP2->COMP3->COMP4的顺序)执行数据写入和阈值电压补偿操作。
在一个示例性实施例中,可以按照第2k像素行的奇数像素组、第2k像素行的偶数像素组、第(2k-1)像素行的偶数像素组和第(2k-1)像素行的奇数像素组的顺序执行数据写入和阈值电压补偿操作,其中k是大于0的整数。例如,如图16C所示,可以按照第二像素行R2的奇数像素组PGO、第二像素行R2的偶数像素组PGE、第一像素行R1的偶数像素组PGE和第一像素行R1的奇数像素组PGO的顺序(即,参考图16C,按照COMP1->COMP2->COMP3->COMP4的顺序)执行数据写入和阈值电压补偿操作。
在一个示例性实施例中,可以按照第2k像素行的偶数像素组、第2k像素行的奇数像素组、第(2k-1)像素行的奇数像素组和第(2k-1)像素行的偶数像素组的顺序执行数据写入和阈值电压补偿操作,其中k是大于0的整数。例如,如图16D所示,可以按照第二像素行R2的偶数像素组PGE、第二像素行R2的奇数像素组PGO、第一像素行R1的奇数像素组PGO和第一像素行R1的偶数像素组PGE的顺序(即,参考图16D,按照COMP1->COMP2->COMP3->COMP4的顺序)执行数据写入和阈值电压补偿操作。
图17是示出包括在根据示例性实施例的有机发光显示设备中的显示面板的示例的图。图18是示出包括在图17的有机发光显示设备中的显示面板的示例的图。图19是示出用于驱动图18的显示面板的信号的示例的时序图。
根据本示例性实施例的有机发光显示设备可以通过交错扫描方法被驱动,并且可以共同地驱动每个像素行。另外,该有机发光显示设备不包括具有解复用器的数据分配器。除了上述特征之外,根据本示例性实施例的有机发光显示设备与图1的有机发光显示设备基本相同。因此,相同的附图标记将用于指代与图1的先前示例性实施例中描述的部件相同或相似的部件,并且将省略关于上述元件的任何重复说明。
参考图17至图19,该有机发光显示设备可包括显示面板120、栅极驱动器、数据驱动器和时序控制器。除了操作时序之外,栅极驱动器、数据驱动器和时序控制器的操作与图1的栅极驱动器、数据驱动器和时序控制器类似或基本相同,并且将省略重复的描述。
显示面板120可以通过其中奇数像素行R1、R3、......和偶数像素行R2、R4、......以1/2水平周期间隔独立地被驱动的交错方式被驱动。
奇数像素行R1、R3、......可以连接到奇数初始化线GI_OL1、GI_OL2、......、奇数栅极线GW_OL1、GW_OL2、......、以及奇数发射控制线EM_OL1、EM_OL2、......。偶数像素行R2、R4、......可以连接到偶数初始化线GI_EL1、GI_EL2、......、偶数栅极线GW_EL1、GW_EL2、......、以及偶数发射控制线EM_EL1、EM_EL2、......。
奇数数据线DL1、DL3、......可以分别连接到奇数像素行R1、R3、......。可以基于第一时钟信号CLA控制奇数数据线DL1、DL3、......的电连接。偶数数据线DL2、DL4、......可以分别连接到偶数像素行R2、R4、......。可以基于第二时钟信号CLB控制偶数数据线DL2、DL4、......的电连接。
初始化时段和发射时段与图4、图5和图15的操作基本相同,并且将省略重复的描述。
如图19所示,第(2k-1)像素行的补偿时段CP1可以包括第一补偿时段PA和第二补偿时段PB。例如,图19示出了显示设备以120Hz频率、交错扫描方式被驱动。
在第一补偿时段PA期间,数据线可以将数据电压传输给子像素中的、其中形成了二极管连接的驱动晶体管,使得驱动晶体管的阈值电压被补偿(即,第一补偿操作)。
在第二补偿时段PB期间,由于第一时钟信号CLA被去激活,所以数据线可以处于浮置状态。此时,可以基于浮置数据线的电压来维持阈值电压补偿操作(即,第二补偿操作)。
另外,在第二补偿时段PB期间,由于第二时钟信号CLB被激活,所以第2k像素行的子像素可以执行数据写入和阈值电压补偿操作(即,第一补偿操作)。
在第三补偿时段PC期间,连接到第2k像素行的数据线可以处于浮置状态,然后可以维持阈值电压补偿操作(即,第二补偿操作)。
如上所述,由于在通过交错方式驱动的有机发光显示设备中,在补偿时段期间执行第一补偿操作和第二补偿操作,因此可以在高频驱动环境下充分确保阈值电压补偿时间(例如,长于两个水平周期)。
本发明构思可以应用于具有有机发光显示设备的电子设备。例如,本发明构思可以应用于头戴式显示(HMD)设备、TV、数字TV、3D TV、个人计算机、家用电子设备、笔记本计算机、平板计算机、手机、智能手机、PDA等。
前述内容是对示例性实施例的说明,而不应被解释为对其进行限制。尽管已经描述了一些示例性实施例,但是本领域技术人员将容易理解,在不实质上脱离本发明构思的新颖教导和特征的情况下,可以在示例性实施例中执行许多修改。因此,所有这些修改旨在包括在权利要求中限定的本发明构思的范围内。因此,应该理解,前述内容是对各种示例性实施例的说明,并且不应被解释为限于所公开的特定示例性实施例,并且对所公开的示例性实施例的修改以及其他示例性实施例旨在包括在所附权利要求的范围内。
Claims (14)
1.一种有机发光显示设备,包括:
显示面板,包括多个像素组,所述像素组中的每一组包括像素行中的每个像素行的多个子像素;
栅极驱动器,被配置为将初始化信号顺序地提供给所述像素行,将第一组栅极信号提供给所述像素组中的第一像素组,将与所述第一组栅极信号的至少一部分重叠的第二组栅极信号提供给所述像素组中的第二像素组,将所述第一组栅极信号顺序地提供给所述像素行,并且将所述第二组栅极信号顺序地提供给所述像素行;
发射控制驱动器,被配置为将发射控制信号顺序地提供给所述像素行;
数据驱动器,被配置为输出数据电压;以及
数据分配器,被配置为将所述数据电压选择性地提供给连接到所述子像素的数据线,
其中所述子像素的数据写入和阈值电压补偿操作被执行的补偿时段包括:
第一补偿时段,在所述第一补偿时段期间,通过经由所述数据线中的一条数据线将所述数据电压施加到所述子像素中的一个子像素的驱动晶体管来补偿所述驱动晶体管的阈值电压;和
第二补偿时段,在所述第二补偿时段期间,与所述子像素中的所述一个子像素相对应的数据线处于浮置状态,并且补偿所述阈值电压的操作被维持。
2.根据权利要求1所述的有机发光显示设备,其中用于提供所述第一组栅极信号的第一组栅极线仅仅连接到所述第一像素组,并且
其中用于提供所述第二组栅极信号的第二组栅极线仅仅连接到所述第二像素组。
3.根据权利要求2所述的有机发光显示设备,其中所述第一像素组对应于奇数像素组,
其中所述第一组栅极信号对应于奇数组栅极信号,
其中所述第二像素组对应于偶数像素组,并且
其中所述第二组栅极信号对应于偶数组栅极信号。
4.根据权利要求3所述的有机发光显示设备,其中与第k像素行相对应的第k偶数组栅极信号比与所述第k像素行相对应的第k奇数组栅极信号延迟1/2水平周期,其中k是大于0的整数。
5.根据权利要求3所述的有机发光显示设备,其中与第k像素行相对应的第k奇数组栅极信号比与所述第k像素行相对应的第k偶数组栅极信号延迟1/2水平周期,其中k是大于0的整数。
6.根据权利要求3所述的有机发光显示设备,其中在所述第一像素组中包括的所述子像素中的每一个包括:
第一晶体管,连接在所述数据线中的一条数据线与第一节点之间,所述第一晶体管包括被配置为接收所述奇数组栅极信号的栅电极;
所述驱动晶体管,连接在所述第一节点与第二节点之间,所述驱动晶体管包括连接到第三节点的栅电极;
第二晶体管,连接在所述第二节点与所述第三节点之间,所述第二晶体管包括被配置为接收所述奇数组栅极信号的栅电极;
第三晶体管,连接在所述第三节点与初始化电源之间,所述第三晶体管包括被配置为接收所述初始化信号的栅电极;
第四晶体管,连接在第一电源与所述第一节点之间,所述第四晶体管包括被配置为接收所述发射控制信号的栅电极;
第五晶体管,连接在所述第二节点与第四节点之间,所述第五晶体管包括被配置为接收所述发射控制信号的栅电极;
第六晶体管,连接在所述初始化电源与所述第四节点之间,所述第六晶体管包括被配置为接收所述初始化信号的栅电极;
电容器,连接在所述第一电源与所述第三节点之间;以及
有机发光二极管,连接在所述第四节点与被配置为提供比所述第一电源的电压低的电压的第二电源之间。
7.根据权利要求3所述的有机发光显示设备,其中在所述第二像素组中包括的所述子像素中的每一个包括:
第一晶体管,连接在所述数据线中的一条数据线与第一节点之间,所述第一晶体管包括被配置为接收所述偶数组栅极信号的栅电极;
所述驱动晶体管,连接在所述第一节点与第二节点之间,所述驱动晶体管包括连接到第三节点的栅电极;
第二晶体管,连接在所述第二节点与所述第三节点之间,所述第二晶体管包括被配置为接收所述偶数组栅极信号的栅电极;
第三晶体管,连接在所述第三节点与初始化电源之间,所述第三晶体管包括被配置为接收所述初始化信号的栅电极;
第四晶体管,连接在第一电源与所述第一节点之间,所述第四晶体管包括被配置为接收所述发射控制信号的栅电极;
第五晶体管,连接在所述第二节点与第四节点之间,所述第五晶体管包括被配置为接收所述发射控制信号的栅电极;
第六晶体管,连接在所述初始化电源与所述第四节点之间,所述第六晶体管包括被配置为接收所述初始化信号的栅电极;
电容器,连接在所述第一电源与所述第三节点之间;以及
有机发光二极管,连接在所述第四节点与被配置为提供比所述第一电源的电压低的电压的第二电源之间。
8.根据权利要求7所述的有机发光显示设备,其中所述像素行中的每一行的单个帧周期包括:其中所述第三节点的电压和所述第四节点的电压被同时初始化的初始化时段;位于所述初始化时段之后的、其中所述数据电压被写入并且所述驱动晶体管的所述阈值电压被补偿的补偿时段;以及位于所述补偿时段之后的、其中所述像素行中的每一行发光的发射时段。
9.根据权利要求8所述的有机发光显示设备,其中所述第一晶体管和所述第二晶体管在所述补偿时段期间导通。
10.根据权利要求7所述的有机发光显示设备,其中与用于将第k偶数组栅极信号提供给第k像素行的第k偶数组栅极线相比,用于将第k奇数组栅极信号提供给所述第k像素行的第k奇数组栅极线设置得距离在所述第k像素行中包括的所述子像素的所述第一晶体管和所述第二晶体管更远,其中k是大于0的整数,
其中所述第k奇数组栅极线通过桥结构连接到在所述奇数像素组的所述子像素中的每一个中包括的所述第一晶体管和所述第二晶体管的所述栅电极,
其中与用于将第k+1奇数组栅极信号提供给第k+1像素行的第k+1奇数组栅极线相比,用于将第k+1偶数组栅极信号提供给所述第k+1像素行的第k+1偶数组栅极线设置得距离在所述第k+1像素行中包括的所述子像素的所述第一晶体管和所述第二晶体管更远,并且
其中所述第k+1偶数组栅极线通过所述桥结构连接到在所述偶数像素组的所述子像素中的每一个中包括的所述第一晶体管和所述第二晶体管的所述栅电极。
11.根据权利要求2所述的有机发光显示设备,其中所述第一组栅极信号的激活时段的长度和所述第二组栅极信号的激活时段的长度彼此不同。
12.根据权利要求1所述的有机发光显示设备,其中所述像素组中的每一组包括沿所述像素行所延伸的第一方向布置的第一子像素、第二子像素、第三子像素和第四子像素。
13.根据权利要求12所述的有机发光显示设备,其中连接到所述第一子像素的第一数据线和连接到所述第二子像素的第二数据线沿像素列所延伸的第二方向延伸,所述第一数据线和所述第二数据线设置在所述第一子像素与所述第二子像素之间,
其中连接到所述第三子像素的第三数据线和连接到所述第四子像素的第四数据线沿所述第二方向延伸,所述第三数据线和所述第四数据线设置在所述第三子像素与所述第四子像素之间,并且
其中所述数据线不设置在所述第二子像素与所述第三子像素之间以及所述像素组之间。
14.一种有机发光显示设备,包括:
显示面板,包括多个像素组,所述像素组中的每一组包括多个子像素;
栅极驱动器,被配置为将第一组栅极信号提供给第一像素行中的第一像素组,将第二组栅极信号提供给所述第一像素行中与所述第一像素组相邻的第二像素组,将第三组栅极信号提供给与所述第一像素行相邻的第二像素行中的第三像素组,并且将第四组栅极信号提供给所述第二像素行中与所述第三像素组相邻的第四像素组;
发射控制驱动器,被配置为将第一发射控制信号提供给所述第一像素行并且将第二发射控制信号提供给所述第二像素行;
数据驱动器,被配置为输出数据电压;以及
数据分配器,被配置为将所述数据电压选择性地提供给连接到所述第一像素组的第一组数据线、连接到所述第二像素组的第二组数据线、连接到所述第三像素组的第三组数据线以及连接到所述第四像素组的第四组数据线,
其中所述子像素的数据写入和阈值电压补偿操作被执行的补偿时段包括:
第一补偿时段,在所述第一补偿时段期间,通过将所述数据电压施加到所述子像素中的一个子像素的驱动晶体管来补偿所述驱动晶体管的阈值电压;和
第二补偿时段,在所述第二补偿时段期间,与所述子像素中的所述一个子像素相对应的数据线处于浮置状态,并且补偿所述阈值电压的操作被维持。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170098728A KR102356992B1 (ko) | 2017-08-03 | 2017-08-03 | 유기 발광 표시 장치 |
KR10-2017-0098728 | 2017-08-03 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109389941A CN109389941A (zh) | 2019-02-26 |
CN109389941B true CN109389941B (zh) | 2022-12-06 |
Family
ID=63165216
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810877351.9A Active CN109389941B (zh) | 2017-08-03 | 2018-08-03 | 有机发光显示设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10679551B2 (zh) |
EP (1) | EP3438960B1 (zh) |
KR (1) | KR102356992B1 (zh) |
CN (1) | CN109389941B (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10839738B2 (en) * | 2017-09-25 | 2020-11-17 | Apple Inc. | Interlaced or interleaved variable persistence displays |
KR102556581B1 (ko) | 2017-11-28 | 2023-07-19 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102482983B1 (ko) | 2018-08-02 | 2022-12-30 | 삼성디스플레이 주식회사 | 표시 패널 및 표시 장치 |
KR102586783B1 (ko) | 2018-10-05 | 2023-10-12 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20200131926A (ko) | 2019-05-14 | 2020-11-25 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
WO2021035716A1 (zh) * | 2019-08-30 | 2021-03-04 | 京东方科技集团股份有限公司 | 显示基板及显示面板 |
CN110731014B (zh) * | 2019-09-10 | 2023-04-18 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
KR20210086193A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 유기발광 다이오드 표시장치 및 이의 구동방법 |
KR20210109716A (ko) * | 2020-02-27 | 2021-09-07 | 삼성디스플레이 주식회사 | 표시장치 |
KR20210116826A (ko) * | 2020-03-17 | 2021-09-28 | 삼성디스플레이 주식회사 | 표시 장치 |
CN111446281B (zh) * | 2020-04-28 | 2023-06-02 | 深圳市华星光电半导体显示技术有限公司 | 透明显示面板和透明显示装置 |
KR20210133794A (ko) * | 2020-04-29 | 2021-11-08 | 삼성전자주식회사 | 디스플레이 장치 및 그 제어 방법 |
CN111445856B (zh) * | 2020-05-13 | 2021-04-09 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法、显示面板及显示装置 |
CN114495830B (zh) * | 2020-11-12 | 2023-10-24 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
KR20230102025A (ko) | 2021-12-29 | 2023-07-07 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
KR20230123556A (ko) | 2022-02-16 | 2023-08-24 | 삼성디스플레이 주식회사 | 표시 장치의 화소, 및 표시 장치 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4710422B2 (ja) * | 2005-06-03 | 2011-06-29 | カシオ計算機株式会社 | 表示駆動装置及び表示装置 |
KR101191453B1 (ko) | 2006-06-30 | 2012-10-16 | 엘지디스플레이 주식회사 | 액정 표시패널의 구동 방법 |
KR20080014331A (ko) | 2006-08-10 | 2008-02-14 | 주식회사 인테그마 | 두 종류의 구동선으로 구동되는 디스플레이 장치 및 이구동선으로 구동되는 디스플레이 방법 |
US20080180369A1 (en) | 2007-01-26 | 2008-07-31 | Tpo Displays Corp. | Method for Driving a Display Panel and Related Apparatus |
KR101419237B1 (ko) | 2007-12-27 | 2014-08-13 | 엘지디스플레이 주식회사 | 발광 표시 장치 |
TWI409759B (zh) | 2009-10-16 | 2013-09-21 | Au Optronics Corp | 畫素電路以及畫素驅動方法 |
KR101642995B1 (ko) | 2010-03-05 | 2016-08-10 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치 |
KR101768848B1 (ko) * | 2010-10-28 | 2017-08-18 | 삼성디스플레이 주식회사 | 유기 전계 발광 표시 장치 |
JP5939135B2 (ja) * | 2012-07-31 | 2016-06-22 | ソニー株式会社 | 表示装置、駆動回路、駆動方法、および電子機器 |
JP2014029438A (ja) * | 2012-07-31 | 2014-02-13 | Sony Corp | 表示装置、駆動回路、および電子機器 |
JP5939076B2 (ja) * | 2012-07-31 | 2016-06-22 | ソニー株式会社 | 表示装置、駆動回路、駆動方法、および電子機器 |
TWI473061B (zh) * | 2012-10-22 | 2015-02-11 | Au Optronics Corp | 電致發光顯示面板及其驅動方法 |
JP6020079B2 (ja) * | 2012-11-19 | 2016-11-02 | ソニー株式会社 | 表示装置およびその製造方法、ならびに電子機器 |
KR101984955B1 (ko) * | 2013-01-16 | 2019-06-03 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치의 화소 회로 및 유기 발광 표시 장치 |
KR102038076B1 (ko) * | 2013-04-04 | 2019-10-30 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102113173B1 (ko) * | 2013-07-03 | 2020-05-21 | 삼성디스플레이 주식회사 | 유기발광표시장치 |
JP6330215B2 (ja) * | 2013-12-27 | 2018-05-30 | 株式会社Joled | 表示装置、駆動方法および電子機器 |
KR102148479B1 (ko) | 2013-12-30 | 2020-08-26 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN104616612B (zh) * | 2015-02-26 | 2018-05-25 | 上海和辉光电有限公司 | Amoled显示器、其测试组件及其缺陷测试方法 |
CN105590955A (zh) * | 2015-12-25 | 2016-05-18 | 昆山国显光电有限公司 | 像素电路及其驱动方法和有源矩阵有机发光显示器 |
JP2017187608A (ja) * | 2016-04-05 | 2017-10-12 | 株式会社ジャパンディスプレイ | 表示装置の駆動方法、及び表示装置 |
CN106409229A (zh) * | 2016-10-24 | 2017-02-15 | 昆山国显光电有限公司 | 像素电路及其驱动方法和有源矩阵有机发光显示器 |
CN106531084B (zh) * | 2017-01-05 | 2019-02-05 | 上海天马有机发光显示技术有限公司 | 有机发光显示面板及其驱动方法、有机发光显示装置 |
CN106941135B (zh) * | 2017-04-11 | 2018-10-19 | 武汉华星光电技术有限公司 | 一种有机发光显示面板的修补方法及有机发光显示面板 |
-
2017
- 2017-08-03 KR KR1020170098728A patent/KR102356992B1/ko active IP Right Grant
-
2018
- 2018-07-06 US US16/028,960 patent/US10679551B2/en active Active
- 2018-08-03 CN CN201810877351.9A patent/CN109389941B/zh active Active
- 2018-08-03 EP EP18187383.7A patent/EP3438960B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP3438960A2 (en) | 2019-02-06 |
KR20190015664A (ko) | 2019-02-14 |
CN109389941A (zh) | 2019-02-26 |
US10679551B2 (en) | 2020-06-09 |
EP3438960A3 (en) | 2019-03-20 |
US20190043421A1 (en) | 2019-02-07 |
KR102356992B1 (ko) | 2022-02-03 |
EP3438960B1 (en) | 2023-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109389941B (zh) | 有机发光显示设备 | |
US11488542B2 (en) | Organic light emitting display device | |
US11967276B2 (en) | Display device | |
US10366651B2 (en) | Organic light-emitting display device and driving method thereof | |
US9412307B2 (en) | Organic light emitting diode display and driving method thereof | |
KR102626066B1 (ko) | 반전 신호를 이용한 표시장치와 그 구동 방법 | |
JP6736276B2 (ja) | 表示パネルおよび表示装置 | |
KR102616361B1 (ko) | 마이크로 디스플레이 장치 및 구동 방법 | |
KR20210045169A (ko) | 발광표시장치 및 이의 구동방법 | |
CN110660359B (zh) | 像素驱动电路及其驱动方法、显示面板和显示装置 | |
KR102625440B1 (ko) | 표시패널과 이를 이용한 전계 발광 표시장치 | |
KR20190136396A (ko) | 표시 장치 | |
US11361705B2 (en) | Display device having interlaced scan signals | |
KR102656845B1 (ko) | 표시 장치 | |
KR102618390B1 (ko) | 표시장치와 그 구동 방법 | |
KR20200041080A (ko) | 게이트 구동 회로, 디스플레이 패널 및 디스플레이 장치 | |
KR20200016663A (ko) | 표시 장치 | |
KR102626531B1 (ko) | 픽셀 회로와 이를 이용한 표시장치 | |
KR102645963B1 (ko) | 서브픽셀, 게이트 드라이버 및 유기발광표시장치 | |
KR20240056145A (ko) | 레벨 시프터와 이를 이용한 표시장치 | |
KR20220036185A (ko) | 발광표시장치 및 이의 구동방법 | |
KR20210049618A (ko) | 스캔 구동부 및 이를 포함하는 표시장치 | |
KR20210144401A (ko) | 표시장치와 그 구동 방법 | |
KR20220094952A (ko) | 화소 회로 및 이를 포함하는 표시장치 | |
CN113066445A (zh) | 移位寄存器电路和包括该移位寄存器电路的发光显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |