KR20190015664A - 유기 발광 표시 장치 - Google Patents

유기 발광 표시 장치 Download PDF

Info

Publication number
KR20190015664A
KR20190015664A KR1020170098728A KR20170098728A KR20190015664A KR 20190015664 A KR20190015664 A KR 20190015664A KR 1020170098728 A KR1020170098728 A KR 1020170098728A KR 20170098728 A KR20170098728 A KR 20170098728A KR 20190015664 A KR20190015664 A KR 20190015664A
Authority
KR
South Korea
Prior art keywords
pixel
group
sub
gate signal
odd
Prior art date
Application number
KR1020170098728A
Other languages
English (en)
Other versions
KR102356992B1 (ko
Inventor
양진욱
김순동
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020170098728A priority Critical patent/KR102356992B1/ko
Priority to US16/028,960 priority patent/US10679551B2/en
Priority to CN201810877351.9A priority patent/CN109389941B/zh
Priority to EP18187383.7A priority patent/EP3438960B1/en
Publication of KR20190015664A publication Critical patent/KR20190015664A/ko
Application granted granted Critical
Publication of KR102356992B1 publication Critical patent/KR102356992B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • H01L27/3246
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0204Compensation of DC component across the pixels in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Abstract

유기 발광 표시 장치는 표시 패널, 화소행들에 초기화 신호를 순차적으로 제공하고, 홀수 화소 그룹들에 홀수 그룹 게이트 신호를 제공하며, 짝수 화소 그룹들에 홀수 그룹 게이트 신호의 일부와 중첩하는 일부를 갖는 짝수 그룹 게이트 신호를 제공하고, 홀수 그룹 게이트 신호를 화소행들에 순차적으로 제공하며, 짝수 그룹 게이트 신호를 화소행들에 순차적으로 제공하는 게이트 구동부, 화소행들에 발광 제어 신호를 순차적으로 제공하는 발광 제어 구동부, 복수의 출력 라인으로 데이터 전압을 출력하는 데이터 구동부 및 데이터 전압을 부화소들 각각에 연결된 데이터 라인에 선택적으로 제공하는 데이터 분배부를 포함한다.

Description

유기 발광 표시 장치{ORGANIC LIGHT EMITTING DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 문턱 전압 보상 구동을 하는 유기 발광 표시 장치에 관한 것이다.
표시 장치는 화소가 출력하는 광에 기초하여 영상을 표시하고, 유기 발광 표시 장치는 유기 발광 다이오드를 갖는 화소를 포함한다. 상기 유기 발광 표시 장치는 화소들 간의 휘도 편차 등의 표시 불량을 개선하기 위해 화소 내부에 구동 트랜지스터의 문턱 전압 보상 및 유기 발광 다이오드의 애노드 초기화 등을 위한 구성이 포함된다.
한편, 최근 유기 발광 표시 장치의 해상도 증가에 따른 표시 패널 내부의 배선 증가로 인한 문제점을 개선하기 위해 데이터 구동부의 출력을 디멀티플렉서로 제어한다. 상기 디멀티플렉서는 상기 데이터 구동부의 출력 채널들(배선)의 감소를 위해 N:1(단, N은 1보다 큰 자연수)로 데이터 기입 시간을 시분할 할 수 있다.
다만, 해상도가 증가하는 경우, 데이터 신호(및 디멀티플렉서)의 빠른 스위칭에 의해 상기 구동 트랜지스터의 문턱 전압 보상 시간이 현저히 감소되어 보상 동작이 충분히 수행될 수 없다. 따라서, 표시되는 영상에서 얼룩 등의 표시 불량이 시인될 수 있다.
본 발명의 일 목적은 각각의 화소행에 짝수 그룹 게이트 신호와 홀수 그룹 게이트 신호를 인가하여 문턱 전압을 보상하는 유기 발광 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 화소의 문턱 전압 보상 구간을 충분히 확보하면서 고속 구동 환경에서 동작하는 유기 발광 표시 장치를 제공하는 것이다.
다만, 본 발명의 목적은 상술한 목적들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여 본 발명의 실시예들에 따른 유기 발광 표시 장치는 각각의 화소행들 별로 복수의 부화소들을 각각 포함하는 복수의 화소 그룹들을 포함하는 표시 패널, 상기 화소행들에 초기화 신호를 순차적으로 제공하고, 제1 화소 그룹들에 제1 그룹 게이트 신호를 제공하며, 제2 화소 그룹들에 상기 제1 그룹 게이트 신호의 일부와 중첩하는 제2 그룹 게이트 신호를 제공하고, 상기 제1 그룹 게이트 신호를 상기 화소행들에 순차적으로 제공하며, 상기 제2 그룹 게이트 신호를 상기 화소행들에 순차적으로 제공하는 게이트 구동부, 상기 화소행들에 발광 제어 신호를 순차적으로 제공하는 발광 제어 구동부, 복수의 출력 라인으로 데이터 전압을 출력하는 데이터 구동부 및 상기 데이터 전압을 상기 부화소들 각각에 연결된 데이터 라인에 선택적으로 제공하는 데이터 분배부를 포함할 수 있다.
일 실시예에 의하면, 상기 제1 그룹 게이트 신호를 전달하는 제1 그룹 게이트 라인은 상기 제1 화소 그룹들에만 연결되고, 상기 제2 그룹 게이트 신호를 전달하는 제2 그룹 게이트 라인은 상기 제2 화소 그룹들에만 연결될 수 있다.
일 실시예에 의하면, 상기 제1 화소 그룹들은 홀수 화소 그룹들 각각에 대응하고, 상기 제1 그룹 게이트 신호는 홀수 그룹 게이트 신호에 대응하며, 상기 제2 화소 그룹들은 짝수 화소 그룹들 각각에 대응하고, 상기 제2 그룹 게이트 신호는 짝수 그룹 게이트 신호에 대응할 수 있다.
일 실시예에 의하면, 제k(단, k는 자연수) 화소행에 대응하는 제k 짝수 그룹 게이트 신호는 상기 제k 화소행에 대응하는 제k 홀수 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공될 수 있다.
일 실시예에 의하면, k(단, k는 자연수) 화소행에 대응하는 제k 홀수 그룹 게이트 신호는 상기 제k 화소행에 대응하는 제k 짝수 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공될 수 있다.
일 실시예에 의하면, 상기 짝수 그룹 게이트 신호의 활성화 구간의 길이와 상기 홀수 그룹 게이트 신호의 활성화 구간의 길이가 서로 다를 수 있다.
일 실시예에 의하면, 상기 제1 화소 그룹에 포함되는 상기 부화소들 각각은 상기 데이터 라인과 제1 노드 사이에 결합되고, 게이트 전극으로 상기 홀수 그룹 게이트 신호를 수신하는 제1 트랜지스터, 상기 제1 노드와 제2 노드 사이에 결합되고, 게이트 전극이 제3 노드에 결합되며, 구동 전류를 생성하는 구동 트랜지스터, 상기 제2 노드와 상기 제3 노드 사이에 결합되고, 게이트 전극으로 상기 홀수 그룹 게이트 신호를 수신하는 제2 트랜지스터, 상기 제3 노드와 초기화 전원 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제3 트랜지스터, 제1 전원과 상기 제1 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제4 트랜지스터, 상기 제2 노드와 제4 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제5 트랜지스터, 상기 초기화 전원과 상기 제4 노드 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제6 트랜지스터, 상기 제1 전원과 상기 제3 노드 사이에 결합된 저장 커패시터 및 상기 제4 노드와 상기 제1 전원보다 낮은 제2 전원 사이에 결합된 유기 발광 다이오드를 포함할 수 있다.
일 실시예에 의하면, 상기 제2 화소 그룹에 포함되는 상기 부화소들 각각은 상기 데이터 라인과 제1 노드 사이에 결합되고, 게이트 전극으로 상기 짝수 그룹 게이트 신호를 수신하는 제1 트랜지스터, 상기 제1 노드와 제2 노드 사이에 결합되고, 게이트 전극이 제3 노드에 결합되며, 구동 전류를 생성하는 구동 트랜지스터, 상기 제2 노드와 상기 제3 노드 사이에 결합되고, 게이트 전극으로 상기 짝수 그룹 게이트 신호를 수신하는 제2 트랜지스터, 상기 제3 노드와 초기화 전원 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제3 트랜지스터, 제1 전원과 상기 제1 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제4 트랜지스터, 상기 제2 노드와 제4 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제5 트랜지스터, 상기 초기화 전원과 상기 제4 노드 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제6 트랜지스터, 상기 제1 전원과 상기 제3 노드 사이에 결합된 저장 커패시터 및 상기 제4 노드와 상기 제1 전원보다 낮은 제2 전원 사이에 결합된 유기 발광 다이오드를 포함할 수 있다.
일 실시예에 의하면, 상기 화소행들 각각에 대한 하나의 프레임 주기는 상기 제3 노드 및 상기 제4 노드의 전압을 동시에 초기화하는 초기화 구간, 상기 초기화 구간 후의 상기 데이터 전압을 기입하고 상기 구동 트랜지스터의 문턱 전압을 보상하는 보상 구간 및 상기 보상 구간 후의 상기 화소행이 발광하는 발광 구간을 포함할 수 있다.
일 실시예에 의하면, 상기 보상 구간 동안 상기 제2 트랜지스터 및 상기 제3 트랜지스터가 턴 온되고, 상기 보상 구간은 상기 데이터 전압이 상기 데이터 라인을 통해 상기 구동 트랜지스터에 전달되어 상기 구동 트랜지스터의 상기 문턱 전압을 보상하는 제1 보상 구간 및 상기 데이터 라인이 플로팅(floating)되어 상기 문턱 전압 보상 동작을 유지하는 제2 보상 구간을 포함할 수 있다.
일 실시예에 의하면, k(단, k는 자연수) 화소행에 제k 홀수 그룹 게이트 신호를 전달하는 제k 홀수 그룹 게이트 라인은 상기 제k 화소행에 제k 짝수 그룹 게이트 신호를 전달하는 제k 짝수 그룹 게이트 라인보다 상기 제k 화소행에 포함되는 상기 부화소들의 상기 제1 및 제2 트랜지스터들로부터 더 멀리 배치되며, 상기 홀수 화소 그룹의 상기 부화소들 각각에 포함되는 상기 제1 및 제2 트랜지스터들 각각의 상기 게이트 전극에 브리지(bridge) 구조로 연결될 수 있다. 제k+1 화소행에 제k+1 짝수 그룹 게이트 신호를 전달하는 제k+1 짝수 그룹 게이트 라인은 상기 제k+1 화소행에 제k+1 홀수 그룹 게이트 신호를 전달하는 제k+1 홀수 그룹 게이트 라인보다 상기 제k+1 화소행에 포함되는 상기 부화소들의 상기 제1 및 제2 트랜지스터들로부터 더 멀리 배치되며, 상기 짝수 화소 그룹의 상기 부화소들 각각에 포함되는 상기 제1 및 제2 트랜지스터들 각각의 상기 게이트 전극에 상기 브리지 구조로 연결될 수 있다.
일 실시예에 의하면, 상기 화소 그룹들 각각은 화소행 방향과 평행한 제1 방향으로 제1 부화소, 제2 부화소, 제3 부화소 및 제4 부화소를 포함할 수 있다.
일 실시예에 의하면, 상기 제1 부화소에 연결되는 제1 데이터 라인과 상기 제2 부화소에 연결되는 제2 데이터 라인이 상기 제1 부화소와 제2 부화소 사이에서 화소열 방향과 평행한 제2 방향으로 연장되면서 배치되고, 상기 제3 부화소에 연결되는 제3 데이터 라인과 상기 제4 부화소에 연결되는 제4 데이터 라인이 상기 제3 부화소와 상기 제4 부화소 사이에서 상기 제2 방향으로 연장되면서 배치될 수 있다. 상기 제2 부화소와 상기 제3 부화소 사이 및 상기 화소 그룹들 사이에는 상기 데이터 라인이 배치되지 않는다.
일 실시예에 의하면, 상기 제1 방향으로 서로 인접한 부화소들은 좌우 대칭의 레이아웃 구조를 가질 수 있다.
본 발명의 일 목적을 달성하기 위하여 본 발명의 실시예들에 따른 유기 발광 표시 장치는 각각의 화소행들 별로 복수의 부화소들을 각각 포함하는 복수의 화소 그룹들을 포함하는 표시 패널, 제1 화소행 내의 제1 화소 그룹에 제1 그룹 게이트 신호를 제공하고, 상기 제1 화소행 내에서 상기 제1 화소 그룹과 인접하는 제2 화소 그룹에 제2 그룹 게이트 신호를 제공하며, 상기 제1 화소행에 인접한 제2 화소행 내의 제3 화소 그룹에 제3 그룹 게이트 신호를 제공하고, 상기 제2 화소행 내에서 상기 제3 화소 그룹과 인접하는 제4 화소 그룹에 제4 그룹 게이트 신호를 제공하는 게이트 구동부, 상기 제1 화소행에 제1 발광 제어 신호를 순차적으로 제공하고, 상기 제2 화소행에 제2 발광 제어 신호를 순차적으로 제공하는 발광 제어 구동부, 복수의 출력 라인으로 데이터 전압을 출력하는 데이터 구동부 및 상기 데이터 전압을 상기 제1 화소 그룹에 연결된 제1 그룹 데이터 라인, 상기 제2 화소 그룹에 연결된 제2 그룹 데이터 라인, 상기 제3 화소 그룹에 연결된 제3 그룹 데이터 라인, 및 상기 제4 화소 그룹에 연결된 제4 그룹 데이터 라인에 선택적으로 제공하는 데이터 분배부를 포함할 수 있다.
일 실시예에 의하면, 상기 제1 그룹 게이트 신호를 전달하는 제1 그룹 게이트 라인은 상기 제1 화소행의 상기 제1 화소 그룹들에만 연결되고, 상기 제2 그룹 게이트 신호를 전달하는 제2 그룹 게이트 라인은 상기 제1 화소행의 상기 제2 화소 그룹들에만 연결될 수 있다. 상기 제3 그룹 게이트 신호를 전달하는 제3 그룹 게이트 라인은 상기 제2 화소행의 상기 제3 화소 그룹들에만 연결되고, 상기 제4 그룹 게이트 신호를 전달하는 제4 그룹 게이트 라인은 상기 제2 화소행의 상기 제4 화소 그룹들에만 연결될 수 있다.
일 실시예에 의하면, 상기 제1 화소행은 홀수 번째 화소행이고, 상기 제2 화소행은 상기 제1 화소행 다음의 짝수 번째 화소행이며, 상기 제1 및 제3 화소 그룹들은 각각 홀수 화소 그룹에 대응하고, 상기 제2 및 제4 화소 그룹들은 각각 짝수 화소 그룹에 대응할 수 있다.
일 실시예에 의하면, 데이터 기입 및 문턱 전압 보상은 제2k-1(단, k는 자연수) 화소행의 상기 제1 화소 그룹, 상기 제2k-1 화소행의 상기 제2 화소 그룹, 제2k 화소행의 상기 제4 화소 그룹 및 상기 제2k 화소행의 상기 제3 화소 그룹의 순서로 진행될 수 있다.
일 실시예에 의하면, 2k-1(단, k는 자연수) 화소행에 대응하는 제2 그룹 게이트 신호는 상기 제2k-1 화소행에 대응하는 상기 제1 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공되고, 제2k 화소행에 대응하는 제4 그룹 게이트 신호는 상기 제2k-1 화소행에 대응하는 상기 제2 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공되며, 상기 제2k 화소행에 대응하는 상기 제3 짝수행-홀수 그룹 게이트 신호는 상기 제2k 화소행에 대응하는 상기 제4 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공될 수 있다.
일 실시예에 의하면, 데이터 기입 및 문턱 전압 보상은 제2k-1(단, k는 자연수) 화소행의 상기 제2 화소 그룹, 상기 제2k-1 화소행의 상기 제1 화소 그룹, 제2k 화소행의 상기 제3 화소 그룹 및 상기 제2k 화소행의 상기 제4 화소 그룹의 순서로 진행될 수 있다.
일 실시예에 의하면, 데이터 기입 및 문턱 전압 보상은 제2k(단, k는 자연수) 화소행의 상기 제3 화소 그룹, 상기 제2k 화소행의 상기 제4 화소 그룹, 제2k-1 화소행의 상기 제2 화소 그룹 및 상기 제2k-1 화소행의 상기 제1 화소 그룹의 순서로 진행될 수 있다.
일 실시예에 의하면, 데이터 기입 및 문턱 전압 보상은 제2k(단, k는 자연수) 화소행의 상기 제4 화소 그룹, 상기 제2k 화소행의 상기 제3 화소 그룹, 제2k-1 화소행의 상기 제1 화소 그룹 및 상기 제2k-1 화소행의 상기 제2 화소 그룹의 순서로 진행될 수 있다.
일 실시예에 의하면, 상기 데이터 기입 및 문턱 전압 보상은 부화소에 포함되는 다이오드 연결된 구동 트랜지스터에 상기 데이터 전압이 전달되어 문턱 전압을 보상하는 제1 보상 구간 및 상기 부화소에 대응하는 데이터 라인이 플로팅(floating)되어 상기 문턱 전압 보상 동작을 유지하는 제2 보상 구간을 포함할 수 있다.
일 실시예에 의하면, 상기 화소행들 각각에 포함되는 전체 부화소들 각각의 상기 구동 트랜지스터의 게이트 전압 및 유기 발광 다이오드의 애노드 전압은 동시에 초기화되고, 상기 화소행들 각각에 포함되는 전체 부화소들은 동시에 발광할 수 있다.
일 실시예에 의하면, 제2k-1(단, k는 자연수) 화소행의 상기 제1 화소 그룹에 연결되는 제1 그룹 게이트 라인은 상기 제2k-1 화소행의 상기 제2 화소 그룹에 연결되는 제2 그룹 게이트 라인보다 상기 제2k-1 화소행으로부터 더 멀리 배치되며, 상기 홀수 화소 그룹의 상기 부화소들 각각에 브리지(bridge) 구조로 연결될 수 있다. 제2k 화소행의 상기 제4 화소 그룹에 연결되는 제4 그룹 게이트 라인은 상기 제2k 화소행의 상기 제3 화소 그룹에 연결되는 제3 그룹 게이트 라인보다 상기 제2k 화소행으로부터 더 멀리 배치되며, 상기 짝수 화소 그룹의 상기 부화소들 각각에 상기 브리지 구조로 연결될 수 있다.
일 실시예에 의하면, 제2k-1(단, k는 자연수) 화소행의 상기 제2 화소 그룹에 연결되는 제2 그룹 게이트 라인은 상기 제2k-1 화소행의 상기 제1 화소 그룹에 연결되는 제1 그룹 게이트 라인보다 상기 제2k-1 화소행으로부터 더 멀리 배치되며, 상기 홀수 화소 그룹의 상기 부화소들 각각에 브리지(bridge) 구조로 연결될 수 있다. 제2k 화소행의 상기 제3 화소 그룹에 연결되는 제3 그룹 게이트 라인은 상기 제2k 화소행의 상기 제4 화소 그룹에 연결되는 제4 그룹 게이트 라인보다 상기 제2k 화소행으로부터 더 멀리 배치되며, 상기 짝수 화소 그룹의 상기 부화소들 각각에 상기 브리지 구조로 연결될 수 있다.
본 발명의 실시예들에 따른 유기 발광 표시 장치는 하나의 화소행에 대해 발광 제어 신호와 초기화 신호를 공통으로 제공하고, 게이트 신호는 홀수/짝수 화소 그룹들 각각에 홀수 그룹 게이트 신호와 짝수 그룹 게이트 신호를 분리하여 일부를 중첩하여 제공함으로써 구동 트랜지스터에 대한 충분한 문턱 전압 보상 시간이 확보될 수 있다. 따라서, 매 프레임 문턱 전압 보상이 충분히 수행되어 해상도 증가 또는 표시 장치의 디먹스 구동 적용에 따른 얼룩 시인이 방지되며, 고해상 영상 품질이 개선될 수 있다.
또한, 홀수 그룹 게이트 라인들과 짝수 그룹 게이트 라인들을 이웃한 화소행에서 서로 반대 위치에 배치함으로써 영상 편차의 시인을 방지할 수 있다.
다만, 본 발명의 효과는 상술한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 유기 발광 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 회로도이다.
도 3은 도 2의 표시 패널에 포함되는 부화소의 일 예를 나타내는 회로도이다.
도 4는 도 3의 부화소의 보상 구간에서의 동작의 일 예를 나타내는 타이밍도이다.
도 5는 도 2의 표시 패널을 구동하는 신호들의 일 예를 나타내는 타이밍도이다.
도 6은 도 5의 타이밍도에 포함되는 화소 그룹들에 대한 문턱 전압 보상 구간들의 흐름을 설명하기 위한 도면이다.
도 7은 도 2의 표시 패널을 구동하는 신호들의 다른 예를 나타내는 타이밍도이다.
도 8은 도 2의 표시 패널에서 제1 그룹 게이트 라인들 및 제2 그룹 게이트 라인들이 각각 화소 그룹들에 연결된 배치 관계의 일 예를 개략적으로 나타내는 도면이다.
도 9는 도 2의 표시 패널에 포함되는 화소들의 일 예를 개략적으로 나타내는 도면이다.
도 10은 도 2의 표시 패널에 연결되는 데이터 라인들의 일 예를 개략적으로 나타내는 도면이다.
도 11은 도 10의 데이터 라인의 배치의 일 예를 나타내는 회로도이다.
도 12는 도 1의 유기 발광 표시 장치에서 생성되는 제1 그룹 게이트 신호와 제2 그룹 게이트 신호의 일 예를 나타내는 도면이다.
도 13은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 표시 패널을 개략적으로 나타내는 도면이다.
도 14는 도 13의 표시 패널에 제공되는 게이트 신호들과 데이터 신호들의 일 예를 개략적으로 나타내는 도면이다.
도 15는 도 14의 표시 패널을 구동하는 신호들의 일 예를 나타내는 타이밍도이다.
도 16a는 도 14의 표시 패널의 문턱 전압 보상이 진행되는 일 예를 설명하기 위한 도면이다.
도 16b 내지 도 16d는 도 14의 표시 패널의 문턱 전압 보상이 진행되는 일 예들을 설명하기 위한 도면들이다
도 17은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블록도이다.
도 18은 도 17의 유기 발광 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 도면이다.
도 19는 도 18의 표시 패널을 구동하는 신호들의 일 예를 나타내는 타이밍도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블록도이고, 도 2는 도 1의 유기 발광 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 회로도이다.
도 1 및 도 2를 참조하면, 유기 발광 표시 장치(1000)는 표시 패널(100), 게이트 구동부(200), 발광 제어 구동부(300), 데이터 구동부(400) 및 데이터 분배부(500)를 포함할 수 있다.
유기 발광 표시 장치(1000)는 평면 표시 장치, 플렉서블 표시 장치, 커브드 표시 장치, 폴더블(foldable) 표시 장치, 벤더블(bendable) 표시 장치일 수 있다. 또한, 표시 장치는 투명 표시 장치, 헤드 마운트(head 표시 장치, 웨어러블 표시 장치 등에 적용될 수 있다.
표시 패널(100)은 복수의 화소행들을 포함할 수 있다. 각각의 화소행들은 복수의 화소 그룹들(PGO, PGE)을 포함하고, 화소 그룹들(PGO, PGE) 각각은 복수의 부화소들을 포함할 수 있다. 상기 부화소들은 p*q의 매트릭스 형태로 배열될 수 있다. 여기서, p, q는 양의 정수를 나타낸다. 상기 부화소들 각각은 게이트 신호, 초기화 신호, 발광 제어 신호 및 데이터 신호를 수신하여 동작할 수 있다.
일 실시예에서, 하나의 화소행에 포함되는 화소 그룹들(PGO, PGE)은 제1 화소 그룹(PGO) 및 제2 화소 그룹(PGE)으로 구분될 수 있다. 예를 들어, 제1 화소 그룹(PGO)은 홀수 화소 그룹(PGO)으로, 제2 화소 그룹(PGO)은 짝수 화소 그룹(PGE)으로 정의될 수 있다. 다만, 이는 예시적인 것으로서, 화소 그룹을 구분하는 기준이 이에 한정되는 것은 아니다. 예를 들어, 제1 화소 그룹 및 제2 화소 그룹은 각각 연속하는 복수의 화소 그룹들을 포함할 수 있다. 또한, 제1 및 제2 화소 그룹들 각각에 포함되는 화소 그룹들의 개수는 서로 같을 수도 있고 상이할 수도 있다.
이하, 제1 화소 그룹(PGO)은 홀수 화소 그룹(PGO)이고, 제2 화소 그룹(PGE)은 짝수 화소 그룹(PGE)인 것으로 설명하기로 한다.
홀수 화소 그룹(PGO) 및 짝수 화소 그룹(PGE) 각각은 4개의 부화소들을 포함할 수 있다. 예를 들어, 각각의 화소 그룹들(PGO, PGE)은 적색 부화소, 청색 부화소 및 2개의 녹색 부화소를 포함할 수 있다. 다만, 이는 예시적인 것으로서 화소 그룹(PGO, PGE) 각각에 포함되는 부화소들의 개수가 이에 한정되는 것은 아니다.
또한, 도 2에 도시된 바와 같이, 홀수 화소 그룹(PGO)들은 제1 그룹 게이트 라인들(예를 들어, 홀수 그룹 게이트 라인들(GWAL1 내지 GWALp))에 연결되고, 짝수 화소 그룹(PGE)들은 제2 그룹 게이트 라인들(예를 들어, 짝수 그룹 게이트 라인들(GWBL1 내지 GWBLp))에 각각 연결될 수 있다. 다시 말하면, 제1 그룹 게이트 라인들인 홀수 그룹 게이트 라인들(GWAL1 내지 GWALp)에 연결된 상기 부화소들은 홀수 화소 그룹(PGO)으로 정의되고, 제2 그룹 게이트 라인들인 짝수 그룹 게이트 라인들(GWBL1 내지 GWBLp)에 연결된 상기 부화소들은 짝수 화소 그룹(PGE)으로 정의될 수 있다.
상기 부화소들 각각은 구동 트랜지스터(T1)와 복수의 스위치 트랜지스터들(T2 내지 T7)을 포함할 수 있다. 상기 부화소들 각각은 짝수 그룹 게이트 라인들(GWBL1 내지 GWBLp) 중 하나 또는 홀수 그룹 게이트 라인들(GWBL1 내지 GWBLp) 중 하나에 연결될 수 있다.
타이밍 제어부(600)는 외부의 그래픽 컨트롤러(도시되지 않음)로부터 RGB 화상 신호(R, G, B), 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 메인 클럭 신호(CLK) 및 데이터 인에이블 신호(DE) 등을 수신하고, 이러한 신호들에 기초하여 게이트 제어 신호(CON1), 발광 구동부 제어 신호(CON2), 데이터 제어 신호(CON3) 및 RGB 화상 신호(R, G, B)에 상응하는 출력 영상 데이터(DAT)를 생성할 수 있다. 타이밍 제어부(600)는 게이트 제어 신호(CON1)를 게이트 구동부(200)에 제공하고, 출력 영상 데이터(DAT) 및 데이터 제어 신호(CON3)를 데이터 드라이버(420)에 제공하며, 발광 구동부 제어 신호(CON2)를 발광 제어부(300)에 제공하고, 데이터 분배 제어 신호(CON4)를 데이터 분배부(500)에 제공할 수 있다.
게이트 구동부(200)는 타이밍 제어부(600)로부터 제공되는 게이트 제어 신호(CON1)에 기초하여 초기화 라인들(GIL1 내지 GILp)에 순차적으로 초기화 신호를 인가할 수 있다. 초기화 라인들(GIL1 내지 GILp) 각각은 상기 화소행들 각각에 공통으로 연결된다. 도 2에 도시된 바와 같이, 제k(단, k는 p 이하의 양의 정수) 초기화 신호(GI(k))를 전달하는 제k 초기화 라인은 제k 화소행의 부화소들에 공통으로 연결될 수 있다.
또한, 게이트 구동부(200)는 게이트 제어 신호(CON1)에 기초하여 제1 그룹 게이트 라인들에 순차적으로 제1 그룹 게이트 신호를 전달하고, 제2 그룹 게이트 라인들에 순차적으로 제2 그룹 게이트 신호를 전달할 수 있다. 일 실시예에서, 상기 제1 그룹 게이트 라인들이 홀수 그룹 게이트 라인들(GWAL1 내지 GWALp)인 경우 상기 제1 그룹 게이트 신호는 홀수 그룹 게이트 신호이고, 상기 제2 그룹 게이트 라인들이 짝수 그룹 게이트 라인들(GWBL1 내지 GWBLp)인 경우, 상기 제2 그룹 게이트 신호는 짝수 그룹 게이트 신호를 인가할 수 있다. 여기서, 하나의 화소행에 대한 상기 홀수 그룹 게이트 신호의 일부와 상기 짝수 그룹 게이트 신호의 일부가 중첩할 수 있다.
일 실시예에서, 상기 짝수 그룹 게이트 신호는 상기 홀수 그룹 게이트 신호보다 약 1/2 수평주기 지연된 신호일 수 있다. 또는, 일 실시예에서, 상기 홀수 그룹 게이트 신호가 상기 짝수 그룹 게이트 신호보다 약 1/2 수평주기 지연된 신호일 수 있다.
도 2에 도시된 바와 같이, 제k 홀수 그룹 게이트 신호(GW_A(k))를 전달하는 제k 홀수 그룹 게이트 라인은 상기 제k 화소행의 홀수 화소 그룹(PGO)에 연결될 수 있다. 또한, 제k 짝수 그룹 게이트 신호(GW_B(k))를 전달하는 제k 짝수 그룹 게이트 라인은 상기 제k 화소행의 짝수 화소 그룹(PGE)에 연결될 수 있다.
발광 제어 구동부(300)는 발광 제어 구동부 제어 신호(CON2)에 기초하여 발광 제어 라인들(EL1 내지 ELn)에 순차적으로 상기 발광 제어 신호를 인가할 수 있다. 발광 제어 라인들(EL1 내지 ELn) 각각은 상기 화소행들 각각에 공통으로 연결된다. 도 2에 도시된 바와 같이, 제k 발광 제어 신호(EM(k))를 전달하는 제k 발광 제어 라인은 상기 제k 화소행의 부화소들에 공통으로 연결될 수 있다.
데이터 구동부(400)는 타이밍 제어부(600)로부터 제공되는 데이터 제어 신호(CON3) 및 출력 영상 데이터(DAT)에 기초하여 복수의 출력 라인들에 (CH1 내지 CHj)(여기서, j는 q보다 작은 양의 정수)에 데이터 신호(데이터 전압)를 인가할 수 있다.
데이터 분배부(500)는 데이터 분배 제어 신호(CON4)에 기초하여 상기 데이터 전압을 상기 부화소들 각각에 연결된 복수의 데이터 라인들(DL1 내지 DLq)에 선택적으로 제공(시분할 공급)할 수 있다. 일 실시예에서, 데이터 분배부(500)는 복수의 디멀티플렉서(demultiplexer)를 포함할 수 있다. 예를 들어, 각각의 디멀티플렉서는 하나의 출력 라인으로부터 N(단, N은 2 이상 6 이하의 정수) 개의 스위치(예를 들어, 스위치 트랜지스터들)들을 통해 N개의 데이터 라인들 중 하나로 상기 데이터 전압을 전달할 수 있다. 즉, 유기 발광 표시 장치(1000)는 디먹스(demux) 구동에 의하여 상기 데이터 전압을 상기 부화소들에 제공할 수 있다.
도 2에 도시된 바와 같이, 데이터 분배부(500)는 데이터 라인들(DL1 내지 DL8)과 각각 연결된 복수의 스위치 트랜지스터들을 포함하며, 데이터 구동부(400)의 래치 등에 홀드(hold)된 데이터 전압들(DATA1 내지 DATA4)을 제공받을 수 있다. 데이터 분배부(500)에 포함되는 스위치 트랜지스터들은 반주기의 위상차(반대 위상)를 갖는 클럭 신호들(CLA, CLB)에 의해 제어될 수 있다. 예를 들어, 제1 클럭 신호(CLA)가 활성화 레벨(턴-온 레벨)을 갖는 경우, 제1 내지 제4 데이터 라인들(DL1 내지 DL4)로 상기 데이터 전압들이 제공되며, 홀수 화소 그룹(PGO)의 부화소들에 데이터가 기입될 수 있다. 제2 클럭 신호(CLB)가 상기 활성화 레벨을 갖는 경우, 제5 내지 제8 데이터 라인들(DL5 내지 DL8)로 상기 데이터 전압들이 제공되며, 짝수 화소 그룹(PGE)의 부화소들에 데이터가 기입될 수 있다.
일 실시예에서, 제1 부화소에 연결되는 제1 데이터 라인(DL1)과 제2 부화소에 연결되는 제2 데이터 라인이 상기 제1 부화소와 제2 부화소 사이에 화소열 방향(D2)으로 연장되면서 배치되고, 제3 부화소에 연결되는 제3 데이터 라인(DL3)과 제4 부화소에 연결되는 제4 데이터 라인(DL4)이 상기 제3 부화소와 상기 제4 부화소 사이에 화소열 방향(D2)으로 연장되면서 배치될 수 있다. 또한, 상기 제2 부화소와 상기 제3 부화소 사이 및 상기 화소 그룹들(PGO, PGE) 사이에는 상기 데이터 라인이 배치되지 않는다. 이에 따라, 데이터 기입에 따른 데이터 라인 사이의 의도치 않은 커플링이 제거될 수 있다.
상술한 바와 같이, 본 발명의 실시예들에 따른 유기 발광 표시 장치(1000)는 하나의 화소행에 대해 발광 제어 신호(EM(k))와 초기화 신호(GI(k))를 공통으로 제공하고, 게이트 신호는 화소 그룹(PGO, PGE) 단위로 홀수 그룹 게이트 신호(GW_A(k))와 짝수 그룹 게이트 신호(GW_B))로 분리하여 제공함으로써 화소의 구동 트랜지스터(T1)에 대한 충분한 문턱 전압 보상 시간이 확보될 수 있다. 따라서, 매 프레임 문턱 전압 보상이 충분히 수행되어 해상도 증가에 따른 얼룩 시인이 방지되며, 고해상 영상 품질이 개선될 수 있다.
또한, 본 발명의 실시예들에 따른 유기 발광 표시 장치(1000)의 데이터 라인 배치에 의해 데이터 기입에 따른 데이터 라인 사이의 의도치 않은 커플링이 제거될 수 있다.
도 3은 도 2의 표시 패널에 포함되는 부화소의 일 예를 나타내는 회로도이고, 도 4는 도 3의 부화소의 보상 구간에서의 동작의 일 예를 나타내는 타이밍도이다.
도 3 및 도 4를 참조하면, 각각의 부화소(SP)는 구동 트랜지스터(TD) 제1 내지 제6 트랜지스터들(T1 내지 T6), 저장 커패시터(CST) 및 유기 발광 다이오드(EL)를 포함할 수 있다.
구동 트랜지스터(TD)는 데이터 전압(DATA)에 상응하는 구동 전류를 유기 발광 다이오드(EL)에 제공할 수 있다. 구동 트랜지스터(TD)는 제1 노드(N1)와 제2 노드(N2) 사이에 결합될 수 있다. 구동 트랜지스터(TD)의 게이트 전극은 제3 노드(N3)에 결합될 수 있다.
제1 트랜지스터(T1)는 제1 그룹 게이트 신호(예를 들어, 홀수 그룹 게이트 신호(GW_A(k))) 또는 제2 그룹 게이트 신호(예를 들어, 짝수 그룹 게이트 신호(GW_B(k)))에 응답하여 데이터 신호(DATA)를 제1 노드(N1)에 제공할 수 있다. 제1 트랜지스터(T1)는 데이터 라인과 제1 노드(N1) 사이에 결합되고, 게이트 전극으로 홀수 그룹 게이트 신호(GW_A(k)) 또는 짝수 그룹 게이트 신호(GW_B(k))를 수신할 수 있다. 부화소(SP)가 홀수 화소 그룹에 포함되는 경우, 제1 트랜지스터(T1)는 홀수 그룹 게이트 신호(GW_A(k))를 수신할 수 있다. 부화소(SP) 짝수 화소 그룹에 포함되는 경우, 제1 트랜지스터(T1)는 짝수 그룹 게이트 신호(GW_B(k))를 수신할 수 있다.
제2 트랜지스터(T2)는 홀수 그룹 게이트 신호(GW_A(k)) 또는 짝수 그룹 게이트 신호(GW_B(k))에 응답하여 제2 노드(N2)와 제3 노드(N3)(즉, 구동 트랜지스터(TD)의 제2 전극과 구동 트랜지스터(TD)의 게이트 전극)를 단락시킬 수 있다. 제2 트랜지스터(T2)는 제2 노드(N2)와 제3 노드(N3) 사이에 결합되고, 게이트 전극으로 홀수 그룹 게이트 신호(GW_A(k)) 또는 짝수 그룹 게이트 신호(GW_B(k))를 수신할 수 있다. 부화소(SP)가 홀수 화소 그룹에 포함되는 경우, 제2 트랜지스터(T2)는 홀수 그룹 게이트 신호(GW_A(k))를 수신할 수 있다. 부화소(SP) 짝수 화소 그룹에 포함되는 경우, 제2 트랜지스터(T2)는 짝수 그룹 게이트 신호(GW_B(k))를 수신할 수 있다.
제2 트랜지스터(T2)는 구동 트랜지스터(T2)의 문턱 전압 보상을 위해 사용될 수 있다. 제2 트랜지스터(T2)가 턴-온에 의해 구동 트랜지스터(TD)가 다이오드 연결될 수 있다. 이에 따라, 구동 트랜지스터(TD)의 문턱 전압 보상 동작이 수행될 수 있다.
제3 트랜지스터(T3)는 초기화 신호(GI(k))에 응답하여 초기화 전압(VINT)을 제3 노드(N3)(즉, 구동 트랜지스터(TD)의 상기 게이트 전극)에 제공할 수 있다. 제3 트랜지스터(T3)는 초기화 전원과 제3 노드(N3) 사이에 결합되고, 게이트 전극으로 초기화 신호(GI(k))를 수신할 수 있다. 제3 트랜지스터(T3)는 구동 트랜지스터(TD)의 게이트 전압을 초기화 전압(VINT)으로 초기화하는 데에 이용될 수 있다.
제4 트랜지스터(T4)는 발광 제어 신호(EM(k))에 응답하여 제1 전원 전압(ELVDD)을 제1 노드(N1)에 제공할 수 있다. 제4 트랜지스터(T4)는 제1 전원 전압(ELVDD)을 제공하는 제1 전원과 제1 노드(N1) 사이에 결합되고, 게이트 전극으로 발광 제어 신호(EM(k))를 수신할 수 있다.
제5 트랜지스터(T5)는 발광 제어 신호(EM(k))에 응답하여 구동 트랜지스터(TD)와 유기 발광 다이오드(EL)의 애노드 전극을 전기적으로 연결할 수 있다. 제5 트랜지스터(T5)는 제2 노드(N2)와 제4 노드(N4) 사이에 결합되고, 게이트 전극으로 발광 제어 신호(EM(k))를 수신할 수 있다.
제6 트랜지스터(T6)는 게이트 신호(GW(k))에 응답하여 초기화 전압(VINT)을 제4 노드(N4)(즉, 유기 발광 다이오드(EL)의 상기 애노드 전극)에 제공할 수 있다. 제6 트랜지스터(T6)는 상기 초기화 전원과 제3 노드(N3) 사이에 결합되고, 게이트 전극으로 초기화 신호(GI(k))를 수신할 수 있다. 제3 트랜지스터(T3)는 구동 트랜지스터(TD)의 게이트 전압을 초기화 전압(VINT)으로 초기화하는 데에 이용될 수 있다.
저장 커패시터(CST)는 상기 제1 전원과 제3 노드(N3) 사이에 결합될 수 있다.
유기 발광 다이오드(EL)는 제4 노드(N4)와 제2 전원 전압(ELVSS)을 제공하는 제2 전원 사이에 결합될 수 있다. 제2 전원 전압(ELVSS)은 제1 전원 전압(ELVDD)보다 낮을 수 있다.
이하, 부화소(SP)의 구동과 관련하여 부화소(SP)가 제k 화소행의 제1 화소 그룹(예를 들어, 홀수 화소 그룹)에 배치되는 것을 전제로 설명하기로 한다.
도 4에 도시된 바와 같이, 부화소(SP)에 대한 하나의 프레임 주기는 구동 트랜지스터(TD)의 게이트 전압(Vg) 및 유기 발광 다이오드 애노드의 초기화를 위한 초기화 구간(P1), 데이터 기입 및 문턱 전압 보상을 위한 보상 구간(P2) 및 부화소(SP)가 발광하는 발광 구간(P3)을 포함할 수 있다.
초기화 구간(P1)에서 초기화 신호(GI(k))가 활성화 레벨을 가지고 게이트 신호(GW_A(k), GW_B(k))가 비활성화 레벨을 가질 수 있다. 도 4에서 상기 활성화 레벨은 논리 로우 레벨이고, 상기 비활성화 레벨은 논리 하이 레벨일 수 있다. 이에 따라, 제3 트랜지스터(T3)가 턴 온되어 구동 트랜지스터(TD)의 게이트 전압(Vg), 즉, 제3 노드 전압(VN3)이 초기화 전압(VINT)으로 초기화되고, 제6 트랜지스터(T6)가 턴 온되어 유기 발광 다이오드(EL)의 애노드 전압, 즉, 제4 노드의 전압도 초기화 전압(VINT)으로 초기화될 수 있다. 이 때, 발광 제어 신호(EM(k))는 비활성화 레벨을 유지한다.
보상 구간(P2)에서 부화소(SP)에 연결된 홀수 그룹 게이트 라인을 통해 제공되는 홀수 그룹 게이트 신호(GW_A(k))가 활성화 레벨을 가질 수 있다. 보상 구간(P2) 동안 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)가 턴 온될 수 있다. 따라서, 구동 트랜지스터(TD)는 다이오드 연결 상태를 가질 수 있다. 보상 구간(P2)에서 초기화 신호(GI(k)와 발광 제어 신호(EM(k))는 비활성화 레벨을 갖는다.
보상 구간(P2)은 데이터 전압(VDATA)이 데이터 라인(DL)을 통해 구동 트랜지스터(TD)에 전달되어 구동 트랜지스터(TD)의 문턱 전압을 보상하는 제1 보상 구간(PA) 및 데이터 라인이 플로팅(floating)되어 문턱 전압 보상 동작을 유지하는 제2 보상 구간(PB)을 포함할 수 있다. 데이터 전압(VDATA)에 대응하는 데이터 신호(DATA)는 제1 및 제2 클럭 신호들(CLA, CLB)에 동기하여 약 1/2 수평주기마다 변경될 수 있다. 따라서, 도 2에 도시된 바와 같이, 제1 클럭 신호(CLA)에 의해 부화소(SP)와의 연결이 제어되는 데이터 라인(DL)은 제1 보상 구간(PA) 동안에만 데이터 전압(VDATA)을 전달할 수 있다.
제1 보상 구간(PA) 동안은 부화소(SP)에 데이터 전압(VDATA)이 인가되며 구동 트랜지스터(TD)의 문턱 전압이 보상될 수 있다. 다만, 고해상 구동의 경우, 상기 제1 보상 구간(PA)이 3us 이하로 비교적 짧아 충분한 보상이 수행되지 않을 우려가 있다.
제2 보상 구간(PB) 동안은 제 클럭 신호(CLA)가 비활성화 레벨을 가지므로 데이터 라인(DL)이 플로팅된다. 제2 보상 구간(PB)에서는 플로팅된 데이터 라인(DL)에 저장된(남아있는) 전압으로 상기 문턱 전압 보상 동작이 유지될 수 있다. 따라서, 부화소(SP)는 1 수평주기(1H) 동안 충분한 문턱 전압 보상 동작을 수행할 수 있다.
이 경우, 제2 보상 구간(PB)에서 구동 트랜지스터(TD)는 턴 오프(또는 거의 턴 오프)된 상태이므로, 제1 및 제2 클럭 신호들(CLA, CLB)에 의한 데이터 신호(DATA)의 변경이 구동 트랜지스터(TD)의 게이트 전압에 영향을 주지 않는다. 따라서, 제1 보상 구간(PA)에서의 데이터 전압(VDATA) 인가에 의한 문턱 전압 보상 및 제2 보상 구간(PB)에서의 플로팅된 데이터 라인(DL)에서의 전압에 의한 보상 유지에 의해 보상 시간이 충분히 확보될 수 있다.
일 실시예에서, 제2 보상 구간(PB)에서 짝수 그룹 게이트 신호(GW_B(k))가 활성화 레벨을 가질 수 있다. 따라서, 제2 보상 구간(PB)에서 제k 화소행의 짝수 화소 그룹의 부화소들은 에서의 데이터 전압(VDATA) 인가에 의한 문턱 전압 보상을 수행할 수 있다.
이후, 발광 구간(P3)에서는 발광 제어 신호(EM(k))가 활성화 레벨을 갖고, 제4 및 제5 트랜지스터들(T4, T5)이 턴 온될 수 있다. 이에 따라, 발광 구간(P3) 동안 유기 발광 다이오드(EL)는 데이터 전압(VDATA)에 대응하는 휘도로 발광할 수 있다.
상술한 바와 같이, 디먹스 구동 유기 발광 표시 장치(1000)에 포함되는 부화소(SP)는 데이터 전압(VDATA) 인가에 의한 문턱 전압 보상을 수행하는 제1 보상 구간(PA)과 플로팅된 데이터 라인(DL)에 남은 전압에 의해 문턱 전압 보상을 유지하는 제2 보상 구간(PB) 동안 충분한 보상을 수행할 수 있다. 따라서, 1수평주기(1H)가 짧은 고해상도 표시 장치에서 충분한 보상 시간이 확보됨으로써 얼룩 시인이 방지되고 영상 표시 품질이 향상될 수 있다.
도 5는 도 2의 표시 패널을 구동하는 신호들의 일 예를 나타내는 타이밍도이다.
도 5를 참조하면, 제k 화소행의 제1 화소 그룹과 제2 화소 그룹은 초기화 및 발광은 공통으로 수행하고, 데이터 기입 및 문턱 전압 보상은 서로 독립적으로 수행할 수 있다. 여기서, 제1 화소 그룹은 홀수 화소 그룹이고, 제2 화소 그룹은 짝수 화소 그룹일 수 있다. 또한, 제k 화소행에 인가되는 제1 그룹 게이트 신호는 제k 홀수 그룹 게이트 신호(GW_A(k))이고, 제2 화소 행에 인가되는 제2 그룹 게이트 신호는 제k 짝수 그룹 게이트 신호(GW_B(k))일 수 있다.
활성화 레벨의 제k 초기화 신호(GI(k))는 제k 화소행 전체에 공통으로 인가될 수 있다. 따라서, 제k 화소행 전체에서 동시에 초기화가 수행될 수 있다.
제k 홀수 그룹 게이트 신호(GW_A(k))가 제1 및 제2 보상 구간들(PA, PB) 동안 활성화 레벨을 가질 수 있다. 따라서, 제k 화소행의 홀수 화소 그룹에 포함되는 부화소들에서 데이터 기입 및 보상이 수행될 수 있다. 다만, 데이터 전압(PA)이 제1 및 제2 클럭 신호들(CLA, CLB)에 동기하여 바뀌고, 이에 대응하는 데이터 라인들의 연결 또한 스위치된다. 따라서, 제1 보상 구간(PA)에서는 제k 화소행의 홀수 화소 그룹에서 데이터 전압(VDATA) 인가에 의한 문턱 전압 보상이 수행되고, 제2 보상 구간(PB)에서는 플로팅된 데이터 라인의 전압에 의한 문턱 전압 보상 유지 동작이 수행될 수 있다.
한편, 제2 보상 구간(PB) 및 제3 보상 구간(PB2, PB3) 동안 제k 짝수 그룹 게이트 신호(GW_B(k))가 활성화 레벨을 가질 수 있다. 즉, 제k 홀수 그룹 게이트 신호(GW_A(k))의 일부와 제k 짝수 그룹 게이트 신호(GW_B(k))의 일부가 중첩할 수 있다. 일 실시예에서, 제k 짝수 그룹 게이트 신호(GW_B(k))는 제k 홀수 그룹 게이트 신호(GW_A(k))보다 약 1/2 수평주기 지연되어 제공될 수 있다.
따라서, 제2 보상 구간(PB) 동안, 제k 화소행의 홀수 화소 그룹에서 문턱 전압 보상 유지가 수행됨과 동시에 제k 화소행의 짝수 화소 그룹에서의 전압(VDATA) 인가에 의한 문턱 전압 보상이 수행될 수 있다.
제3 보상 구간(PC) 동안 제k 화소행의 짝수 화소 그룹에서 플로팅된 데이터 라인의 전압에 의한 문턱 전압 보상 유지 동작이 수행될 수 있다. 이와 동시에, 제k+1 화소행의 제k+1 홀수 그룹 게이트 신호(GW_A(k+1))가 활성화 레벨을 가질 수 있다. 따라서, 제3 보상 구간(PC) 동안 제k+1 화소행의 홀수 화소 그룹에서의 데이터 전압(VDATA) 인가에 의한 문턱 전압 보상이 수행될 수 있다.
다시, 제 4 보상 구간(PD) 동안에는 제k+1 화소행의 홀수 화소 그룹에서 문턱 전압 보상 유지가 수행됨과 동시에 제k+1 화소행의 짝수 화소 그룹에서의 전압(VDATA) 인가에 의한 문턱 전압 보상이 수행될 수 있다.
제 4 보상 구간(PD) 이후에 활성화 레벨의 제k 발광 제어 신호(EM(k))가 제k 화소행 전체에 공통으로 인가될 수 있다. 따라서, 제k 화소행 전체에서 동시에 발광이 수행될 수 있다.
이와 같이, 홀수 그룹 게이트 신호와 짝수 그룹 게이트 신호가 일부 중첩됨으로써 홀수 화소 그룹과 짝수 화소 그룹은 서로 다른 보상 동작을 동시에 수행할 수 있다. 또한, 각각의 부화소에 대해 두 가지의 보상 동작이 수행됨으로써 문턱 전압 보상 시간이 충분히 확보될 수 있다.
도 6은 도 5의 타이밍도에 포함되는 화소 그룹들에 대한 문턱 전압 보상 구간들의 흐름을 설명하기 위한 도면이다.
도 5 및 도 6을 참조하면, 제k 화소행(예를 들어, 제1 화소행(R1))에서의 문턱 전압 보상은 제1 보상 구간 내지 제3 보상 구간(PA1, PA2, PA3) 동안 수행되고, 제k+1 화소행(예를 들어, 제2 화소행(R2))에서의 문턱 전압 보상은 제2 내지 제4 보상 구간(PA2, PA3, PA4) 동안 수행될 수 있다.
제1 보상 구간(PA) 동안 제1 화소행(R1)의 홀수 화소 그룹(PG11, PG13, ...)에서 제1 보상 동작(COMP1), 즉, 다이오드 연결된 구동 트랜지스터로의 데이터 전압 인가에 의한 문턱 전압 보상, 이 수행될 수 있다.
제2 보상 구간(PB) 동안 제1 화소행(R1)의 홀수 화소 그룹(PG11, PG13, ...)에서 제2 보상 동작(COMP2), 즉, 플로팅된 데이터 라인의 전압에 기초한 문턱 전압 보상 유지, 이 수행될 수 있다. 이와 동시에, 제1 화소행(R1)의 짝수 화소 그룹(PG12, PG14, ...)에서 제1 보상 동작(COMP1)이 수행될 수 있다.
제3 보상 구간(PC) 동안 제1 화소행(R1)의 짝수 화소 그룹(PG12, PG14, ...)에서 제2 보상 동작(COMP2)이 수행되고 제2 화소행(R2)의 홀수 화소 그룹(PG21, PG23, ...)에서 제1 보상 동작(COMP1)이 수행될 수 있다.
제4 보상 구간(PD) 동안 제2 화소행(R2)의 홀수 화소 그룹(PG11, PG13, ...)에서 제2 보상 동작(COMP2)이 수행될 수 있다. 이와 동시에, 제2 화소행(R2)의 짝수 화소 그룹(PG12, PG14, ...)에서 제1 보상 동작(COMP1)이 수행될 수 있다.
이와 같은 보상 동작이 마지막 화소행까지 순차적으로 진행될 수 있다. 따라서, 구동 트랜지스터의 문턱 전압 보상 시간이 충분히 확보되어 영상 표시 품질이 개선될 수 있다.
도 7은 도 2의 표시 패널을 구동하는 신호들의 다른 예를 나타내는 타이밍도이다.
본 실시예에 따른 구동 방식은 짝수 그룹 게이트 신호와 홀수 그룹 게이트 신호의 제공 순서를 제외하면 도 6에 따른 표시 패널의 구동과 실질적으로 동일하므로, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조 번호를 이용하고, 중복되는 설명은 생략한다.
도 7을 참조하면, 각각의 화소행들에서 짝수 화소 그룹에 대한 문턱 전압 보상이 시작된 후에 홀수 화소 그룹에 대한 문턱 전압 보상이 수행될 수 있다.
제1 보상 구간(PA) 동안 제k 짝수 그룹 게이트 신호(GW_B(k))에 의해 제k 화소행의 짝수 화소 그룹에서 데이터 전압 인가에 기초한 문턱 전압 보상이 수행될 수 있다.
제2 보상 구간(PB) 동안 제k 짝수 그룹 게이트 신호(GW_B(k))에 의해 제k 화소행의 짝수 화소 그룹에서 플로팅된 데이터 라인의 전압에 의한 문턱 전압 보상 유지 동작이 수행될 수 있다. 이와 동시에, 제2 보상 구간(PB) 동안 제k 홀수 그룹 게이트 신호(GW_A(k))에 의해 제k 화소행의 짝수 화소 그룹에서 데이터 전압 인가에 기초한 문턱 전압 보상이 수행될 수 있다.
제3 보상 구간(PC) 제k 홀수 그룹 게이트 신호(GW_A(k))에 의해 제k 화소행의 짝수 화소 그룹에서 플로팅된 데이터 라인의 전압에 의한 문턱 전압 보상 유지 동작이 수행될 수 있다. 이와 동시에, 제k+1 짝수 그룹 게이트 신호(GW_B(k+1))에 의해 제k+1 화소행의 홀수 화소 그룹에서의 데이터 전압 인가에 의한 문턱 전압 보상이 수행될 수 있다.
제4 보상 구간(PD)에서는 제k+1 화소행에 대하여 제2 보상 구간(PB)에서와 유사한 동작이 반복될 수 있다.
이에 따라, 유기 발광 표시 장치의 문턱 전압 보상 시간이 충분히 확보될 수 있다. 다만, 이는 예시적인 것으로서, 화소 그룹들을 구분하는 기준 및 게이트 신호의 제공 순서가 이에 한정되는 것은 아니다.
도 8은 도 2의 표시 패널에서 제1 그룹 게이트 라인들 및 제2 그룹 게이트 라인들이 각각 화소 그룹들에 연결된 배치 관계의 일 예를 개략적으로 나타내는 도면이고, 도 9는 도 2의 표시 패널에 포함되는 화소들의 일 예를 개략적으로 나타내는 도면이다.
도 2, 도 3, 도 8 및 도9를 참조하면, 제1 그룹 게이트 라인들은 각각의 화소행마다 각각 제1 화소 그룹들에 연결되고, 제2 그룹 게이트 라인들은 각각의 화소행마다 각각 제2 화소 그룹들에 연결될 수 있다. 일 실시예에서, 상기 제1 그룹 게이트 라인들은 홀수 그룹 게이트 라인들(GW_AL(k) 내지 GW_AL(k+3))이고, 상기 제1 화소 그룹들은 각각 홀수 화소 그룹들(PGO)이며, 상기 제2 그룹 게이트 라인들은 짝수 그룹 게이트 라인들(GW_BL(k) 내지 GW_BL(k+3))이고, 상기 제2 화소 그룹들은 각각 짝수 화소 그룹들(PGE)일 수 있다.
홀수 그룹 게이트 라인들(GW_AL(k) 내지 GW_AL(k+3))과 짝수 그룹 게이트 라인들(GW_BL(k) 내지 GW_BL(k+3))은 각각 화소행 방향인 제1 방향(D1)으로 연장되어 배치될 수 있다. 일 실시예에서, 제k 홀수 그룹 게이트 신호를 전달하는 제k 홀수 그룹 게이트 라인(GW_AL(k))은 제2 짝수 그룹 게이트 신호를 전달하는 제k 짝수 그룹 게이트 라인(GW_BL(k))보다 제k 화소행의 부화소들의 제1 및 제2 트랜지스터들로부터 더 멀리 배치될 수 있다. 즉, 도 8에 도시된 바와 같이, 제k 홀수 그룹 게이트 라인(GW_AL(k))은 제k 짝수 그룹 게이트 라인(GW_BL(k))보다 제k 화소행의 부화소들로부터 더 멀리 배치될 수 있다. 여기서, 상기 제1 및 제2 트랜지스터들은 부화소에 따라 제k 홀수 그룹 게이트 라인(GW_AL(k)) 또는 제k 짝수 그룹 게이트 라인(GW_BL(k))에 연결되는 스위치 트랜지스터들이다. 제k 홀수 게이트 라인(GW_AL(k))은 상기 제1 및 제2 트랜지스터들과의 전기적 연결을 위해 브리지 구조로 연결될 수 있다.
제k 화소행과 인접한 제k+1 화소행에서는 제k 화소행과 반대 연결 구조로 게이트 라인들이 배치될 수 있다. 일 실시예에서, 제k+1 짝수 그룹 게이트 라인(GW_BL(k+1))이 제k+1 홀수 그룹 게이트 라인(GW_BL(k+1))보다 제k+1 화소행의 부화소들의 제1 및 제2 트랜지스터들로부터 더 멀리 배치될 수 있다. 즉, 도 8에 도시된 바와 같이, k+1 짝수 그룹 게이트 라인(GW_BL(k+1))이 제k+1 홀수 그룹 게이트 라인(GW_BL(k+1))보다 제k+1 화소행의 부화소들로부터 더 멀리 배치될 수 있다. 제k+1 짝수 게이트 라인(GW_BL(k+1))은 상기 제1 및 제2 트랜지스터들과의 전기적 연결을 위해 브리지 구조로 연결될 수 있다.
즉, 홀수 화소 그룹(PGO)은 제k 화소행에서는 화소 그룹으로부터 먼 쪽에 배치되는 게이트 라인에 브리지를 통해 연결되고, 제k+1 화소행에서는 화소 그룹으로부터 가까운 쪽에 배치되는 게이트 라인에 연결될 수 있다. 이와 반대로, 짝수 화소 그룹(PGE)은 제k 화소행에서는 화소 그룹으로부터 가까운 쪽에 배치되는 게이트 라인에 연결되고, 제K+1 화소행에서는 화소 그룹으로부터 먼 쪽에 배치되는 게이트 라인에 브리지를 통해 연결될 수 있다.
따라서, 홀수 그룹 게이트 라인들(GW_AL(k) 내지 GW_AL(k+3))과 짝수 그룹 게이트 라인들(GW_BL(k) 내지 GW_BL(k+3)) 각각의 저항 차이에 의한 발광 편차가 발생되더라도, 화소행에 따라 각각의 화소 그룹(PGO, PGE)과 이에 연결된 게이트 라인 사이의 거리가 변화하므로 상기 편차가 시인되지 않는다.
도 9에 도시된 바와 같이, 표시 패널(100)은 복수의 홀수 화소 그룹(PGO)들 및 복수의 짝수 화소 그룹(PGE)들을 포함할 수 있다. 일 실시예에서, 홀수 화소 그룹(PGO)들 및 짝수 화소 그룹(PGE)들 각각은 4개의 부화소들을 포함할 수 있다. 예를 들어, 홀수 화소 그룹(PGO)들 및 복수의 짝수 화소 그룹(PGE)들 각각은 화소행 방향과 평행한 제1 방향(D1)으로 적색 부화소(R), 청색 부화소(B), 제1 녹색 부화소(G1) 및 제2 녹색 부화소를 포함할 수 있다. 도 9의 부화소들이 도 8의 홀수 그룹 게이트 라인과 짝수 그룹 게이트 라인의 배치에 의해 연결되면, 저항 편차가 고루 분산되므로, 휘도 편차가 시인되지 않는다.
도 10은 도 2의 표시 패널에 연결되는 데이터 라인들의 일 예를 개략적으로 나타내는 도면이고, 도 11은 도 10의 데이터 라인의 배치의 일 예를 나타내는 회로도이다.
도 2, 도 10 및 도 11을 참조하면, 홀수 화소 그룹(PGO)들 및 짝수 화소 그룹(PGE)들 각각은 4개의 부화소들을 포함할 수 있다.
홀수 화소 그룹(PGO)들 및 복수의 짝수 화소 그룹(PGE)들 각각은 화소행 방향과 평행한 제1 방향(D1)으로 제1 부화소(SP1), 제2 부화소(SP2), 제3 부화소(SP3) 및 제4 부화소(SP4)를 포함할 수 있다. 일 실시예에서, 제1 내지 제4 부화소들(SP1 내지 SP4)은 적색, 청색 및 녹색 중 하나로 발광할 수 있다. 예를 들어, 표시 패널(100)의 부화소의 배치는 도 9의 부화소들과 같이 배치될 수 있다. 예를 들어, 제1 부화소(SP1)라도 포함되는 화소행 및/또는 화소 그룹에 따라 다른 색으로 발광할 수 있다.
홀수 화소 그룹(PGO)들 및 복수의 짝수 화소 그룹(PGE)들 각각에 있어서, 제1 부화소(SP1)에 연결되는 제1 데이터 라인(DL1)과 제2 부화소(SP2)에 연결되는 제2 데이터 라인(DL2)이 제1 부화소(SP1)와 제2 부화소(SP2) 사이에서 화소열 방향과 평행한 제2 방향(D2)으로 연장되어 배치될 수 있다.
또한, 제3 부화소(SP3)에 연결되는 제3 데이터 라인(DL3)과 제4 부화소(SP4)에 연결되는 제4 데이터 라인(DL4)이 제3 부화소(SP3)와 제4 부화소(SP4) 사이에서 제2 방향(D2)으로 연장되어 배치될 수 있다. 나아가, 제2 부화소(DL2)와 제3 부화소(DL3) 사이 및 홀수 화소 그룹(PGO)과 짝수 화소 그룹(PGE) 사이에는 데이터 라인이 배치되지 않는다.
도 11에 도시된 바와 같이, 인접한 두 개의 부화소들(SP1, SP2) 각각에 연결되는 데이터 라인들(DL1, DL2)이 상기 부화소들(SP1, SP2) 사이에 배치된다. 상기 데이터 라인들(DL1, DL2)의 연결 구조를 위해 인접한 부화소들(예를 들어, 제1 부화소(SP1)와 제2 부화소(SP2))은 레이아웃적으로 좌우 대칭 구조를 가질 수 있다. 또한, 데이터 라인이 배치되지 않는 제2 부화소(SP2)와 제3 부화소(SP3)도 좌우 대칭의 레이아웃 구조를 가질 수 있다.
따라서, 좌우 대칭의 부화소 레이아웃 구조 및 상기 데이터 라인들의 배치에 따라 디먹스 구동 시 데이터 라인 스위칭에 의한 커플링이 방지될 수 있다.
도 12는 도 1의 유기 발광 표시 장치에서 생성되는 제1 그룹 게이트 신호와 제2 그룹 게이트 신호의 일 예를 나타내는 도면이다.
도 5 및 도 12를 참조하면, 부화소들 각각은 제1 그룹 게이트 신호(예를 들어, 홀수 그룹 게이트 신호) 또는 제2 그룹 게이트 신호(예를 들어, 짝수 그룹 게이트 신호)에 기초하여 상술한 두 가지 방식의 문턱 전압 보상 동작을 충분한 시간 동안 수행할 수 있다.
일 실시예에서, 제1 그룹 게이트 신호(또는 홀수 그룹 게이트 신호)(GW_A(n))의 활성화 구간의 길이(L1)와 제2 그룹 게이트 신호(또는 짝수 그룹 게이트 신호)(GW_B(n)의 활성화 구간의 길이(L2)가 서로 다를 수 있다. 예를 들어, 홀수 그룹 게이트 신호(GW_A(n))와 짝수 그룹 게이트 신호(GW_B(n)가 서로 다른 게이트 구동부로부터 출력될 수 있다. 즉, 각각의 게이트 구동부들에 서로 다른 폭의 클럭 신호들을 인가함으로써 홀수 그룹 게이트 신호(GW_A(n))의 활성화 구간의 길이(L1)와 짝수 그룹 게이트 신호(GW_B(n)의 활성화 구간의 길이(L2)를 다르게 할 수 있다. 예를 들어, 홀수 그룹 게이트 신호(GW_A(n))의 활성화 구간의 길이(L1)가 짝수 그룹 게이트 신호(GW_B(n)의 활성화 구간의 길이(L2)보다 길 수 있다. 이와 반대로, 홀수 그룹 게이트 신호(GW_A(n))의 활성화 구간의 길이(L1)가 짝수 그룹 게이트 신호(GW_B(n)의 활성화 구간의 길이(L2)보다 짧을 수 있다.
표시 패널 상에서, 두 개의 게이트 라인들(즉, 홀수 그룹 게이트 라인 및 짝수 그룹 게이트 라인)이 하나의 화소행에 대해 소정의 간격을 두고 배치될 수 있다. 이에 따라, 홀수 그룹 게이트 라인과 짝수 그룹 게이트 라인 사이의 저항 차이에 의한 게이트 신호의 지연이 발생될 여지가 있다. 상기 게이트 신호 지연을 방지하기 위해 홀수 그룹 게이트 신호(GW_A(n))의 활성화 구간의 길이(L1)와 홀짝수 그룹 게이트 신호(GW_B(n)의 활성화 구간의 길이(L2)를 다르게 설정할 수 있다.
따라서, 홀수 화소 그룹에서의 문턱 전압 보상 시간과 짝수 화소 그룹에서의 문턱 전압 보상 시간이 서로 분리될 수 있다. 그러므로, 홀수 그룹 게이트 라인과 짝수 그룹 게이트 라인 사이의 저항 차이에 의한 게이트 신호의 지연 및 영상 품질 저하가 개선될 수 있다.
도 13은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 표시 패널을 개략적으로 나타내는 도면이고, 도 14는 도 13의 표시 패널에 제공되는 게이트 신호들과 데이터 신호들의 일 예를 개략적으로 나타내는 도면이다.
본 실시예에 따른 유기 발광 표시 장치는 홀수 화소행들과 짝수 화소행들을 개별적으로 구동하고, 도 1의 유기 발광 표시 장치보다 데이터 라인을 2배로 증가시킨 점을 제외하면 도 1의 유기 발광 표시 장치와 실질적으로 동일하므로, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조 번호를 이용하고, 중복되는 설명은 생략한다.
도 1, 도 13 및 도 14를 참조하면, 표시 패널(110)은 복수의 부화소들을 각각 포함하는 홀수 화소 그룹(PGO) 및 짝수 화소 그룹(PGE)을 포함할 수 있다. 유기 발광 표시 장치는 홀수 화소행들과 짝수 화소행들을 개별적으로 구동하는 디먹스 구동 방식으로 동작할 수 있다.
상기 유기 발광 표시 장치는 표시 패널(110), 게이트 구동부, 데이터 구동부, 데이터 분배부 및 타이밍 제어부를 포함할 수 있다. 상기 게이트 구동부, 데이터 구동부, 데이터 분배부 및 타이밍 제어부의 동작은 동작 타이밍을 제외하면 도 1의 구성 및 동작과 유사하거나 실질적으로 동일하므로, 중복되는 설명을 생략하기로 한다.
일 실시예에서, 표시 패널(110)의 화소행들은 제1 화소행들과 제2 화소행들로 구분되어 구동될 수 있다. 예를 들어, 제1 화소행은 홀수 화소행이고, 제2 화소행은 제1 화소행 다음의 짝수 화소행일 수 있다. 또한, 제1 초기화 신호 및 제1 발광 제어 신호는 제1 화소행에 제공되는 홀수 초기화 신호 및 홀수 발광 제어 신호일 수 있다. 마찬가지로, 제2 초기화 신호 및 제2 발광 제어 신호는 제2 화소행에 제공되는 짝수 초기화 신호 및 짝수 발광 제어 신호일 수 있다.
이하, 상기 화소행들이 홀수 화소행들 및 짝수 화소행들로 구분되어 구동되는 것으로 설명하기로 한다. 다만, 이는 예시적인 것으로서, 제1 화소행 및 제2 화소행 구분 기준이 이에 한정되는 것은 아니다.
표시 패널(110)의 홀수 화소행들(R1, R3, ...)에는 각각 홀수 초기화 라인들(GI_OL1, GI_OL2, ...) 및 홀수 발광 제어 라인들(EM_OL1, EM_OL2, ...)이 연결될 수 있다. 짝수 화소행들(R2, R4, ...)에는 각각 짝수 초기화 라인들(GI_EL1, GI_EL2, ...) 및 짝수 발광 제어 라인들(EM_EL1, EM_EL2, ...)이 연결될 수 있다. 또한, 데이터 라인들의 개수는 도 1의 유기 발광 표시 장치의 2배로 증가될 수 있다.
홀수 초기화 신호는 홀수 초기화 라인들(GI_OL1, GI_OL2, ...)을 통해 홀수 번째 화소행들(R1, R3, ...)에 순차적으로 제공될 수 있다. 짝수 초기화 신호는 짝수 초기화 라인들(GI_EL1, GI_EL2, ...)을 통해 짝수 번째 화소행들(R2, R4, ...)에 순차적으로 제공될 수 있다. 인접한 화소행들에 제공되는 상기 초기화 신호들은 인접한 화소행들에 대하여 약 1수평주기 간격으로 제공될 수 있다.
홀수 발광 제어 신호는 홀수 발광 제어 라인들(EM_OL1, EM_OL2, ...)을 통해 홀수 번째 화소행들(R1, R3, ...)에 순차적으로 제공될 수 있다. 짝수 발광 제어 신호는 짝수 발광 제어 라인들(EM_EL1, EM_EL2, ...)을 통해 짝수 번째 화소행들(R2, R4, ...)에 순차적으로 제공될 수 있다. 인접한 화소행들에 제공되는 상기 발광 제어 신호들은 인접한 화소행들에 대하여 약 1수평주기 간격으로 제공될 수 있다.
또한, 홀수 화소행들(R1, R3, ...)의 제1 화소 그룹(PGO)(이하, 홀수 화소 그룹(PGO))은 각각 제1 그룹 게이트 라인들(이하, 홀수행-홀수 그룹 게이트 라인들(GWAL1, GWAL2, ...))에 연결되고, 홀수 화소행들(R1, R3, ...)의 제2 화소 그룹(PGE)(이하, 짝수 화소 그룹(PGE))은 각각 제2 그룹 게이트 라인들(이하, 홀수행-짝수 그룹 게이트 라인들(GWBL1, GWBL2, ...))에 연결될 수 있다.
이와 마찬가지로, 짝수 화소행들(R2, R4, ...)의 제3 화소 그룹(PGO)(이하, 홀수 화소 그룹(PGO))은 각각 제3 그룹 게이트 라인들(이하, 짝수행-홀수 그룹 게이트 라인들(GWDL1, GWDL2, ...))에 연결되고, 짝수 화소행들(R2, R4, ...)의 제4 화소 그룹(PGE)(이하, 짝수 화소 그룹(PGE))은 각각 제4 그룹 게이트 라인들(이하, 짝수행-짝수 그룹 게이트 라인들(GWCL1, GWCL2, ...))에 연결될 수 있다.
제1 그룹 게이트 신호(이하, 홀수행-홀수 그룹 게이트 신호(GW_A(k), GW_A(k+1), ...))는 제1 클럭 신호(CLA)에 따라 홀수행-홀수 그룹 게이트 라인들(GWAL1, GWAL2, ...)을 통해 홀수 번째 화소행들(R1, R3, ...)에 순차적으로 제공될 수 있다.
제2 그룹 게이트 신호(이하, 홀수행-짝수 그룹 게이트 신호(GW_B(k), GW_B(k+1), ...))는 제2 클럭 신호(CLB)에 따라 홀수행-짝수 그룹 게이트 라인들(GWBL1, GWBL2, ...)을 통해 홀수 번째 화소행들(R1, R3, ...)에 순차적으로 제공될 수 있다. 제2 클럭 신호(CLB)는 제1 클럭 신호(CLA)보다 클럭 신호의 1/4 주기만큼 지연된 신호일 수 있다.
제4 그룹 게이트 신호(이하, 짝수행-짝수 그룹 게이트 신호(GW_C(k), GW_C(k+1), ...))는 제3 클럭 신호(CLC)에 따라 짝수행-짝수 그룹 게이트 라인들(GWCL1, GWCL2, ...)을 통해 짝수 번째 화소행들(R2, R4, ...)에 순차적으로 제공될 수 있다. 제3 클럭 신호(CLC)는 제2 클럭 신호(CLB)보다 클럭 신호의 1/4 주기만큼 지연된 신호일 수 있다.
제3 그룹 게이트 신호(이하, 짝수행-홀수 그룹 게이트 신호(GW_D(k), GW_D(k+1), ...))는 제4 클럭 신호(CLD)에 따라 짝수행-홀수 그룹 게이트 라인들(GWDL1, GWDL2, ...)을 통해 짝수 번째 화소행들(R2, R2, ...)에 순차적으로 제공될 수 있다. 제4 클럭 신호(CLD)는 제3 클럭 신호(CLC)보다 클럭 신호의 1/4 주기만큼 지연된 신호일 수 있다.
표시 패널(110)은 홀수 화소행들(R1, R3, ...)의 홀수 화소 그룹(PGO)에 연결된 제1 그룹 데이터 라인들(이하, 홀수행-홀수 그룹 데이터 라인(OO_DL)들), 홀수 화소행들(R1, R3, ...)의 짝수 화소 그룹(PGE)에 연결된 제2 그룹 데이터 라인들(이하, 홀수행-짝수 그룹 데이터 라인(OE_DL)들), 짝수 화소행들(R2, R4, ...)의 홀수 화소 그룹(PGO)에 연결된 제3 그룹 데이터 라인들(이하, 짝수행-홀수 그룹 데이터 라인(EO_DL0)들), 및 짝수 화소행들(R2, R4, ...)의 짝수 화소 그룹(PGE)에 연결된 제4 그룹 데이터 라인들(이하, 짝수행-짝수 그룹 데이터 라인(EE_DL))들을 포함할 수 있다.
홀수행-홀수 그룹 데이터 라인(OO_DL)들은 홀수 화소 그룹(PGO)마다 4개의 데이터 라인들을 포함할 수 있다. 즉, 도 14에 도시된 바와 같이, 홀수행-홀수 그룹 데이터 라인(OO_DL)들은 D1, D2, D5, D6 등의 데이터 전압을 전달하는 데이터 라인들일 수 있다. 홀수행-홀수 그룹 데이터 라인(OO_DL)들은 제1 클럭 신호(CLA)에 의해 데이터 전압(D1, D2, D5, D6 등)을 표시 패널(110)(즉, 홀수 화소행의 홀수 화소 그룹의 부화소들)에 제공할 수 있다. 이와 동시에, 홀수행-홀수 그룹 게이트 신호(GW_A(k), GW_A(k+1), ...)가 홀수 화소행들(R1, R3, ...) 중 하나에 인가될 수 있다. 이에 따라, 홀수 화소행의 홀수 화소 그룹(PGO)에서 데이터 전압 기입 및 문턱 전압 보상이 수행될 수 있다.
홀수행-짝수 그룹 데이터 라인(OE_DL)들은 짝수 화소 그룹(PGE)마다 4개의 데이터 라인들을 포함할 수 있다. 즉, 도 14에 도시된 바와 같이, 홀수행-짝수 그룹 데이터 라인(OE_DL)들은 D9, D10, D13, D14 등의 데이터 전압을 전달하는 데이터 라인들일 수 있다. 홀수행-짝수 그룹 데이터 라인(OO_DL)들은 제2 클럭 신호(CLB)에 의해 데이터 전압(D9, D10, D13, D14 등)을 표시 패널(110)(즉, 홀수 화소행의 짝수 화소 그룹의 부화소들)에 제공할 수 있다. 이와 동시에, 홀수행-짝수 그룹 게이트 신호(GW_B(k), GW_B(k+1), ...)가 홀수 화소행들(R1, R3, ...) 중 하나에 인가될 수 있다. 이에 따라, 홀수 화소행의 짝수 화소 그룹(PGE)에서 데이터 전압 기입 및 문턱 전압 보상이 수행될 수 있다.
짝수행-짝수 그룹 데이터 라인(EE_DL)들은 짝수 화소 그룹(PGE)마다 4개의 데이터 라인들을 포함할 수 있다. 즉, 도 14에 도시된 바와 같이, 짝수행-짝수 그룹 데이터 라인(EE_DL)들은 D7, D8, D11, D12 등의 데이터 전압을 전달하는 데이터 라인들일 수 있다. 짝수행-짝수 그룹 데이터 라인(EE_DL)들은 제3 클럭 신호(CLC)에 의해 데이터 전압(D7, D8, D11, D12 등)을 표시 패널(110)(즉, 짝수 화소행의 짝수 화소 그룹의 부화소들)에 제공할 수 있다. 이와 동시에, 짝수행-짝수 그룹 게이트 신호(GW_C(k), GW_C(k+1), ...)가 짝수 화소행들(R2, R4, ...) 중 하나에 인가될 수 있다. 이에 따라, 짝수 화소행의 짝수 화소 그룹(PGE)에서 데이터 전압 기입 및 문턱 전압 보상이 수행될 수 있다.
짝수행-홀수 그룹 데이터 라인(EO_DL)들은 짝수 화소 그룹(PGE)마다 4개의 데이터 라인들을 포함할 수 있다. 즉, 도 14에 도시된 바와 같이, 짝수행-홀수 그룹 데이터 라인(EO_DL)들은 D3, D4, D15, D16 등의 데이터 전압을 전달하는 데이터 라인들일 수 있다. 짝수행-홀수 그룹 데이터 라인(EO_DL)들은 제4 클럭 신호(CLD)에 의해 데이터 전압(D3, D4, D15, D16 등)을 표시 패널(110)(즉, 짝수 화소행의 홀수 화소 그룹의 부화소들)에 제공할 수 있다. 이와 동시에, 짝수행-홀수 그룹 게이트 신호(GW_D(k), GW_D(k+1), ...)가 짝수 화소행들(R2, R4, ...) 중 하나에 인가될 수 있다. 이에 따라, 짝수 화소행 홀수 화소 그룹(PGO)에서 데이터 전압 기입 및 문턱 전압 보상이 수행될 수 있다.
요약하자면, 데이터 기입 및 문턱 전압 보상은 제2k-1 화소행의 상기 홀수 화소 그룹, 상기 제2k-1 화소행의 상기 짝수 화소 그룹, 제2k 화소행의 상기 짝수 화소 그룹 및 상기 제2k 화소행의 상기 홀수 화소 그룹의 순서로 진행 내지 시작될 수 있다. 따라서, 120Hz의 고속 구동에서 2수평주기 이상의 충분한 보상 시간이 확보될 수 있다.
일 실시예에서, 제2k-1 화소행에 연결되는 제k 홀수행-홀수 그룹 게이트 라인은 제k 홀수행-짝수 그룹 게이트 라인보다 상기 제2k-1 화소행으로부터 더 멀리 배치되며, 상기 홀수 화소 그룹의 상기 부화소들 각각에 브리지(bridge) 구조로 연결될 수 있다. 또한, 제2k 화소행에 연결되는 제k 짝수행-짝수 그룹 게이트 라인은 제k 짝수행-홀수 그룹 게이트 라인보다 상기 제2k 화소행으로부터 더 멀리 배치되며, 상기 짝수 화소 그룹의 상기 부화소들 각각에 상기 브리지 구조로 연결될 수 있다.
예를 들면, 도 13 및 도 14에 도시된 바와 같이, 제1 홀수행-홀수 그룹 게이트 라인(GWAL1)은 제1 홀수행-짝수 그룹 게이트 라인(GWBL1)보다 제1 화소행(R1)으로부터 더 멀리 배치될 수 있다. 제1 홀수행-홀수 그룹 게이트 라인(GWAL1)은 홀수 화소 그룹(PGO)의 부화소들 각각에 브리지 구조로 연결될 수 있다. 또한, 제1 짝수행-짝수 그룹 게이트 라인(GWCL1)은 제1 짝수행-홀수 그룹 게이트 라인(GWDL2)보다 제2 화소행(R2)으로부터 더 멀리 배치될 수 있다. 제1 짝수행-짝수 그룹 게이트 라인(GWCL1)은 짝수 화소 그룹(PGE)의 부화소들 각각에 브리지 구조로 연결될 수 있다.
이와 반대로, 일 실시예에서, 제2k-1 화소행에 연결되는 제k 홀수행-짝수 그룹 게이트 라인은 제k 홀수행-홀수 그룹 게이트 라인보다 상기 제2k-1 화소행으로부터 더 멀리 배치되며, 상기 홀수 화소 그룹의 상기 부화소들 각각에 브리지(bridge) 구조로 연결되고, 제2k 화소행에 연결되는 제k 짝수행-홀수 그룹 게이트 라인은 제k 짝수행-짝수 그룹 게이트 라인보다 상기 제2k 화소행으로부터 더 멀리 배치되며, 상기 짝수 화소 그룹의 상기 부화소들 각각에 상기 브리지 구조로 연결될 수도 있다.
따라서, 하나의 화소행에 배치되는 두 가지의 게이트 라인들의 저항 차이에 의한 발광 편차가 시인되지 않을 수 있다.
도 15는 도 14의 표시 패널을 구동하는 신호들의 일 예를 나타내는 타이밍도이고, 도 16a는 도 14의 표시 패널의 문턱 전압 보상이 진행되는 일 예를 설명하기 위한 도면이다.
도 14 내지 도 16a를 참조하면, 표시 패널(110)의 구동은 초기화 구간(INIT), 보상 구간(ODD COMP, EVEN COMP) 및 발광 구간(EMISSION)을 포함할 수 있다.
상기 표시 패널(110)의 구동은 홀수 화소행과 짝수 화소행에서 서로 독립하여 수행될 수 있다.
일 실시예에서, 제1 내지 제4 클럭 신호들(CLA, CLB, CLC, CLD)가 약 1/2 수평 주기 간격으로 순차적으로 활성화될 수 있다. 따라서, 제2k-1 화소행에 대응하는 제k 홀수행-짝수 그룹 게이트 신호(GW_B(k))는 제k 홀수행-홀수 그룹 게이트 신호(GW_A(k))보다 약 1/2 수평주기 지연되어 제공되고, 제2k 화소행에 대응하는 제k 짝수행-짝수 그룹 게이트 신호(GW_C(k))는 제k 홀수행-짝수 그룹 게이트 신호(GW_B(k))보다 약 1/2 수평주기 지연되어 제공되며, 제k 짝수행-홀수 그룹 게이트 신호(GW_D(k))는 제k 짝수행-짝수 그룹 게이트 신호(GW_C(k))보다 약 1/2 수평주기 지연되어 제공될 수 있다.
제1 클럭 신호에 동기하여 홀수 초기화 신호(GI_O(k))가 활성화되고, 초기화 구간(INIT) 동안 제2k-1 화소행에서의 구동 트랜지스터의 게이트 초기화 및 유기 발광 다이오드의 애노드 초기화가 동시에 수행될 수 있다.
이후, 제1 클럭 신호(CLK)에 동기하여 홀수행-홀수 그룹 게이트 신호(GW_A(k))가 활성화되어 제2k-1 화소행의 홀수 화소 그룹(PGO)에 대한 데이터 기입 및 보상(CP1)이 진행될 수 있다. 보상 구간(CP1)은 제1 보상 구간(PA) 및 제2 보상 구간(PB)을 포함할 수 있다.
제1 보상 구간(PA) 동안 홀수행-홀수 그룹 데이터 라인이 데이터 전압을 부화소에 포함되는 다이오드 연결된 구동 트랜지스터에 전달하여 상기 구동 트랜지스터의 문턱 전압이 보상(제1 보상 동작)될 수 있다. 제2 보상 구간(PB)에서는 제1 클럭 신호(CLA)가 비활성화되므로 상기 홀수행-홀수 그룹 데이터 라인이 플로팅 상태를 갖는다. 이 때, 플로팅된 상기 홀수행-홀수 그룹 데이터 라인의 전압에 기초하여 문턱 전압 보상 동작이 유지(제2 보상 동작)될 수 있다. 상기 제1 및 제2 보상 동작들에 대해서는 도 5 및 도 6을 참조하여 상술하였으므로, 중복되는 설명은 생략한다.
상기 제2 보상 동작이 시작될 때 제2 클럭 신호(CLB)에 기초하여 제2k-1 화소행의 짝수 화소 그룹(PGE)에 대한 보상 구간(CP2)이 진행될 수 있다. 제2k-1 화소행의 짝수 화소 그룹(PGE)에 대한 보상 구간(CP2)에서도 마찬가지로 상기 제1 보상 동작과 제2 보상 동작이 진행될 수 있다.
제2k-1 화소행의 홀수 화소 그룹(PGO)에 대한 보상 구간(CP1)의 1수평주기(1H) 후에 제3 클럭 신호(CLC)에 기초하여 제2k 화소행의 짝수 화소 그룹(PGE)에 대한 데이터 기입 및 보상(CP3)이 수행될 수 있다. 제2k 화소행의 짝수 화소 그룹(PGE)에 대한 보상 구간(CP3)에서도 상기 제1 보상 동작과 제2 보상 동작이 진행될 수 있다.
제2k 화소행의 짝수 화소 그룹(PGE)에 대한 보상 구간(CP3)에서의 상기 제2 보상 동작이 시작될 때 제4 클럭 신호(CLD)에 기초하여 제2k 화소행의 홀수 화소 그룹(PGE)에 대한 보상 구간(CP4)이 진행될 수 있다. 제2k 화소행의 홀수 화소 그룹(PGE)에 대한 보상 구간(CP2)에서도 상기 제1 보상 동작과 제2 보상 동작이 진행될 수 있다.
이후, 제2k-1 화소행의 모든 부화소들이 제k 홀수 발광 제어 신호(EM_O(k))에 의해 발광할 수 있다. 이와 마찬가지로, 제2k 화소행의 모든 부화소들은 제k 짝수 발광 제어 신호(EM_E(k))에 의해 발광할 수 있다.
상기 데이터 기입 및 보상 동작의 시작은 제1 내지 제4 클럭 신호들(CLA, CLB, CLC, CLD)에 의해 활성화될 수 있다. 일 실시예에서, 도 15에 도시된 바와 같이, 제3 클럭 신호가 짝수 화소행의 짝수 화소 그룹에 적용될 수 있다. 다만, 이는 예시적인 것으로서, 상기 짝홀수의 순서는 신호 라인 변경 등으로 다른 순서로 변경될 수도 있다.
상기 데이터 기입 및 보상 동작의 시작(진행)은 도 16a에 도시된 바와 같이 요약될 수 있다. 즉, 제k 화소행(Rk)의 홀수 화소 그룹(PGO)이 먼저 데이터 기입 및 보상을 시작(COMP1로 표시됨)하고, 뒤이어 제k행(Rk)의 짝수 화소 그룹(PGE)이 상기 기입 및 보상을 시작(COMP2로 표시됨)할 수 있다. 이후, 제k+1 화소행(Rk+1)의 짝수 화소 그룹(PGE)이 기입 및 보상을 시작(COMP3으로 표시됨)하고, 제k+1 화소행(Rk+1)의 홀수 화소 그룹(PGO)이 기입 및 보상을 시작(COMP4)할 수 있다. 또한, 상기 각각의 보상 구간들은 도 15에 도시된 바와 같이 일부 중첩될 수 있다. 다만, 이는 예시적인 것으로서, 상기 데이터 기입 및 문턱 전압 보상 순서가 이에 한정되는 것은 아니다.
상술한 바와 같이, 본 발명의 실시예들에 따른 유기 발광 표시 장치는 홀수-짝수 화소 그룹 및 홀수-짝수 화소행을 분리하여 중첩적으로 구동 트랜지스터의 문턱 전압 보상을 수행함으로써 120Hz 이상의 고속 구동 유기 발광 표시 장치에서의 보상 구간이 충분히 확보될 수 있다. 예를 들어, 일반적인 디먹스 60Hz 구동 표시 장치에서의 문턱 전압 보상 시간은 약 2.17um이고, 일반적인 디먹스 120HZ 구동 표시 장치에서의 문턱 전압 보상 시간은 약 1.08um에 불과하다. 그러나, 상기 디먹스 120HZ 구동의 유기 발광 표시 장치는 문턱 전압 보상 시간을 약 6.5um (약 2수평주기)이상으로 확보할 수 있다. 따라서, 고해상 표시 장치의 고속 구동에 의한 얼룩 등의 영상 품질 저하를 방지할 수 있다.
도 16b 내지 도 16d는 도 14의 표시 패널의 문턱 전압 보상이 진행되는 일 예들을 설명하기 위한 도면들이다
도 16b 내지 도 16d를 참조하면, 각각의 화소행들에 포함되는 짝수 화소 그룹과 홀수 화소 그룹에 대한 데이터 기입 및 보상 동작의 시작은 상기 제1 내지 제4 클럭 신호들의 타이밍에 의해 제어될 수 있다.
일 실시예에서, 데이터 기입 및 문턱 전압 보상은 제2k-1(단, k는 자연수) 화소행의 상기 짝수 화소 그룹, 상기 제2k-1 화소행의 상기 홀수 화소 그룹, 제2k 화소행의 상기 홀수 화소 그룹 및 상기 제2k 화소행의 상기 짝수 화소 그룹의 순서로 진행될 수 있다. 예를 들어, 도 16b에 도시된 바와 같이, 상기 데이터 기입 및 문턱 전압 보상은 제1 화소행(R1)의 짝수 화소 그룹(PGE), 제1 화소행(R1)의 홀수 화소 그룹(PGO), 제2 화소행(R2)의 홀수 화소 그룹(PGO) 및 제2 화소행(R2)의 짝수 화소 그룹(PGE) 순서(즉, 도 16b의 COMP1 -> COMP2 -> COMP3 -> COMP4 순서)로 진행될 수 있다.
일 실시예에서, 상기 데이터 기입 및 문턱 전압 보상은 제2k(단, k는 자연수) 화소행의 상기 홀수 화소 그룹, 상기 제2k 화소행의 상기 짝수 화소 그룹, 제2k-1 화소행의 상기 짝수 화소 그룹 및 상기 제2k 화소행의 상기 홀수 화소 그룹의 순서로 진행될 수 있다. 예를 들어, 도 16c에 도시된 바와 같이, 상기 데이터 기입 및 문턱 전압 보상은 제2 화소행(R2)의 홀수 화소 그룹(PGO), 제2 화소행(R2)의 짝수 화소 그룹(PGE), 제1 화소행(R1)의 짝수 화소 그룹(PGE) 및 제1 화소행(R1)의 홀수 화소 그룹(PGO) 순서(즉, 도 16c의 COMP1 -> COMP2 -> COMP3 -> COMP4 순서)로 진행될 수 있다.
일 실시예에서, 상기 데이터 기입 및 문턱 전압 보상은 제2k(단, k는 자연수) 화소행의 상기 짝수 화소 그룹, 상기 제2k 화소행의 상기 홀수 화소 그룹, 제2k-1 화소행의 상기 홀수 화소 그룹 및 상기 제2k-1 화소행의 상기 홀수 화소 그룹의 순서로 진행될 수 있다. 예를 들어, 도 16d에 도시된 바와 같이, 상기 데이터 기입 및 문턱 전압 보상은 제2 화소행(R2)의 짝수 화소 그룹(PGE), 제2 화소행(R2)의 홀수 화소 그룹(PGO), 제1 화소행(R1)의 홀수 화소 그룹(PGO) 및 제1 화소행(R1)의 짝수 화소 그룹(PGE) 순서(즉, 도 16d의 COMP1 -> COMP2 -> COMP3 -> COMP4 순서)로 진행될 수 있다.
도 17은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블록도이다. 도 18은 도 17의 유기 발광 표시 장치에 포함되는 표시 패널의 일 예를 나타내는 도면이다. 도 19는 도 18의 표시 패널을 구동하는 신호들의 일 예를 나타내는 타이밍도이다.
본 실시예에 따른 유기 발광 표시 장치는 인터레이스(interlace) 스캔 구동 방식으로 구동되며, 하나의 화소행이 공통으로 동작할 수 있다. 또한, 상기 유기 발광 표시 장치는 디먹스 구동을 위한 데이터 분배부를 포함하지 않는다. 이를 제외하면, 도 1의 유기 발광 표시 장치와 실질적으로 동일하므로, 동일하거나 대응되는 구성 요소에 대해서는 동일한 참조 번호를 이용하고, 중복되는 설명은 생략한다.
도 17 내지 도 19를 참조하면, 표시 패널(120), 게이트 구동부, 데이터 구동부 및 타이밍 제어부를 포함할 수 있다. 상기 게이트 구동부, 데이터 구동부 및 타이밍 제어부의 동작은 동작 타이밍을 제외하면 도 1의 구성 및 동작과 유사하거나 실질적으로 동일하므로, 중복되는 설명을 생략하기로 한다.
표시 패널(120)은 인터레이스 방식에 의해 홀수 화소행(R1, R3, ...)과 짝수 화소행(R2, R4, ...)이 1/2 수평 주기 간격으로 독립적으로 구동될 수 있다.
홀수 화소행들(R1, R3, ...)에는 각각 홀수 초기화 라인들(GI_OL1, GI_OL2, ...), 홀수 게이트 라인들(GW_OL1, GW_OL2), 및 홀수 발광 제어 라인들(EM_OL1, EM_OL2, ...)이 연결될 수 있다. 짝수 화소행들(R2, R4, ...)에는 각각 짝수 초기화 라인들(GI_EL1, GI_EL2, ...), 짝수 게이트 라인들(GW_EL1, GW_EL2), 및 짝수 발광 제어 라인들(EM_EL1, EM_EL2, ...)이 연결될 수 있다.
홀수행 데이터 라인들(DL1, DL3, ...)은 홀수 화소행들(R1, R3, ...)에 각각 연결되고, 제1 클럭 신호(CLA)에 기초하여 전기적 연결이 제어될 수 있다. 짝수행 데이터 라인들(DL2, DL4, ...)은 짝수 화소행들(R2, R4, ...)에 각각 연결되고, 제2 클럭 신호(CLB)에 기초하여 전기적 연결이 제어될 수 있다.
초기화 구간 및 발광 구간은 도 4, 도 5 및 도 15의 동작과 실질적으로 동일하므로, 이에 대한 설명은 생략하기로 한다.
도 19에 도시된 바와 같이, 제2k-1 화소행에서의 보상 구간(CP1)은 제1 보상 구간(PA) 및 제2 보상 구간9PB)을 포함할 수 있다. 예를 들어, 도 19는 120HZ 인터레이스 구동을 보여준다.
제1 보상 구간(PA) 동안 데이터 라인이 데이터 전압을 부화소에 포함되는 다이오드 연결된 구동 트랜지스터에 전달하여 데이터 기입 및 상기 구동 트랜지스터의 문턱 전압이 보상(제1 보상 동작)될 수 있다.
제2 보상 구간(PB)에서는 제1 클럭 신호(CLA)가 비활성화되므로 데이터 라인이 플로팅 상태를 갖는다. 이 때, 플로팅된 상기 데이터 라인의 전압에 기초하여 문턱 전압 보상 동작이 유지(제2 보상 동작)될 수 있다.
제2 보상 구간(PB)에서 제2 클럭 신호(CLB)가 활성화되므로 제2k 화소행에 데이터 기입 및 문턱 전압 보상(상기 제1 보상 동작)이 수행될 수 있다.
제3 보상 구간(PC)에서는 제2k 화소행에 연결된 데이터 라인들이 플로팅되어 문턱 전압 보상 동작이 유지(제2 보상 동작)될 수 있다.
상술한 바와 같이, 인터레이스 구동의 유기 발광 표시 장치에서 보상 구간 동안 상기 제1 보상 동작 및 제2 보상 동작이 수행됨으로써 고속 구동 환경 하에서도 충분한 문턱 전압 보상 시간(예를 들어, 2수평주기 이상)이 확보될 수 있다.
본 발명은 유기 발광 표시 장치를 포함하는 임의의 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 HMD 장치, TV, 디지털 TV, 3D TV, PC, 가정용 전자기기, 노트북 컴퓨터, 태블릿 컴퓨터, 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 음악 재생기, 휴대용 게임 콘솔, 내비게이션, 웨어러블 표시 장치 등에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 110, 120: 표시 패널 200: 게이트 구동부
300: 발광 제어 구동부 400: 데이터 구동부
500: 데이터 분배부 600: 타이밍 제어부
1000: 유기 발광 표시 장치

Claims (26)

  1. 각각의 화소행들 별로 복수의 부화소들을 각각 포함하는 복수의 화소 그룹들을 포함하는 표시 패널;
    상기 화소행들에 초기화 신호를 순차적으로 제공하고, 제1 화소 그룹들에 제1 그룹 게이트 신호를 제공하며, 제2 화소 그룹들에 상기 제1 그룹 게이트 신호의 적어도 일부와 중첩하는 제2 그룹 게이트 신호를 제공하고, 상기 제1 그룹 게이트 신호를 상기 화소행들에 순차적으로 제공하며, 상기 제2 그룹 게이트 신호를 상기 화소행들에 순차적으로 제공하는 게이트 구동부;
    상기 화소행들에 발광 제어 신호를 순차적으로 제공하는 발광 제어 구동부;
    복수의 출력 라인으로 데이터 전압을 출력하는 데이터 구동부; 및
    상기 데이터 전압을 상기 부화소들 각각에 연결된 데이터 라인에 선택적으로 제공하는 데이터 분배부를 포함하는 유기 발광 표시 장치.
  2. 제 1 항에 있어서, 상기 제1 그룹 게이트 신호를 전달하는 제1 그룹 게이트 라인은 상기 제1 화소 그룹들에만 연결되고,
    상기 제2 그룹 게이트 신호를 전달하는 제2 그룹 게이트 라인은 상기 제2 화소 그룹들에만 연결되는 것을 특징으로 하는 유기 발광 표시 장치.
  3. 제 2 항에 있어서, 상기 제1 화소 그룹들은 홀수 화소 그룹들 각각에 대응하고, 상기 제1 그룹 게이트 신호는 홀수 그룹 게이트 신호에 대응하며, 상기 제2 화소 그룹들은 짝수 화소 그룹들 각각에 대응하고, 상기 제2 그룹 게이트 신호는 짝수 그룹 게이트 신호에 대응하는 것을 특징으로 하는 유기 발광 표시 장치.
  4. 제 3 항에 있어서, 제k(단, k는 자연수) 화소행에 대응하는 제k 짝수 그룹 게이트 신호는 상기 제k 화소행에 대응하는 제k 홀수 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공되는 것을 특징으로 하는 유기 발광 표시 장치.
  5. 제 3 항에 있어서, 제k(단, k는 자연수) 화소행에 대응하는 제k 홀수 그룹 게이트 신호는 상기 제k 화소행에 대응하는 제k 짝수 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공되는 것을 특징으로 하는 유기 발광 표시 장치.
  6. 제 3 항에 있어서, 상기 제1 화소 그룹에 포함되는 상기 부화소들 각각은
    상기 데이터 라인과 제1 노드 사이에 결합되고, 게이트 전극으로 상기 홀수 그룹 게이트 신호를 수신하는 제1 트랜지스터;
    상기 제1 노드와 제2 노드 사이에 결합되고, 게이트 전극이 제3 노드에 결합되며, 구동 전류를 생성하는 구동 트랜지스터;
    상기 제2 노드와 상기 제3 노드 사이에 결합되고, 게이트 전극으로 상기 홀수 그룹 게이트 신호를 수신하는 제2 트랜지스터;
    상기 제3 노드와 초기화 전원 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제3 트랜지스터;
    제1 전원과 상기 제1 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제4 트랜지스터;
    상기 제2 노드와 제4 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제5 트랜지스터;
    상기 초기화 전원과 상기 제4 노드 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제6 트랜지스터;
    상기 제1 전원과 상기 제3 노드 사이에 결합된 저장 커패시터; 및
    상기 제4 노드와 상기 제1 전원보다 낮은 제2 전원 사이에 결합된 유기 발광 다이오드를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  7. 제 6 항에 있어서, 상기 제2 화소 그룹에 포함되는 상기 부화소들 각각은
    상기 데이터 라인과 제1 노드 사이에 결합되고, 게이트 전극으로 상기 짝수 그룹 게이트 신호를 수신하는 제1 트랜지스터;
    상기 제1 노드와 제2 노드 사이에 결합되고, 게이트 전극이 제3 노드에 결합되며, 구동 전류를 생성하는 구동 트랜지스터;
    상기 제2 노드와 상기 제3 노드 사이에 결합되고, 게이트 전극으로 상기 짝수 그룹 게이트 신호를 수신하는 제2 트랜지스터;
    상기 제3 노드와 초기화 전원 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제3 트랜지스터;
    제1 전원과 상기 제1 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제4 트랜지스터;
    상기 제2 노드와 제4 노드 사이에 결합되고, 게이트 전극으로 상기 발광 제어 신호를 수신하는 제5 트랜지스터;
    상기 초기화 전원과 상기 제4 노드 사이에 결합되고, 게이트 전극으로 상기 초기화 신호를 수신하는 제6 트랜지스터;
    상기 제1 전원과 상기 제3 노드 사이에 결합된 저장 커패시터; 및
    상기 제4 노드와 상기 제1 전원보다 낮은 제2 전원 사이에 결합된 유기 발광 다이오드를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  8. 제 7 항에 있어서, 상기 화소행들 각각에 대한 하나의 프레임 주기는 상기 제3 노드 및 상기 제4 노드의 전압을 동시에 초기화하는 초기화 구간, 상기 초기화 구간 후의 상기 데이터 전압을 기입하고 상기 구동 트랜지스터의 문턱 전압을 보상하는 보상 구간 및 상기 보상 구간 후의 상기 화소행이 발광하는 발광 구간을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  9. 제 8 항에 있어서, 상기 보상 구간 동안 상기 제2 트랜지스터 및 상기 제3 트랜지스터가 턴 온되고,
    상기 보상 구간은 상기 데이터 전압이 상기 데이터 라인을 통해 상기 구동 트랜지스터에 전달되어 상기 구동 트랜지스터의 상기 문턱 전압을 보상하는 제1 보상 구간 및 상기 데이터 라인이 플로팅(floating)되어 상기 문턱 전압 보상 동작을 유지하는 제2 보상 구간을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  10. 제 7 항에 있어서, 제k(단, k는 자연수) 화소행에 제k 홀수 그룹 게이트 신호를 전달하는 제k 홀수 그룹 게이트 라인은 상기 제k 화소행에 제k 짝수 그룹 게이트 신호를 전달하는 제k 짝수 그룹 게이트 라인보다 상기 제k 화소행에 포함되는 상기 부화소들의 상기 제1 및 제2 트랜지스터들로부터 더 멀리 배치되며, 상기 홀수 화소 그룹의 상기 부화소들 각각에 포함되는 상기 제1 및 제2 트랜지스터들 각각의 상기 게이트 전극에 브리지(bridge) 구조로 연결되고,
    제k+1 화소행에 제k+1 짝수 그룹 게이트 신호를 전달하는 제k+1 짝수 그룹 게이트 라인은 상기 제k+1 화소행에 제k+1 홀수 그룹 게이트 신호를 전달하는 제k+1 홀수 그룹 게이트 라인보다 상기 제k+1 화소행에 포함되는 상기 부화소들의 상기 제1 및 제2 트랜지스터들로부터 더 멀리 배치되며, 상기 짝수 화소 그룹의 상기 부화소들 각각에 포함되는 상기 제1 및 제2 트랜지스터들 각각의 상기 게이트 전극에 상기 브리지 구조로 연결되는 것을 특징으로 하는 유기 발광 표시 장치.
  11. 제 2 항에 있어서, 상기 제1 그룹 게이트 신호의 활성화 구간의 길이와 상기 제2 그룹 게이트 신호의 활성화 구간의 길이가 서로 다른 것을 특징으로 하는 유기 발광 표시 장치.
  12. 제 1 항에 있어서, 상기 화소 그룹들 각각은 화소행 방향과 평행한 제1 방향으로 제1 부화소, 제2 부화소, 제3 부화소 및 제4 부화소를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  13. 제 12 항에 있어서, 상기 제1 부화소에 연결되는 제1 데이터 라인과 상기 제2 부화소에 연결되는 제2 데이터 라인이 상기 제1 부화소와 제2 부화소 사이에서 화소열 방향과 평행한 제2 방향으로 연장되면서 배치되고,
    상기 제3 부화소에 연결되는 제3 데이터 라인과 상기 제4 부화소에 연결되는 제4 데이터 라인이 상기 제3 부화소와 상기 제4 부화소 사이에서 상기 제2 방향으로 연장되면서 배치되며,
    상기 제2 부화소와 상기 제3 부화소 사이 및 상기 화소 그룹들 사이에는 상기 데이터 라인이 배치되지 않는 것을 특징으로 하는 유기 발광 표시 장치.
  14. 제 13 항에 있어서, 상기 제1 방향으로 서로 인접한 부화소들은 좌우 대칭의 레이아웃 구조를 갖는 것을 특징으로 하는 유기 발광 표시 장치.
  15. 각각의 화소행들 별로 복수의 부화소들을 각각 포함하는 복수의 화소 그룹들을 포함하는 표시 패널;
    제1 화소행 내의 제1 화소 그룹에 제1 그룹 게이트 신호를 제공하고, 상기 제1 화소행 내에서 상기 제1 화소 그룹과 인접하는 제2 화소 그룹에 제2 그룹 게이트 신호를 제공하며, 상기 제1 화소행에 인접한 제2 화소행들 내의 제3 화소 그룹에 제3 그룹 게이트 신호를 제공하고, 상기 제2 화소행 내에서 상기 제3 화소 그룹과 인접하는 제4 화소 그룹에 제4 그룹 게이트 신호를 제공하는 게이트 구동부;
    상기 제1 화소행에 제1 발광 제어 신호를 제공하고, 상기 제2 화소행에 제2 발광 제어 신호를 제공하는 발광 제어 구동부;
    복수의 출력 라인으로 데이터 전압을 출력하는 데이터 구동부; 및
    상기 데이터 전압을 상기 제1 화소 그룹에 연결된 제1 그룹 데이터 라인, 상기 제2 화소 그룹에 연결된 제2 그룹 데이터 라인, 상기 제3 화소 그룹에 연결된 제3 그룹 데이터 라인, 및 상기 제4 화소 그룹에 연결된 제4 그룹 데이터 라인에 선택적으로 제공하는 데이터 분배부를 포함하는 유기 발광 표시 장치.
  16. 제 15 항에 있어서, 상기 제1 그룹 게이트 신호를 전달하는 제1 그룹 게이트 라인은 상기 제1 화소행의 복수의 제1 화소 그룹들에만 연결되고,
    상기 제2 그룹 게이트 신호를 전달하는 제2 그룹 게이트 라인은 상기 제1 화소행의 복수의 제2 화소 그룹들에만 연결되며,
    상기 제3 그룹 게이트 신호를 전달하는 제3 그룹 게이트 라인은 상기 제2 화소행의 복수의 제3 화소 그룹들에만 연결되고,
    상기 제4 그룹 게이트 신호를 전달하는 제4 그룹 게이트 라인은 상기 제2 화소행의 복수의 제4 화소 그룹들에만 연결되는 것을 특징으로 하는 유기 발광 표시 장치.
  17. 제 16 항에 있어서, 상기 제1 화소행은 홀수 번째 화소행이고, 상기 제2 화소행은 상기 제1 화소행 다음의 짝수 번째 화소행이며,
    상기 제1 및 제3 화소 그룹들은 각각 홀수 화소 그룹에 대응하고, 상기 제2 및 제4 화소 그룹들은 각각 짝수 화소 그룹에 대응하는 것을 특징으로 하는 유기 발광 표시 장치.
  18. 제 16 항에 있어서, 데이터 기입 및 문턱 전압 보상은 제2k-1(단, k는 자연수) 화소행의 상기 제1 화소 그룹, 상기 제2k-1 화소행의 상기 제2 화소 그룹, 제2k 화소행의 상기 제4 화소 그룹 및 상기 제2k 화소행의 상기 제3 화소 그룹의 순서로 진행되는 것을 특징으로 하는 유기 발광 표시 장치.
  19. 제 16 항에 있어서, 제2k-1(단, k는 자연수) 화소행에 대응하는 상기 제2 그룹 게이트 신호는 상기 제2k-1 화소행에 대응하는 상기 제1 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공되고,
    제2k 화소행에 대응하는 상기 제4 그룹 게이트 신호는 상기 제2k-1 화소행에 대응하는 상기 제2 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공되며,
    상기 제2k 화소행에 대응하는 상기 제3 그룹 게이트 신호는 상기 제2k 화소행에 대응하는 상기 제4 그룹 게이트 신호보다 1/2 수평주기 지연되어 제공되는 것을 특징으로 하는 유기 발광 표시 장치.
  20. 제 16 항에 있어서, 데이터 기입 및 문턱 전압 보상은 제2k-1(단, k는 자연수) 화소행의 상기 제2 화소 그룹, 상기 제2k-1 화소행의 상기 제1 화소 그룹, 제2k 화소행의 상기 제3 화소 그룹 및 상기 제2k 화소행의 상기 제4 화소 그룹의 순서로 진행되는 것을 특징으로 하는 유기 발광 표시 장치.
  21. 제 16 항에 있어서, 데이터 기입 및 문턱 전압 보상은 제2k(단, k는 자연수) 화소행의 상기 제3 화소 그룹, 상기 제2k 화소행의 상기 제4 화소 그룹, 제2k-1 화소행의 상기 제2 화소 그룹 및 상기 제2k-1 화소행의 상기 제1 화소 그룹의 순서로 진행되는 것을 특징으로 하는 유기 발광 표시 장치.
  22. 제 16 항에 있어서, 데이터 기입 및 문턱 전압 보상은 제2k(단, k는 자연수) 화소행의 상기 제4 화소 그룹, 상기 제2k 화소행의 상기 제3 화소 그룹, 제2k-1 화소행의 상기 제1 화소 그룹 및 상기 제2k-1 화소행의 상기 제2 화소 그룹의 순서로 진행되는 것을 특징으로 하는 유기 발광 표시 장치.
  23. 제 15 항에 있어서, 상기 데이터 기입 및 문턱 전압 보상은 부화소에 포함되는 다이오드 연결된 구동 트랜지스터에 상기 데이터 전압이 전달되어 문턱 전압을 보상하는 제1 보상 구간 및 상기 부화소에 대응하는 데이터 라인이 플로팅(floating)되어 상기 문턱 전압 보상 동작을 유지하는 제2 보상 구간을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  24. 제 23 항에 있어서, 상기 화소행들 각각에 포함되는 전체 부화소들 각각의 상기 구동 트랜지스터의 게이트 전압 및 유기 발광 다이오드의 애노드 전압은 동시에 초기화되고,
    상기 화소행들 각각에 포함되는 전체 부화소들은 동시에 발광하는 것을 특징으로 하는 유기 발광 표시 장치.
  25. 제 15 항에 있어서, 제2k-1(단, k는 자연수) 화소행의 상기 제1 화소 그룹에 연결되는 제1 그룹 게이트 라인은 상기 제2k-1 화소행의 상기 제2 화소 그룹에 연결되는 제2 그룹 게이트 라인보다 상기 제2k-1 화소행으로부터 더 멀리 배치되며, 상기 제1 화소 그룹의 상기 부화소들 각각에 브리지(bridge) 구조로 연결되고,
    제2k 화소행의 상기 제4 화소 그룹에 연결되는 제4 그룹 게이트 라인은 상기 제2k 화소행의 상기 제3 화소 그룹에 연결되는 제3 그룹 게이트 라인보다 상기 제2k 화소행으로부터 더 멀리 배치되며, 상기 제4 화소 그룹의 상기 부화소들 각각에 상기 브리지 구조로 연결되는 것을 특징으로 하는 유기 발광 표시 장치.
  26. 제 15 항에 있어서, 제2k-1(단, k는 자연수) 화소행의 상기 제2 화소 그룹에 연결되는 제2 그룹 게이트 라인은 상기 제2k-1 화소행의 상기 제1 화소 그룹에 연결되는 제1 그룹 게이트 라인보다 상기 제2k-1 화소행으로부터 더 멀리 배치되며, 상기 제2 화소 그룹의 상기 부화소들 각각에 브리지(bridge) 구조로 연결되고,
    제2k 화소행의 상기 제3 화소 그룹에 연결되는 제3 그룹 게이트 라인은 상기 제2k 화소행의 상기 제4 화소 그룹에 연결되는 제4 그룹 게이트 라인보다 상기 제2k 화소행으로부터 더 멀리 배치되며, 상기 제3 화소 그룹의 상기 부화소들 각각에 상기 브리지 구조로 연결되는 것을 특징으로 하는 유기 발광 표시 장치.
KR1020170098728A 2017-08-03 2017-08-03 유기 발광 표시 장치 KR102356992B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020170098728A KR102356992B1 (ko) 2017-08-03 2017-08-03 유기 발광 표시 장치
US16/028,960 US10679551B2 (en) 2017-08-03 2018-07-06 Organic light emitting display device having gate driver configured to provide group gate signals
CN201810877351.9A CN109389941B (zh) 2017-08-03 2018-08-03 有机发光显示设备
EP18187383.7A EP3438960B1 (en) 2017-08-03 2018-08-03 Organic light emitting display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170098728A KR102356992B1 (ko) 2017-08-03 2017-08-03 유기 발광 표시 장치

Publications (2)

Publication Number Publication Date
KR20190015664A true KR20190015664A (ko) 2019-02-14
KR102356992B1 KR102356992B1 (ko) 2022-02-03

Family

ID=63165216

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170098728A KR102356992B1 (ko) 2017-08-03 2017-08-03 유기 발광 표시 장치

Country Status (4)

Country Link
US (1) US10679551B2 (ko)
EP (1) EP3438960B1 (ko)
KR (1) KR102356992B1 (ko)
CN (1) CN109389941B (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11107409B2 (en) 2019-05-14 2021-08-31 Samsung Display Co., Ltd. Display device and method of driving the same
US11183122B2 (en) 2018-10-05 2021-11-23 Samsung Display Co., Ltd. Display device with demultiplexer for connecting output line of data driver to one of multiple sub-data lines
US11574578B2 (en) 2018-08-02 2023-02-07 Samsung Display Co., Ltd. Display panel and display device
US11721284B2 (en) 2021-12-29 2023-08-08 Samsung Display Co., Ltd. Display apparatus
US11984063B2 (en) 2022-02-16 2024-05-14 Samsung Display Co., Ltd. Pixel of a display device, and display device

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10839738B2 (en) * 2017-09-25 2020-11-17 Apple Inc. Interlaced or interleaved variable persistence displays
KR102556581B1 (ko) * 2017-11-28 2023-07-19 삼성디스플레이 주식회사 유기 발광 표시 장치
EP4024380A4 (en) * 2019-08-30 2022-09-07 BOE Technology Group Co., Ltd. DISPLAY SUBSTRATE AND DISPLAYBOARD
WO2021046717A1 (zh) * 2019-09-10 2021-03-18 京东方科技集团股份有限公司 显示面板及显示装置
KR20210086193A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 이의 구동방법
KR20210109716A (ko) * 2020-02-27 2021-09-07 삼성디스플레이 주식회사 표시장치
KR20210116826A (ko) * 2020-03-17 2021-09-28 삼성디스플레이 주식회사 표시 장치
CN111446281B (zh) * 2020-04-28 2023-06-02 深圳市华星光电半导体显示技术有限公司 透明显示面板和透明显示装置
KR20210133794A (ko) * 2020-04-29 2021-11-08 삼성전자주식회사 디스플레이 장치 및 그 제어 방법
CN111445856B (zh) * 2020-05-13 2021-04-09 京东方科技集团股份有限公司 驱动电路、驱动方法、显示面板及显示装置
CN114495830B (zh) * 2020-11-12 2023-10-24 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070098866A (ko) * 2005-06-03 2007-10-05 가시오게산키 가부시키가이샤 표시 구동 장치, 표시 구동 장치를 갖는 표시 장치 및 표시패널을 구동하는 방법
US20140035974A1 (en) * 2012-07-31 2014-02-06 Sony Corporation Display unit, drive circuit, drive method, and electronic apparatus

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101191453B1 (ko) 2006-06-30 2012-10-16 엘지디스플레이 주식회사 액정 표시패널의 구동 방법
KR20080014331A (ko) 2006-08-10 2008-02-14 주식회사 인테그마 두 종류의 구동선으로 구동되는 디스플레이 장치 및 이구동선으로 구동되는 디스플레이 방법
US20080180369A1 (en) 2007-01-26 2008-07-31 Tpo Displays Corp. Method for Driving a Display Panel and Related Apparatus
KR101419237B1 (ko) 2007-12-27 2014-08-13 엘지디스플레이 주식회사 발광 표시 장치
TWI409759B (zh) 2009-10-16 2013-09-21 Au Optronics Corp 畫素電路以及畫素驅動方法
KR101642995B1 (ko) 2010-03-05 2016-08-10 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR101768848B1 (ko) * 2010-10-28 2017-08-18 삼성디스플레이 주식회사 유기 전계 발광 표시 장치
JP5939135B2 (ja) * 2012-07-31 2016-06-22 ソニー株式会社 表示装置、駆動回路、駆動方法、および電子機器
JP2014029438A (ja) * 2012-07-31 2014-02-13 Sony Corp 表示装置、駆動回路、および電子機器
TWI473061B (zh) * 2012-10-22 2015-02-11 Au Optronics Corp 電致發光顯示面板及其驅動方法
JP6020079B2 (ja) * 2012-11-19 2016-11-02 ソニー株式会社 表示装置およびその製造方法、ならびに電子機器
KR101984955B1 (ko) * 2013-01-16 2019-06-03 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소 회로 및 유기 발광 표시 장치
KR102038076B1 (ko) * 2013-04-04 2019-10-30 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102113173B1 (ko) * 2013-07-03 2020-05-21 삼성디스플레이 주식회사 유기발광표시장치
JP6330215B2 (ja) * 2013-12-27 2018-05-30 株式会社Joled 表示装置、駆動方法および電子機器
KR102148479B1 (ko) 2013-12-30 2020-08-26 엘지디스플레이 주식회사 액정표시장치
CN104616612B (zh) * 2015-02-26 2018-05-25 上海和辉光电有限公司 Amoled显示器、其测试组件及其缺陷测试方法
CN105590955A (zh) * 2015-12-25 2016-05-18 昆山国显光电有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
JP2017187608A (ja) * 2016-04-05 2017-10-12 株式会社ジャパンディスプレイ 表示装置の駆動方法、及び表示装置
CN106409229A (zh) * 2016-10-24 2017-02-15 昆山国显光电有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
CN106531084B (zh) * 2017-01-05 2019-02-05 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN106941135B (zh) * 2017-04-11 2018-10-19 武汉华星光电技术有限公司 一种有机发光显示面板的修补方法及有机发光显示面板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070098866A (ko) * 2005-06-03 2007-10-05 가시오게산키 가부시키가이샤 표시 구동 장치, 표시 구동 장치를 갖는 표시 장치 및 표시패널을 구동하는 방법
US20140035974A1 (en) * 2012-07-31 2014-02-06 Sony Corporation Display unit, drive circuit, drive method, and electronic apparatus
JP2014029437A (ja) * 2012-07-31 2014-02-13 Sony Corp 表示装置、駆動回路、駆動方法、および電子機器

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11574578B2 (en) 2018-08-02 2023-02-07 Samsung Display Co., Ltd. Display panel and display device
US11183122B2 (en) 2018-10-05 2021-11-23 Samsung Display Co., Ltd. Display device with demultiplexer for connecting output line of data driver to one of multiple sub-data lines
US11107409B2 (en) 2019-05-14 2021-08-31 Samsung Display Co., Ltd. Display device and method of driving the same
US11769458B2 (en) 2019-05-14 2023-09-26 Samsung Display Co., Ltd. Display device and method of driving the same
US11721284B2 (en) 2021-12-29 2023-08-08 Samsung Display Co., Ltd. Display apparatus
US11984063B2 (en) 2022-02-16 2024-05-14 Samsung Display Co., Ltd. Pixel of a display device, and display device

Also Published As

Publication number Publication date
US10679551B2 (en) 2020-06-09
CN109389941A (zh) 2019-02-26
EP3438960A3 (en) 2019-03-20
US20190043421A1 (en) 2019-02-07
EP3438960B1 (en) 2023-09-06
CN109389941B (zh) 2022-12-06
EP3438960A2 (en) 2019-02-06
KR102356992B1 (ko) 2022-02-03

Similar Documents

Publication Publication Date Title
KR102356992B1 (ko) 유기 발광 표시 장치
US11488542B2 (en) Organic light emitting display device
KR102328639B1 (ko) 표시 장치 및 그의 구동 방법
KR102458249B1 (ko) 표시 장치
KR102072201B1 (ko) 유기 발광 표시 장치 및 그 구동 방법
KR100649246B1 (ko) 역다중화 장치와, 이를 이용한 표시 장치 및 그 표시 패널
KR102616361B1 (ko) 마이크로 디스플레이 장치 및 구동 방법
WO2018235130A1 (ja) 表示装置およびその駆動方法
KR20210045169A (ko) 발광표시장치 및 이의 구동방법
KR100578838B1 (ko) 역다중화 장치와, 이를 이용한 표시 장치 및 그 표시 패널
US20180059464A1 (en) Electro-optical device, electronic apparatus, and control method of electro-optical device
KR102379778B1 (ko) 표시장치 및 이의 구동방법
KR20210083946A (ko) 발광표시장치 및 이의 구동방법
JP6354355B2 (ja) 電気光学装置、電子機器、及び電気光学装置の制御方法
KR20190136396A (ko) 표시 장치
KR102573311B1 (ko) 액티브 매트릭스 타입의 표시장치
KR20210142872A (ko) 스캔 구동부 및 이를 포함하는 표시장치
KR20200061476A (ko) 표시 장치 및 표시 장치의 구동 방법
US11922891B2 (en) Data driver that sets data output orders of channels based on data output order information and a display device including the same
CN115909977A (zh) 发光显示装置及发光显示装置的驱动方法
KR20230102903A (ko) 표시장치 및 이의 구동방법
KR20220028301A (ko) 디스플레이 장치
JP2023102843A (ja) プロジェクション装置およびプロジェクション装置の制御方法
KR20210049618A (ko) 스캔 구동부 및 이를 포함하는 표시장치
KR20240042940A (ko) 디스플레이 장치 및 데이터 구동 회로

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant