CN108447446A - 像素电路、显示面板及其驱动方法 - Google Patents
像素电路、显示面板及其驱动方法 Download PDFInfo
- Publication number
- CN108447446A CN108447446A CN201810315910.7A CN201810315910A CN108447446A CN 108447446 A CN108447446 A CN 108447446A CN 201810315910 A CN201810315910 A CN 201810315910A CN 108447446 A CN108447446 A CN 108447446A
- Authority
- CN
- China
- Prior art keywords
- threshold value
- transistor
- data
- control
- control module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
Abstract
本发明提供一种像素电路,其中,包括驱动晶体管、阈值存储模块、阈值存储控制模块、数据存储模块、数据写入控制模块、隔离控制模块、发光控制模块和发光二极管,阈值存储模块用于存储通过阈值存储控制模块写入的电压以及驱动晶体管的阈值电压;数据存储模块用于存储通过数据写入控制模块写入的数据电压;隔离控制模块的控制端与发光控制模块的控制端电连接,隔离控制模块的控制端接收到第一发光控制信号时,隔离控制模块的第一端和该隔离控制模块的第二端导通。本发明还提供一种显示面板和一种显示面板的驱动方法。所述显示面板中信号线数量较少,从而可以布置更多的像素单元,以提高显示面板的分辨率。
Description
技术领域
本发明涉及显示设备领域,具体地,涉及一种像素电路、包括该像素电路的显示面板、该显示面板的驱动方法。
背景技术
随着显示技术的发展,出现了有机发光二极管显示面板。有机发光二极管显示面板包括多个像素单元,每个像素单元内都设置有有机发光二极管和用于驱动该有机发光二极管发光的像素电路。
通常驱动有机发光二极管发光的像素电路包括驱动晶体管、开关晶体管以及存储电容。其中,存储电容用于在数据写入子阶段存储数据电压。
由于受制造工艺精度的限制,不同像素单元的驱动晶体管的阈值电压会出现偏差,从而导致不同像素单元内的有机发光二极管的发光亮度不均匀。为了解决这一问题,需要在像素电路中设置阈值补偿模块。
而如何合理的设计阈值补偿模块成为本领域亟待解决的技术问题。
发明内容
本发明的目的在于提供一种像素电路、包括该像素电路的显示面板、该显示面板的驱动方法。所述像素电路能够对驱动晶体管的阈值电压进行有效的补偿,以使得所述显示面板具有良好的显示效果。并且,所述像素电路还可以减少显示面板中信号线的设置,有利于提高显示面板的分辨率。
为了实现上述目的,作为本发明的一个方面,提供一种像素电路,其中,所述像素电路包括驱动晶体管、阈值存储模块、阈值存储控制模块、数据存储模块、数据写入控制模块、隔离控制模块、发光控制模块和发光二极管,
所述驱动晶体管的栅极与所述阈值存储模块的第一端电连接,所述驱动晶体管的第一极与高电平信号端以及所述数据存储模块的第一端均电连接,所述驱动晶体管的第二极与所述发光控制模块的第一端以及阈值存储模块的第三端均电连接;
所述阈值存储模块的第二端与所述阈值存储控制模块的第一端以及所述隔离控制模块的第一端均电连接,所述阈值存储模块的控制端与所述阈值存储控制模块的控制端电连接;
所述阈值存储控制模块的第二端与所述数据写入控制模块的输入端电连接,所述阈值存储控制模块的控制端以及所述阈值存储模块的控制端接收到第一补偿控制信号时,所述阈值存储控制模块的第二端与所述阈值存储控制模块的第一端导通,所述阈值存储模块的第一端与所述阈值存储模块的第三端导通,以存储通过所述阈值存储控制模块写入的电压以及所述驱动晶体管的阈值电压;
所述数据存储模块用于存储通过所述数据写入控制模块写入的数据电压,所述数据存储模块的第二端与所述隔离控制模块的第二端电连接;
所述数据写入控制模块的输出端与所述数据存储模块的第二端电连接,所述数据写入控制模块的控制端接收到第一扫描信号时,所述数据写入控制模块的输入端与该数据写入控制模块的输出端导通;
所述隔离控制模块的控制端与所述发光控制模块的控制端电连接,所述隔离控制模块的控制端接收到第一发光控制信号时,所述隔离控制模块的第一端和该隔离控制模块的第二端导通;
所述发光控制模块的第二端与所述发光二极管的阳极电连接,所述发光控制模块的控制端接收到第一发光控制信号时,所述发光控制模块的第一端和该发光控制模块的第二端导通。
优选地,所述数据存储模块包括数据存储电容,所述数据存储电容的第一端形成为所述数据存储模块的第一端,所述数据存储电容的第二端形成为所述数据存储模块的第二端。
优选地,所述数据写入控制模块包括数据写入晶体管,所述数据写入晶体管的栅极形成为所述数据写入控制模块的控制端,所述数据写入晶体管的第一极形成为所述数据写入控制模块的输入端,所述数据写入晶体管的第二极形成为所述数据写入控制模块的输出端,
所述数据写入晶体管的第一极和所述数据写入晶体管的第二极能够在该数据写入晶体管的栅极接收到第一扫描信号时导通,并且,所述数据写入晶体管的第一极和所述数据写入晶体管的第二极能够在该数据写入晶体管的栅极接收到第二扫描信号时断开,所述第二扫描信号与所述第一扫描信号相位相反。
优选地,所述隔离控制模块包括隔离控制晶体管,所述隔离控制晶体管的栅极形成为所述隔离控制模块的控制端,所述隔离控制晶体管的第一极形成为所述隔离控制模块的第一端,所述隔离控制晶体管的第二极形成为所述隔离控制模块的第二端,
所述隔离控制晶体管的第一极和所述隔离控制晶体管的第二极能够在该隔离控制晶体管的栅极接收到第一发光控制信号时导通,且所述隔离控制晶体管的第一极和所述隔离控制晶体管的第二极能够在该隔离控制晶体管的栅极接收到第二发光控制信号时截止,所述第一发光控制信号与所述第二发光控制信号相位相反。
优选地,所述阈值存储模块包括补偿晶体管和阈值存储电容,
所述补偿晶体管的栅极形成为所述阈值存储模块的控制端,所述补偿晶体管的第一极形成为所述阈值存储模块的第一端,所述补偿晶体管的第二极形成为所述阈值存储模块的第三端,所述补偿晶体管的第一极和所述补偿晶体管的第二极能够在该补偿晶体管的栅极接收到第一补偿控制信号时导通,所述补偿晶体管的第一极和所述补偿晶体管的第二极能够在该补偿晶体管的栅极接收到第二补偿控制信号时断开,所述第一补偿控制信号与所述第二补偿控制信号相位相反;
所述阈值存储电容的第一端与所述补偿晶体管的第一极电连接,所述阈值存储电容的第二端形成为所述阈值存储模块的第二端。
优选地,所述阈值存储控制模块包括阈值存储控制晶体管,所述阈值存储控制晶体管的栅极形成为所述阈值存储控制模块的控制端,所述阈值存储控制晶体管的第一极形成为所述阈值存储控制模块的第一端,所述阈值存储控制晶体管的第二极形成为所述阈值存储控制模块的第二端,
所述阈值存储控制晶体管的第一极和所述阈值控制晶体管的第二极能够在该阈值存储控制晶体管的栅极接收到第一补偿控制信号时导通,所述阈值存储控制晶体管的第一极和所述阈值控制晶体管的第二极能够在所述阈值存储控制晶体管的栅极接收到第二补偿控制信号时断开,所述第一补偿控制信号与所述第二补偿控制信号相位相反。
优选地,所述发光控制模块包括发光控制晶体管,所述发光控制晶体管的栅极形成为所述发光控制模块的控制端,所述发光控制晶体管的第一极形成为所述发光控制模块的第一端,所述发光控制晶体管的第二极形成为所述发光控制模块的第二端,
所述发光控制晶体管的第一极和所述发光控制晶体管的第二极能够在该发光控制晶体管的栅极接收到第一发光控制信号时导通,所述发光控制晶体管的第一极和所述发光控制晶体管的第二极能够在该发光控制晶体管的栅极接收到第二发光控制信号时断开,所述第一发光控制信号与所述第二发光控制信号相位相反。
优选地,所述驱动晶体管为P型晶体管,所述第一扫描信号为低电平信号,所述第一发光控制信号为低电平信号,所述第一补偿控制信号为低电平信号。
作为本发明的第二个方面,提供一种显示面板,所述显示面板包括多条栅线、多条数据线和多个发光控制信号线,多条所述栅线与多条所述数据线交叉,将所述显示面板划分为多个像素单元,每行像素单元对应一条栅线、一条发光控制信号线,每列像素单元对应一条数据线,每个所述像素单元内均设置有像素电路,其中,所述显示面板还包括补偿控制信号线,每行像素单元对应一条补偿控制信号线,所述像素电路为本发明所提供的上述像素电路,所述数据写入控制模块的控制端与相应的栅线电连接,所述阈值存储模块的控制端与相应的补偿控制信号线电连接,所述数据写入控制模块的输入端与相应的数据线电连接。
作为本发明的第三个方面,提供一种显示面板的驱动方法,其中,所述显示面板为本发明所提供的上述显示面板,每帧图像的显示周期都包括场消隐阶段和行扫描阶段,所述场消隐阶段内包括复位子阶段和阈值电压存储子阶段,即在场消隐阶段内完成像素内域值存储电容的复位和阈值电压存储两个功能,行扫描阶段包括数据写入子阶段和发光子阶段,在每个显示周期中,所述驱动方法都包括:
在所述复位子阶段,向所述显示面板的所有补偿控制信号线提供第一补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第一发光控制信号,向所述显示面板的所有数据线提供参考电压,其中,所述第二扫描信号与所述第一扫描信号相位相反;
在所述阈值电压存储子阶段,向所述显示面板的所有补偿控制信号线提供第一补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第二发光控制信号,向所述显示面板的所有数据线提供参考电压,其中,所述第二发光控制信号与所述第一发光控制信号相位相反;
在所述数据写入子阶段,向所述显示面板的所有补偿控制信号线提供第二补偿控制信号,按照预定扫描顺序依次向各条栅线提供第一扫描信号,向各条数据线提供相应的数据电压,向所述显示面板的所有发光控制信号线提供第二发光控制信号,其中,在每条栅线上,所述第一扫描信号持续预定时间;
在所述发光子阶段,向所述显示面板的所有补偿控制信号线提供第二补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第一发光控制信号。
在本发明中,通过数据线向像素电路提供用于复位的参考电压和数据电压,从而可以无需设置专门提供所述参考电压的复位信号线,从而可以减少包括所述像素电路的显示面板中的走线数量,从而可以在显示面板中设置更多的像素单元,以提高显示面板的分辨率。
并且,在本发明中,对所有像素电路的阈值电压的刷新都集中在场消隐阶段中进行,因此,阈值存储控制模块以及阈值存储模块进行控制的补偿控制信号为电平信号而非扫描信号,从而可以简化驱动电路的设计。同样地,控制发光控制模块的发光控制信号也为电平信号而非扫描信号,也可以简化驱动电路的设计。由此,本发明所提供的像素电路更加有利于实现窄边框。
在本发明所提供的像素电路中,数据电压存储在数据存储模块中,驱动晶体管的阈值电压存储在阈值存储模块中,因此,可以在不同的阶段分别存储数据电压和驱动晶体管的阈值电压。如上文中所述,在场消隐阶段中将驱动晶体管的阈值电压存储在阈值存储模块中,一般地场消隐阶段持续的时间较长(可以将其设定为扫描数行甚至几十行栅线的时间),从而可以提高驱动晶体管在二极管状态下对阈值存储模块的充电率,使得驱动晶体管的阈值电压写入更加准确,进而提高显示面板发光的均匀性。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1是本发明所提供的像素电路的模块示意图;
图2是本发明所提供的像素电路的电路示意图;
图3是本发明所提供的像素电路的信号时序图;
图4是图2中提供的像素电路在复位子阶段的等效电路图;
图5是图2中所提供的像素电路在阈值电压存储子阶段的等效电路图;
图6是图2中所提供的像素电路在数据写入子阶段的等效电路图;
图7是本发明所提供给的像素电路在发光子阶段的等效电路图。
附图标记说明
100:数据线 110:阈值存储模块
120:阈值存控制模块 130:数据存储模块
140:数据写入控制模块 150:隔离控制模块
160:发光控制模块
具体实施方式
以下结合附图对本发明的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。
作为本发明的一个方面,提供一种像素电路,其中,所述像素电路包括驱动晶体管T1、阈值存储模块110、阈值存储控制模块120、数据存储模块130、数据写入控制模块140、隔离控制模块150、发光控制模块160和发光二极管OLED。
驱动晶体管T1的栅极与阈值存储模块110的第一端A电连接,驱动晶体管T1的第一极与高电平信号端ELVdd以及数据存储模块130的第一端均电连接,驱动晶体管T1的第二极与发光控制模块160的第一端以及阈值存储模块110的第三端均电连接。
阈值存储模块110的第二端B与阈值存储控制模块120的第一端以及隔离控制模块150的第一端均电连接,阈值存储模块110的控制端与阈值存储控制模块120的控制端电连接。
阈值存储控制模块120的第二端与数据写入控制模块140的输入端电连接,阈值存储控制模块120的控制端以及阈值存储模块110的控制端接收到第一补偿控制信号时,阈值存储控制模块120的第二端与阈值存储控制模块120的第一端导通,阈值存储模块110的第一端A与该阈值存储模块110的第三端导通,以存储通过阈值存储控制模块120写入的电压以及驱动晶体管T1的阈值电压。
数据存储模块130用于存储通过数据写入控制模块140写入的数据电压,数据存储模块130的第二端C与隔离控制模块150的第二端电连接。
数据写入控制模块140的输出端与数据存储模块130的第二端C电连接,数据写入控制模块140的控制端接收到第一扫描信号时,数据写入控制模块140的输入端与该数据写入控制模块140的输出端导通。
隔离控制模块150的控制端与发光控制模块160的控制端电连接,隔离控制模块150的控制端接收到第一发光控制信号时,隔离控制模块150的第一端和该隔离控制模块150的第二端导通。
发光控制模块160的第二端与发光二极管OLED的阳极电连接,发光控制模块160的控制端接收到第一发光控制信号时,发光控制模块160的第一端和该发光控制模块160的第二端导通。
在本发明所提供的像素电路中,设置了用于存储数据电压的数据存储模块130以及用于存储驱动晶体管T1的阈值电压的阈值存储模块110,可以利用同一条信号线分别写入用于复位的复位电压和用于驱动发光二极管OLED发光的数据电压,从而可以减少包括所述像素电路的显示面板的信号线的数量,有利于提高显示面板的分辨率。
下面结合图3中的具体时序图对本发明所提供的像素电路的工作原理进行详细的说明。需要解释的是,在本发明中,第一补偿控制信号与第二补偿控制信号相位相反,第一扫描信号与第二扫描信号相位相反。
在图3中,DE表示的是有效数据选通信号。
本发明所提供的像素电路应用于显示面板中,所述显示面板包括多个像素单元,每个像素单元中都设置有所述像素电路。如图1所示,当所述像素单元应用于显示面板中时,数据写入控制模块140的输入端与数据线100电连接,阈值存储模块110的控制端与补偿控制信号线Wth电连接,数据写入控制模块140的控制端与栅线电连接。例如,第n行像素单元中的像素电路的数据写入模块140的控制端与栅线Gn电连接。在显示每一帧图像时,显示面板的工作周期包括场消隐阶段(V-blank)tb和行扫描(V-active)阶段ta。
本发明的现实装置,在一帧内对像素内驱动晶体管Vth补偿包括三个过程,阈值电压刷新过程,这个阶段将像素内驱动晶体管的Vth值写入到阈值存储模块中;数据刷新过程,这个阶段将像素数据通过逐行扫描方式写入每一行的像素内数据存储模块中;发光过程,这个阶段将保存在阈值存储模块中和数据存储模块中的驱动晶体管的阈值电压Vth和数据电压Vdata施加到驱动晶体管的栅源极,驱动晶体管提供驱动电流使发光二极管发光。其中阈值电压刷新阶段t0在场消隐阶段tb内,阈值电压刷新阶段t0包括复位子阶段t0r和阈值电压存储子阶段t00。需要指出的是,复位子阶段t0r持续第一预定时间h1,阈值电压存储子阶段t00持续第二预定时间h2。在复位子阶段t0r,发光二极管OLED是发光的,为了提高显示对比度,该复位子阶段t0r的持续时间应尽量减小,只需要将阈值储存模块第一端电压降低到ELVDD-max(Vth)即可,这里max(vth)就就是面板内所有像素中Vth的最大值的绝对值。而第二预定时间越长,驱动晶体管的阈值电压充电率越高,补偿效果越好。但第一预定时间h1和第二预定时间h2的和必须小于场消隐阶段tb所持续的时间。
在复位子阶段t0r,向阈值存储控制模块120的第二端以及数据写入控制模块140的输入端提供参考电压,向阈值存储控制模块120的控制端以及阈值存储模块110的控制端提供第一补偿控制信号,向数据写入控制模块140的控制端提供第二扫描信号,向数据写入控制模块140的输入端提供参考电压Vref,向发光控制模块160的控制端提供第一发光控制信号。相应地,阈值存储模块110的第一端A与阈值存储模块110的第三端导通,使得驱动晶体管T1形成二极管连接。隔离控制模块150的第一端与该隔离控制模块150的第二端导通,发光控制模块160的第一端与该发光控制模块的第二端导通。驱动晶体管T1的栅极以及第二极向发光二极管OLED的阳极放电,并将驱动晶体管T1的栅极以及阈值存储模块110的第一端A电压嵌位到发光二极管OLED的阳极电压。通常,发光二极管OLED的阳极电压低于高电平信号端提供的高电平电压ELVDD与驱动晶体管T1的阈值电压Vth之差(即,VA<ELVDD-Vth),从而实现对驱动晶体管T1的栅极的复位。阈值存储控制模块120的第一端与阈值存储控制模块120的第二端导通,以将参考电压Vref写入阈值存储模块110的第二端B,从而实现对阈值存储模块110的第二端B进行复位。
经过复位后,在阈值电压存储子阶段t00,向阈值存储控制模块120的第二端以及数据写入控制模块140的输入端提供参考电压Vref,向阈值存储控制模块120的控制端以及阈值存储模块110的控制端提供第一补偿控制信号,向数据写入控制模块140的控制端提供第二扫描信号,向数据写入控制模块140的输入端提供参考电压Vref,向发光控制模块160的控制端提供第二发光控制信号。相应地,隔离控制模块150的第一端与该隔离控制模块150的第二端之间断开,发光控制模块160的第一端与该发光控制模块160的第二端之间断开。数据写入控制模块140的输入端与数据写入控制模块140的输出端之间断开,阈值存储控制模块120的第一端与阈值存储控制模块120的第二端之间导通,阈值存储模块110的第一端A与该阈值存储模块110的第三端之间导通。此时,高电平信号端ELVdd通过形成为二极管连接的驱动晶体管T1向阈值存储模块110充电,同时,通过数据线写入的参考电压Vref也写入阈值存储模块110,这样,阈值存储模块110中充入的电压为ELVDD-|Vth|-Vref。在此阶段,阈值存储模块110中存储了驱动晶体管的阈值电压。
数据电压写入阶段t1和发光阶段t2都是设置在场的行扫描阶段ta内,而且数据电压扫描写入阶段t1的时间和发光阶段t2的时间的和不大于场行扫描的时间ta0。一般地,根据发光二极管的效率、发光二极管驱动电流以及需要达到显示亮度来设定发光二极管的发光时间t2。剩余的设置本发明的扫描时间t10,再将扫描时间t10除以总行数,就可以得到每一行的扫描时间。
本发明的实际应用到行扫描时间t10/N是小于原始数据场的行扫描时间ta0/N,其中,N为栅线的总行数,ta0为场行扫描的时间。
在数据电压写入阶段t1,向阈值存储控制模块120的第二端以及数据写入控制模块140的输入端提供数据电压,向阈值存储控制模块120的控制端以及阈值存储模块110的控制端提供第二补偿控制信号,向数据写入控制模块140的控制端提供第一扫描信号,向发光控制模块160的控制端提供第二发光控制信号。在数据电压写入阶段,由于阈值存储模块110的第一端A与阈值存储模块110的第三端之间断开,因此,驱动晶体管T1失去二极管特性,并且处于截止状态。此时,通过栅线Gate提供第一扫描信号,使得数据写入控制模块140的输入端与数据写入模块140的输出端导通,从而将数据电压写入数据存储模块130中。由于隔离控制模块150的第一端和隔离控制模块150的第二端之间断开,因此,数据电压不会写入到阈值存储模块110中。
在发光子阶段t2,向阈值存储控制模块120的控制端以及阈值存储模块110的控制端提供第二补偿控制信号,向数据写入控制模块140的控制端提供第二扫描信号,向发光控制模块160的控制端提供第一发光控制信号,发光控制模块160的第一端和该发光控制模块160的第二端导通。阈值存储模块110中保存的电荷和数据存储模块130中保存的电荷形成的电压加载到驱动晶体管T1的栅极和源极(即,第一极),驱动晶体管T1导通,并生成驱动电流。
由于在场消隐阶段tb内的阈值电压刷新阶段t0中,阈值存储模块110中存储了驱动晶体管的阈值电压Vth,因此,在发光子阶段,驱动晶体管T1产生的驱动电流与驱动晶体管T1的阈值电压无关。
在本发明中,通过数据线向像素电路提供用于复位的参考电压Vref和数据电压,从而可以无需设置专门提供所述参考电压的复位信号线,从而可以减少包括所述像素电路的显示面板中的走线数量,从而可以在显示面板中设置更多的像素单元,以提高显示面板的分辨率。
并且,在本发明中,对所有像素电路的阈值电压的刷新都集中在场消隐阶段中进行,因此,阈值存储控制模块120以及阈值存储模块110进行控制的阈值存储控制信号为电平信号而非扫描信号,从而可以简化驱动电路的设计。同样地,控制发光控制模块160的发光控制信号也为电平信号而非扫描信号,也可以简化驱动电路的设计。由此,本发明所提供的像素电路更加有利于实现窄边框。
在本发明所提供的像素电路中,数据电压存储在数据存储模块中,驱动晶体管的阈值电压存储在阈值存储模块中,因此,可以在不同的阶段分别存储数据电压和驱动晶体管的阈值电压。如上文中所述,在场消隐阶段中将驱动晶体管的阈值电压存储在阈值存储模块中,而场消隐阶段tb持续的时间较长(可以将其设定为扫描数行甚至几十行栅线的时间),复位子阶段t0r持续第一预定时间h1设置较短,因此阈值电压存储子阶段t00持续第二预定时间h2可以设置很长,从一行到几十行的时间,远远大于现有技术阈值电压写入所持续的一行的时间,从而可以提高驱动晶体管在二极管状态下对阈值存储模块的充电率,使得驱动晶体管的阈值电压写入更加准确,进而提高显示面板发光的均匀性。
并且,在本发明中,数据电压存储在数据存储模块中,驱动晶体管的阈值电压存储在阈值存储模块中,在数据写入子阶段,数据存储模块通过隔离控制模块与阈值存储模块隔开,从而可以防止在数据写入子阶段阈值电压和数据电压互相影响,确保电路的稳定性。
在本发明中,对数据存储模块130的具体类型并不做特殊的规定,只要能够在数据写入子阶段存储数据电压即可。为了简化电路结构,优选地,如图2所示,数据存储模块130可以包括数据存储电容Cs-data,具体地,数据存储电容Cs-data的第一端形成为数据存储模块130的第一端,数据存储电容Cs-data的第二端形成为数据存储模块130的第二端C。通过数据写入控制模块140写入的数据电压可以直接存储在数据存储电容Cs-data中。
作为一种优选实施方式,数据写入控制模块140可以包括数据写入晶体管T6,该数据写入晶体管T6的栅极形成为数据写入控制模块T6的控制端,数据写入晶体管T6的第一极形成为数据写入控制模块140的输入端,数据写入晶体管T6的第二极形成为数据写入控制模块140的输出端。
数据写入晶体管T6的第一极和数据写入晶体管T6的第二极能够在该数据写入晶体管T6的栅极接收到第一扫描信号时导通。并且,数据写入晶体管T6的第一极和数据写入晶体管T6的第二极能够在该数据写入晶体管T6的栅极接收到第二扫描信号时断开。
在本发明中,对隔离控制模块150的具体结构不做特殊的限制,为了使得所述像素电路具有简单的结构,优选地,如图2所示,隔离控制模块150包括隔离控制晶体管T5,该隔离控制晶体管T5的栅极形成为隔离控制模块150的控制端,隔离控制晶体管T5的第一极形成为隔离控制模块150的第一端,隔离控制晶体管T5的第二极形成为该隔离控制模块150的第二端。隔离控制晶体管T5的第一极和隔离控制晶体管T5的第二极能够在该隔离控制晶体管T5的栅极接收到第一发光控制信号时导通,且隔离控制晶体管T5的第一极和隔离控制晶体管T5的第二极能够在该隔离控制晶体管T5的栅极接收到第二发光控制信号时截止。
为了简化像素电路的结构,优选地,阈值存储模块110包括补偿晶体管T2和阈值存储电容Cs-Vth。
如图2中所示,补偿晶体管T2的栅极形成为阈值存储模块110的控制端,补偿晶体管T2的第一极形成为阈值存储模块110的第一端A,补偿晶体管T2的第二极形成为阈值存储模块110的第三端。补偿晶体管T2的第一极和补偿晶体管T2的第二极能够在该补偿晶体管T2的栅极接收到第一补偿控制信号时导通,补偿晶体管T2的第一极和补偿晶体管T2的第二极能够在该补偿晶体管T2的栅极接收到第二补偿控制信号时断开。
阈值存储电容Cs-Vth的第一端与补偿晶体管T2的第一极电连接,阈值存储电容Cs-Vth的第二端形成为阈值存储模块110的第二端B。
作为本发明的一种优选实施方式,阈值存储控制模块120包括阈值存储控制晶体管T3,该阈值存储控制晶体管T3的栅极形成为阈值存储控制模块120的控制端,阈值存储控制晶体管T3的第一极形成为阈值存储控制模块120的第一端,阈值存储控制晶体管T3的第二极形成为阈值存储控制模块120的第二端。
阈值存储控制晶体管T3的第一极和阈值控制晶体管T3的第二极能够在阈值存储控制晶体管T3的栅极接收到第一补偿控制信号时导通,阈值存储控制晶体管T3的第一极和阈值控制晶体管T3的第二极能够在阈值存储控制晶体管T3的栅极接收到第二补偿控制信号时断开。
为了简化像素电路的电路结构,优选地,发光控制模块160包括发光控制晶体管T4,该发光控制晶体管T4的栅极形成为发光控制模块160的控制端,发光控制晶体管T4的第一极形成为发光控制模块160的第一端,发光控制晶体管T4的第二极形成为发光控制模块160的第二端。
发光控制晶体管T4的第一极和发光控制晶体管T4的第二极能够在该发光控制晶体管T4的栅极接收到第一发光控制信号时导通,发光控制晶体管T4的第一极和发光控制晶体管T4的第二极能够在该发光控制晶体管T4的栅极接收到第二发光控制信号时断开。
作为本发明的一种具体实施方式,如图1和图2所示,驱动晶体管T1为P型晶体管,相应地,所述第一扫描信号为低电平信号,第二扫描信号为高电平信号。
为了便于制造和便于控制,优选地,所述第一发光控制信号为低电平信号,所述第二发光控制信号为高电平信号;所述第一补偿控制信号为低电平信号,所述第二补偿控制信号为高电平信号。相应地,像素电路中所有晶体管均为P型晶体管。即,在图2中所示的实施方式中,补偿晶体管T2、阈值存储控制晶体管T3、发光控制晶体管T4、隔离控制晶体管T5、数据写入晶体管T6均为P型晶体管。
作为本发明的第二个方面,提供一种显示面板,如图1和图2所示,所述显示面板包括多条栅线、多条数据线100和多个发光控制信号线EM,多条所述栅线与多条数据线100交叉,将所述显示面板划分为多个像素单元,每行像素单元对应一条栅线、一条发光控制信号线,每列像素单元对应一条数据线,每个所述像素单元内均设置有像素电路,其中,所述显示面板还包括补偿控制信号线Wth,每行像素单元对应一条补偿控制信号线Wth,所述像素电路为本发明所提供的上述像素电路,数据写入控制模块140的控制端与相应的栅线电连接,阈值存储模块110的控制端与相应的补偿控制信号线Wth电连接,数据写入控制模块140的输入端与相应的数据线100电连接。
当所述显示面板进行显示时,不需要专门设置复位信号线,从而可以在显示区设置更多的像素单元,以获得更高的分辨率。
显示面板的每一帧显示周期都包括场消隐阶段tb(V-blank)和行扫描阶段ta(V-active)。在本发明所提供的显示面板中,在场消隐阶段对所有的像素单元中的像素电路进行阈值处理。在行扫描阶段ta,依次对各行像素单元进行扫描,应依次向各列像素单元提供数据电压,并使得各个像素单元中的发光二极管OLED发光。具体地,行扫描阶段ta阶段被划分为数据写入子阶段t1和发光子阶段t2两个阶段。在数据写入子阶段完成对各行像素单元的扫描以及对各列像素单元的数据电压写入,并且在发光子阶段,控制所有像素单元发光,进行集中显示。在本发明中,由于所有的像素单元均集中在后半帧进行,有利于不同颜色的像素单元发出的光线颜色的混合,从而可以获得更好的显示效果。
作为一种优选实施方式,所述像素电路为图2中所示的像素电路。下面结合图2至图7对包括图2中所示的像素电路的显示面板的工作原理进行详细的解释和说明。
本发明所提供的显示面板包括多条栅线。在图3中所示的具体实施方式中,所举实施例为分辨率为1440×2560的显示面板,其中包括2560条栅线,G1表示第一条栅线,G2表示第二条栅线,Gn表示第n条栅线,G2560表示第2560条栅线。发光二极管OLED的阴极与低电平信号端ELVss电连接。
如图3所示,场消隐阶段tb中包含阈值电压刷新阶段t0,阈值电压刷新阶段t0又包括复位子阶段t0r和阈值存子阶段t00。在本发明中,vth刷新阶段t0包括复位子阶段t0r和阈值电压存储子阶段t00。如上文中所述,复位子阶段t0r持续第一预定时间h1,阈值电压存储子阶段t00持续第二预定时间h2,其中,h1<h2,在复位子阶段t0r,发光二极管OLED是发光的,为了提高显示对比度,该复位子阶段t0r的持续时间不宜过长。
在复位子阶段t0r,向所有的补偿控制信号线Wth提供第一补偿控制信号,向所有的栅线提供第二扫描信号,向所有的数据线提供参考电压Vref,向所有的发光控制信号线EM提供第一发光控制信号。在此复位子阶段t0r,阈值存储控制晶体管T3、补偿晶体管T2、隔离控制晶体管T5、发光控制晶体管T4导通,数据写入晶体管T6截止。补偿晶体管T2的导通使得驱动晶体管T1形成二极管连接。此时的等效电路图如图4所示,驱动晶体管T1的栅极以及第二极向发光二极管OLED的阳极放电,并将驱动晶体管T1的栅极以及阈值存储模块110的第一端A电压嵌位到发光二极管OLED的阳极电压。通常,发光二极管OLED的阳极电压低于高电平信号端提供的高电平电压ELLVDD与驱动晶体管T1的阈值电压Vth之差(即,VA<ELLVDD-Vth),从而实现对驱动晶体管T1的栅极的复位。阈值存储控制晶体管T3的导通将参考电压Vref写入阈值存储电容Cs-Vth的第二端(即,阈值存储模块110的第二端B),从而实现对阈值存储模块110的第二端B进行复位。
经过复位子阶段T0r后,在阈值电压存储子阶段t00,向所有的补偿控制信号线Wth提供第一补偿控制信号,向所有的栅线提供第二扫描信号,向所有的数据线提供参考电压Vref,向所有的发光控制信号线EM提供第二发光控制信号。在此阈值电压存储子阶段t00,阈值存储控制晶体管T3、补偿晶体管T2导通,隔离控制晶体管T5、发光控制晶体管T4、数据写入晶体管T6截止。此阶段的等效电路图如如图5所示。此时,高电平信号端ELVdd通过形成为二极管连接的驱动晶体管T1向阈值存储电容Cs-Vth充电,同时,通过数据线写入的参考电压Vref也写入阈值存储电容Cs-Vth,这样,阈值存储电容Cs-Vth中充入的电压为ELVDD-|Vth|-Vref。在此阶段,阈值存储电容Cs-Vth中存储了驱动晶体管的阈值电压。具体地,驱动晶体管T1形成为二极管连接,如图5中所示的等效电路,驱动晶体管T1两端的正向电压即为Vth。阈值存储模块110的第二端B的电压为Vref,阈值存储模块110的第一端A的电压为ELVDD-|Vth|。驱动晶体管T1的栅源等效电容CGS-T1上存储的电荷QCGS-T1由公式(1)表示,阈值存储电容Cs-Vth上存储的电荷QCs-Vth由公式(2)表示,数据存电容上存储的电荷保持上一帧电荷,阈值存储模块110的第一端A处的电荷总量QA由公式(3)表示,阈值存储模块110的第二端B的电荷总量QB由公式(4)表示;
QCGS-T1=CGS-T1×|Vth| (1)
QCs-Vth=Cs-Vth×(ELVDD-|Vth|-Vref) (2)
QA=Cs-Vth×(ELVDD-|Vth|-Vref)-CGS-T1×|Vth| (3)
QB=Cs-Vth×(ELVDD-|Vth|-Vref) (4)
其中,Cs-Vth为阈值存储电容Cs-Vth的电容量,ELVDD为高电平信号端ELVdd提供的高电平电压。
在数据电压写入阶段t1,向所有的补偿控制信号线Wth提供第二补偿控制信号,依次向各条栅线提供第一扫描信号,第一扫描信号在任意一条栅线上持续预定时间,向各条数据线100提供相应的数据电压,向所有的发光控制信号线EM提供第二发光控制信号。在数据电压写入阶段t1,发光控制晶体管T4、隔离控制晶体管T5、补偿晶体管T2和阈值存储控制晶体管T3截止。由补偿晶体管T2截止,因此,驱动晶体管T1失去二极管特性,并且处于截止状态。此时,接收到第一扫描信号的栅线,使得该栅线对应的像素电路中的数据写入晶体管T6导通,从而将数据电压写入数据存储电容Cs-data中。此时接收到第一扫描信号的像素电路的等效电路如图6所示,由于隔离控制晶体管T5截止,数据存储电容Cs-data不会向阈值电压存储晶体管Cs-Vth漏电。在磁轭阶段,当所有栅线扫描结束后,所有的数据电路的数据存储电容中都存储有相应的数据电压。
由于驱动晶体管T1截止,因此驱动晶体管T1的栅源等效电容CGS-T1近似不存在。阈值存储模块110的第一端A和阈值存储模块110的第二端B处于浮置状态,数据存储模块的第二端C的电压为Vdata。阈值存储电容Cs-Vth上的电压为ELVDD-|Vth|-Vref,阈值存储电容Cs-Vth上存储的电荷QCs-Vth为Cs-Vth×(ELVDD-|Vth|-Vref),数据存储电容上存储的电荷QCs-data为Cs-data×(ELVDD-Vdata)。
阈值存储模块110的第一端A处的电荷总量保持不变,如公式(3)所示,阈值存储模块110的第二端B处的电荷总量QB保持不变,如公式(4)所示,数据存储模块的第二端C的电荷总量Qc如公式(5)所示:
Qc=-Cs-data×(ELVDD-Vdata) (5)
在发光子阶段t2,向所有的补偿控制信号线Wth提供第二补偿控制信号,向所有栅线提供第二扫描信号,数据线上电压就和数据存储模块以及阈值存储模块隔离开。向所有的发光控制信号线EM提供第一发光控制信号。发光控制晶体管T4和隔离控制晶体管T5导通,数据写入晶体管T6、补偿晶体管T2和阈值存储控制晶体管T3截止。在发光子阶段的等效电路图如图7所示,阈值存储模块110中保存的电荷和数据存储模块130中保存的电荷形成的电压加载到驱动晶体管T1的栅极和源极(即,第一极),驱动晶体管T1形成为电流源,并生成驱动电流。
阈值存储模块110的第二端B处的电压VB如公式(6)所示,驱动晶体管T1在阈值存储模块110的第二端B处的电压VB驱动下产生的驱动电流Isd(sat)如公式(7)所示。
其中,μp为P型MOS管的迁移率;
Cox为驱动晶体管的驱动晶体管的本征电容;
为驱动晶体管的宽长比。
通过公式(8)可以看出,驱动电流与驱动晶体管T1的阈值电压无关,与高电平信号端ELVdd提供的高电平信号也无关,也就是说,发光二极管OLED在发光时不再受到阈值电压不均匀以及内阻压降(RC loading)的影响,从而可以提高显示面板发光的均匀性。
作为本发明的第三个方面,提供一种本发明所提供的上述显示面板的驱动方法,其中,每帧图像的显示周期都包括场消隐阶段和行扫描阶段,所述场回扫阶段包括复位子阶段和阈值电压存储子阶段,行扫描阶段包括数据写入子阶段和发光子阶段,在每个显示周期中,所述驱动方法都包括:
在所述复位子阶段,向所述显示面板的所有补偿控制信号线提供第一补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第一发光控制信号,向所述显示面板的所有数据线提供参考电压,其中,所述第二扫描信号与所述第一扫描信号相位相反;
在所述阈值电压存储子阶段,向所述显示面板的所有补偿控制信号线提供第一补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第二发光控制信号,向所述显示面板的所有数据线提供参考电压,其中,所述第二发光控制信号与所述第一发光控制信号相位相反;
在所述数据写入子阶段,向所述显示面板的所有补偿控制信号线提供第二补偿控制信号,按照预定扫描顺序依次向各条栅线提供第一扫描信号,向各条数据线提供相应的数据电压,向所述显示面板的所有发光控制信号线提供第二发光控制信号,其中,在每条栅线上,所述第一扫描信号持续预定时间;
在所述发光子阶段,向所述显示面板的所有补偿控制信号线提供第二补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,这时数据线就和数据存储模块和阈值存储模块隔离开,数据线上电压不会对存储电容上电荷产生影响。,向所述显示面板的所有发光控制信号线提供第一发光控制信号。
上文中已经对所述驱动方法的具体工作流程进行了详细的说明,这里不再赘述。
在本发明所提供的驱动方法中,在场消隐阶段中将驱动晶体管的阈值电压存储在阈值存储模块中,而场消隐阶段持续的时间较长(可以将其设定为扫描数行甚至几十行栅线的时间),从而可以提高驱动晶体管在二极管状态下对阈值存储模块的充电率,使得驱动晶体管的阈值电压写入更加准确,进而提高显示面板发光的均匀性。并且,行扫描阶段被划分为数据写入子阶段和发光子阶段两个阶段。在数据写入子阶段完成对各行像素单元的扫描以及对各列像素单元的数据电压写入,并且在发光子阶段,控制所有像素单元发光,进行集中显示。在本发明中,由于所有的像素单元均集中在后半帧进行,有利于不同颜色的像素单元发出的光线颜色的混合,从而可以获得更好的显示效果。并且,由于发光子阶段的时间小于或等于半帧的时间,从而增加了驱动晶体管的发光电流,提高了数据电压的驱动动态范围,有利于减少驱动晶体管的沟道长度,从而可以提高驱动电流,并有利于减低能耗。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (10)
1.一种像素电路,其特征在于,所述像素电路包括驱动晶体管、阈值存储模块、阈值存储控制模块、数据存储模块、数据写入控制模块、隔离控制模块、发光控制模块和发光二极管,
所述驱动晶体管的栅极与所述阈值存储模块的第一端电连接,所述驱动晶体管的第一极与高电平信号端以及所述数据存储模块的第一端均电连接,所述驱动晶体管的第二极与所述发光控制模块的第一端以及阈值存储模块的第三端均电连接;
所述阈值存储模块的第二端与所述阈值存储控制模块的第一端以及所述隔离控制模块的第一端均电连接,所述阈值存储模块的控制端与所述阈值存储控制模块的控制端电连接;
所述阈值存储控制模块的第二端与所述数据写入控制模块的输入端电连接,所述阈值存储控制模块的控制端以及所述阈值存储模块的控制端接收到第一补偿控制信号时,所述阈值存储控制模块的第二端与所述阈值存储控制模块的第一端导通,所述阈值存储模块的第一端与所述阈值存储模块的第三端导通,以存储通过所述阈值存储控制模块写入的电压以及所述驱动晶体管的阈值电压;
所述数据存储模块用于存储通过所述数据写入控制模块写入的数据电压,所述数据存储模块的第二端与所述隔离控制模块的第二端电连接;
所述数据写入控制模块的输出端与所述数据存储模块的第二端电连接,所述数据写入控制模块的控制端接收到第一扫描信号时,所述数据写入控制模块的输入端与该数据写入控制模块的输出端导通;
所述隔离控制模块的控制端与所述发光控制模块的控制端电连接,所述隔离控制模块的控制端接收到第一发光控制信号时,所述隔离控制模块的第一端和该隔离控制模块的第二端导通;
所述发光控制模块的第二端与所述发光二极管的阳极电连接,所述发光控制模块的控制端接收到第一发光控制信号时,所述发光控制模块的第一端和该发光控制模块的第二端导通。
2.根据权利要求1所述的像素电路,其特征在于,所述数据存储模块包括数据存储电容,所述数据存储电容的第一端形成为所述数据存储模块的第一端,所述数据存储电容的第二端形成为所述数据存储模块的第二端。
3.根据权利要求1所述的像素电路,其特征在于,所述数据写入控制模块包括数据写入晶体管,所述数据写入晶体管的栅极形成为所述数据写入控制模块的控制端,所述数据写入晶体管的第一极形成为所述数据写入控制模块的输入端,所述数据写入晶体管的第二极形成为所述数据写入控制模块的输出端,
所述数据写入晶体管的第一极和所述数据写入晶体管的第二极能够在该数据写入晶体管的栅极接收到第一扫描信号时导通,并且,所述数据写入晶体管的第一极和所述数据写入晶体管的第二极能够在该数据写入晶体管的栅极接收到第二扫描信号时断开,所述第二扫描信号与所述第一扫描信号相位相反。
4.根据权利要求1所述的像素电路,其特征在于,所述隔离控制模块包括隔离控制晶体管,所述隔离控制晶体管的栅极形成为所述隔离控制模块的控制端,所述隔离控制晶体管的第一极形成为所述隔离控制模块的第一端,所述隔离控制晶体管的第二极形成为所述隔离控制模块的第二端,
所述隔离控制晶体管的第一极和所述隔离控制晶体管的第二极能够在该隔离控制晶体管的栅极接收到第一发光控制信号时导通,且所述隔离控制晶体管的第一极和所述隔离控制晶体管的第二极能够在该隔离控制晶体管的栅极接收到第二发光控制信号时截止,所述第一发光控制信号与所述第二发光控制信号相位相反。
5.根据权利要求1所述的像素电路,其特征在于,所述阈值存储模块包括补偿晶体管和阈值存储电容,
所述补偿晶体管的栅极形成为所述阈值存储模块的控制端,所述补偿晶体管的第一极形成为所述阈值存储模块的第一端,所述补偿晶体管的第二极形成为所述阈值存储模块的第三端,所述补偿晶体管的第一极和所述补偿晶体管的第二极能够在该补偿晶体管的栅极接收到第一补偿控制信号时导通,所述补偿晶体管的第一极和所述补偿晶体管的第二极能够在该补偿晶体管的栅极接收到第二补偿控制信号时断开,所述第一补偿控制信号与所述第二补偿控制信号相位相反;
所述阈值存储电容的第一端与所述补偿晶体管的第一极电连接,所述阈值存储电容的第二端形成为所述阈值存储模块的第二端。
6.根据权利要求1所述的像素电路,其特征在于,所述阈值存储控制模块包括阈值存储控制晶体管,所述阈值存储控制晶体管的栅极形成为所述阈值存储控制模块的控制端,所述阈值存储控制晶体管的第一极形成为所述阈值存储控制模块的第一端,所述阈值存储控制晶体管的第二极形成为所述阈值存储控制模块的第二端,
所述阈值存储控制晶体管的第一极和所述阈值控制晶体管的第二极能够在该阈值存储控制晶体管的栅极接收到第一补偿控制信号时导通,所述阈值存储控制晶体管的第一极和所述阈值控制晶体管的第二极能够在所述阈值存储控制晶体管的栅极接收到第二补偿控制信号时断开,所述第一补偿控制信号与所述第二补偿控制信号相位相反。
7.根据权利要求1至6中任意一项所述的像素电路,其特征在于,所述发光控制模块包括发光控制晶体管,所述发光控制晶体管的栅极形成为所述发光控制模块的控制端,所述发光控制晶体管的第一极形成为所述发光控制模块的第一端,所述发光控制晶体管的第二极形成为所述发光控制模块的第二端,
所述发光控制晶体管的第一极和所述发光控制晶体管的第二极能够在该发光控制晶体管的栅极接收到第一发光控制信号时导通,所述发光控制晶体管的第一极和所述发光控制晶体管的第二极能够在该发光控制晶体管的栅极接收到第二发光控制信号时断开,所述第一发光控制信号与所述第二发光控制信号相位相反。
8.根据权利要求1至6中任意一项所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管,所述第一扫描信号为低电平信号,所述第一发光控制信号为低电平信号,所述第一补偿控制信号为低电平信号。
9.一种显示面板,所述显示面板包括多条栅线、多条数据线和多个发光控制信号线,多条所述栅线与多条所述数据线交叉,将所述显示面板划分为多个像素单元,每行像素单元对应一条栅线、一条发光控制信号线,每列像素单元对应一条数据线,每个所述像素单元内均设置有像素电路,其特征在于,所述显示面板还包括补偿控制信号线,每行像素单元对应一条补偿控制信号线,所述像素电路为权利要求1至8中任意一项所述的像素电路,所述数据写入控制模块的控制端与相应的栅线电连接,所述阈值存储模块的控制端与相应的补偿控制信号线电连接,所述数据写入控制模块的输入端与相应的数据线电连接。
10.一种显示面板的驱动方法,其特征在于,所述显示面板为权利要求9所述的显示面板,每帧图像的显示周期都包括场消隐阶段和行扫描阶段,所述场消隐阶段内包括复位子阶段和阈值电压存储子阶段,行扫描阶段包括数据写入子阶段和发光子阶段,在每个显示周期中,所述驱动方法都包括:
在所述复位子阶段,向所述显示面板的所有补偿控制信号线提供第一补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第一发光控制信号,向所述显示面板的所有数据线提供参考电压,其中,所述第二扫描信号与所述第一扫描信号相位相反;
在所述阈值电压存储子阶段,向所述显示面板的所有补偿控制信号线提供第一补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第二发光控制信号,向所述显示面板的所有数据线提供参考电压,其中,所述第二发光控制信号与所述第一发光控制信号相位相反;
在所述数据写入子阶段,向所述显示面板的所有补偿控制信号线提供第二补偿控制信号,按照预定扫描顺序依次向各行栅线提供第一扫描信号,向各条数据线提供相应的数据电压,向所述显示面板的所有发光控制信号线提供第二发光控制信号,其中,在每条栅线上,所述第一扫描信号持续预定时间;
在所述发光子阶段,向所述显示面板的所有补偿控制信号线提供第二补偿控制信号,向所述显示面板的所有栅线提供第二扫描信号,向所述显示面板的所有发光控制信号线提供第一发光控制信号。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810315910.7A CN108447446A (zh) | 2018-04-10 | 2018-04-10 | 像素电路、显示面板及其驱动方法 |
US16/611,411 US11062655B2 (en) | 2018-04-10 | 2019-04-05 | Pixel circuit, display panel and driving method thereof |
PCT/CN2019/081626 WO2019196758A1 (zh) | 2018-04-10 | 2019-04-05 | 像素电路、显示面板及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810315910.7A CN108447446A (zh) | 2018-04-10 | 2018-04-10 | 像素电路、显示面板及其驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108447446A true CN108447446A (zh) | 2018-08-24 |
Family
ID=63199617
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810315910.7A Pending CN108447446A (zh) | 2018-04-10 | 2018-04-10 | 像素电路、显示面板及其驱动方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11062655B2 (zh) |
CN (1) | CN108447446A (zh) |
WO (1) | WO2019196758A1 (zh) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019114429A1 (zh) * | 2017-12-15 | 2019-06-20 | 京东方科技集团股份有限公司 | 像素驱动电路、像素电路和显示装置及其驱动方法 |
WO2019196758A1 (zh) * | 2018-04-10 | 2019-10-17 | 京东方科技集团股份有限公司 | 像素电路、显示面板及其驱动方法 |
CN110827757A (zh) * | 2019-10-28 | 2020-02-21 | 福建华佳彩有限公司 | Oled电路补偿方法 |
CN111402807A (zh) * | 2020-04-29 | 2020-07-10 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板及其驱动方法 |
CN111508422A (zh) * | 2020-04-27 | 2020-08-07 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板 |
CN111785210A (zh) * | 2020-07-16 | 2020-10-16 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板、显示装置 |
CN111883063A (zh) * | 2020-07-17 | 2020-11-03 | 合肥维信诺科技有限公司 | 像素电路、显示面板及显示装置 |
CN113707089A (zh) * | 2021-09-02 | 2021-11-26 | 合肥维信诺科技有限公司 | 一种像素驱动电路、显示面板及显示装置 |
CN114241978A (zh) * | 2021-12-21 | 2022-03-25 | 昆山国显光电有限公司 | 像素电路及其驱动方法和显示面板 |
CN114582286A (zh) * | 2022-03-18 | 2022-06-03 | 武汉华星光电半导体显示技术有限公司 | 像素驱动电路及显示装置 |
CN116564233A (zh) * | 2023-04-27 | 2023-08-08 | 惠科股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210085628A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 유기발광 표시장치와 그 구동방법 |
CN111063305A (zh) * | 2020-01-07 | 2020-04-24 | 深圳市华星光电半导体显示技术有限公司 | 像素电路、显示面板及像素电路基准电压的补偿方法 |
CN113436570B (zh) * | 2020-03-23 | 2022-11-18 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示基板和显示装置 |
CN111627394B (zh) * | 2020-06-30 | 2021-10-22 | 京东方科技集团股份有限公司 | 一种控制电路及其驱动方法、显示装置 |
TWI735333B (zh) * | 2020-09-09 | 2021-08-01 | 友達光電股份有限公司 | 顯示裝置及其驅動方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050052377A1 (en) * | 2003-09-08 | 2005-03-10 | Wei-Chieh Hsueh | Pixel driving circuit and method for use in active matrix OLED with threshold voltage compensation |
CN1658263A (zh) * | 2003-11-24 | 2005-08-24 | 三星Sdi株式会社 | 图像显示设备及其驱动方法 |
CN105513535A (zh) * | 2016-01-29 | 2016-04-20 | 上海天马有机发光显示技术有限公司 | 一种像素驱动电路及其驱动方法、阵列基板 |
CN105976758A (zh) * | 2014-06-04 | 2016-09-28 | 上海天马有机发光显示技术有限公司 | 一种有机发光显示器的像素补偿电路及方法 |
CN107507566A (zh) * | 2017-10-13 | 2017-12-22 | 京东方科技集团股份有限公司 | 像素驱动电路、显示装置和驱动方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101645404B1 (ko) * | 2010-07-06 | 2016-08-04 | 삼성디스플레이 주식회사 | 유기 전계발광 표시장치 |
KR20120062251A (ko) * | 2010-12-06 | 2012-06-14 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
CN104200771B (zh) | 2014-09-12 | 2017-03-01 | 上海天马有机发光显示技术有限公司 | 像素电路、阵列基板及显示装置 |
CN108447446A (zh) | 2018-04-10 | 2018-08-24 | 京东方科技集团股份有限公司 | 像素电路、显示面板及其驱动方法 |
-
2018
- 2018-04-10 CN CN201810315910.7A patent/CN108447446A/zh active Pending
-
2019
- 2019-04-05 US US16/611,411 patent/US11062655B2/en active Active
- 2019-04-05 WO PCT/CN2019/081626 patent/WO2019196758A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050052377A1 (en) * | 2003-09-08 | 2005-03-10 | Wei-Chieh Hsueh | Pixel driving circuit and method for use in active matrix OLED with threshold voltage compensation |
CN1658263A (zh) * | 2003-11-24 | 2005-08-24 | 三星Sdi株式会社 | 图像显示设备及其驱动方法 |
CN105976758A (zh) * | 2014-06-04 | 2016-09-28 | 上海天马有机发光显示技术有限公司 | 一种有机发光显示器的像素补偿电路及方法 |
CN105513535A (zh) * | 2016-01-29 | 2016-04-20 | 上海天马有机发光显示技术有限公司 | 一种像素驱动电路及其驱动方法、阵列基板 |
CN107507566A (zh) * | 2017-10-13 | 2017-12-22 | 京东方科技集团股份有限公司 | 像素驱动电路、显示装置和驱动方法 |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019114429A1 (zh) * | 2017-12-15 | 2019-06-20 | 京东方科技集团股份有限公司 | 像素驱动电路、像素电路和显示装置及其驱动方法 |
US11282451B2 (en) | 2017-12-15 | 2022-03-22 | Boe Technology Group Co., Ltd. | Pixel driving circuit, pixel circuit, display device, and driving method thereof |
US11062655B2 (en) | 2018-04-10 | 2021-07-13 | Boe Technology Group Co., Ltd. | Pixel circuit, display panel and driving method thereof |
WO2019196758A1 (zh) * | 2018-04-10 | 2019-10-17 | 京东方科技集团股份有限公司 | 像素电路、显示面板及其驱动方法 |
CN110827757A (zh) * | 2019-10-28 | 2020-02-21 | 福建华佳彩有限公司 | Oled电路补偿方法 |
CN111508422A (zh) * | 2020-04-27 | 2020-08-07 | 昆山国显光电有限公司 | 像素电路及其驱动方法、显示面板 |
CN111402807A (zh) * | 2020-04-29 | 2020-07-10 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板及其驱动方法 |
CN111785210A (zh) * | 2020-07-16 | 2020-10-16 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板、显示装置 |
CN111883063A (zh) * | 2020-07-17 | 2020-11-03 | 合肥维信诺科技有限公司 | 像素电路、显示面板及显示装置 |
CN113707089A (zh) * | 2021-09-02 | 2021-11-26 | 合肥维信诺科技有限公司 | 一种像素驱动电路、显示面板及显示装置 |
CN114241978A (zh) * | 2021-12-21 | 2022-03-25 | 昆山国显光电有限公司 | 像素电路及其驱动方法和显示面板 |
CN114582286A (zh) * | 2022-03-18 | 2022-06-03 | 武汉华星光电半导体显示技术有限公司 | 像素驱动电路及显示装置 |
CN114582286B (zh) * | 2022-03-18 | 2023-09-26 | 武汉华星光电半导体显示技术有限公司 | 像素驱动电路及显示装置 |
CN116564233A (zh) * | 2023-04-27 | 2023-08-08 | 惠科股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2019196758A1 (zh) | 2019-10-17 |
US20200168156A1 (en) | 2020-05-28 |
US11062655B2 (en) | 2021-07-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108447446A (zh) | 像素电路、显示面板及其驱动方法 | |
CN106097964B (zh) | 像素电路、显示面板、显示设备及驱动方法 | |
CN106558287B (zh) | 有机发光像素驱动电路、驱动方法及有机发光显示面板 | |
CN104424886B (zh) | 有机发光显示设备 | |
CN108597450A (zh) | 像素电路及其驱动方法、显示面板 | |
CN104658484B (zh) | 显示装置、像素驱动电路及其驱动方法 | |
CN103578425B (zh) | 显示面板、显示装置及电子设备 | |
CN110021263A (zh) | 像素电路及其驱动方法、显示面板 | |
CN109599062A (zh) | 像素电路及其驱动方法、显示装置 | |
US11069298B2 (en) | Driving circuit, display panel, driving method and display device | |
CN103578422B (zh) | 显示设备及电子装置以及显示面板的驱动方法 | |
CN100423070C (zh) | 具有往复转换工作电流驱动电路和同步行扫描的oled显示器 | |
CN108510936A (zh) | 电致发光显示装置 | |
CN110520922A (zh) | 显示驱动电路、方法、以及显示设备 | |
CN110021264A (zh) | 像素电路及其驱动方法、显示面板 | |
CN110010072A (zh) | 像素电路及其驱动方法、显示装置 | |
CN108257549A (zh) | 电致发光显示器 | |
US20040036664A1 (en) | Electronic device, method of driving electronic device, and electronic apparatus | |
CN106531075A (zh) | 有机发光像素驱动电路、驱动方法以及有机发光显示面板 | |
CN109308879A (zh) | 有机发光显示器和感测其劣化的方法 | |
CN101770745B (zh) | 显示装置、显示装置驱动方法及电子设备 | |
CN107799068A (zh) | 有机发光显示器 | |
CN108877664A (zh) | 像素电路及其驱动方法、显示面板 | |
CN108376534A (zh) | 像素电路及其驱动方法、显示面板 | |
CN103038812B (zh) | 显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180824 |