CN113436570B - 一种像素电路及其驱动方法、显示基板和显示装置 - Google Patents

一种像素电路及其驱动方法、显示基板和显示装置 Download PDF

Info

Publication number
CN113436570B
CN113436570B CN202010209937.5A CN202010209937A CN113436570B CN 113436570 B CN113436570 B CN 113436570B CN 202010209937 A CN202010209937 A CN 202010209937A CN 113436570 B CN113436570 B CN 113436570B
Authority
CN
China
Prior art keywords
control
voltage
transistor
signal
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010209937.5A
Other languages
English (en)
Other versions
CN113436570A (zh
Inventor
丛宁
玄明花
张粲
杨明
王灿
张盎然
陈昊
陈小川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010209937.5A priority Critical patent/CN113436570B/zh
Priority to PCT/CN2021/075716 priority patent/WO2021190183A1/zh
Priority to US17/433,244 priority patent/US11663955B2/en
Publication of CN113436570A publication Critical patent/CN113436570A/zh
Application granted granted Critical
Publication of CN113436570B publication Critical patent/CN113436570B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B44/00Circuit arrangements for operating electroluminescent light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请实施例提供了一种像素电路及其驱动方法、显示基板和显示装置。该像素电路包括:发光器件、电流供给子电路和时间控制子电路;电流供给子电路,分别连接扫描信号端、数据信号端、发光控制端、第一电源电压端、时间控制子电路和发光器件,用于接收数据信号端的数据电压,并为发光器件提供驱动电流;时间控制子电路,分别连接扫描信号端、时长信号端、第二电源电压端、直流信号控制端和直流电压端,用于接收时长信号端的时长电压以及直流电压端输入的直流电压,并根据时长电压和直流电压,控制电流供给子电路与发光器件连通的时长,以控制发光器件的发光时长。本申请实施例能够通过电流和时长两种控制方法结合共同实现发光器件的灰阶显示。

Description

一种像素电路及其驱动方法、显示基板和显示装置
技术领域
本申请涉及显示技术领域,具体而言,本申请涉及一种像素电路及其驱动方法、显示基板和显示装置。
背景技术
微型无机发光二极管,即发光二极管微缩化和矩阵化技术,指的是在一个芯片上集成的高密度微小尺寸的发光二极管阵列。微型无机发光二极管因其高亮度、高效率、反应时间快、体积小、寿命长等诸多优点而受到广泛的关注。
但是,由于微型无机发光二极管的发光效率在低电流密度下随着电流密度的变化而变化,且色坐标也随着电流密度的变化而变化,目前仍然没有成熟的微型无机发光二极管显示驱动方案。
发明内容
本申请针对现有方式的缺点,提出一种像素电路及其驱动方法、显示基板和显示装置,用以解决现有技术没有成熟的微型无机发光二极管显示驱动方案的技术问题。
本申请实施例提供了一种像素电路,包括:发光器件、电流供给子电路和时间控制子电路;
所述电流供给子电路,分别连接扫描信号端、数据信号端、发光控制端、第一电源电压端、时间控制子电路和发光器件,用于接收所述数据信号端的数据电压,并为所述发光器件提供驱动电流;
所述时间控制子电路,分别连接扫描信号端、时长信号端、第二电源电压端、直流信号控制端和直流电压端,用于接收所述时长信号端的时长电压以及所述直流电压端输入的直流电压,并根据所述时长电压和所述直流电压,控制所述电流供给子电路与所述发光器件连通的时长,以控制所述发光器件的发光时长。
可选地,所述时间控制子电路包括第一信号写入模块和时长控制模块;
所述第一信号写入模块,分别连接所述扫描信号端、所述时长信号端、所述第二电源电压端和所述时长控制模块,用于在所述扫描信号端的控制下,将所述时长信号端的时长电压输入所述时长控制模块;
所述时长控制模块,分别连接所述直流信号控制端、所述直流电压端和所述电流供给子电路,用于在所述直流信号控制端的控制下,接收所述直流电压端的直流电压,并根据所述时长电压和所述直流电压,控制所述电流供给子电路与所述发光器件连通的时长,以控制所述发光器件的发光时长。
可选地,所述时长控制模块包括电压输入模块和开关模块;
所述电压输入模块,分别连接所述直流信号控制端、所述直流电压端、所述第一信号写入模块和所述开关模块,用于在所述直流信号控制端的控制下,将所述直流电压端的直流电压输入所述开关模块;
所述开关模块,分别连接所述第一信号写入模块、所述电流供给子电路和所述电压输入模块,用于接收所述时长电压,根据所述时长电压和所述直流电压,控制所述电流供给子电路与所述发光器件连通的时长,以控制所述发光器件的发光时长。
可选地,所述电压输入模块包括至少两个电压输入子单元,所述直流信号控制端包括至少两个子直流信号控制端,所述直流电压端包括至少两个子直流电压端;
每一所述电压输入子单元均对应一所述子直流信号控制端和一所述子直流电压端;以及
每一所述电压输入子单元的第一端与该电压输入子单元对应的所述子直流信号控制端连接,第二端与该电压输入子单元对应的所述子直流电压端连接,第三端与所述开关模块连接。
可选地,每一所述电压输入子单元均包括一晶体管;
所述晶体管的控制端连接所述子直流信号控制端,第一极连接所述子直流电压端,第二极连接所述开关模块。
可选地,所述开关模块包括第一晶体管和第一电容;
所述第一晶体管的控制端连接所述第一电容的一端和所述第一信号写入模块,第一极和第二极连接所述电流供给子电路;
所述第一电容的另一端连接所述电压输入模块。
可选地,所述第一信号写入模块包括第二晶体管和第三晶体管;
所述第二晶体管的控制端连接所述扫描信号端,第一极连接所述时长信号端,第二极连接所述时长控制模块;
所述第三晶体管的控制端连接所述扫描信号端,第一极连接所述第二电源电压端,第二极连接所述时长控制模块。
可选地,所述电流供给子电路包括第二信号写入模块、发光控制模块和驱动模块;
所述第二信号写入模块,分别连接所述扫描信号端、所述数据信号端、所述时间控制子电路和所述驱动模块,用于在所述扫描信号端的控制下,将所述数据信号端的数据电压输入所述驱动模块;
所述发光控制模块,分别连接所述发光控制端、所述第一电源电压端、所述第二信号写入模块、所述驱动模块、所述时间控制子电路和所述发光器件,用于在所述发光控制端的控制下,将所述第一电源电压端与所述驱动模块连接,以及将所述时间控制子电路与所述发光器件连接;
所述驱动模块,分别连接所述第一电源电压端、所述发光控制模块和所述第二信号写入模块,用于向所述发光器件提供驱动电流。
可选地,所述第二信号写入模块包括第四晶体管和第五晶体管;
所述第四晶体管的控制端连接所述扫描信号端,第一极连接所述数据信号端,第二极连接所述发光控制模块和所述驱动模块;
所述第五晶体管的控制端连接所述扫描信号端,第一极连接所述驱动模块,第二极连接所述时间控制子电路和所述驱动模块。
可选地,所述驱动模块包括第六晶体管和第二电容;
所述第六晶体管的控制端连接所述第二信号写入模块,第一极连接所述第二信号写入模块和所述发光控制模块,第二极连接所述时间控制子电路和所述第二信号写入模块;
所述第二电容的一端连接所述第一电源电压端,另一端连接所述第二信号写入模块和所述第六晶体管的控制端。
可选地,所述发光控制模块包括第七晶体管和第八晶体管;
所述第七晶体管的控制端连接所述发光控制端,第一极连接所述第一电源电压端,第二极连接所述驱动模块和所述第二信号写入模块;
所述第八晶体管的控制端连接所述发光控制端,第一极连接所述发光器件,第二极连接所述时间控制子电路。
可选地,像素电路包括复位模块,分别连接重置信号端、初始电压端和所述电流供给子电路,用于在所述重置信号端的控制下,将所述初始电压端的初始电压输入所述电流供给子电路,使所述电流供给子电路初始化。
可选地,所述复位模块包括第九晶体管;
所述第九晶体管的控制端连接所述重置信号端,第一极连接所述初始电压端,第二极连接所述电流供给子电路。
本申请实施例提供了一种显示基板,包括阵列设置的若干像素单元,每一所述像素单元均包括前述实施例示意的像素电路。
本申请实施例提供了一种显示装置,包括前述实施例示意的显示基板。
本申请实施例提供一种像素电路的驱动方法,用于前述实施例示意的像素电路,包括:
在所述扫描信号端的控制下,将所述数据信号端的数据电压输入所述电流供给子电路,以及将所述时长信号端的时长电压输入所述时间控制子电路;
在所述直流信号控制端和所述发光控制端的控制下,接收所述直流电压端输入的直流电压,并根据所述时长电压和所述直流电压,控制所述电流供给子电路与所述发光器件连通的时长,以控制所述发光器件的发光时长。
可选地,所述在所述扫描信号端的控制下,将所述数据信号端的数据电压输入所述电流供给子电路,以及将所述时长信号端的时长电压输入所述时间控制子电路之前,还包括:
在重置信号端的控制下,将初始电压端的初始电压输入所述电流供给子电路,以对所述电流供给子电路初始化。
本申请实施例提供的技术方案至少带来以下有益效果:
本申请实施例提供的像素电路包括电流供给子电路和时间控制子电路,本申请实施例可以通过电流供给子电路控制发光器件始终工作在高电流密度区域,即工作在器件效率稳定区域;由于时间控制子电路可以控制电流供给子电路与发光器件连通的时长,以控制发光器件的发光时长,因此,本申请实施例能够通过电流和时长两种控制方法结合共同实现发光器件的灰阶显示,本申请实施例不同的发光时长对应发光器件的不同灰阶。
本申请附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1为一种全屏时序像素电路的电路图;
图2为图1像素电路的时序图;
图3为本申请实施例提供的一种像素电路的框图;
图4-图6为本申请实施例提供的一种像素电路的具体框图;
图7为本申请实施例提供的一种像素电路的电路图;
图8为图7像素电路的时序图;
图9为本申请实施例提供的另一像素电路的电路图;
图10为图9像素电路的时序图;
图11为提供图10时序信号的GOA电路图;
图12为本申请实施例提供的像素电路在复位阶段的电路图;
图13为本申请实施例提供的像素电路在数据写入阶段的电路图;
图14为本申请实施例提供的像素电路在第一发光阶段的电路图;
图15为本申请实施例提供的像素电路在第二发光阶段的电路图;
图16为本申请实施例提供的像素电路在第三发光阶段的电路图;
图17为本申请实施例提供的一种像素电路的驱动方法流程图。
附图标记说明:
10-发光器件;11-电流供给子电路;12-时间控制子电路;13-复位模块;
121-第一信号写入模块;122-时长控制模块;1221-电压输入模块;1222-开关模块;12211-电压输入子单元;
111-第二信号写入模块;112-发光控制模块;113-驱动模块。
具体实施方式
下面详细描述本申请,本申请的实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的部件或具有相同或类似功能的部件。此外,如果已知技术的详细描述对于示出的本申请的特征是不必要的,则将其省略。下面通过参考附图描述的实施例是示例性的,仅用于解释本申请,而不能解释为对本申请的限制。
本技术领域技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语),具有与本申请所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语,应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样被特定定义,否则不会用理想化或过于正式的含义来解释。
本技术领域技术人员可以理解,除非特意声明,这里使用的单数形式“一”、“一个”、“所述”和“该”也可包括复数形式。应该进一步理解的是,本申请的说明书中使用的措辞“包括”是指存在所述特征、整数、步骤、操作、元件和/或组件,但是并不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、组件和/或它们的组。应该理解,当我们称元件被“连接”到另一元件时,它可以直接连接到其他元件,或者也可以存在中间元件。此外,这里使用的“连接”可以包括无线连接。这里使用的措辞“和/或”包括一个或更多个相关联的列出项的全部或任一单元和全部组合。
微型无机发光二极管相关技术中,如图1和图2所示,其中图1所示为一种驱动电流型发光元件的像素电路,图2为图1所示像素电路的时序图,其中,电流型发光元件包括有机电致发光二极管,或者微型无机发光二极管。
如图1所示,数据信号端DataI的数据电压VdataI控制驱动晶体管T2的工作状态,从而控制微型无机发光二极管D的工作电流;在晶体管T4导通时(GateB为低电平时),电容C2的两端分别被写入时长信号端DataT的时长电压VdataT和电压端Ramp的电压Vramp。Vramp是随时间变化的电压信号,例如图2所示,当Vramp降低时,晶体管T5的栅极电压会随着降低,当达到晶体管T5的开启条件时,晶体管T5导通,微型无机发光二极管发光,因此不同的VdataT对应不同的导通时长,从而使电流型发光元件产生不同的亮度。
如图2所示,在用于具有阵列排布的多个像素的显示面板中,用于驱动每个像素的像素电路中的电压端Ramp连接在一起,即所有像素接收统一的Vramp信号,而同一列像素电路的数据信号端DataI连接在一起,同一列像素电路的时长信号端DataT连接在一起,先依次向每一行像素电路输入数据电压VdataI和时长电压VdataT,再将所有像素电路中发光控制端(EM)输出的发光控制信号(EM)变为有效电平信号,同时电压端Ramp提供的电压Vramp也开始随时间变化,即所有的像素同时发光。
发明人发现,上述驱动方法的问题之一是无法对应高分辨率显示面板,因为数据电压VdataI和时长电压VdataT的写入时间是2H,其中1H的含义是一行像素写入数据电压或时长电压所用的时间,数值范围在几微秒到几十微秒,总写入时间需要再乘以像素单元的行数,这样仅数据电压VdataI和时长电压VdataT写入就用了几毫秒到十毫秒,微型无机发光二极管发光时间所剩无几,因此,图1和图2所示的像素电路及其驱动时序仅可对应低分辨率产品。
有鉴于此,本申请提供一种新的像素电路及其驱动方法,以解决现有技术没有成熟的微型无机发光二极管显示驱动方案的技术问题,并可对应高分辨率产品。
下面以具体地实施例对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。
本申请实施例提供一种像素电路,包括:发光器件、电流供给子电路和时间控制子电路;
电流供给子电路,分别连接扫描信号端、数据信号端、发光控制端、第一电源电压端、时间控制子电路和发光器件,用于接收数据信号端的数据电压,并为发光器件提供驱动电流;
时间控制子电路,分别连接扫描信号端、时长信号端、第二电源电压端、直流信号控制端和直流电压端,用于接收时长信号端的时长电压以及直流电压端输入的直流电压,并根据时长电压和直流电压,控制电流供给子电路与发光器件连通的时长,以控制发光器件的发光时长。
由于本申请实施例提供的像素电路包括电流供给子电路和时间控制子电路,本申请实施例可以通过电流供给子电路控制发光器件始终工作在高电流密度区域,即工作在器件效率稳定区域;由于时间控制子电路可以控制电流供给子电路与发光器件连通的时长,以控制发光器件的发光时长,因此,本申请实施例能够通过电流和时长两种控制方法结合共同实现发光器件的灰阶显示,本申请实施例不同的发光时长对应发光器件的不同灰阶。
具体地,本申请实施例中的发光器件为微型无机发光二极管,由于本申请实施例中的像素电路可以通过电流供给子电路控制发光器件始终工作在高电流密度区域,且能够通过电流和时长两种控制方法结合共同实现发光器件的灰阶显示,因此,与现有技术相比,本申请实施例中的像素电路有效的避免了微型无机发光二极管的发光效率在低电流密度下随着电流密度的变化而变化,且色坐标也随着电流密度的变化而变化的问题。
如图3所示,本申请实施例提供的像素电路包括发光器件10、电流供给子电路11和时间控制子电路12;
电流供给子电路11,分别连接扫描信号端(Gate)、数据信号端(DataI)、发光控制端(EM)、第一电源电压端(DD)、时间控制子电路12和发光器件10,用于接收数据信号端(DataI)的数据电压VdataI,并为发光器件10提供驱动电流;
时间控制子电路12,分别连接扫描信号端(Gate)、时长信号端(DataT)、第二电源电压端(COM)、直流信号控制端(S)和直流电压端(D),用于接收时长信号端(DataT)的时长电压VdataT以及直流电压端(D)输入的直流电压,并根据时长电压VdataT和直流电压,控制电流供给子电路11与发光器件10连通的时长(即控制电流供给子电路11与发光器件10连接且导通的时长),以控制发光器件10的发光时长。
本申请实施例提供的像素电路包括电流供给子电路11和时间控制子电路12,本申请实施例可以通过电流供给子电路11控制发光器件10始终工作在高电流密度区域,即工作在器件效率稳定区域;由于时间控制子电路12可以控制电流供给子电路11与发光器件10连通的时长,以控制发光器件10的发光时长,因此,本申请实施例能够通过电流和时长两种控制方法结合共同实现发光器件10的灰阶显示,本申请实施例不同的发光时长对应发光器件的不同灰阶。
具体地,如图4所示,时间控制子电路12包括第一信号写入模块121和时长控制模块122;
第一信号写入模块121,分别连接扫描信号端(Gate)、时长信号端(DataT)、第二电源电压端(COM)和时长控制模块122,用于在扫描信号端(Gate)的控制下,将时长信号端(DataT)的时长电压VdataT输入时长控制模块122;
时长控制模块122,分别连接直流信号控制端(S)、直流电压端(D)、和电流供给子电路11,用于在直流信号控制端(S)的控制下,接收直流电压端(D)的直流电压,并根据时长电压VdataT和直流电压,控制电流供给子电路11与发光器件10连通的时长,以控制发光器件10的发光时长。
具体地,如图5所示,时长控制模块122包括电压输入模块1221和开关模块1222;
电压输入模块1221,分别连接直流信号控制端(S)、直流电压端(D)、第一信号写入模块121和开关模块1222,用于在直流信号控制端(S)的控制下,将直流电压端(D)的直流电压输入开关模块1222;
开关模块1222,分别连接第一信号写入模块121、电流供给子电路11和电压输入模块1221,用于接收时长电压VdataT,根据时长电压VdataT和直流电压,控制电流供给子电路11与发光器件10连通的时长,以控制发光器件10的发光时长。
具体地,如图6所示,电压输入模块1221包括至少两个电压输入子单元12211,直流信号控制端(S)包括至少两个子直流信号控制端,图6中示出了n个子直流信号控制端(S1、S2……Sn),直流电压端(D)包括至少两个子直流电压端,图6中示出了n个子直流电压端(D1、D2……Dn);
每一电压输入子单元12211均对应一子直流信号控制端和一子直流电压端;以及每一电压输入子单元12211的第一端与该电压输入子单元12211对应的子直流信号控制端连接,第二端与该电压输入子单元12211对应的子直流电压端连接,第三端与开关模块1222连接。
具体地,如图6所示,电流供给子电路11包括第二信号写入模块111、发光控制模块112和驱动模块113;
第二信号写入模块111,分别连接扫描信号端(Gate)、数据信号端(DataI)、时间控制子电路12和驱动模块113,用于在扫描信号端(Gate)的控制下,将数据信号端(DataI)的数据电压VdataI输入驱动模块113;
发光控制模块112,分别连接发光控制端(EM)、第一电源电压端(DD)、第二信号写入模块111、驱动模块113、时间控制子电路12和发光器件10,用于在发光控制端(EM)的控制下,将第一电源电压端(DD)与驱动模块113连接,以及将时间控制子电路12与发光器件10连接;
驱动模块113,分别连接第一电源电压端(DD)、发光控制模块112和第二信号写入模块111,用于向发光器件10提供驱动电流。
具体地,如图6所示,本申请实施例的像素电路包括复位模块13,分别连接重置信号端(RST)、初始电压端(Int)和电流供给子电路11,用于在重置信号端(RST)的控制下,将初始电压端(Int)的初始电压Vint输入电流供给子电路11,使电流供给子电路11初始化。
需要说明的是,初始化阶段为相邻图像帧之间的时间段,在该时间段,用于消除上一帧的残留图像。对于任一图像帧而言,其都经过从第一行栅线到最后一行栅线的逐行扫描,因而,初始化阶段发生在前一图像帧的最后一行栅线扫描完且最后一行像素完成显示之后到下一图像帧的第一行栅线开始扫描之前。
在一种具体的实施例中,如图7所示,本申请实施例提供的像素电路包括第二信号写入模块111、发光控制模块112、驱动模块113、复位模块13、第一信号写入模块121、电压输入模块1221和开关模块1222,图8为图7所示像素电路的时序图。
如图7所示,电压输入模块1221包括至少两个电压输入子单元,每一电压输入子单元均包括一晶体管,图中示出了电压输入模块1221包括n个电压输入子单元,第一个电压输入子单元包括晶体管T10、第二个电压输入子单元包括晶体管T11,第三个电压输入子单元包括晶体管T12,第n个电压输入子单元包括晶体管T(n+9)。每一电压输入子单元均对应一子直流信号控制端和一子直流电压端,如图所示,第一个电压输入子单元对应子直流信号控制端(S1)和子直流电压端(D1),第二个电压输入子单元对应子直流信号控制端(S2)和子直流电压端(D2),第三个电压输入子单元对应子直流信号控制端(S3)和子直流电压端(D3),第n个电压输入子单元对应子直流信号控制端(Sn)和子直流电压端(Dn)。如图所示,晶体管T10的控制端连接子直流信号控制端(S1),第一极连接子直流电压端(D1),第二极连接开关模块1222;晶体管T11的控制端连接子直流信号控制端(S2),第一极连接子直流电压端(D2),第二极连接开关模块1222;晶体管T12的控制端连接子直流信号控制端(S3),第一极连接子直流电压端(D3),第二极连接开关模块1222;晶体管T(n+9)的控制端连接子直流信号控制端(Sn),第一极连接子直流电压端(Dn),第二极连接开关模块1222。
如图7所示,开关模块1222包括第一晶体管T8和第一电容C2;第一晶体管T8的控制端连接第一电容C2的一端和第一信号写入模块121,第一极和第二极连接电流供给子电路包括的发光控制模块112;第一电容C2的另一端连接电压输入模块1221。
如图7所示,第一信号写入模块121包括第二晶体管T7和第三晶体管T9;第二晶体管T7的控制端连接扫描信号端(Gate),第一极连接时长信号端(DataT),第二极连接时长控制模块122包括的开关模块1222;第三晶体管T9的控制端连接扫描信号端(Gate),第一极连接第二电源电压端(COM),第二极连接时长控制模块122包括的开关模块1222和电压输入模块1221。
如图7所示,第二信号写入模块111包括第四晶体管T2和第五晶体管T3;第四晶体管T2的控制端连接扫描信号端(Gate),第一极连接数据信号端(DataI),第二极连接发光控制模块112和驱动模块113;第五晶体管T3的控制端连接扫描信号端(Gate),第一极连接驱动模块113和复位模块13,第二极连接时间控制子电路12包括的开关模块1222和驱动模块113。
如图7所示,驱动模块113包括第六晶体管T4和第二电容C1;第六晶体管T4的控制端连接第二信号写入模块111,第一极连接第二信号写入模块111和发光控制模块112,第二极连接时间控制子电路12包括的开关模块1222和第二信号写入模块111;第二电容C1的一端连接第一电源电压端(DD),另一端连接第二信号写入模块111和第六晶体管T4的控制端。
如图7所示,发光控制模块112包括第七晶体管T5和第八晶体管T6;第七晶体管T5的控制端连接发光控制端(EM),第一极连接第一电源电压端(DD),第二极连接驱动模块113和第二信号写入模块111;第八晶体管T6的控制端连接发光控制端(EM),第一极连接发光器件10,第二极连接时间控制子电路12包括的开关模块1222。
如图7所示,复位模块13包括第九晶体管T1,第九晶体管T1的控制端连接重置信号端(RST),第一极连接初始电压端(Int),第二极连接电流供给子电路11包括的驱动模块113和第二信号写入模块111。
需要说明的是,本申请实施例中的发光器件10为微型无机发光二极管。
可选地,如图7所示,本申请实施例中第一晶体管T8、第二晶体管T7、第三晶体管T9、第四晶体管T2、第五晶体管T3、第六晶体管T4、第七晶体管T5、第八晶体管T6、第九晶体管T1、晶体管T10、晶体管T11、晶体管T12和晶体管T(n+9)均为P型晶体管;当然,在实际电路设计中,这些晶体管也可以为N型晶体管,本申请实施例并不对晶体管的具体类型做限定。这些晶体管的第一极可以为源极,第二极可以为漏极,当然,第一极也可以为漏极,第二极也可以为源极,在实际设计中,这些晶体管的第一极和第二极可以互换。
下面结合一个具体的实施例详细说明本申请实施例像素电路。
如图9所示,本申请实施例提供的像素电路包括扫描信号端(Gate)、发光控制端(EM)、数据信号端(DataI)、时长信号端(DataT)、第一电源电压端(DD)、第二电源电压端(COM)、直流信号控制端(S1、S2和S3)、直流电压端(D1、D2和D3)、重置信号端(RST)、初始电压端(Int)、第一电容C2、第二电容C1、第一晶体管T8、第二晶体管T7、第三晶体管T9、第四晶体管T2、第五晶体管T3、第六晶体管T4、第七晶体管T5、第八晶体管T6、第九晶体管T1、晶体管T10、晶体管T11和晶体管T12。
具体地,如图9所示,第一晶体管T8的控制端连接第一电容C2的第一端和第二晶体管T7的第二极,第一极连接第八晶体管T6的第二极,第二极连接第五晶体管T3的第二极和第六晶体管T4的第二极。
第二晶体管T7的控制端连接扫描信号端(Gate),第一极连接时长信号端(DataT),第二极连接第一晶体管T8的控制端和第一电容C2的第一端。
第三晶体管T9的控制端连接扫描信号端(Gate),第一极连接第二电源电压端(COM),第二极连接第一电容C2的第二端。
第四晶体管T2的控制端连接扫描信号端(Gate),第一极连接数据信号端(DataI),第二极连接第七晶体管T5的第二极和第六晶体管T4的第一极。
第五晶体管T3的控制端连接扫描信号端(Gate),第一极连接第六晶体管T4的控制端、第二电容C1的第二端和第九晶体管T1的第二极,第二极连接第一晶体管T8的第二极和第六晶体管T4的第二极。
第六晶体管T4的控制端连接第二电容C1的第二端、第九晶体管T1的第二极和第五晶体管T3的第一极,第一极连接第四晶体管T2的第二极和第七晶体管T5的第二极,第二极连接第五晶体管T3的第二极和第一晶体管T8的第二极。
第七晶体管T5的控制端连接发光控制端(EM),第一极连接第一电源电压端(DD),第二极连接第四晶体管T2的第二极和第六晶体管T4的第一极。
第八晶体管T6的控制端连接发光控制端(EM),第一极连接发光器件10,第二极连接第一晶体管T8的第一极。
第九晶体管T1的控制端连接重置信号端(RST),第一极连接初始电压端(Int),第二极连接第二电容C1的第二端、第六晶体管T4的控制端和第五晶体管T3的第一极。
晶体管T10的控制端连接子直流信号控制端(S1),第一极连接子直流电压端(D1),第二极连接第一电容C2的第二端;晶体管T11的控制端连接子直流信号控制端(S2),第一极连接子直流电压端(D2),第二极连接第一电容C2的第二端;晶体管T12的控制端连接子直流信号控制端(S3),第一极连接子直流电压端(D3),第二极连接第一电容C2的第二端。
图10为图9所示像素电路的时序图,图10的时序信号具体可以由图11所示的GOA电路提供,如图11所示,该GOA电路包括多级级联的移位寄存器,其中GSTV、ESTV、SSTV1、SSTV2和SSTV3为GOA电路的输入信号,GSTV信号对应的输出信号为扫描信号端(Gate)的信号,ESTV信号对应的输出信号为发光控制端(EM)的信号,SSTV1信号对应的输出信号为子直流信号控制端S1的信号,SSTV2信号对应的输出信号为子直流信号控制端S2的信号,SSTV3信号对应的输出信号为子直流信号控制端S3的信号,该GOA电路的具体工作过程与现有技术类似,这里不再赘述。
下面结合附图详细介绍本申请实施例提供的像素电路的工作过程。
本申请实施例提供的像素电路的工作过程包括复位阶段、数据写入阶段和发光阶段。本申请实施例中的发光器件10为微型无机发光二极管。
如图10所示,在复位阶段,重置信号端(RST)输出低电平信号,扫描信号端(Gate)、发光控制端(EM)、子直流信号控制端(S1)、子直流信号控制端(S2)和子直流信号控制端(S3)均输出高电平信号,如图12所示,此时仅第九晶体管T1导通,其余晶体管均处于关闭状态,第二电容C1两极板电位被第一极连接初始电压端(Int)的初始电压Vint和第一电源电压端(DD)的电源电压VDD初始化,初始化可以使得像素电路处于确定的初始状态。
如图10所示,在数据写入阶段,扫描信号端(Gate)输出低电平信号,重置信号端(RST)、发光控制端(EM)、子直流信号控制端(S1)、子直流信号控制端(S2)和子直流信号控制端(S3)均输出高电平信号,如图13所示,第四晶体管T2、第五晶体管T3、第六晶体管T4、第二晶体管T7和第三晶体管T9导通,其余晶体管均处于关闭状态,数据信号端(DataI)的数据电压VdataI写入,N1点电压为VdataI+Vth;并且,时长信号端(DataT)的时长电压VdataT写入,N2点电压为VdataT,该时长电压VdataT存入第一电容C2中。
如图10所示,在发光阶段,本申请实施例提供的像素电路的发光阶段包括三个阶段,在第一发光阶段,发光控制端(EM)和子直流信号控制端(S1)输出低电平信号,扫描信号端(Gate)、重置信号端(RST)、子直流信号控制端(S2)和子直流信号控制端(S3)均输出高电平信号;在第二发光阶段,发光控制端(EM)和子直流信号控制端(S2)输出低电平信号,扫描信号端(Gate)、重置信号端(RST)、子直流信号控制端(S1)和子直流信号控制端(S3)均输出高电平信号;在第三发光阶段,发光控制端(EM)和子直流信号控制端(S3)输出低电平信号,扫描信号端(Gate)、重置信号端(RST)、子直流信号控制端(S1)和子直流信号控制端(S2)均输出高电平信号。
在第一发光阶段,如图14所示,第六晶体管T4、第七晶体管T5、第八晶体管T6和晶体管T10导通,第一晶体管T8状态待定,其余晶体管均处于关闭状态。电流控制部分,第六晶体管T4产生微型无机发光二极管的工作电流IDS,具体地:
Figure BDA0002422473390000161
其中:μ表示第六晶体管T4材料的迁移率,Cox表示第六晶体管T4的电容值,W表示第六晶体管T4的宽度,L表示第六晶体管T4的长度,因此,本申请实施例在第一发光阶段微型无机发光二极管的工作电流IDS与第六晶体管T4的阈值电压Vth无关,并不会影响微型无机发光二极管的发光。时间控制部分,由于晶体管T10导通,第一电容C2的第二端接到了子直流电压端(D1),由于第一电容C2的自举作用,则N2点电压被自举为VdataT+V1-VCOM,若N2点电压VdataT+V1-VCOM使得第一晶体管T8满足开启条件VGS≥Vth8,Vth8为第一晶体管T8的阈值电压,则第一晶体管T8导通,微型无机发光二极管开始发光,若N2点电压VdataT+V1-VCOM不能满足第一晶体管T8的开启条件,则微型无机发光二极管在子直流信号控制端(S1)输出低电平信号的时间段内不发光。
在第二发光阶段,如图15所示,第六晶体管T4、第七晶体管T5、第八晶体管T6和晶体管T11导通,第一晶体管T8状态待定,其余晶体管均处于关闭状态。电流控制部分同第一发光阶段,在此不再赘述。时间控制部分,由于晶体管T11导通,第一电容C2的第二端接到了子直流电压端(D2),由于第一电容C2的自举作用,则N2点电压被自举为VdataT+V2-VCOM,若N2点电压VdataT+V2-VCOM使得第一晶体管T8满足开启条件VGS≥Vth8,则第一晶体管T8导通,微型无机发光二极管继续发光,若N2点电压VdataT+V2-VCOM不能满足第一晶体管T8的开启条件,则微型无机发光二极管在子直流信号控制端(S2)输出低电平信号的时间段内不发光。
在第三发光阶段,如图16所示,第六晶体管T4、第七晶体管T5、第八晶体管T6和晶体管T12导通,第一晶体管T8状态待定,其余晶体管均处于关闭状态。电流控制部分同第一发光阶段,在此不再赘述。时间控制部分,由于晶体管T12导通,第一电容C2的第二端接到了子直流电压端(D3),由于第一电容C2的自举作用,则N2点电压被自举为VdataT+V3-VCOM,若N2点电压VdataT+V3-VCOM使得第一晶体管T8满足开启条件VGS≥Vth8,则第一晶体管T8导通,微型无机发光二极管继续发光,若N2点电压VdataT+V3-VCOM不能满足第一晶体管T8的开启条件,则微型无机发光二极管在子直流信号控制端(S3)输出低电平信号的时间段内不发光。
本申请实施例通过数据电压VdataI控制微型无机发光二极管始终工作在高电流密度区域,即工作在器件效率稳定区域,然后晶体管T10、晶体管T11和晶体管T12按时序依次导通,第一电容C2的第二端分别接入直流电压V1、直流电压V2和直流电压V3,第二电容C2的第一端会自举到相应的电压,从而控制第一晶体管T8的导通状态,继而控制微型无机发光二极管的发光时长,最终通过电流和时长两种控制方法结合共同实现微型无机发光二极管的灰阶显示,本申请实施例的像素电路通过时长控制弥补了微型无机发光二极管发光器件本身的缺陷。
可以理解的是,子直流电压端D1、D2、D3、传输的直流电压V1、V2、V3是固定幅值的电压,发光器件10实现不同灰阶主要是由固定时长信号端(DataT)提供的时长电压VdataT决定的。
下面结合图10、图14、图15和图16说明一下本申请实施例中发光器件(如微型无机发光二极管)不同灰阶的实现方式。
如图10和图14所示,在第一发光阶段,若N2点电压VdataT+V1-VCOM使得第一晶体管T8满足开启条件VGS≥Vth8,则第一晶体管T8导通,微型无机发光二极管开始发光;如图10和图15所示,在第二发光阶段,若N2点电压VdataT+V2-VCOM使得第一晶体管T8满足开启条件VGS≥Vth8,则第一晶体管T8导通,微型无机发光二极管开始发光;如图10和图16所示,在第三发光阶段,若N2点电压VdataT+V3-VCOM使得第一晶体管T8满足开启条件VGS≥Vth8,则第一晶体管T8导通,微型无机发光二极管开始发光;即本申请实施例中第一发光阶段、第二发光阶段和第三发光阶段微型无机发光二极管均发光,此时能够实现微型无机发光二极管的最亮灰阶状态。
因此,在当子直流电压端D1传输的直流电压V1的幅值满足条件:0≤V1≤(Vs-VdataT+VCOM+Vth8),其中Vs为第一晶体管T8的源极电压,该值在电路设计确定的情况下,是一个固定值;子直流电压端D2和D3传输的直流电压V2和V3需要满足的电压条件与V1需要满足的条件相同,即可实现最亮灰阶。
如图10和图14所示,在第一发光阶段,若N2点电压VdataT+V1-VCOM不能满足第一晶体管T8的开启条件VGS≥Vth8,则第一晶体管T8截止,微型无机发光二极管不发光;如图10和图15所示,在第二发光阶段,若N2点电压VdataT+V2-VCOM不能满足第一晶体管T8的开启条件VGS≥Vth8,则第一晶体管T8截止,微型无机发光二极管不发光;如图10和图16所示,在第三发光阶段,若N2点电压VdataT+V3-VCOM不能满足第一晶体管T8的开启条件VGS≥Vth8,则第一晶体管T8截止,微型无机发光二极管不发光;即本申请实施例中第一发光阶段、第二发光阶段和第三发光阶段微型无机发光二极管均不发光,此时能够实现微型无机发光二极管的最暗灰阶状态。
具体地,实现最暗灰阶状态时,V1需要满足的电压条件为:V1大于等于Vs-VdataT+VCOM+Vth8,V2和V3需要满足的电压条件与V1需要满足的条件相同。
如图10和图14所示,在第一发光阶段,若N2点电压VdataT+V1-VCOM使得第一晶体管T8满足开启条件VGS≥Vth8,则第一晶体管T8导通,微型无机发光二极管开始发光;如图10和图15所示,在第二发光阶段,若N2点电压VdataT+V2-VCOM不能满足第一晶体管T8的开启条件VGs≥Vth8,则第一晶体管T8截止,微型无机发光二极管不发光;如图10和图16所示,在第三发光阶段,若N2点电压VdataT+V3-VCOM不能满足第一晶体管T8的开启条件VGS≥Vth8,则第一晶体管T8截止,微型无机发光二极管不发光;即本申请实施例中第一发光阶段微型无机发光二极管发光,第二发光阶段和第三发光阶段微型无机发光二极管均不发光,此时能够实现微型无机发光二极管的介于最亮灰阶状态和最暗灰阶状态的中间灰阶状态。当然,实现微型无机发光二极管的中间灰阶状态还可以是第一发光阶段和第二发光阶段微型无机发光二极管均发光,第三发光阶段微型无机发光二极管不发光等,本申请实施例只要保证有至少一个发光阶段发光,且三个发光阶段不同时发光即可实现微型无机发光二极管的中间灰阶状态。
具体地,实现中间灰阶状态时(以第一发光阶段微型无机发光二极管发光,第二发光阶段和第三发光阶段微型无机发光二极管均不发光为例),V1需要满足的电压条件为:V1大于等于零,且小于等于Vs-VdataT+VCOM+Vth8,V2需要满足的电压条件为:V2大于等于Vs-VdataT+VCOM+Vth8,V3需要满足的电压条件与V2满足的电压条件相同。另外,为了更好的实现中间各个灰阶状态,本申请实施例中V1、V2和V3在满足上述电压范围的条件下,V1、V2和V3的幅值可以不相等,例如V1、V2和V3的值可以按照依次递增或递减的方式设置。
需要说明的是,如图10所示,本申请实施例中子直流信号控制端S1、子直流信号控制端S2和子直流信号控制端S3的有效电平(即低电平)的时长可以相等,也可以不相等,三者没有特定的关系,只要保证S1、S2和S3的有效电平总时长小于等于[显示面板一帧显示时长-(每行像素单元的复位时长(即Reset信号有效电平时间)+每行像素单元的数据写入时长(即Gate信号有效电平时间)]即可。
本申请实施例在用于具有阵列排布的多个像素的显示面板中,同一列像素电路的数据信号端DataI连接在一起,同一列像素电路的时长信号端DataT连接在一起,同一行像素电路的扫描信号端Gate连接在一起,同一行像素电路的发光控制端EM连接在一起,同一行像素电路的直流信号控制端S连接在一起,同一行像素电路的重置信号端RST连接在一起;本申请实施例直流电压V1、直流电压V2和直流电压V3是全屏共用的直流信号,利用子直流信号控制端S1、子直流信号控制端S2和子直流信号控制端S3的时序来选择接入到像素电路中的直流电压,由于子直流信号控制端(S1)、子直流信号控制端(S2)和子直流信号控制端(S3)分别由一套GOA电路提供,因此,本申请实施例提供的像素电路可以实现像素逐行发光,即当一行像素的数据电压VdataI和时长电压VdataT写入后,该行像素直接就发光。当然,本申请实施例提供的像素电路也可以所有像素同时发光,当所有像素的数据电压VdataI和时长电压VdataT写入后,所有像素才开始发光。当本申请实施例提供的像素电路采用逐行发光的方式时,每行像素数据电压VdataI和时长电压VdataT写入时间是1H,仅需十几微秒,不需要等全屏数据电压VdataI和时长电压VdataT写入后发光,因此本申请实施例提供的像素电路可以应用于高分辨率产品中。
基于同一发明构思,本申请实施例还提供一种显示基板,该显示基板包括阵列设置的若干像素单元,每一像素单元均包括前述实施例示意的像素电路。由于显示基板包括本申请前述实施例提供的像素电路,因此本申请实施例提供的显示基板具有与像素电路相同的有益效果,这里不再赘述。
基于同一发明构思,本申请实施例还提供一种显示装置,包括前述实施例所示的显示基板。由于显示装置包括本申请前述实施例所示提供的显示基板,因此本申请实施例提供的显示装置具有与显示基板相同的有益效果,这里不再赘述。
基于同一发明构思,本申请实施例还提供一种像素电路的驱动方法,该驱动方法的流程图如图17所示,该方法包括:
S102、在扫描信号端的控制下,将数据信号端的数据电压输入电流供给子电路,以及将时长信号端的时长电压输入时间控制子电路;
S103、在直流信号控制端和发光控制端的控制下,接收直流电压端输入的直流电压,并根据时长电压和直流电压,控制电流供给子电路与发光器件连通的时长,以控制发光器件的发光时长。
具体地,如图17所示,在扫描信号端的控制下,将数据信号端的数据电压输入电流供给子电路,以及将时长信号端的时长电压输入时间控制子电路之前,还包括:S101、在重置信号端的控制下,将初始电压端的初始电压输入电流供给子电路,以对电流供给子电路初始化。
本申请实施例像素电路具体驱动过程以及工作原理在上面已经进行了介绍,这里不再赘述。
由于本申请实施例提供的像素电路在扫描信号端的控制下,将数据信号端的数据电压输入电流供给子电路,以及将时长信号端的时长电压输入时间控制子电路;在直流信号控制端和发光控制端的控制下,接收直流电压端输入的直流电压,并根据时长电压和直流电压,控制电流供给子电路与发光器件连通的时长,以控制发光器件的发光时长。本申请实施例可以通过数据电压控制发光器件始终工作在高电流密度区域,即工作在器件效率稳定区域;本申请实施例能够通过电流和时长两种控制方法结合共同实现发光器件的灰阶显示。
应用本申请实施例,至少能够实现如下有益效果:
第一、由于本申请实施例提供的像素电路包括电流供给子电路和时间控制子电路,本申请实施例可以通过电流供给子电路控制发光器件始终工作在高电流密度区域,即工作在器件效率稳定区域;由于时间控制子电路可以控制电流供给子电路与发光器件连通的时长,以控制发光器件的发光时长,因此,本申请实施例能够通过电流和时长两种控制方法结合共同实现发光器件的灰阶显示,本申请实施例不同的发光时长对应发光器件的不同灰阶。
第二、本申请实施例中的发光器件为微型无机发光二极管,由于本申请实施例中的像素电路可以通过电流供给子电路控制发光器件始终工作在高电流密度区域,且能够通过电流和时长两种控制方法结合共同实现发光器件的灰阶显示,因此,与现有技术相比,本申请实施例中的像素电路有效的避免了微型无机发光二极管的发光效率在低电流密度下随着电流密度的变化而变化,且色坐标也随着电流密度的变化而变化的问题。
第三、本申请实施例通过数据电压VdataI控制微型无机发光二极管始终工作在高电流密度区域,即工作在器件效率稳定区域,然后晶体管T10、晶体管T11和晶体管T12按时序依次导通,第一电容C2的第二端分别接入直流电压V1、直流电压V2和直流电压V3,第二电容C2的第一端会自举到相应的电压,从而控制第一晶体管T8的导通状态,继而控制微型无机发光二极管的发光时长,最终通过电流和时长两种控制方法结合共同实现微型无机发光二极管的灰阶显示,本申请实施例的像素电路通过时长控制弥补了微型无机发光二极管发光器件本身的缺陷。
第四、本申请实施例直流电压V1、直流电压V2和直流电压V3是全屏共用的直流信号,利用子直流信号控制端(S1)、子直流信号控制端(S2)和子直流信号控制端(S3)的时序来选择接入到像素电路中的直流电压,由于子直流信号控制端(S1)、子直流信号控制端(S2)和子直流信号控制端(S3)分别由一套GOA电路提供,因此本申请实施例的像素电路既适用于逐行顺序点亮的驱动方式也适用于所有行同时点亮的驱动方式。
第五、本申请实施例的像素电路采用逐行顺序点亮方式时,每行像素数据电压VdataI和时长电压VdataT写入时间是1H,仅需十几微秒,不需要等全屏数据电压VdataI和时长电压VdataT写入后发光,因此本申请实施例提供的像素电路可以应用于高分辨率产品中。
术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。
以上所述仅是本申请的部分实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。

Claims (16)

1.一种像素电路,其特征在于,包括:发光器件、电流供给子电路和时间控制子电路;
所述电流供给子电路,分别连接扫描信号端、数据信号端、发光控制端、第一电源电压端、时间控制子电路和发光器件,用于接收所述数据信号端的数据电压,并为所述发光器件提供驱动电流;
所述时间控制子电路包括第一信号写入模块和时长控制模块;
所述第一信号写入模块,分别连接所述扫描信号端、时长信号端、第二电源电压端和所述时长控制模块,用于在所述扫描信号端的控制下,将所述时长信号端的时长电压输入所述时长控制模块;
所述时长控制模块,分别连接直流信号控制端、直流电压端和所述电流供给子电路,用于在所述直流信号控制端的控制下,接收所述直流电压端的直流电压,并根据所述时长电压和所述直流电压,控制所述电流供给子电路与所述发光器件连通的时长,以控制所述发光器件的发光时长。
2.根据权利要求1所述的像素电路,其特征在于,所述时长控制模块包括电压输入模块和开关模块;
所述电压输入模块,分别连接所述直流信号控制端、所述直流电压端、所述第一信号写入模块和所述开关模块,用于在所述直流信号控制端的控制下,将所述直流电压端的直流电压输入所述开关模块;
所述开关模块,分别连接所述第一信号写入模块、所述电流供给子电路和所述电压输入模块,用于接收所述时长电压,根据所述时长电压和所述直流电压,控制所述电流供给子电路与所述发光器件连通的时长,以控制所述发光器件的发光时长。
3.根据权利要求2所述的像素电路,其特征在于,所述电压输入模块包括至少两个电压输入子单元,所述直流信号控制端包括至少两个子直流信号控制端,所述直流电压端包括至少两个子直流电压端;
每一所述电压输入子单元均对应一所述子直流信号控制端和一所述子直流电压端;以及
每一所述电压输入子单元的第一端与该电压输入子单元对应的所述子直流信号控制端连接,第二端与该电压输入子单元对应的所述子直流电压端连接,第三端与所述开关模块连接。
4.根据权利要求3所述的像素电路,其特征在于,每一所述电压输入子单元均包括一晶体管;
所述晶体管的控制端连接所述子直流信号控制端,第一极连接所述子直流电压端,第二极连接所述开关模块。
5.根据权利要求2所述的像素电路,其特征在于,所述开关模块包括第一晶体管和第一电容;
所述第一晶体管的控制端连接所述第一电容的一端和所述第一信号写入模块,第一极和第二极连接所述电流供给子电路;
所述第一电容的另一端连接所述电压输入模块。
6.根据权利要求1所述的像素电路,其特征在于,所述第一信号写入模块包括第二晶体管和第三晶体管;
所述第二晶体管的控制端连接所述扫描信号端,第一极连接所述时长信号端,第二极连接所述时长控制模块;
所述第三晶体管的控制端连接所述扫描信号端,第一极连接所述第二电源电压端,第二极连接所述时长控制模块。
7.根据权利要求1所述的像素电路,其特征在于,所述电流供给子电路包括第二信号写入模块、发光控制模块和驱动模块;
所述第二信号写入模块,分别连接所述扫描信号端、所述数据信号端、所述时间控制子电路和所述驱动模块,用于在所述扫描信号端的控制下,将所述数据信号端的数据电压输入所述驱动模块;
所述发光控制模块,分别连接所述发光控制端、所述第一电源电压端、所述第二信号写入模块、所述驱动模块、所述时间控制子电路和所述发光器件,用于在所述发光控制端的控制下,将所述第一电源电压端与所述驱动模块连接,以及将所述时间控制子电路与所述发光器件连接;
所述驱动模块,分别连接所述第一电源电压端、所述发光控制模块和所述第二信号写入模块,用于向所述发光器件提供驱动电流。
8.根据权利要求7所述的像素电路,其特征在于,所述第二信号写入模块包括第四晶体管和第五晶体管;
所述第四晶体管的控制端连接所述扫描信号端,第一极连接所述数据信号端,第二极连接所述发光控制模块和所述驱动模块;
所述第五晶体管的控制端连接所述扫描信号端,第一极连接所述驱动模块,第二极连接所述时间控制子电路和所述驱动模块。
9.根据权利要求7所述的像素电路,其特征在于,所述驱动模块包括第六晶体管和第二电容;
所述第六晶体管的控制端连接所述第二信号写入模块,第一极连接所述第二信号写入模块和所述发光控制模块,第二极连接所述时间控制子电路和所述第二信号写入模块;
所述第二电容的一端连接所述第一电源电压端,另一端连接所述第二信号写入模块和所述第六晶体管的控制端。
10.根据权利要求7所述的像素电路,其特征在于,所述发光控制模块包括第七晶体管和第八晶体管;
所述第七晶体管的控制端连接所述发光控制端,第一极连接所述第一电源电压端,第二极连接所述驱动模块和所述第二信号写入模块;
所述第八晶体管的控制端连接所述发光控制端,第一极连接所述发光器件,第二极连接所述时间控制子电路。
11.根据权利要求1所述的像素电路,其特征在于,包括复位模块,分别连接重置信号端、初始电压端和所述电流供给子电路,用于在所述重置信号端的控制下,将所述初始电压端的初始电压输入所述电流供给子电路,使所述电流供给子电路初始化。
12.根据权利要求11所述的像素电路,其特征在于,所述复位模块包括第九晶体管;
所述第九晶体管的控制端连接所述重置信号端,第一极连接所述初始电压端,第二极连接所述电流供给子电路。
13.一种显示基板,其特征在于,包括阵列设置的若干像素单元,每一所述像素单元均包括如权利要求1-12中任一项所述的像素电路。
14.一种显示装置,其特征在于,包括如权利要求13所述的显示基板。
15.一种像素电路的驱动方法,用于如权利要求1-12中任一项所述的像素电路,其特征在于,包括:
在所述扫描信号端的控制下,将所述数据信号端的数据电压输入所述电流供给子电路,以及将所述时长信号端的时长电压输入所述时间控制子电路;
在所述直流信号控制端和所述发光控制端的控制下,接收所述直流电压端输入的直流电压,并根据所述时长电压和所述直流电压,控制所述电流供给子电路与所述发光器件连通的时长,以控制所述发光器件的发光时长。
16.根据权利要求15所述的驱动方法,其特征在于,所述在所述扫描信号端的控制下,将所述数据信号端的数据电压输入所述电流供给子电路,以及将所述时长信号端的时长电压输入所述时间控制子电路之前,还包括:
在重置信号端的控制下,将初始电压端的初始电压输入所述电流供给子电路,以对所述电流供给子电路初始化。
CN202010209937.5A 2020-03-23 2020-03-23 一种像素电路及其驱动方法、显示基板和显示装置 Active CN113436570B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010209937.5A CN113436570B (zh) 2020-03-23 2020-03-23 一种像素电路及其驱动方法、显示基板和显示装置
PCT/CN2021/075716 WO2021190183A1 (zh) 2020-03-23 2021-02-07 像素电路及其驱动方法、显示基板和显示装置
US17/433,244 US11663955B2 (en) 2020-03-23 2021-02-07 Pixel circuit, drive method thereof, display substrate, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010209937.5A CN113436570B (zh) 2020-03-23 2020-03-23 一种像素电路及其驱动方法、显示基板和显示装置

Publications (2)

Publication Number Publication Date
CN113436570A CN113436570A (zh) 2021-09-24
CN113436570B true CN113436570B (zh) 2022-11-18

Family

ID=77752683

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010209937.5A Active CN113436570B (zh) 2020-03-23 2020-03-23 一种像素电路及其驱动方法、显示基板和显示装置

Country Status (3)

Country Link
US (1) US11663955B2 (zh)
CN (1) CN113436570B (zh)
WO (1) WO2021190183A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115668344A (zh) * 2021-04-21 2023-01-31 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板及其驱动方法
KR20230017973A (ko) * 2021-07-28 2023-02-07 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
CN117859167A (zh) * 2022-06-21 2024-04-09 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN117999600A (zh) * 2022-09-01 2024-05-07 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
TWI828412B (zh) * 2022-11-10 2024-01-01 友達光電股份有限公司 顯示裝置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006292906A (ja) * 2005-04-08 2006-10-26 Seiko Epson Corp 画素回路、及びその駆動方法、発光装置、並びに電子機器
CN107068107A (zh) * 2017-06-23 2017-08-18 京东方科技集团股份有限公司 像素电路、显示装置以及驱动方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4467909B2 (ja) * 2002-10-04 2010-05-26 シャープ株式会社 表示装置
US9361823B2 (en) * 2012-03-14 2016-06-07 Sharp Kabushiki Kaisha Display device
US9485827B2 (en) 2012-11-22 2016-11-01 Sct Technology, Ltd. Apparatus and method for driving LED display panel
CN112965640A (zh) * 2014-02-28 2021-06-15 株式会社半导体能源研究所 电子设备
JP2016066065A (ja) * 2014-09-05 2016-04-28 株式会社半導体エネルギー研究所 表示装置、および電子機器
US9477345B2 (en) * 2015-01-30 2016-10-25 Lg Display Co., Ltd. Display device, and device and method for driving the same
JP2018013567A (ja) * 2016-07-20 2018-01-25 株式会社ジャパンディスプレイ 表示装置
US20180075798A1 (en) * 2016-09-14 2018-03-15 Apple Inc. External Compensation for Display on Mobile Device
CN108447446A (zh) * 2018-04-10 2018-08-24 京东方科技集团股份有限公司 像素电路、显示面板及其驱动方法
KR102490631B1 (ko) * 2018-06-12 2023-01-20 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법
CN108538241A (zh) 2018-06-29 2018-09-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN109872680B (zh) 2019-03-20 2020-11-24 京东方科技集团股份有限公司 像素电路及驱动方法、显示面板及驱动方法、显示装置
CN110010057B (zh) * 2019-04-25 2021-01-22 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN109920371B (zh) 2019-04-26 2021-01-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN109979378B (zh) * 2019-05-15 2020-12-04 京东方科技集团股份有限公司 像素驱动电路和显示面板
CN110310594B (zh) * 2019-07-22 2021-02-19 京东方科技集团股份有限公司 一种显示面板和显示装置
CN110491335A (zh) 2019-09-03 2019-11-22 京东方科技集团股份有限公司 一种驱动电路及其驱动方法、显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006292906A (ja) * 2005-04-08 2006-10-26 Seiko Epson Corp 画素回路、及びその駆動方法、発光装置、並びに電子機器
CN107068107A (zh) * 2017-06-23 2017-08-18 京东方科技集团股份有限公司 像素电路、显示装置以及驱动方法

Also Published As

Publication number Publication date
US20220343835A1 (en) 2022-10-27
WO2021190183A1 (zh) 2021-09-30
CN113436570A (zh) 2021-09-24
US11663955B2 (en) 2023-05-30

Similar Documents

Publication Publication Date Title
CN113436570B (zh) 一种像素电路及其驱动方法、显示基板和显示装置
CN1591104B (zh) 电子电路、电光学装置、电子装置以及这些的驱动方法
US9349313B2 (en) Display device and driving method thereof
EP2255354B1 (en) Oled display panel with pwm control
US11217177B2 (en) Emission driver and display device including the same
US11049455B2 (en) Display device, electronic device, and toggling circuit
KR20160093556A (ko) Oled 표시 장치
US11308860B2 (en) Pixel circuit and driving method, pixel unit, display panel
US10614741B2 (en) Display device driven with voltage to time converters
CN112259041B (zh) 像素电路及其驱动方法、显示装置
CN111433839A (zh) 像素驱动电路、方法、以及显示设备
CN112164375A (zh) 一种像素补偿电路及其驱动方法、显示装置
CN114093301B (zh) 显示装置、像素驱动电路及其驱动方法
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
CN103971643B (zh) 一种有机发光二极管像素电路及显示装置
CN109473066B (zh) 显示面板
CN113948032B (zh) 像素电路及其驱动方法
CN114724505A (zh) 像素电路、显示基板和显示装置
CN111179840B (zh) 一种像素驱动电路以及显示装置
CN112017597B (zh) 像素电路以及显示装置
CN117079600A (zh) 像素电路及其驱动方法和显示面板
CN116978327A (zh) 像素驱动电路及显示装置
CN116978326A (zh) 像素驱动电路及显示装置
CN117153085A (zh) 显示面板及其驱动方法和显示装置
CN116524862A (zh) 像素电路及其驱动方法、显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant