CN116978326A - 像素驱动电路及显示装置 - Google Patents
像素驱动电路及显示装置 Download PDFInfo
- Publication number
- CN116978326A CN116978326A CN202210423013.4A CN202210423013A CN116978326A CN 116978326 A CN116978326 A CN 116978326A CN 202210423013 A CN202210423013 A CN 202210423013A CN 116978326 A CN116978326 A CN 116978326A
- Authority
- CN
- China
- Prior art keywords
- transistor
- terminal
- driving circuit
- control
- light
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000003079 width control Methods 0.000 claims description 37
- 239000003990 capacitor Substances 0.000 claims description 36
- 239000003086 colorant Substances 0.000 abstract description 12
- 238000013500 data storage Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 6
- 238000007599 discharging Methods 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 238000004020 luminiscence type Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 101150063051 hom gene Proteins 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 101150014006 thrA gene Proteins 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Led Devices (AREA)
Abstract
本公开涉及一种像素驱动电路及显示装置,涉及显示技术领域。所述像素驱动电路包括:脉冲宽度调制驱动电路、脉冲幅度调制驱动电路及开关电路;脉冲宽度调制驱动电路经由开关电路与发光器件相连接,用于控制发光器件的发光时间;脉冲幅度调制驱动电路经由开关电路与发光器件相连接,用于调节流经发光器件的电流。上述像素驱动电路采用脉冲宽度调制驱动和脉冲幅度调制驱动这两种驱动方式,消除了因不同颜色发光二极管中流动的驱动电流的大小的波长变化对显示带来的影响,提高了显示面板的图像质量。
Description
技术领域
本公开涉及显示技术领域,特别是涉及一种像素驱动电路及显示装置。
背景技术
在发光二极管显示装置中,发光二极管的发光亮度依赖于流经发光二极管的驱动电流。传统的显示面板像素中一般包括多个子像素,诸如可以将红色发光二极管、绿色红色发光二极管以及蓝色发光二极管等的发光器件作为子像素,每个子像素均包含驱动该子像素的像素驱动电路。在显示面板工作时,通过脉冲幅度调制驱动方式,使各个子像素表现出不同的色阶来显示不同的画面。
然而,发光二极管发光时,流经发光二极管的驱动电流取决于起到开关管作用的驱动晶体管的阈值电压,因此驱动晶体管中的阈值电压的变化会导致流经发光二极管的驱动电流的变化,进而导致发光二极管发光不均匀,从而影响显示面板的灰度以及图像质量。此外,由于流经不同颜色发光二极管的驱动电流的振幅,对应光的波长会发生变化,导致显示图像的色彩再现性会降低。
因此,如何消除因不同颜色发光二极管中驱动电流的振幅对显示带来的影响是亟需解决的问题。
发明内容
鉴于上述现有技术的不足,本申请的目的在于提供一种像素驱动电路及显示装置,以有效消除因不同颜色发光二极管中驱动电流的振幅对显示带来的影响。
本申请实施例提供了一种像素驱动电路,包括:脉冲宽度调制驱动电路、脉冲幅度调制驱动电路及开关电路;脉冲宽度调制驱动电路经由开关电路与发光器件相连接,用于控制发光器件的发光时间;脉冲幅度调制驱动电路经由开关电路与发光器件相连接,用于调节流经发光器件的电流。
上述像素驱动电路可以同时实现脉冲宽度调制驱动和脉冲幅度调制驱动的方式,来控制发光器件的发光时间及流经发光器件的电流,进而驱动发光器件进行发光,通过结合上述两种驱动方式可以消除因不同颜色发光二极管中流动的驱动电流的振幅导致的光波长的变化,进而消除波长变化对显示带来的影响。此外,上述像素驱动电路还可以消除脉冲幅度调制驱动方式中脉冲幅度控制晶体管的阈值电压的影响,以及消除脉冲宽度调制驱动方式中脉冲宽度控制晶体管的阈值电压的影响,提高了显示面板的图像质量。
可选地,脉冲幅度调制驱动电路包括第一输入端、第二输入端、第三输入端、第四输入端、第五输入端、第六输入端、第七输入端、第八输入端及输出端;其中,脉冲幅度调制驱动电路的第一输入端与第一发光控制信号相连接,脉冲幅度调制驱动电路的第二输入端与第二发光控制信号相连接,脉冲幅度调制驱动电路的第三输入端与第三发光控制信号相连接,脉冲幅度调制驱动电路的第四输入端与扫描驱动信号相连接,脉冲幅度调制驱动电路的第五输入端与数据驱动信号相连接,脉冲幅度调制驱动电路的第六输入端与第四发光控制信号相连接,脉冲幅度调制驱动电路的第七输入端与开关电路相连接,脉冲幅度调制驱动电路的第八输入端与电源电压相连接;脉冲幅度调制驱动电路的输出端与开关电路相连接。
可选地,脉冲幅度调制驱动电路包括:第一晶体管,第一晶体管包括控制端、第一端及第二端,第一晶体管的控制端与第一发光控制信号相连接,第一晶体管的第二端与电源电压相连接;第二晶体管,第二晶体管包括控制端、第一端及第二端,第二晶体管的控制端与第二发光控制信号相连接,第二晶体管的第一端与电源电压相连接;第三晶体管,第三晶体管包括控制端、第一端及第二端,第三晶体管的控制端与所述第三发光控制信号相连接,第三晶体管的第一端与第二晶体管的第二端相连接;第四晶体管,第四晶体管包括控制端、第一端及第二端,第四晶体管的控制端与第四发光控制信号相连接;数据晶体管,数据晶体管包括控制端、第一端及第二端,数据晶体管的控制端与扫描驱动信号相连接,数据晶体管的第一端与数据驱动信号相连接;脉冲幅度控制晶体管,脉冲幅度控制晶体管包括控制端、第一端及第二端,脉冲幅度控制晶体管的控制端与数据晶体管的第二端、第三晶体管的第二端及第四晶体管的第一端均相连接,共同构成脉冲幅度调制驱动电路的第七输入端与开关电路相连接,脉冲幅度控制晶体管的第二端与第四晶体管的第二端相连接,共同构成脉冲幅度调制驱动电路的输出端与开关电路相连接;第一电容,第一电容的一端与第二晶体管的第二端及第三晶体管的第一端均相连接,第一电容的另一端与脉冲幅度控制晶体管的控制端相连接;第二电容,第二电容的一端与第一晶体管的第二端相连接,第二电容的另一端与第二晶体管的第二端及第三晶体管的第一端均相连接。
可选地,开关电路包括第一输入端、第二输入端、第三输入端、第一输出端及第二输出端;开关电路的第一输入端与脉冲宽度调制驱动电路的输出端相连接,开关电路的第二输入端及开关电路的第三输入端均与第五发光控制信号相连接,开关电路的第四输入端与脉冲幅度调制驱动电路的输出端相连接,开关电路的第一输出端与脉冲幅度调制驱动电路的第七输入端相连接,开关电路的第二输出端与发光器件相连接。
可选地,开关电路包括:第五晶体管,第五晶体管包括控制端、第一端及第二端,第五晶体管的控制端与第五发光控制信号相连接,第五晶体管的第一端与脉冲幅度调制驱动电路的输出端相连接,第五晶体管的第二端与发光器件相连接;第六晶体管,第六晶体管包括控制端、第一端及第二端,第六晶体管的控制端与第五发光控制信号相连接,第六晶体管的第一端与脉冲宽度调制驱动电路的输出端相连接,第六晶体管的第二端与脉冲幅度调制驱动电路的第七输入端相连接。
可选地,发光器件包括发光二极管,发光二极管的阳极与第五晶体管的第二端相连接,所述发光二极管的阴极接地。
可选地,脉冲宽度调制驱动电路包括第一输入端、第二输入端、第三输入端、第四输入端、第五输入端、第六输入端、第七输入端、第八输入端及输出端,其中,脉冲宽度调制驱动电路的第一输入端与第三发光控制信号相连接,脉冲宽度调制驱动电路的第二输入端与脉冲宽度发光控制信号相连接,脉冲宽度调制驱动电路的第三输入端与第六发光控制信号相连接,脉冲宽度调制驱动电路的第四输入端与第七发光控制信号相连接,脉冲宽度调制驱动电路的第五输入端及第六输入端均与数据驱动信号相连接,脉冲宽度调制驱动电路的第七输入端与第四发光控制信号相连接,脉冲宽度调制驱动电路的第八输入端与电源电压相连接,脉冲宽度调制驱动电路的输出端与开关电路相连接。
可选地,脉冲宽度调制驱动电路包括:第七晶体管,第七晶体管包括控制端、第一端及第二端,第七晶体管的控制端与第七发光控制信号相连接,第七晶体管的第二端与数据驱动信号相连接;第八晶体管,第八晶体管包括控制端、第一端及第二端,第八晶体管的控制端与第四发光控制信号相连接;第九晶体管,第九晶体管包括控制端、第一端及第二端,第九晶体管的控制端与第六发光控制信号相连接,第九晶体管的第二端与数据驱动信号相连接;第十晶体管,第十晶体管包括控制端、第一端及第二端,第十晶体管的控制端与第三发光控制信号相连接,第十晶体管的第一端与电源电压相连接;脉冲宽度控制晶体管,脉冲宽度控制晶体管包括控制端、第一端及第二端,脉冲宽度控制晶体管的控制端与第七晶体管的第一端及第八晶体管的第一端相连接,脉冲宽度控制晶体管的第一端与电源电压相连接,脉冲宽度控制晶体管的第二端与第八晶体管的第二端共同作为脉冲宽度调制驱动电路的输出端与开关电路相连接;第三电容,第三电容的一端与第九晶体管的第一端及第十晶体管的第二端相连接,第三电容的另一端与脉冲宽度控制晶体管的控制端相连接;第四电容,第四电容的一端与脉冲宽度发光控制信号相连接,第四电容的另一端与第十晶体管的第二端相连接。
可选地,各晶体管均包括PMOS晶体管,各晶体管的控制端为栅极,第一端为源极,第二端为漏极。
基于同样的发明构思,本申请还提供一种显示装置,包括:多个呈多行多列排布的发光像素,各发光像素均包括多个发光子像素,各发光子像素作为独立的发光器件;多个如上述任一项的像素驱动电路,像素驱动电路与发光子像素一一对应连接;数据驱动信号产生电路,将位于同一列的像素驱动电路依次串接,用于产生数据驱动信号;扫描驱动信号产生电路,将位于同一行的像素驱动电路依次串接,用于产生扫描驱动信号及脉冲宽度发光控制信号;发光控制信号产生电路,将位于同一行的像素驱动电路依次串接,用于产生发光控制信号。
上述显示装置中的像素驱动电路通过采用脉冲宽度调制驱动和脉冲幅度调制驱动的方式,来控制发光器件的发光时间及流经发光器件的电流,进而驱动发光器件进行发光,消除了因不同颜色发光二极管中流动的驱动电流的振幅导致的光波长的变化,进而消除波长变化对显示带来的影响。此外,上述显示装置中的像素驱动电路还可以消除脉冲幅度调制驱动方式中脉冲幅度控制晶体管的阈值电压的影响,以及消除脉冲宽度调制驱动方式中脉冲宽度控制晶体管的阈值电压的影响,提高了显示面板的图像质量。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他实施例的附图。
图1为一实施例中提供的一种像素驱动电路的结构框图;
图2为一实施例中提供的另一种像素驱动电路的电路图;
图3为一实施例中提供的一种像素驱动电路中各信号的时序图;
图4为不同发光二极管中流动的驱动电流与波长的关系示意图;其中,图4中的(a)图为蓝色发光二极管中流动的驱动电流与波长的关系示意图;图4中的(b)图为绿色发光二极管中流动的驱动电流与波长的关系示意图;图4中的(c)图为红色发光二极管中流动的驱动电流与波长的关系示意图;
图5为一实施例中提供的一种显示装置的结构框图。
附图标记说明:
10-脉冲宽度调制驱动电路;
20-脉冲幅度调制驱动电路;
30-开关电路;
40-发光器件;
T1-第一晶体管;T2-第二晶体管;T3-第三晶体管;T4-第四晶体管;T5-第五晶体管;T6-第六晶体管;T7-第晶体管;T8-第八晶体管;T9-第九晶体管;T10-第十晶体管;TA-脉冲幅度控制晶体管;TW-脉冲宽度控制晶体管;TD-数据晶体管;
K1-第一发光控制信号;K2-第二发光控制信号;K3-第三发光控制信号;K4-第四发光控制信号;K5-第五发光控制信号;K6-第六发光控制信号;K7-第七发光控制信号;
Vscan-扫描驱动信号;Vdata-数据驱动信号;VPWM-脉冲宽度发光控制信号;VDD-电源电压;VSS-电源电压;
C1-第一电容;C2-第二电容;C3-第三电容;C4-第四电容;
S10-初始化阶段;S20-阈值补偿阶段;S30-脉冲宽度调制数据存储阶段;S40-脉冲幅度调制数据存储阶段;S50-发光阶段;
100-发光像素;200-数据驱动信号产生电路;300-扫描驱动信号产生电路;400-发光控制信号产生电路。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
在发光二极管显示装置中,发光二极管的发光亮度依赖于流经发光二极管的驱动电流。传统的显示面板像素中一般包括多个子像素,诸如可以将红色发光二极管、绿色红色发光二极管以及蓝色发光二极管等的发光器件作为子像素,每个子像素均包含驱动该子像素的像素驱动电路。在显示面板工作时,通过脉冲幅度调制驱动方式,使各个子像素表现出不同的的色阶来显示不同的画面。
然而,发光二极管发光时,流经发光二极管的驱动电流取决于驱动晶体管的阈值电压,因此驱动晶体管中的阈值电压的变化会导致流经发光二极管的驱动电流的变化,进而导致发光二极管发光不均匀,从而影响显示面板的灰度以及图像质量。此外,由于流经不同颜色发光二极管的驱动电流的振幅,对应光的波长会发生变化,导致显示图像的色彩再现性会降低。
因此,如何消除因不同颜色发光二极管中驱动电流的振幅对显示带来的影响是亟需解决的问题。
鉴于上述现有技术的不足,本申请的目的在于提供一种像素驱动电路及显示装置,旨在有效消除因不同颜色发光二极管中驱动电流的振幅对显示带来的影响。
请参阅图1,本申请实施例提供了一种像素驱动电路,包括:脉冲宽度调制(PluseWidth Modulation,PWM)驱动电路10、脉冲幅度调制(Pulse Amplitude Modulation,PAM)驱动电路20及开关电路30;脉冲宽度调制驱动电路10经由开关电路30与发光器件40相连接,用于控制发光器件40的发光时间;脉冲幅度调制驱动电路20经由开关电路30与发光器件40相连接,用于调节流经发光器件40的电流。
上述像素驱动电路可以同时实现脉冲宽度调制驱动和脉冲幅度调制驱动的方式,来控制发光器件的发光时间及流经发光器件的电流,进而驱动发光器件进行发光,通过结合上述两种驱动方式可以消除因不同颜色发光二极管中流动的驱动电流的振幅导致的光波长的变化,进而消除波长变化对显示带来的影响。此外,上述像素驱动电路还可以消除脉冲幅度调制驱动方式中脉冲幅度控制晶体管的阈值电压的影响,以及消除脉冲宽度调制驱动方式中脉冲宽度控制晶体管的阈值电压的影响,提高了显示面板的图像质量。
以下结合图2对本申请实施例提供的像素驱动电路进行详细描述。
请参阅图2,脉冲幅度调制驱动电路20可以包括第一输入端、第二输入端、第三输入端、第四输入端、第五输入端、第六输入端、第七输入端、第八输入端及输出端;其中,脉冲幅度调制驱动电路20的第一输入端与第一发光控制信号K1相连接,脉冲幅度调制驱动电路20的第二输入端与第二发光控制信号K2相连接,脉冲幅度调制驱动电路20的第三输入端与第三发光控制信号K3相连接,脉冲幅度调制驱动电路20的第四输入端与扫描驱动信号Vscan相连接,脉冲幅度调制驱动电路20的第五输入端与数据驱动信号Vdata相连接,脉冲幅度调制驱动电路20的第六输入端与第四发光控制信号K4相连接,脉冲幅度调制驱动电路20的第七输入端与开关电路30相连接,脉冲幅度调制驱动电路的第八输入端与电源电压VDD相连接;脉冲幅度调制驱动电路20的输出端与开关电路30相连接。
在一些示例中,脉冲幅度调制驱动电路20包括:第一晶体管T1,第一晶体管T1包括控制端、第一端及第二端,第一晶体管T1的控制端与第一发光控制信号K1相连接,第一晶体管T1的第二端与电源电压VDD相连接;第二晶体管T2,第二晶体管T2包括控制端、第一端及第二端,第二晶体管T2的控制端与第二发光控制信号K2相连接,第二晶体管T2的第一端与电源电压VDD相连接;第三晶体管T3,第三晶体管T3包括控制端、第一端及第二端,第三晶体管T3的控制端与第三发光控制信号K3相连接,第三晶体管T3的第一端与第二晶体管T2的第二端相连接;第四晶体管T4,第四晶体管T4包括控制端、第一端及第二端,第四晶体管T4的控制端与第四发光控制信号K4相连接;数据晶体管TD,数据晶体管TD包括控制端、第一端及第二端,数据晶体管TD的控制端与扫描驱动信号Vscan相连接,数据晶体管TD的第一端与数据驱动信号Vdata相连接;脉冲幅度控制晶体管TA,脉冲幅度控制晶体管TA包括控制端、第一端及第二端,脉冲幅度控制晶体管TA的控制端与数据晶体管TD的第二端、第三晶体管T3的第二端及第四晶体管T4的第一端均相连接,共同构成脉冲幅度调制驱动电路20的第七输入端与开关电路30相连接,脉冲幅度控制晶体管TA的第二端与第四晶体管T4的第二端相连接,共同构成脉冲幅度调制驱动电路的输出端与开关电路相连接;第一电容C1,第一电容C1的一端与第二晶体管T2的第二端及第三晶体管T3的第一端均相连接,第一电容C1的另一端与脉冲幅度控制晶体管TA的控制端相连接;第二电容C2,第二电容C2的一端与第一晶体管T1的第二端相连接,第二电容C2的另一端与第二晶体管T2的第二端及第三晶体管T3的第一端均相连接。
在一些示例中,开关电路30包括第一输入端、第二输入端、第三输入端、第一输出端及第二输出端;开关电路30的第一输入端与脉冲宽度调制驱动电路10的输出端相连接,开关电路30的第二输入端及开关电路30的第三输入端均与第五发光控制信号K5相连接,开关电路30的第四输入端与脉冲幅度调制驱动电路20的输出端相连接,开关电路30的第一输出端与脉冲幅度调制驱动电路10的第七输入端相连接,开关电路的第二输出端与发光器件40相连接。
在一些示例中,开关电路30包括:第五晶体管T5,第五晶体管T5包括控制端、第一端及第二端,第五晶体管T5的控制端与第五发光控制信号K5相连接,第五晶体管T5的第一端与脉冲幅度调制驱动电路20的输出端相连接,第五晶体管T5的第二端与发光器件40相连接;第六晶体管T6,第六晶体管T6包括控制端、第一端及第二端,第六晶体管T6的控制端与第五发光控制信号K5相连接,第六晶体管T6的第一端与脉冲宽度调制驱动电路10的输出端相连接,第六晶体管T6的第二端与脉冲幅度调制驱动电路20的第七输入端相连接。
在一些示例中,发光器件40包括发光二极管,发光二极管的阳极与第五晶体管T5的第二端相连接,发光二极管的阴极接地。
请继续参阅图2,脉冲宽度调制驱动电路10包括第一输入端、第二输入端、第三输入端、第四输入端、第五输入端、第六输入端、第七输入端、第八输入端及输出端,其中,脉冲宽度调制驱动电路10的第一输入端与第三发光控制信号K3相连接,脉冲宽度调制驱动电路10的第二输入端与脉冲宽度发光控制信号VPWM相连接,脉冲宽度调制驱动电路10的第三输入端与第六发光控制信号K6相连接,脉冲宽度调制驱动电路10的第四输入端与第七发光控制信号K7相连接,脉冲宽度调制驱动电路10的第五输入端及第六输入端均与数据驱动信号Vdata相连接,脉冲宽度调制驱动电路10的第七输入端与第四发光控制信号K4相连接,脉冲宽度调制驱动电路10的第八输入端与电源电压VDD相连接,脉冲宽度调制驱动电路10的输出端与开关电路30相连接。
在一些示例中,脉冲宽度调制驱动电路10包括:第七晶体管T7,第七晶体管T7包括控制端、第一端及第二端,第七晶体管T7的控制端与第七发光控制信号K7相连接,第七晶体管T7的第二端与数据驱动信号Vdata相连接;第八晶体管T8,第八晶体管T8包括控制端、第一端及第二端,第八晶体管T8的控制端与第四发光控制信号K4相连接;第九晶体管T9,第九晶体管T9包括控制端、第一端及第二端,第九晶体管T9的控制端与第六发光控制信号K6相连接,第九晶体管T9的第二端与数据驱动信号Vdata相连接;第十晶体管T10,第十晶体管T10包括控制端、第一端及第二端,第十晶体管T10的控制端与第三发光控制信号K3相连接,第十晶体管T10的第一端与电源电压VDD相连接;脉冲宽度控制晶体管TW,脉冲宽度控制晶体管TW包括控制端、第一端及第二端,脉冲宽度控制晶体管TW的控制端与第七晶体管T7的第一端及第八晶体管T8的第一端相连接,脉冲宽度控制晶体管TW的第一端与电源电压VDD相连接,脉冲宽度控制晶体管TW的第二端与第八晶体管T8的第二端共同作为脉冲宽度调制驱动电路10的输出端与开关电路30相连接;第三电容C3,第三电容C3的一端与第九晶体管T9的第一端及第十晶体管T10的第二端相连接,第三电容C3的另一端与脉冲宽度控制晶体管Tw的控制端相连接;第四电容C4,第四电容C4的一端与脉冲宽度发光控制信号VPWM相连接,第四电容C4的另一端与第十晶体管T10的第二端相连接。
在一些示例中,各晶体管均包括PMOS晶体管,各晶体管的控制端为栅极,第一端为源极,第二端为漏极;即第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、数据晶体管TD、脉冲宽度控制晶体管Tw及脉冲幅度控制晶体管TA均为PMOS晶体管;第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、数据晶体管TD、脉冲宽度控制晶体管Tw及脉冲幅度控制晶体管TA的控制端均为栅极;第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、数据晶体管TD、脉冲宽度控制晶体管Tw及脉冲幅度控制晶体管TA的第一端均为源极;第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、第十晶体管T10、数据晶体管TD、脉冲宽度控制晶体管Tw及脉冲幅度控制晶体管TA的第二端均为漏极。
在一些示例中,上述像素驱动电路的工作原理如下,共包括以下阶段:
S10:初始化阶段;
S20:阈值补偿阶段;
S30:脉冲宽度调制数据存储阶段;
S40:脉冲幅度调制数据存储阶段;
S50:发光阶段。
在步骤S10中,请参阅图2以及图3。在初始化阶段(即图3中的S10阶段),响应于初始化信号,使第一晶体管T1、第三晶体管T3、第七晶体管T7、第十晶体管T10、数据晶体管TD保持导通,第二晶体管T2、第四晶体管T4、第五晶体管T5、第六晶体管T6、第八晶体管T8、第九晶体管T9截止;给第二电容C2和第三电容C3充电,使得脉冲幅度控制晶体管TA的|VgsA|=VC2>|VthA|,且脉冲宽度控制晶体管TW的|VgsW|=VC3>|VthW|,从而使脉冲幅度控制晶体管TA和脉冲宽度控制晶体管TW保持导通。由于第五晶体管T5截止,发光器件40断路,不被点亮。其中,VgsA为脉冲幅度控制晶体管TA的基极和源极之间的电压,VgsW为脉冲宽度控制晶体管TW的基极和源极之间的电压,VthA为脉冲幅度控制晶体管TA的阈值电压,VthW为脉冲宽度控制晶体管TW的阈值电压,VC2表示第二电容C2两端的电压,VC3表示第三电容C3两端的电压。
在步骤S20中,请参阅图2以及图3。在阈值补偿阶段(即图3中的S20阶段),响应于阈值补偿信号,使第一晶体管T1、第三晶体管T3、第四晶体管T4、第八晶体管T8、第十晶体管T10保持导通,第二晶体管T2、第五晶体管T5、第六晶体管T6、第七晶体管T7、第九晶体管T9、数据晶体管TD截止;起始阶段脉冲幅度控制晶体管TA的-VgsA=VC2>|VthA|(VthrA<0),脉冲幅度控制晶体管TA导通,第二电容C2通过第一晶体管T1、第三晶体管T3、第四晶体管T4和脉冲幅度控制晶体管TA放电,直到脉冲幅度控制晶体管TA截止,此时-VgsA=VC2=|VthA|,相当于将脉冲幅度控制晶体管TA的阈值电压存储至第二电容C2中。另外,起始阶段脉冲宽度控制晶体管TW的-VgsW=VC3>|VthW|(VthrW<0),脉冲宽度控制晶体管TW导通,第三电容C3通过第十晶体管T10、第八晶体管T8和脉冲宽度控制晶体管TW放电,直到脉冲宽度控制晶体管TW截止,此时-VgsW=VC3=|VthW|,相当于将脉冲宽度控制晶体管TW的阈值电压存储至第三电容C3中。由于第五晶体管T5截止,发光器件40断路,不被点亮。
在步骤S30中,请参阅图2以及图3。在脉冲宽度调制数据存储阶段(即图3中的S30阶段),响应于脉冲宽度调制数据存储信号,使T9保持导通,T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、数据晶体管TD、第十晶体管T10截止;将脉冲宽度调制数据电压写入第四电容C4,VC4=VPWM-Vdata1。其中Vdata1表示脉冲宽度调制数据电压。
在步骤S40中,请参阅图2以及图3。在脉冲幅度调制数据存储阶段(即图3中的S40阶段),响应于脉冲幅度调制数据存储信号,使数据晶体管TD、第二晶体管T2保持导通,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9截止;将脉冲幅度调制数据电压写入第一电容C1,VC1=VDD-Vdata2。其中Vdata2表示脉冲幅度调制数据电压。
在步骤S50中,请参阅图2以及图3。在发光阶段(即图3中的S50阶段),响应于发光信号,使第一晶体管T1、第五晶体管T5、第晶体管T6保持导通,第二晶体管T2、第三晶体管T3、第四晶体管T4、第七晶体管T7、第八晶体管T8、第九晶体管T9、数据晶体管TD、第十晶体管T10截止;电流流经脉冲幅度控制晶体管TA、第五晶体管T5和发光器件40,使发光器件40在电流的驱动下发光。脉冲宽度控制晶体管TW导通,则脉冲幅度控制晶体管TA的栅极电压变为VDD,即脉冲幅度控制晶体管TA立即截止,所以脉冲宽度控制晶体管TW由截止到导通所需要的时间为发光器件40在发光阶段真正的发光时长,即可以通过脉冲宽度控制晶体管TW实现脉冲宽度的驱动方式驱动发光器件40发光。
在一些示例中,上述像素驱动电路还可以通过脉冲幅度控制晶体管TA实现脉冲幅度的驱动方式驱动发光器件40发光。
针对脉冲幅度控制晶体管TA,
VgsA=-VC2-VC1=-|VthA|-(VDD-Vdata2)=Vdata-|VthA|-VDD,
I=k(Vgs-Vth)2=k(VgsA+|Vthr|)2=k(Vdata-|VthA|-VDD+|VthA|)2=k(Vdata2-VDD)2,I为发
光器件40的驱动电流。
因此,发光器件40在驱动电流I=k(Vdata-VDD)2的驱动下进行发光,即消除了脉冲幅度控制晶体管TA的阈值电压的影响。
针对脉冲宽度控制晶体管TW,发光阶段脉冲宽度控制晶体管TW的栅极端的电压为:
VgW=VPWM-VC3-VC4=VPWM-|VthW|-(VPWM1-Vdata1)=VPWM+Vdata1-|VthA|-VPWM1,
其中,VPWM1表示VPWM在发光阶段起始时的初始电压(即发光阶段前的电压值),TW刚好达到导通的条件为VgsW≤-|VthW|;所以脉冲宽度控制晶体管TW刚好达到导通的条件为VPWM+Vdata1-|VthA|-VPWM1-VDD≤-|VthW|,即VPWM+Vdata1-VPWM1-VDD≤0;由于VPWM1和VDD为固定值,且VPWM线性变小,所以在发光阶段脉冲宽度控制晶体管TW由截止到导通所需要的时间(即发光器件的脉冲宽度)取决于VPWM的斜率和Vdata1值,VPWM的斜率取决于发光阶段的时长(一般不变),所以最终脉冲宽度控制晶体管TW由截止到导通所需要的时间取决于Vdata1值,即消除了脉冲宽度控制晶体管TW的阈值电压的影响。
在一些示例中,可以将驱动电流设置在发光器件的波长变化不明显的范围。
具体地,请参考图4中的(a)图,图4中的(a)图中的发光器件为蓝色发光二极管,将蓝色发光二极管的驱动电流设置在30到70之间,使得波长限制在460-465nm的范围内(通过脉冲幅度调制驱动的驱动方式实现),在这个驱动电流范围内实现不了的灰度可以通过脉冲宽度调制驱动的驱动方式来实现。
具体地,请参考图4中的(b)图,图4中的(b)图中的发光器件为绿色发光二极管,将绿色发光二极管的驱动电流设置在40到70之间,使得波长限制在515-520nm的范围内(通过脉冲幅度调制驱动的驱动方式实现),在这个驱动电流范围内实现不了的灰度可以通过脉冲宽度调制驱动的驱动方式来实现。
具体地,请参考图4中的(c)图,图4中的(c)图中的发光器件为红色发光二极管,将红色发光二极管的驱动电流设置在10到70之间,使得波长限制在630-635nm的范围内(通过脉冲幅度调制驱动的驱动方式实现),在这个驱动电流范围内实现不了的灰度可以通过脉冲宽度调制驱动的驱动方式来实现。
基于同样的发明构思,请参阅图5,本申请还提供一种显示装置,包括:多个呈多行多列排布的发光像素100,各发光像素均包括多个发光子像素,各发光子像素作为独立的发光器件;多个如上述任一项的像素驱动电路,像素驱动电路与发光子像素一一对应连接;数据驱动信号产生电路200,将位于同一列的像素驱动电路依次串接,用于产生数据驱动信号Vdata;扫描驱动信号产生电路300,将位于同一行的像素驱动电路依次串接,用于产生扫描驱动信号Vscan及脉冲宽度发光控制信号VPMW;发光控制信号产生电路400,将位于同一行的像素驱动电路依次串接,用于产生发光控制信号(即第一发光控制信号K1、第二发光控制信号K2、第三发光控制信号K3、第四发光控制信号K4、第五发光控制信号K5、第六发光控制信号K6及第七发光控制信号K7)。
上述显示装置中的像素驱动电路通过采用脉冲宽度调制驱动和脉冲幅度调制驱动的方式,来驱动发光器件进行发光,消除了因不同颜色发光二极管中流动的驱动电流的振幅导致的光波长的变化,进而消除波长变化对显示带来的影响。此外,上述显示装置中的像素驱动电路还可以消除脉冲幅度调制驱动方式中脉冲幅度控制晶体管的阈值电压的影响,以及消除脉冲宽度调制驱动方式中脉冲宽度控制晶体管的阈值电压的影响,提高了显示面板的图像质量。
在一些示例中,发光像素均包括红光子像素(即图5中R子像素)、蓝光子像素(即图5中的B子像素)及绿光子像素(即图5中的G子像素)。
具体的,所述显示装置包括多个发光像素100、每个发光像素100中包括三个(多个)发光子像素R、G、B;每个发光子像素均采用如图2所示的像素驱动电路驱动不同颜色的发光二极管发光。扫描驱动信号产生电路300包括多条扫描信号线,每条扫描信号线为显示装置中的一个或多个发光子像素提供扫描驱动信号Vscan和脉冲宽度发光控制信号VPWM;发光控制信号产生电路400包括多条控制信号线,每条控制信号线为显示装置中的一个或多个发光子像素提控制信号(即第一发光控制信号K1、第二发光控制信号K2、第三发光控制信号K3、第四发光控制信号K4、第五发光控制信号K5、第六发光控制信号K6及第七发光控制信号K7);所述数据驱动信号产生电路200包括多条数据驱动信号线,每条数据驱动信号线为显示装置中的一个或多个发光子像素提供数据驱动信号Vdata。
在一些示例中,显示装置可以是手机、平板、显示器、MP3、MP4、智能手表、智能头盔或其它可穿戴设备等,因其包括本发明任意实施例提供的像素驱动电路,因而也具有相同的有益效果,在此不再赘述。
在本说明书的描述中,上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本公开的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本公开构思的前提下,还可以做出若干变形和改进,这些都属于本公开的保护范围。因此,本公开专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种像素驱动电路,其特征在于,包括:脉冲宽度调制驱动电路、脉冲幅度调制驱动电路及开关电路;
所述脉冲宽度调制驱动电路经由所述开关电路与发光器件相连接,用于控制所述发光器件的发光时间;
所述脉冲幅度调制驱动电路经由所述开关电路与所述发光器件相连接,用于调节流经所述发光器件的电流。
2.如权利要求1所述的像素驱动电路,其特征在于,所述脉冲幅度调制驱动电路包括第一输入端、第二输入端、第三输入端、第四输入端、第五输入端、第六输入端、第七输入端、第八输入端及输出端;其中,
所述脉冲幅度调制驱动电路的第一输入端与第一发光控制信号相连接,所述脉冲幅度调制驱动电路的第二输入端与第二发光控制信号相连接,所述脉冲幅度调制驱动电路的第三输入端与第三发光控制信号相连接,所述脉冲幅度调制驱动电路的第四输入端与扫描驱动信号相连接,所述脉冲幅度调制驱动电路的第五输入端与数据驱动信号相连接,所述脉冲幅度调制驱动电路的第六输入端与第四发光控制信号相连接,所述脉冲幅度调制驱动电路的第七输入端与所述开关电路相连接,所述脉冲幅度调制驱动电路的第八输入端与电源电压相连接;所述脉冲幅度调制驱动电路的输出端与所述开关电路相连接。
3.如权利要求2所述的像素驱动电路,其特征在于,所述脉冲幅度调制驱动电路包括:
第一晶体管,所述第一晶体管包括控制端、第一端及第二端,所述第一晶体管的控制端与所述第一发光控制信号相连接,所述第一晶体管的第二端与所述电源电压相连接;
第二晶体管,所述第二晶体管包括控制端、第一端及第二端,所述第二晶体管的控制端与所述第二发光控制信号相连接,所述第二晶体管的第一端与所述电源电压相连接;
第三晶体管,所述第三晶体管包括控制端、第一端及第二端,所述第三晶体管的控制端与所述第三发光控制信号相连接,所述第三晶体管的第一端与所述第二晶体管的第二端相连接;
第四晶体管,所述第四晶体管包括控制端、第一端及第二端,所述第四晶体管的控制端与第四发光控制信号相连接;
数据晶体管,所述数据晶体管包括控制端、第一端及第二端,所述数据晶体管的控制端与所述扫描驱动信号相连接,所述数据晶体管的第一端与所述数据驱动信号相连接;
脉冲幅度控制晶体管,所述脉冲幅度控制晶体管包括控制端、第一端及第二端,所述脉冲幅度控制晶体管的控制端与所述数据晶体管的第二端、所述第三晶体管的第二端及所述第四晶体管的第一端均相连接,共同构成所述脉冲幅度调制驱动电路的第七输入端与所述开关电路相连接,所述脉冲幅度控制晶体管的第二端与所述第四晶体管的第二端相连接,共同构成所述脉冲幅度调制驱动电路的输出端与所述开关电路相连接;
第一电容,所述第一电容的一端与所述第二晶体管的第二端及所述第三晶体管的第一端均相连接,所述第一电容的另一端与所述脉冲幅度控制晶体管的控制端相连接;
第二电容,所述第二电容的一端与所述第一晶体管的第二端相连接,所述第二电容的另一端与所述第二晶体管的第二端及所述第三晶体管的第一端均相连接。
4.如权利要求2所述的像素驱动电路,其特征在于,所述开关电路包括第一输入端、第二输入端、第三输入端、第一输出端及第二输出端;所述开关电路的第一输入端与所述脉冲宽度调制驱动电路的输出端相连接,所述开关电路的第二输入端及所述开关电路的第三输入端均与第五发光控制信号相连接,所述开关电路的第四输入端与所述脉冲幅度调制驱动电路的输出端相连接,所述开关电路的第一输出端与所述脉冲幅度调制驱动电路的第七输入端相连接,所述开关电路的第二输出端与所述发光器件相连接。
5.如权利要求4所述的像素驱动电路,其特征在于,所述开关电路包括:
第五晶体管,所述第五晶体管包括控制端、第一端及第二端,所述第五晶体管的控制端与所述第五发光控制信号相连接,所述第五晶体管的第一端与所述脉冲幅度调制驱动电路的输出端相连接,所述第五晶体管的第二端与所述发光器件相连接;
第六晶体管,所述第六晶体管包括控制端、第一端及第二端,所述第六晶体管的控制端与所述第五发光控制信号相连接,所述第六晶体管的第一端与脉冲宽度调制驱动电路的输出端相连接,所述第六晶体管的第二端与所述脉冲幅度调制驱动电路的第七输入端相连接。
6.如权利要求5所述的像素驱动电路,其特征在于,所述发光器件包括发光二极管,所述发光二极管的阳极与所述第五晶体管的第二端相连接,所述发光二极管的阴极接地。
7.如权利要求1至6中任一项所述的像素驱动电路,其特征在于,所述脉冲宽度调制驱动电路包括第一输入端、第二输入端、第三输入端、第四输入端、第五输入端、第六输入端、第七输入端、第八输入端及输出端,其中,
所述脉冲宽度调制驱动电路的第一输入端与第三发光控制信号相连接,所述脉冲宽度调制驱动电路的第二输入端与脉冲宽度发光控制信号相连接,所述脉冲宽度调制驱动电路的第三输入端与第六发光控制信号相连接,所述脉冲宽度调制驱动电路的第四输入端与第七发光控制信号相连接,所述脉冲宽度调制驱动电路的第五输入端及第六输入端均与数据驱动信号相连接,所述脉冲宽度调制驱动电路的第七输入端与第四发光控制信号相连接,所述脉冲宽度调制驱动电路的第八输入端与电源电压相连接,所述脉冲宽度调制驱动电路的输出端与所述开关电路相连接。
8.如权利要求7所述的像素驱动电路,其特征在于,所述脉冲宽度调制驱动电路包括:
第七晶体管,所述第七晶体管包括控制端、第一端及第二端,所述第七晶体管的控制端与所述第七发光控制信号相连接,所述第七晶体管的第二端与所述数据驱动信号相连接;
第八晶体管,所述第八晶体管包括控制端、第一端及第二端,所述第八晶体管的控制端与所述第四发光控制信号相连接;
第九晶体管,所述第九晶体管包括控制端、第一端及第二端,所述第九晶体管的控制端与所述第六发光控制信号相连接,所述第九晶体管的第二端与所述数据驱动信号相连接;
第十晶体管,所述第十晶体管包括控制端、第一端及第二端,所述第十晶体管的控制端与所述第三发光控制信号相连接,所述第十晶体管的第一端与所述电源电压相连接;
脉冲宽度控制晶体管,所述脉冲宽度控制晶体管包括控制端、第一端及第二端,所述脉冲宽度控制晶体管的控制端与所述第七晶体管的第一端及所述第八晶体管的第一端相连接,所述脉冲宽度控制晶体管的第一端与所述电源电压相连接,所述脉冲宽度控制晶体管的第二端与所述第八晶体管的第二端共同作为所述脉冲宽度调制驱动电路的输出端与所述开关电路相连接;
第三电容,所述第三电容的一端与所述第九晶体管的第一端及所述第十晶体管的第二端相连接,所述第三电容的另一端与所述脉冲宽度控制晶体管的控制端相连接;
第四电容,所述第四电容的一端与所述脉冲宽度发光控制信号相连接,所述第四电容的另一端与所述第十晶体管的第二端相连接。
9.如权利要求8所述的像素驱动电路,其特征在于,各晶体管均包括PMOS晶体管,各晶体管的控制端为栅极,第一端为源极,第二端为漏极。
10.一种显示装置,包括:
多个呈多行多列排布的发光像素,各所述发光像素均包括多个发光子像素,各所述发光子像素作为独立的发光器件;
多个如权利要求1-9中任一项所述的像素驱动电路,所述像素驱动电路与所述发光子像素一一对应连接;
数据驱动信号产生电路,将位于同一列的所述像素驱动电路依次串接,用于产生数据驱动信号;
扫描驱动信号产生电路,将位于同一行的所述像素驱动电路依次串接,用于产生扫描驱动信号及脉冲宽度发光控制信号;
发光控制信号产生电路,将位于同一行的所述像素驱动电路依次串接,用于产生发光控制信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210423013.4A CN116978326A (zh) | 2022-04-21 | 2022-04-21 | 像素驱动电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210423013.4A CN116978326A (zh) | 2022-04-21 | 2022-04-21 | 像素驱动电路及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116978326A true CN116978326A (zh) | 2023-10-31 |
Family
ID=88469939
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210423013.4A Pending CN116978326A (zh) | 2022-04-21 | 2022-04-21 | 像素驱动电路及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116978326A (zh) |
-
2022
- 2022-04-21 CN CN202210423013.4A patent/CN116978326A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112634832B (zh) | 一种显示面板、驱动方法及显示装置 | |
TW202015024A (zh) | 顯示面板以及顯示面板的驅動方法 | |
US11315479B2 (en) | Array substrate and method for driving the same, display panel | |
US7285797B2 (en) | Image display apparatus without occurence of nonuniform display | |
US11961461B2 (en) | Pixel circuit | |
CN111986599B (zh) | 显示设备 | |
CN113692612B (zh) | 显示装置、显示装置的驱动方法以及电子设备 | |
CN112863427B (zh) | 发光面板的亮度调节方法、发光面板及显示装置 | |
US20070120868A1 (en) | Method and apparatus for displaying an image | |
CN113436570B (zh) | 一种像素电路及其驱动方法、显示基板和显示装置 | |
WO2012063285A1 (ja) | 有機el表示パネル及びその駆動方法 | |
CN109616039B (zh) | 显示面板及其发光控制电路、驱动方法、显示装置 | |
US20220172680A1 (en) | Electroluminescent display panel having the emission driving circuit | |
TWI834387B (zh) | 用於發光二極體面板的驅動電路及其發光二極體面板 | |
CN114220392B (zh) | 微型发光二极体显示面板及其画素驱动电路 | |
US11682340B2 (en) | Sub-pixel circuit, and active electroluminescence display and driving method thereof | |
JP2002287664A (ja) | 表示パネルとその駆動方法 | |
CN111445842A (zh) | 一种显示阵列的驱动电路及驱动方法 | |
CN113990243B (zh) | 像素电路及其驱动方法、显示装置及显示驱动方法 | |
CN116978326A (zh) | 像素驱动电路及显示装置 | |
CN116978327A (zh) | 像素驱动电路及显示装置 | |
CN116978313A (zh) | 像素驱动电路及显示装置 | |
TW202215403A (zh) | 顯示裝置及驅動方法 | |
US12112678B2 (en) | Hybrid pulse-width-modulation pixels | |
US20240177649A1 (en) | Display dimming for pulse-width-modulation pixel control |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |