CN109920371B - 像素电路及其驱动方法、显示装置 - Google Patents
像素电路及其驱动方法、显示装置 Download PDFInfo
- Publication number
- CN109920371B CN109920371B CN201910345648.5A CN201910345648A CN109920371B CN 109920371 B CN109920371 B CN 109920371B CN 201910345648 A CN201910345648 A CN 201910345648A CN 109920371 B CN109920371 B CN 109920371B
- Authority
- CN
- China
- Prior art keywords
- transistor
- light
- control
- signal
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明提供一种像素电路及其驱动方法、显示装置,属于显示技术领域。本发明的像素电路,包括:像素驱动单元、发光时间控制单元和发光器件,所述像素驱动单元用于为所述发光器件提供驱动电流;所述发光时间控制单元,用于在发光时间控制信号的控制下,通过时间调制信号控制所述发光器件的发光时间;所述发光时间控制单元包括:第一晶体管,用于响应所述发光时间控制信号而传输所述时间调制信号;第二晶体管,用于响应所述时间调制信号而控制所述发光器件的在每个发光阶段的发光时间;第一存储电容,用于存储传输至所述第二晶体管的所述时间调制信号;所述像素电路还包括:信号调节单元,用于调节经由所述第二晶体管写入至所述发光器件的信号。
Description
技术领域
本发明属于显示技术领域,具体涉及一种像素电路及其驱动方法、显示装置。
背景技术
Micro LED是新一代显示技术,比现有的OLED技术亮度更高、发光效率更好、但功耗更低。Mic-LED出色的特性将使得它可以在电视、iPhone、iPad上应用。Mic-LED在低电流密度下效率会随着电流密度降低而降低。如果采用电流密度调制灰阶,低灰阶会对应低电流密度,其效率就会降低。并且,随着电流密度的变化,Mic-LED的色坐标会发生变化,也就是说Mic-LED display在灰阶变化时会发生色偏。因此,mic-LED像素电路常通过电流和发光时间来共同调制灰阶,但在现有的像素电路中,由于晶体管的有源区沟道的限制,造成了显示装置的分辨率受限。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提供一种像素电路及其驱动方法、显示装置。
解决本发明技术问题所采用的技术方案是一种像素电路,包括:像素驱动单元、发光时间控制单元和发光器件,所述像素驱动单元用于为所述发光器件提供驱动电流;所述发光时间控制单元,用于在发光时间控制信号的控制下,通过时间调制信号控制所述发光器件的发光时间;所述发光时间控制单元包括:
第一晶体管,用于响应所述发光时间控制信号而传输所述时间调制信号;
第二晶体管,用于响应所述时间调制信号而控制所述发光器件的在每个发光阶段的发光时间;
第一存储电容,用于存储传输至所述第二晶体管的所述时间调制信号;
所述像素电路还包括:信号调节单元,用于调节经由所述第二晶体管写入至所述发光器件的信号。
优选的是,所述信号调节单元包括:时序控制器,用于提供所述时间调制信号,并在复位阶段,输出用以控制第二晶体管关断的时间调制信号。
优选的是,所述信号调节单元包括:第三晶体管,用于响应复位信号而传输第一控制信号,以控制所述第二晶体管在复位阶段保持关断。
优选的是,所述第一晶体管的第一极连接时间调制信号端,第二极连接所述第二晶体管的控制极、所述第一存储电容的第一端、所述第三晶体管的第二极,控制极连接发光时间控制信号端;
所述第二晶体管的第一极连接所述像素驱动单元,第二极连接所述发光器件;
所述第三晶体管的第一极连接第一控制信号端,控制极连接复位信号端;
所述第一存储电容的第二端连接公共电压端。
优选的是,所述像素驱动单元包括:
开关晶体管,用于响应第N行扫描信号而传送数据电压;
驱动晶体管,用于根据所述晶体管传送的所述数据电压,生成驱动电流;
阈值补偿晶体管,用于响应第N行扫描信号,对所述驱动晶体管的阈值电压进行补偿;
第二存储电容,用于存储传送至所述晶体管的所述数据电压;
复位晶体管,用于响应复位信号,通过初始化电压对存储在所述第二存储电容中的数据电压进行放电;
发光控制晶体管,用于响应发光控制信号,向所述驱动晶体管提供电源电压。
优选的是,所述像素驱动单元包括:
开关晶体管,用于响应第N行扫描信号而传送数据电压;
第二存储电容,用于存储传送至所述晶体管的所述数据电压;
驱动晶体管,用于根据所述第二存储电容的第二端耦合的电压,生成驱动电流;
阈值补偿晶体管,用于响应第N行扫描信号,对所述驱动晶体管的阈值电压进行补偿;
参考晶体管,用于响应第N+1行扫描信号而传送参考电压至第二存储电容的第一端;
第一复位晶体管,用于响应复位信号,通过初始化电压对存储在所述第二存储电容的第二端电位进行重置;
第二复位晶体管,用于响应复位信号,通过电源电压对存储在所述第二存储电容的第一端电位进行重置;发光控制晶体管,用于响应发光控制信号,控制驱动晶体管输出的驱动电流传输至发光器件;
其中,所述发光控制晶体管复用为所述信号调节单元。
优选的是,所述发光器件包括:mic-LED。
解决本发明技术问题所采用的技术方案是一种上述的像素电路的驱动方法,包括:
控制像素驱动单元产生用以驱动发光器件的驱动电流,以及在发光时间控制信号的控制下,控制发光时间控制单元工作,并根据时间调制信号控制所述驱动电流写入至发光器件的时间,以控制所述发光器件的发光时间。
优选的是,所述像素驱动单元包括:开关晶体管、驱动晶体管、阈值补偿晶体管、复位晶体管、发光控制晶体管、第二存储电容;所述信号调节单元包括:时序控制器;所述驱动方法包括:
复位阶段,在复位信号的控制下,复位晶体管打开,第二存储电容进行放电,以及发光时间控制信号端输入工作电平,控制第一晶体管打开,时序控制器输出非工作电平,并通过第一晶体管传输至第二晶体管的控制极,以使第二晶体管关断,以使发光器件不发光;
数据写入和阈值补偿阶段:在第N行扫描信号的控制下,开关晶体管、驱动晶体管和阈值补偿晶体管均被打开,给数据线写入数据电压信号,以完成数据写入和驱动晶体管的阈值补偿;
第一发光控制阶段:给发光时间控制端输入工作电平信号,第一晶体管打开,与此同时,时序控制器输出相应的电平信号,通过第一晶体管给第一存储电容进行充电,并控制第二晶体管打开或者关断;
第一发光阶段,给发光控制线输入工作电平信号,发光控制晶体管打开,第二晶体管保持第一发光控制阶段的状态,以控制发光器件是否发光;
按照第一发光控制阶段和第一发光阶段的驱动方法,控制像素电路完成预设个数的发光控制阶段和发光阶段,以实现发光器件的相应灰阶显示。
优选的是,发光时间控制信号端在复位阶段、数据写入和阈值补偿阶段、第一发光控制阶段这三个阶段输入发光时间控制信号的总时长,与其余各个发光控制阶段输入发光时间控制信号的时长相同。
优选的是,所述像素驱动单元包括:开关晶体管、驱动晶体管、阈值补偿晶体管、复位晶体管、发光控制晶体管、第二存储电容;所述信号调节单元包括:第三晶体管,所述驱动方法包括:
复位阶段,在复位信号的控制下,复位晶体管打开,对发第二存储电容进行放电,同时第三晶体管打开,通过第一控制信号控制第二晶体管关断,以使发光器件不发光;
数据写入和阈值补偿阶段:在第N行扫描信号的控制下,开关晶体管、驱动晶体管和阈值补偿晶体管均被打开,给数据线写入数据电压信号,以完成数据写入和驱动晶体管的阈值补偿;
第一发光控制阶段:给发光时间控制端输入工作电平信号,第一晶体管打开,与此同时,时间调制信号端输入相应的电平信号,通过第一晶体管给第一存储电容进行充电,并控制第二晶体管打开或者关断;
第一发光阶段,给发光控制线输入工作电平信号,发光控制晶体管打开,第二晶体管保持第一发光控制阶段的状态,以控制发光器件是否发光;
按照第一发光控制阶段和第一发光阶段的驱动方法,控制像素电路完成预设个数的发光控制阶段和发光阶段,以实现发光器件的相应灰阶显示。
优选的是,所述像素驱动单元包括:开关晶体管、驱动晶体管、阈值补偿晶体管、参考晶体管、发光控制晶体管、第一复位晶体管、第二复位晶体管和第二存储电容;所述信号调节单元包括:发光控制晶体管,所述驱动方法包括:
复位阶段,在复位信号的控制下,通过第一复位晶体管和第二复位晶体管对所述第二存储电容进行放电;
数据写入和阈值补偿阶段:给第N行扫描线输入低电平信号,开关晶体管、驱动晶体管和阈值补偿晶体管均被打开,给数据线写入数据电压,以完成数据写入和驱动晶体管的阈值补偿;
第一发光控制阶段:给第N+1行扫描线输入低电平信号,参考晶体管打开,给参考电压端写入参考电压,此时第二存储电容的第一端电位变为参考电压;同时,给发光时间控制端输入工作电平信号,第一晶体管打开,与此同时,时间调制信号端输入相应的电平信号,通过第一晶体管给第一存储电容进行充电,并控制第二晶体管打开或者关断;
第一发光阶段,给发光控制线输入工作电平信号,发光控制晶体管打开,第二晶体管保持第一发光控制阶段的状态,以控制发光器件是否发光;
按照第一发光控制阶段和第一发光阶段的驱动方法,控制像素电路完成预设个数的发光控制阶段和发光阶段,以实现发光器件的相应灰阶显示。
解决本发明技术问题所采用的技术方案是一种显示装置,其包括上述的像素电路。
附图说明
图1为本发明的实施例2的像素电路的示意图;
图2为图1的像素电路的工作时序图;
图3为图1的像素电路的另一工作时序图;
图4为图1的像素电路的再一工作时序图;
图5为本发明的实施例3的像素电路的示意图;
图6为图5的像素电路的工作时序图;
图7为本发明的实施例4的像素电路的示意图;
图8为图7的像素电路的工作时序图。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
在本发明实施例中,发光器件包括但不限于mic-LED。
实施例1:
本实施例提供一种像素电路,包括:像素驱动单元、发光时间控制单元、信号调节单元和发光器件;其中,像素驱动单元用于为发光器件提供驱动电流;发光时间控制单元用于在发光时间控制信号的控制下,通过时间调制信号控制发光器件的发光时间;且该发光时间控制单元具体可以包括:第一晶体管、第二晶体管和第一存储电容;第一晶体管用于响应发光时间控制信号而传输时间调制信号;第二晶体管用于响应时间调制信号而控制发光器件的发光时间;第一存储电容用于存储传输至第二晶体管的时间调制信号;本实施例中的信号调节单元则用于调节由第二晶体管写入至发光器件的信号。
由于在本实施例的像素电路中,增加了信号调节单元,用于调节发光时间控制单元中的第二晶体管写入至发光器件的信号,以控制发光器件是否发光,也即在本实施例中提供一种新型的像素电路,以控制发光器件实现不同灰阶的显示。
相应的,在本实施例中还提供一种上述像素电路的驱动方法,包括:通过控制像素驱动单元为发光器件提供驱动电流;通过发光时间控制信号控制发光时间控制单元的工作状态,以使发光时间控制单元根据时间调制信号控制发光器件的发光时间;其中,通过发光时间控制信号控制发光时间控制单元的工作状态,以使发光时间控制单元根据时间调制信号控制发光器件的发光时间的步骤包括:
通过发光时间控制信号控制第一晶体管打开,将时间调制信号输出给第二晶体管和第一存储电容,以使第二晶体管通过时间调制信号控制发光器件的每个发光阶段的发光时间,以实现不同灰阶的显示;
本实施例的像素电路的驱动方法,还包括通过信号调节单元调节经由第二晶体管写入至发光器件的信号。
例如:在复位阶段,可以通过信号调节单元控制第二晶体管关断,以使发光器件不发光;再例如,在发光阶段,可以通过信号调节单元控制像素驱动单元提供驱动电流是否能够通过第二晶体管写入至发光器件,以控制发光器件的发光状态。具体方法结合下述实施例进行描述。
实施例2:
如图1所示,本实施例提供一种像素电路,包括:像素驱动单元1、发光时间控制单元2、信号调节单元3和发光器件D;其中,像素驱动单元1用于为发光器件D提供驱动电流;发光时间控制单元2用于在发光时间控制信号的控制下,通过时间调制信号控制发光器件D的发光时间;且该发光时间控制单元2具体可以包括:第一晶体管T1、第二晶体管T2和第一存储电容C1;第一晶体管T1用于响应发光时间控制信号而传输时间调制信号;第二晶体管T2用于响应时间调制信号而控制发光器件D的发光时间;第一存储电容C1用于存储传输至第二晶体管T2的时间调制信号;特别的是,在本实施例中信号调节单元3为时序控制单元用于提供时间调制信号,并能够在复位阶段输出用以控制第二晶体管T2关断的时间调制信号。
由于在本实施例的像素电路中,信号调节单元3为时序控制单元用于提供时间调制信号,并能够在复位阶段输出用以控制第二晶体管T2关断的时间调制信号,此时可以将现有技术中的像素驱动单元1中用以控制驱动电流是否可以传输至发光器件D的发光控制晶体管省略(具体结合下述实例进行说明),从而可以有效的提高应用本实施例像素电路的显示面板的分辨率。
其中,在本实施例的像素电路中,像素驱动单元1可以包括开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7和发光控制晶体管T8、第二存储电容C2;其中,开关晶体管T4用于响应第N行扫描信号而传送数据电压;驱动晶体管T5用于根据所述晶体管传送的所述数据电压,生成驱动电流;阈值补偿晶体管T6用于响应第N行扫描信号,对所述驱动晶体管T5的阈值电压进行补偿;第二存储电容C2用于存储传送至所述晶体管的所述数据电压;复位晶体管T7用于响应复位信号,通过初始化电压对存储在第二存储电容C2中的数据电压进行放电;发光控制晶体管T8用于响应发光控制信号,向驱动晶体管T5提供电源电压。
可以看出的是,在本实施例的像素电路中仅发光控制晶体管T8和第二晶体管T2即作为开关,又作为传输电流至发光器件D的晶体管,也即仅需要将发光控制晶体管T8和第二晶体管T2的沟道设计为宽沟道的晶体管,从而可以有效的提高应用本实施例像素电路的显示面板的分辨率。
为了清楚本实施例中的像素电路的工作原理,以下以像素驱动单元1包括开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第二存储电容C2为例,对本实施例中的像素电路的驱动方法进行说明。
其中,开关晶体管T4的第一极连接数据线Data,第二极连接发光控制晶体管T8的第二极和驱动晶体管T5的第一极,控制极连接第N行扫描线GateA(N);驱动晶体管T5的第二极连接阈值补偿晶体管T6的第二极和第二晶体管T2的第一极,控制极连接第二存储电容C2的第一端和阈值补偿晶体管T6的第一极;阈值补偿晶体管T6的控制极连接第N行扫描线GateA(N);复位晶体管T7的第一极连接初始化信号端Vinit,控制极连接复位信号端Reset;发光控制晶体管T8的第一极连接第一电源电压端VDD和第二存储电容C2的第二端,控制极连接发光控制线EM;第一晶体管T1的第一极连接时序控制器,第二极连接第一存储电容C1的第一端和第二晶体管T2的控制极,控制极连接发光时间控制信号端;第二晶体管T2的第二极连接发光器件D的第一极,发光器件D的第二极连接第二电源电压端VSS;第一存储电容C1的第二端连接公共电压端Vcom。
在此需要说明的是,在本实施例中是以开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第一晶体管T1和第二晶体管T2均为P型晶体管为例,对本实施例中的像素电路的驱动方法进行描述的,但应当理解的是,开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第一晶体管T1和第二晶体管T2也均可以为N型晶体管。而且在下述方法中,是以显示一帧画面时,该像素电路的驱动方法为例进行说明的,其中,预先设计每一个像素的灰阶实现需要三个发光阶段,当然,在本实施例的像素电路的驱动方法中也不局限于三个发光阶段,发光阶段的时长以及数量,可以根据具体灰阶需求具体设定。
结合图1和2所示,本实施例中的像素电路的驱动方法具体包括如下步骤:
复位阶段(t1):给复位信号端Reset和通过发光时间控制信号端输入低电平信号,此时复位晶体管T7和第一晶体管T1打开;初始化信号端Vinit输入的初始化信号通过复位晶体管T7对第二存储电容C2的进行放电,同时控制驱动晶体管T5关断;时序控制器输出高电平信号,并通过第一晶体管T1传输至第二晶体管T2的控制极,以使第二晶体管T2关断,以使发光器件D不发光。
数据写入和阈值补偿阶段(t2):给第N行扫描线GateA(N)输入低电平信号,开关晶体管T4、驱动晶体管T5和阈值补偿晶体管T6均被打开,给数据线Data写入数据电压信号(Data0)Vdata,此时驱动晶体管T5的控制极和第二存储电容C2的第一端的电位为Vdata-Vth;其中,Vth为驱动晶体管T5的阈值电压。
第一发光控制阶段(t3):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时序控制器输出Data1为低电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2打开。
第一发光阶段(t4),给发光控制线EM输入低电平信号,且写入低电平的时长为time1,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持开启,在该阶段发光器件D保持发光。
第二发光控制阶段(t5):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时序控制器输出Data2为高电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2关断开。
第二发光阶段(t6),给发光控制线EM保持输入低电平信号,且写入低电平的时长为time2,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持关断,在该阶段发光器件D不发光。
第三发光控制阶段(t7):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时序控制器输出Data3为低电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2打开。
第三发光阶段(t8),给发光控制线EM保持输入低电平信号,且写入低电平的时长为time3,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持开启,在该阶段发光器件D保持发光。
综上,可以看出的是在一帧画面显示时,像素电路的发光器件D的发光时间为第一发光阶段和第三发光阶段的时长(time1+time3);当然,通过调整发光器件D在各个发光阶段的是否发光,则可以实现发光器件D的不同灰阶显示。
由上述方法可以看出的是,在复位阶段(t1)、数据写入和阈值补偿阶段(t2)、第一发光控制阶段(t3)、发光时间控制端GateB在这三个阶段很短的时间内需要输出两个低电平信号(如图2所示),该种方法需要较为精准的时序控制,为了降低电路的设计难度,优选的如图3所示,控制在数据写入和阈值补偿阶段(t2),发光时间控制端GateB输入低电平信号,虽然此时第一晶体管T1被打开,但可以通过控制时序控制器给第一晶体管T1的第一极输入高电平信号,此时第二晶体管T2的控制极被写入高电平信号,控制第二晶体管T2处于关断状态。
其中,在上述的像素电路的驱动方法中,如图4所示的时序图,为了设计简化该像素电路的时序,优选的给发光时间控制信号端在复位阶段、数据写入和阈值补偿阶段、第一发光控制阶段这三个阶段输入发光时间控制信号的总时长,与第二发光控制阶段输入发光时间控制信号的时长、第三发光控制阶段输入发光时间控制信号的时长相同。
实施例3:
如图5所示,本实施例提供一种像素电路,包括:像素驱动单元1、发光时间控制单元2、信号调节单元3和发光器件D;其中,像素驱动单元1用于为发光器件D提供驱动电流;发光时间控制单元2用于在发光时间控制信号的控制下,通过时间调制信号控制发光器件D的发光时间;且该发光时间控制单元2具体可以包括:第一晶体管T1、第二晶体管T2和第一存储电容C1;第一晶体管T1用于响应发光时间控制信号而传输时间调制信号;第二晶体管T2用于响应时间调制信号而控制发光器件D的发光时间;第一存储电容C1用于存储传输至第二晶体管T2的时间调制信号;特别的是,在本实施例中信号调节单元3包括:第三晶体管T3,该第三晶体管T3用于响应复位信号而传输第一控制信号,以控制所述第二晶体管T2在复位阶段保持关断。
由于在本实施例的像素电路中,信号调节单元3为第三晶体管T3,且该第三晶体管T3响应复位信号而传输第一控制信号,以控制所述第二晶体管T2在复位阶段保持关断,可以看出的是,第三晶体管T3仅用作开关,此时可以将现有技术中的像素驱动单元1中用以控制驱动电流是否可以传输至发光器件D的发光控制晶体管省略(具体结合下述实例进行说明)该发光控制晶体管在像素电路中即作为开关又作为电流传输的器件,从而可以有效的提高应用本实施例像素电路的显示面板的分辨率。
其中,在本实施例的像素电路中,像素驱动单元1可以包括开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第二存储电容C2;其中,开关晶体管T4用于响应第N行扫描信号而传送数据电压;驱动晶体管T5用于根据所述晶体管传送的所述数据电压,生成驱动电流;阈值补偿晶体管T6用于响应第N行扫描信号,对所述驱动晶体管T5的阈值电压进行补偿;第二存储电容C2用于存储传送至所述晶体管的所述数据电压;复位晶体管T7用于响应复位信号,通过初始化电压对存储在第二存储电容C2中的数据电压进行放电;发光控制晶体管T8用于响应发光控制信号,向驱动晶体管T5提供电源电压。
可以看出的是,在本实施例的像素电路中仅发光控制晶体管T8和第二晶体管T2即作为开关,又作为传输电流至发光器件D的晶体管,也即仅需要将发光控制晶体管T8和第二晶体管T2的沟道设计为宽沟道的晶体管,从而可以有效的提高应用本实施例像素电路的显示面板的分辨率。
为了清楚本实施例中的像素电路的工作原理,以下以像素驱动单元1包括开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第二存储电容C2为例,对本实施例中的像素电路的驱动方法进行说明。
其中,开关晶体管T4的第一极连接数据线Data,第二极连接发光控制晶体管T8的第二极和驱动晶体管T5的第一极,控制极连接第N行扫描线GateA(N);驱动晶体管T5的第二极连接阈值补偿晶体管T6的第二极和第二晶体管T2的第一极,控制极连接第二存储电容C2的第一端和阈值补偿晶体管T6的第一极;阈值补偿晶体管T6的控制极连接第N行扫描线GateA(N);复位晶体管T7的第一极连接初始化信号端Vinit,控制极连接复位信号端Reset;发光控制晶体管T8的第一极连接第一电源电压端VDD和第二存储电容C2的第二端,控制极连接发光控制线EM;第一晶体管T1的第一极连接时间调制信号端Data-T,第二极连接第一存储电容C1的第一端、第二晶体管T2的控制极和第三晶体管T3的第二极,控制极连接发光时间控制信号端;第二晶体管T2的第二极连接发光器件D的第一极;第三晶体管T3的第一极连接第一控制信号端(高电平信号端),控制极连接复位信号端Reset;发光器件D的第二极连接第二电源电压端VSS;第一存储电容C1的第二端连接公共电压端Vcom。
在此需要说明的是,在本实施例中是以开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第一晶体管T1、第二晶体管T2和第三晶体管T3均为P型晶体管为例,对本实施例中的像素电路的驱动方法进行描述的,但应当理解的是,开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第一晶体管T1和第二晶体管T2也均可以为N型晶体管。而且在下述方法中,是以显示一帧画面时,该像素电路的驱动方法为例进行说明的,其中,预先设计每一个像素的灰阶实现需要三个发光阶段,当然,在本实施例的像素电路的驱动方法中也不局限于三个发光阶段,发光阶段的时长以及数量,可以根据具体灰阶需求具体设定。
结合图5和6所示,本实施例中的像素电路的驱动方法具体包括如下步骤:
复位阶段(t1):给复位信号端Reset输入低电平信号,此时复位晶体管T7和第三晶体管T3打开;初始化信号端Vinit输入的初始化信号通过复位晶体管T7对第二存储电容C2的进行放电,第一控制信号端输入高电平信号,通过第三晶体管T3控制第二晶体管T2的关断,以使发光器件D不发光。
数据写入和阈值补偿阶段(t2):给第N行扫描线GateA(N)输入低电平信号,开关晶体管T4、驱动晶体管T5和阈值补偿晶体管T6均被打开,给数据线Data写入数据电压信号(Data0)为Vdata,此时驱动晶体管T5的控制极和第二存储电容C2的第一端的电位为Vdata-Vth;其中,Vth为驱动晶体管T5的阈值电压。
第一发光控制阶段(t3):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时间调制信号端Data-T输入Data1为低电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2打开。
第一发光阶段(t4),给发光控制线EM输入低电平信号,且写入低电平的时长为time1,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持开启,在该阶段发光器件D保持发光。
第二发光控制阶段(t5):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时间调制信号端Data-T输入Data2为高电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2断开。
第二发光阶段(t6),给发光控制线EM保持输入低电平信号,且写入低电平的时长为time2,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持关断,在该阶段发光器件D不发光。
第三发光控制阶段(t7):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时间调制信号端Data-T输入Data3为低电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2打开。
第三发光阶段(t8),给发光控制线EM保持输入低电平信号,且写入低电平的时长为time3,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持开启,在该阶段发光器件D保持发光。
综上,可以看出的是在一帧画面显示时,像素电路的发光器件D的发光时间为第一发光阶段和第三发光阶段的时长(time1+time3);当然,通过调整发光器件D在各个发光阶段的是否发光,则可以实现发光器件D的不同灰阶显示。
实施例4:
如图7所示,本实施例提供一种像素电路,包括:像素驱动单元1、发光时间控制单元2、信号调节单元3和发光器件D;其中,像素驱动单元1用于为发光器件D提供驱动电流;发光时间控制单元2用于在发光时间控制信号的控制下,通过时间调制信号控制发光器件D的发光时间;且该发光时间控制单元2具体可以包括:第一晶体管T1、第二晶体管T2和第一存储电容C1;第一晶体管T1用于响应发光时间控制信号而传输时间调制信号;第二晶体管T2用于响应时间调制信号而控制发光器件D的发光时间;第一存储电容C1用于存储传输至第二晶体管T2的时间调制信号。
其中,在本实施例的像素电路中,像素驱动单元1可以包括开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、参考晶体管T9、第二存储电容C2;第一复位晶体管T71和第二复位晶体管T72;特别的是,发光控制晶体管T8复用为信号调节单元3,用于响应发光控制信号,控制驱动晶体管T5输出的驱动电流传输至发光器件D。
具体的,开关晶体管T4用于响应第N行扫描信号而传送数据电压;第二存储电容C2用于存储传送至所述晶体管的所述数据电压;驱动晶体管T5用于根据所述第二存储电容C2的第二端耦合的电压,生成驱动电流;阈值补偿晶体管T6用于响应第N行扫描信号,对所述驱动晶体管T5的阈值电压进行补偿;参考晶体管T9用于响应第N+1行扫描信号而传送参考电压至第二存储电容C2的第一端;第一复位晶体管T71用于响应复位信号,通过初始化电压对存储在第二存储电容C2的第二端电位进行重置;第二复位晶体管T72用于响应复位信号,通过电源电压对存储在第二存储电容C2的第一端电位进行重置。
由于在本实施例的像素电路中,信号调节单元3为发光控制晶体管T8,且该发光控制晶体管T8用于响应发光控制信号,控制驱动晶体管T5输出的驱动电流传输至发光器件D,可以看出的是,在本实施例的像素电路中仅发光控制晶体管T8和第二晶体管T2即作为开关,又作为传输电流至发光器件D的晶体管,也即仅需要将发光控制晶体管T8和第二晶体管T2的沟道设计为宽沟道的晶体管,从而可以有效的提高应用本实施例像素电路的显示面板的分辨率。
为了清楚本实施例中的像素电路的工作原理,以下以像素驱动单元1包括开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、参考考晶体管、第二存储电容C2为例,对本实施例中的像素电路的驱动方法进行说明。
其中,开关晶体管T4的第一极连接数据线Data,第二极连接第二存储电容C2的第一和参考晶体管T9的第二极,控制极连接第N行扫描线GateA(N);驱动晶体管T5的第一极连接第一电源电压端VDD和第二复位晶体管T72的第二极,第二极连接阈值补偿晶体管T6的第二极和发光控制晶体管T8的第一极,控制极连接第二存储电容C2的第二端、阈值补偿晶体管T6的第一极和第一复位晶体管T71的第二极;阈值补偿晶体管T6的控制极连接第N行扫描线GateA(N);参考晶体管T9的第一极连接参考电压端Ref,控制极连接第N+1行扫描线GateA(N+1);第一复位晶体管T71的第一极连接初始化电压端,控制极连接复位信号端Reset;第二复位晶体管T72的控制极连接复位信号端Reset;第一晶体管T1的第一极连接时间调制信号端Data-T,第二极连接第一存储电容C1的第一端、第二晶体管T2的控制极,控制极连接发光时间控制信号端;第二晶体管T2的第一极连接发光控制晶体管T8的第二极,第二极连接发光器件D的第一极;第一存储电容C1的第二端连接公共电压端Vcom;发光控制晶体管T8的控制极连接发光控制线EM。
在此需要说明的是,在本实施例中是以开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、第一复位晶体管T71、第二复位晶体管T72、参考晶体管T9、第一晶体管T1、第二晶体管T2、发光控制晶体管T8均为P型晶体管为例,对本实施例中的像素电路的驱动方法进行描述的,但应当理解的是,开关晶体管T4、驱动晶体管T5、阈值补偿晶体管T6、复位晶体管T7、发光控制晶体管T8、第一晶体管T1和第二晶体管T2也均可以为N型晶体管。而且在下述方法中,是以显示一帧画面时,该像素电路的驱动方法为例进行说明的,其中,预先设计每一个像素的灰阶实现需要三个发光阶段,当然,在本实施例的像素电路的驱动方法中也不局限于三个发光阶段,发光阶段的时长以及数量,可以根据具体灰阶需求具体设定。
结合图7和8所示,本实施例中的像素电路的驱动方法具体包括如下步骤:
复位阶段(t1):给复位信号端Reset输入低电平信号,此时第一复位晶体管T71和第二复位晶体管T72打开;初始化信号端Vinit输入的初始化信号通过第一复位晶体管T71将第二存储电容C2的第二端和驱动晶体管T5的控制极电位复位为初始化电压,第二复位晶体管T72将电源电压写入第二存储电容C2的第一端。
数据写入和阈值补偿阶段(t2):给第N行扫描线GateA(N)输入低电平信号,开关晶体管T4、驱动晶体管T5和阈值补偿晶体管T6均被打开,给数据线Data写入数据电压信号(Data0)为Vdata,此时驱动晶体管T5的控制极和第二存储电容C2的第二端的电位为Vdata-Vth;第二存储电容C2的第一端电位为Vdata;其中,Vth为驱动晶体管T5的阈值电压。
第一发光控制阶段(t3):给第N+1行扫描线GateA(N+1)输入低电平信号,参考晶体管T9打开,给参考电压端Ref写入参考电压,此时第二存储电容C2的第一端电位变为参考电压;同时,给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时间调制信号端Data-T输入Data1为低电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2打开。
第一发光阶段(t4),给发光控制线EM输入低电平信号,且写入低电平的时长为time1,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持开启,在该阶段发光器件D保持发光。
第二发光控制阶段(t5):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时间调制信号端Data-T输入Data2为高电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2断开。
第二发光阶段(t6),给发光控制线EM保持输入低电平信号,且写入低电平的时长为time2,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持关断,在该阶段发光器件D不发光。
第三发光控制阶段(t7):给发光时间控制端GateB输入低电平信号,第一晶体管T1打开,与此同时,时间调制信号端Data-T输入Data3为低电平信号,通过第一晶体管T1给第一存储电容C1进行充电,并控制第二晶体管T2打开。
第三发光阶段,给发光控制线EM保持输入低电平信号,且写入低电平的时长为time3,发光控制晶体管T8打开,由于第一存储电容C1的存在,第二晶体管T2在该阶段保持开启,在该阶段发光器件D保持发光。
综上,可以看出的是在一帧画面显示时,像素电路的发光器件D的发光时间为第一发光阶段和第三发光阶段的时长(time1+time3);当然,通过调整发光器件D在各个发光阶段的是够发光,则可以实现发光器件D的不同灰阶显示。
实施例5:
本实施例提供一种显示装置,该显示装置包括实施例1-4中任一的像素电路。因此,本实施例的显示装置可以为分辨率较高。
其中,显示装置可以为液晶显示装置或者电致发光显示装置,例如液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (11)
1.一种像素电路,包括:像素驱动单元、发光时间控制单元和发光器件,所述像素驱动单元用于为所述发光器件提供驱动电流;所述发光时间控制单元,用于在发光时间控制信号的控制下,通过时间调制信号控制所述发光器件的发光时间;其特征在于,所述发光时间控制单元包括:
第一晶体管,用于响应所述发光时间控制信号而传输所述时间调制信号;
第二晶体管,用于响应所述时间调制信号而控制所述发光器件的在每个发光阶段的发光时间;
第一存储电容,用于存储传输至所述第二晶体管的所述时间调制信号;
所述像素电路还包括:第三晶体管,用于响应复位信号而传输第一控制信号,以控制所述第二晶体管在复位阶段保持关断。
2.根据权利要求1所述的像素电路,其特征在于,所述第一晶体管的第一极连接时间调制信号端,第二极连接所述第二晶体管的控制极、所述第一存储电容的第一端、所述第三晶体管的第二极,控制极连接发光时间控制信号端;
所述第二晶体管的第一极连接所述像素驱动单元,第二极连接所述发光器件;
所述第三晶体管的第一极连接第一控制信号端,控制极连接复位信号端;
所述第一存储电容的第二端连接公共电压端。
3.根据权利要求1-2中任一项所述的像素电路,其特征在于,所述像素驱动单元包括:
开关晶体管,用于响应第N行扫描信号而传送数据电压;
驱动晶体管,用于根据所述开关晶体管传送的所述数据电压,生成驱动电流;
阈值补偿晶体管,用于响应第N行扫描信号,对所述驱动晶体管的阈值电压进行补偿;
第二存储电容,用于存储传送至所述驱动晶体管的所述数据电压;
复位晶体管,用于响应复位信号,通过初始化电压对存储在所述第二存储电容中的数据电压进行放电;
发光控制晶体管,用于响应发光控制信号,向所述驱动晶体管提供电源电压。
4.根据权利要求1所述的像素电路,其特征在于,所述像素驱动单元包括:
开关晶体管,用于响应第N行扫描信号而传送数据电压;
第二存储电容,用于存储传送至所述开关晶体管的所述数据电压;
驱动晶体管,用于根据所述第二存储电容的第二端耦合的电压,生成驱动电流;阈值补偿晶体管,用于响应第N行扫描信号,对所述驱动晶体管的阈值电压进行补偿;
参考晶体管,用于响应第N+1行扫描信号而传送参考电压至第二存储电容的第一端;所述像素驱动单元还包括:
第一复位晶体管,用于响应复位信号,通过初始化电压对存储在所述第二存储电容的第二端电位进行重置;
第二复位晶体管,用于响应复位信号,通过电源电压对存储在所述第二存储电容的第一端电位进行重置;
发光控制晶体管,用于响应发光控制信号,控制驱动晶体管输出的驱动电流传输至发光器件;
其中,所述发光控制晶体管复用为所述信号调节单元。
5.根据权利要求1所述的像素电路,其特征在于,所述发光器件包括:mic-LED。
6.一种如权利要求1-5中任一项所述的像素电路的驱动方法,其特征在于,包括:
控制像素驱动单元产生用以驱动发光器件的驱动电流,以及在发光时间控制信号的控制下,控制发光时间控制单元工作,并根据时间调制信号控制所述驱动电流写入至发光器件的时间,以控制所述发光器件的发光时间。
7.根据权利要求6所述的像素电路的驱动方法,其特征在于,所述像素驱动单元包括:开关晶体管、驱动晶体管、阈值补偿晶体管、复位晶体管、发光控制晶体管、第二存储电容;所述信号调节单元包括:时序控制器;所述驱动方法包括:
复位阶段,在复位信号的控制下,复位晶体管打开,第二存储电容进行放电,以及发光时间控制信号端输入工作电平,控制第一晶体管打开,时序控制器输出非工作电平,并通过第一晶体管传输至第二晶体管的控制极,以使第二晶体管关断,以使发光器件不发光;
数据写入和阈值补偿阶段:在第N行扫描信号的控制下,开关晶体管、驱动晶体管和阈值补偿晶体管均被打开,给数据线写入数据电压信号,以完成数据写入和驱动晶体管的阈值补偿;
第一发光控制阶段:给发光时间控制端输入工作电平信号,第一晶体管打开,与此同时,时序控制器输出相应的电平信号,通过第一晶体管给第一存储电容进行充电,并控制第二晶体管打开或者关断;
第一发光阶段,给发光控制线输入工作电平信号,发光控制晶体管打开,第二晶体管保持第一发光控制阶段的状态,以控制发光器件是否发光;
按照第一发光控制阶段和第一发光阶段的驱动方法,控制像素电路完成预设个数的发光控制阶段和发光阶段,以实现发光器件的相应灰阶显示。
8.根据权利要求7所述的像素电路的驱动方法,其特征在于,发光时间控制信号端在复位阶段、数据写入和阈值补偿阶段、第一发光控制阶段这三个阶段输入发光时间控制信号的总时长,与其余各个发光控制阶段输入发光时间控制信号的时长相同。
9.根据权利要求6所述的像素电路的驱动方法,其特征在于,所述像素驱动单元包括:开关晶体管、驱动晶体管、阈值补偿晶体管、复位晶体管、发光控制晶体管、第二存储电容;所述信号调节单元包括:第三晶体管,所述驱动方法包括:
复位阶段,在复位信号的控制下,复位晶体管打开,对发第二存储电容进行放电,同时第三晶体管打开,通过第一控制信号控制第二晶体管关断,以使发光器件不发光;
数据写入和阈值补偿阶段:在第N行扫描信号的控制下,开关晶体管、驱动晶体管和阈值补偿晶体管均被打开,给数据线写入数据电压信号,以完成数据写入和驱动晶体管的阈值补偿;
第一发光控制阶段:给发光时间控制端输入工作电平信号,第一晶体管打开,与此同时,时间调制信号端输入相应的电平信号,通过第一晶体管给第一存储电容进行充电,并控制第二晶体管打开或者关断;
第一发光阶段,给发光控制线输入工作电平信号,发光控制晶体管打开,第二晶体管保持第一发光控制阶段的状态,以控制发光器件是否发光;
按照第一发光控制阶段和第一发光阶段的驱动方法,控制像素电路完成预设个数的发光控制阶段和发光阶段,以实现发光器件的相应灰阶显示。
10.根据权利要求6所述的像素电路的驱动方法,其特征在于,所述像素驱动单元包括:开关晶体管、驱动晶体管、阈值补偿晶体管、参考晶体管、发光控制晶体管、第一复位晶体管、第二复位晶体管和第二存储电容;所述发光控制晶体管复用为信号调节单元,所述驱动方法包括:
复位阶段,在复位信号的控制下,通过第一复位晶体管和第二复位晶体管对所述第二存储电容进行放电;
数据写入和阈值补偿阶段:给第N行扫描线输入低电平信号,开关晶体管、驱动晶体管和阈值补偿晶体管均被打开,给数据线写入数据电压,以完成数据写入和驱动晶体管的阈值补偿;
第一发光控制阶段:给第N+1行扫描线输入低电平信号,参考晶体管打开,给参考电压端写入参考电压,此时第二存储电容的第一端电位变为参考电压;同时,给发光时间控制端输入工作电平信号,第一晶体管打开,与此同时,时间调制信号端输入相应的电平信号,通过第一晶体管给第一存储电容进行充电,并控制第二晶体管打开或者关断;
第一发光阶段,给发光控制线输入工作电平信号,发光控制晶体管打开,第二晶体管保持第一发光控制阶段的状态,以控制发光器件是否发光;
按照第一发光控制阶段和第一发光阶段的驱动方法,控制像素电路完成预设个数的发光控制阶段和发光阶段,以实现发光器件的相应灰阶显示。
11.一种显示装置,其特征在于,包括权利要求1-6中任一项所述的像素电路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910345648.5A CN109920371B (zh) | 2019-04-26 | 2019-04-26 | 像素电路及其驱动方法、显示装置 |
PCT/CN2020/077113 WO2020215892A1 (zh) | 2019-04-26 | 2020-02-28 | 像素电路及其驱动方法、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910345648.5A CN109920371B (zh) | 2019-04-26 | 2019-04-26 | 像素电路及其驱动方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109920371A CN109920371A (zh) | 2019-06-21 |
CN109920371B true CN109920371B (zh) | 2021-01-29 |
Family
ID=66978670
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910345648.5A Active CN109920371B (zh) | 2019-04-26 | 2019-04-26 | 像素电路及其驱动方法、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN109920371B (zh) |
WO (1) | WO2020215892A1 (zh) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112259041B (zh) * | 2019-07-04 | 2022-09-09 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
TWI722479B (zh) * | 2019-07-05 | 2021-03-21 | 友達光電股份有限公司 | 畫素電路與畫素驅動方法 |
CN112309334B (zh) * | 2019-08-01 | 2022-03-01 | 北京小米移动软件有限公司 | 像素驱动电路和方法,显示装置 |
EP4016510B1 (en) | 2019-08-14 | 2024-04-10 | BOE Technology Group Co., Ltd. | Pixel circuit and driving method therefor, array substrate, and display device |
CN113168806B (zh) * | 2019-09-03 | 2023-07-21 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、显示面板及显示装置 |
CN112820236B (zh) * | 2019-10-30 | 2022-04-12 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
CN112767883A (zh) * | 2019-11-01 | 2021-05-07 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
CN112767874B (zh) * | 2019-11-01 | 2022-05-27 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN112767873B (zh) | 2019-11-01 | 2022-03-22 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示面板、显示装置 |
CN113077751B (zh) * | 2020-01-03 | 2022-08-09 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN111179864B (zh) * | 2020-01-16 | 2023-04-21 | Oppo广东移动通信有限公司 | 像素驱动电路及其驱动方法、显示装置、电子设备 |
CN111223443B (zh) * | 2020-03-17 | 2021-02-09 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板、显示装置 |
CN111261098B (zh) * | 2020-03-17 | 2021-11-12 | 京东方科技集团股份有限公司 | 像素驱动电路及驱动方法、显示装置 |
CN113436570B (zh) * | 2020-03-23 | 2022-11-18 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示基板和显示装置 |
CN111462679A (zh) * | 2020-04-16 | 2020-07-28 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN111477163B (zh) * | 2020-04-21 | 2021-09-28 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN113724640B (zh) * | 2020-05-26 | 2023-01-06 | 京东方科技集团股份有限公司 | 一种像素驱动电路、其驱动方法、显示面板及显示装置 |
CN113781951B (zh) * | 2020-06-09 | 2022-10-04 | 京东方科技集团股份有限公司 | 一种显示面板及驱动方法 |
CN111785201B (zh) * | 2020-07-02 | 2021-09-24 | 深圳市华星光电半导体显示技术有限公司 | 一种像素驱动电路及其驱动方法、显示面板以及显示装置 |
CN111883047A (zh) * | 2020-07-17 | 2020-11-03 | 南京中电熊猫液晶显示科技有限公司 | 一种Micro LED显示装置的像素驱动电路及其驱动方法 |
CN114255691B (zh) * | 2020-09-24 | 2023-06-09 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、以及显示装置 |
CN114766048B (zh) * | 2020-11-03 | 2023-08-11 | 京东方科技集团股份有限公司 | 像素电路及驱动方法、显示面板、显示装置 |
CN114792510B (zh) * | 2021-01-26 | 2023-10-31 | 京东方科技集团股份有限公司 | 驱动电路、驱动控制方法和显示面板 |
CN115812235A (zh) * | 2021-03-30 | 2023-03-17 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
CN113487992B (zh) * | 2021-07-23 | 2023-12-05 | 京东方科技集团股份有限公司 | 像素电路、发光芯片、显示基板及显示装置 |
CN113707077B (zh) * | 2021-08-25 | 2023-01-20 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示基板 |
CN113724653B (zh) * | 2021-08-30 | 2023-04-18 | 京东方科技集团股份有限公司 | 显示调节电路、方法及显示装置 |
CN118140262A (zh) * | 2022-09-01 | 2024-06-04 | 京东方科技集团股份有限公司 | 像素电路、像素驱动电路和显示装置 |
CN115602108B (zh) * | 2022-11-28 | 2023-03-24 | 惠科股份有限公司 | 像素驱动电路和显示面板 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5471515A (en) * | 1994-01-28 | 1995-11-28 | California Institute Of Technology | Active pixel sensor with intra-pixel charge transfer |
JP4501785B2 (ja) * | 2004-09-30 | 2010-07-14 | セイコーエプソン株式会社 | 画素回路及び電子機器 |
JP5856799B2 (ja) * | 2011-10-17 | 2016-02-10 | ピクストロニクス,インコーポレイテッド | ラッチ回路および表示装置 |
JP2015045831A (ja) * | 2013-08-29 | 2015-03-12 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | 電気光学装置 |
CN104658484B (zh) * | 2015-03-18 | 2018-01-16 | 上海和辉光电有限公司 | 显示装置、像素驱动电路及其驱动方法 |
CN104715723B (zh) * | 2015-03-19 | 2017-08-29 | 北京大学深圳研究生院 | 显示装置及其像素电路和驱动方法 |
CN105405397A (zh) * | 2015-10-14 | 2016-03-16 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其驱动方法、一种有机发光显示装置 |
CN106991964A (zh) * | 2017-04-14 | 2017-07-28 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN107316606B (zh) * | 2017-07-31 | 2019-06-28 | 上海天马有机发光显示技术有限公司 | 一种像素电路、其驱动方法显示面板及显示装置 |
CN107358917B (zh) * | 2017-08-21 | 2020-04-28 | 上海天马微电子有限公司 | 一种像素电路、其驱动方法、显示面板及显示装置 |
CN109509427A (zh) * | 2017-09-15 | 2019-03-22 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN109584808B (zh) * | 2018-12-11 | 2020-06-16 | 武汉华星光电半导体显示技术有限公司 | 像素驱动电路、显示装置及驱动方法 |
-
2019
- 2019-04-26 CN CN201910345648.5A patent/CN109920371B/zh active Active
-
2020
- 2020-02-28 WO PCT/CN2020/077113 patent/WO2020215892A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2020215892A1 (zh) | 2020-10-29 |
CN109920371A (zh) | 2019-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109920371B (zh) | 像素电路及其驱动方法、显示装置 | |
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
KR102564603B1 (ko) | 유기발광표시장치 및 그의 구동방법 | |
CN110021264B (zh) | 像素电路及其驱动方法、显示面板 | |
CN102044214B (zh) | 有机发光显示器及其驱动方法 | |
US11315475B2 (en) | Pixel driving circuit, driving method thereof, and display device | |
CN109872692B (zh) | 像素电路及其驱动方法、显示装置 | |
EP3736800A1 (en) | Pixel circuit and driving method therefor, and display device | |
JP5415565B2 (ja) | 表示装置およびその駆動方法 | |
CN108597450A (zh) | 像素电路及其驱动方法、显示面板 | |
KR101073182B1 (ko) | 유기전계발광표시장치 및 그의 구동방법 | |
CN111986599A (zh) | 显示设备 | |
KR100812037B1 (ko) | 유기전계발광 표시장치 | |
KR20180085121A (ko) | 화소 및 이를 이용한 유기전계발광 표시장치 | |
US11205389B2 (en) | Scan driver and display device having same | |
KR20220061345A (ko) | 표시 장치 | |
EP3726517A1 (en) | Pixel circuit, method for driving same, display panel, and electronic device | |
KR20190012962A (ko) | 유기 발광 표시 장치 | |
KR102498990B1 (ko) | 표시 장치 | |
KR20210080960A (ko) | 게이트 구동 회로 및 이를 포함하는 발광 표시 장치 | |
KR101055928B1 (ko) | 유기 발광 표시장치 및 그 구동방법 | |
KR20080000106A (ko) | 유기발광다이오드 표시소자 및 그의 구동 방법 | |
KR102485956B1 (ko) | 표시 장치 | |
CN115985246A (zh) | 像素电路及其驱动方法、显示面板 | |
KR20220095467A (ko) | 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |