CN108417172A - 阵列基板、显示屏及显示装置 - Google Patents

阵列基板、显示屏及显示装置 Download PDF

Info

Publication number
CN108417172A
CN108417172A CN201810458370.8A CN201810458370A CN108417172A CN 108417172 A CN108417172 A CN 108417172A CN 201810458370 A CN201810458370 A CN 201810458370A CN 108417172 A CN108417172 A CN 108417172A
Authority
CN
China
Prior art keywords
viewing area
switch transistor
special
area
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810458370.8A
Other languages
English (en)
Other versions
CN108417172B (zh
Inventor
朱正勇
贾溪洋
朱晖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Kunshan Guoxian Photoelectric Co Ltd
Original Assignee
Kunshan Guoxian Photoelectric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Guoxian Photoelectric Co Ltd filed Critical Kunshan Guoxian Photoelectric Co Ltd
Priority to CN201810458370.8A priority Critical patent/CN108417172B/zh
Publication of CN108417172A publication Critical patent/CN108417172A/zh
Application granted granted Critical
Publication of CN108417172B publication Critical patent/CN108417172B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Abstract

本发明涉及一种阵列基板、显示屏及显示装置,该阵列基板包括:基板,基板上对应的显示区域包括阵列排布的像素,显示区域划分为异形显示区和非异形显示区;异形显示区每一行的像素数量均小于非异形显示区任一行的像素数量;至少一个第一开关晶体管,位于异形显示区域且与异形显示区域中的像素对应;至少一个第二开关晶体管,位于非异形显示区域且与非异形显示区域中的像素对应;第一开关晶体管的宽长比等于第二开关晶体管的宽长比,且第一开关晶体管的栅极面积大于第二开关晶体管的栅极面积。解决了异形显示区与非异形显示区中因负载不同所导致的显示的图像亮度不均的技术问题,改善了显示效果。

Description

阵列基板、显示屏及显示装置
技术领域
本发明涉及显示技术领域,特别是涉及一种阵列基板、显示屏及显示装置。
背景技术
目前,常见的显示装置,例如显示器、电视机、手机、平板电脑等,其显示屏通常为规则的矩形。随着显示技术的发展,矩形的显示屏已经不能满足用户多样化的使用需求。因而,显示屏的形状越来越多样化。
通常,非矩形的显示屏称为异形显示屏。异形显示屏包括异形显示区与非异形显示区。异形显示区中的每行像素数量与非异形显示区的每行像素数量不同。
在传统技术中,显示面板中的驱动电路通过不同的扫描线控制对应行上的像素。然而,扫描线为对应行上的像素提供相同的扫描信号时,异形显示区与非异形显示区因每行像素数量不同会导致扫描线上的负载不同,从而使显示的图像亮度不均,影响显示效果。
发明内容
基于此,有必要针对传统技术中异形显示区与非异形显示区因像素数量不同而导致显示图像亮度不均的技术问题,提供一种阵列基板、显示屏及显示装置。
一种阵列基板,所述的阵列基板包括:基板,所述基板上对应的显示区域包括阵列排布的像素,所述显示区域划分为异形显示区和非异形显示区;所述异形显示区每一行的像素数量均小于所述非异形显示区任一行的像素数量;至少一个第一开关晶体管,位于所述异形显示区域且与所述异形显示区域中的像素对应;至少一个第二开关晶体管,位于所述非异形显示区域且与所述非异形显示区域中的像素对应;所述第一开关晶体管的宽长比等于所述第二开关晶体管的宽长比,且第一开关晶体管的栅极面积大于第二开关晶体管的栅极面积。
在其中一个实施例中,所述阵列基板还包括与每行像素对应的栅极驱动单元;所述至少一个第一开关晶体管分别与所述栅极驱动单元连接,所述至少一个第二开关晶体管分别与所述栅极驱动单元连接。
在其中一个实施例中,所述异形显示区至少两行上的像素数量不同,且每一行像素所对应的所述第一开关晶体管的栅极面积与所在行的像素数量呈负相关。
在其中一个实施例中,所述异形显示区包括至少一个子异形显示区,所述子异形显示区包括至少两行像素,且每一行的像素数量分别相同;在每个子异形显示区,所述第一开关晶体管的栅极面积与所在的所述子异形显示区中每一行的像素数量呈负相关。
在其中一个实施例中,所述第一开关晶体管的栅绝缘层的介电常数均大于所述第二开关晶体管的栅绝缘层的介电常数。
在其中一个实施例中,所述第一开关晶体管的栅绝缘层的厚度均小于所述第二开关晶体管的栅绝缘层的厚度。
在其中一个实施例中,所述阵列基板还包括扫描信号线,其中,用于为所述第一开关晶体管传递扫描信号的扫描线布置于所述异形显示区内,并贴合异形显示区的边缘集中弯曲走线以补偿所述异形显示区的扫描信号线的电阻与所述非异形显示区的扫描信号线的电阻的差异。
在其中一个实施例中,所述异形显示区的扫描信号线包括多段子扫描信号线,所述多段子扫描信号线中至少一段子扫描信号线的宽度与所述非异形显示区的扫描信号线的宽度不等。
一种显示屏,包括上述任一实施例中的阵列基板。
一种显示装置,包括如上述实施例中所述的显示屏。
上述阵列基板、显示屏及显示装置,该阵列基板上对应的显示区域包括异形显示区和非异形显示区,位于异形显示区的像素设有至少一个第一开关晶体管,位于非异形显示区的像素设有至少一个第二开关晶体管,所述第一开关晶体管的宽长比等于所述第二开关晶体管的宽长比,且第一开关晶体管的栅极面积大于第二开关晶体管的栅极面积,增大第一开关晶体管的寄生电容,解决了异形显示区与非异形显示区中因负载不同所导致的显示的图像亮度不均的技术问题,改善了显示效果。
附图说明
图1为本申请一个实施例中阵列基板的结构示意图;
图2为本申请另一个实施例中阵列基板的结构示意图;
图3为本申请一个实施例中的2T1C像素电路的电路图;
图4为本申请一个实施例中的7T1C像素电路的电路图;
图5为本申请一个实施例中的多个子异形显示区的结构示意图;
图6为本申请一个实施例中的第一开关晶体管的结构示意图;
图7为本申请一个实施例中的非异形显示区中扫描信号线的示意图;
图8为本申请一个实施例中显示装置的示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似改进,因此本发明不受下面公开的具体实施例的限制。
在一个实施例中,请参见图1,本申请提供一种阵列基板,该阵列基板包括基板,该基板上对应的显示区域包括阵列排布的像素110,显示区域划分为异形显示区120和非异形显示区130,异形显示区120每一行的像素数量均小于非异形显示区130任一行的像素数量。其中,驱动器在驱动异形显示区每行上的像素及非异形显示区每行上的像素时,由于异形显示区与非异形显示区每行上的像素数量不等,即负载不同,这会导致异形显示区和非异形显示区的显示效果不均匀。
可以理解的是,非异形显示区中的各行像素数量相等,非异形显示区一般是规则区域,例如,非异形显示区的形状为矩形。非异形显示区每行的像素数量一般相等,非异形显示区的像素对应的开关晶体管的宽长比相等,且栅极面积相等,如此非异形显示区中的每行像素的发光特性保持一致。
请参见图1,该阵列基板包括至少一个第一开关晶体管140和至少一个第二开关晶体管150,第一开关晶体管140位于异形显示区域120且与异形显示区域120中的像素对应。第一开关晶体管150位于非异形显示区域130且与非异形显示区域130中的像素对应。其中,开关晶体管包括栅极、源极和漏极,通过栅极的电压控制第一开关晶体管140的关断或者导通。第一开关晶体管140的宽长比等于第二开关晶体管150的宽长比,且第一开关晶体管140的栅极面积大于第二开关晶体管150的栅极面积。其中,晶体管的宽长比指的是晶体管的导电沟道的宽与长的比值即W/L。一般情况下,晶体管的宽长比越大,驱动能力即带负载的能力越大,流经晶体管的驱动电流越大。可以理解的是,在保证第一开关晶体管140宽长比不变并保证第一开关晶体管140开关性能的前提下,近似等比例的增大第一开关晶体管140的栅极面积。
在本实施例中,通过等比例增大第一开关晶体管的栅长和栅宽,保持第一开关晶体管140的宽长比等于第二开关晶体管150的宽长比,即保持第一开关晶体管140的驱动能力不变,增大异形显示区中第一开关晶体管140的栅极与沟道层的交叠面积增大,增大了电容负载,补偿了异形区因单行像素数目减少而导致的负载降低,解决了异形显示区和非异形显示区每行像素数量不同导致的显示不均一的技术问题。
在一个实施例中,阵列基板还包括与每行像素对应的栅极驱动单元。至少一个第一开关晶体管分别与栅极驱动单元连接,至少一个第二开关晶体管分别与栅极驱动单元连接。
其中,栅极驱动单元用于向像素电路提供扫描信号并驱动像素电路。栅极驱动单元与像素电路中的开关晶体管的栅极连接,可以控制像素电路的初始化和补偿过程。显示区中的每行像素分别对应一个栅极驱动单元,比如,请参见图2,异形显示区120的第一行像素对应的扫描驱动单元Scan1,第二行像素对应的扫描驱动单元Scan2,非异形显示区130的第一行像素对应的扫描驱动单元Scan3。具体地,异形显示区120对应的至少一个第一晶体管140与扫描驱动单元Scan1连接,非异形显示区130对应的至少一个第二晶体管150与扫描驱动单元Scan3连接。第一开关晶体管140的宽长比等于第二开关晶体管150的宽长比,且第一开关晶体管140的栅极面积大于第二开关晶体管150的栅极面积。在本实施例中,扫描驱动单元与异形显示区对应的至少一个第一晶体管连接,第一晶体管的寄生电容大于第二晶体管的寄生电容,补偿了由于异形显示区像素数量少引起的负载不均。
示例性地,请参见图3,2T1C像素电路包括晶体管P1、晶体管D1及电容C1。其中,晶体管D1用作驱动晶体管,晶体管D1栅极与源极的电压差值决定了流经有机发光二极管OLED的驱动电流。晶体管D1的源极电压等于直流电源VDD。晶体管P1用于开关晶体管,电容C1控制和保持数据电压的稳定。晶体管P1根据其栅极电压导通或者关断。当扫描信号Sn使晶体管P1导通时,数据电压信号Dn流经晶体管P1至晶体管D1的栅极。
进一步地,请见图1及图3,异形显示区120的像素对应的第一开关晶体管140宽长比等于非异形显示区130的像素对应的发第二开关晶体管150的宽长比,且第一开关晶体管140的栅极面积大于第二开关晶体管150的栅极面积。则在不改变像素电路的驱动能力的前提下,增加异形区中第一晶体管的寄生电容,补偿了异形显示区和非异形显示区之间的负载不均衡问题,使得异形显示区和非异形显示区显示均匀,改善了显示效果。
示例性地,请参见图4,7T1C像素电路包括晶体管M1、晶体管M2、晶体管M3、晶体管M4、晶体管M5、晶体管M6、晶体管M7及电容C1。其中,晶体管M1用作驱动晶体管。晶体管M1的宽长比决定流经有机发光二极管OLED的驱动电流。晶体管M2、晶体管M3、晶体管M4、晶体管M5、晶体管M6及晶体管M7用作开关晶体管。在初始化阶段,初始化有机发光二极管OLED的阳极,并对电容C1进行擦除。在数据写入阶段,当晶体管M2、晶体管M5及晶体管M4导通时,数据电压信号Vdata流经晶体管M2、晶体管M1及晶体管M4至晶体管M1的栅极。在显示阶段,当晶体管M5、晶体管M6导通时,电流从VDD流经晶体管M5、驱动晶体管M1、及晶体管M6至有机发光二极管OLED。该7T1C像素电路可以补偿阈值电压Vth引起的驱动电流变化。
进一步地,请见图1及图4,异形显示区120的像素对应的第一开关晶体管140宽长比等于非异形显示区130的像素对应的第二开关晶体管150的宽长比,且第一开关晶体管140的栅极面积大于第二开关晶体管150的栅极面积。第一开关晶体管140包括晶体管M2、晶体管M3、晶体管M4、晶体管M5、晶体管M6及晶体管M7。请参见图4,7T1C像素电路的扫描驱动单元包括扫描驱动单元S1、扫描驱动单元S2和发光驱动单元EM。扫描驱动单元S1连接于晶体管M2的栅极、晶体管M4的栅极,扫描驱动单元S2连接于晶体管M3的栅极、晶体管M7的栅极,发光驱动单元EM连接于晶体管M5的栅极、晶体管M6的栅极。在异形显示区或者非异形显示区,晶体管M2、晶体管M3、晶体管M4、晶体管M5、晶体管M6及晶体管M7的宽长比分别相等。
具体地,可以在保持第一开关晶体管140晶体管宽长比不变的前提下,增大扫描驱动单元S1、扫描驱动单元S2和发光驱动单元EM中任一或者多个对应的第一开关晶体管140的栅极面积,比如,可以增大异形显示区中扫描驱动单元S2对应的晶体管M2、晶体管M4的栅极面积,即异形显示区中的扫描驱动单元S2对应的晶体管M2、晶体管M4的栅极面积可以大于非异形显示区中的扫描驱动单元S1对应的晶体管M2、晶体管M4的栅极面积;可以增大异形显示区中扫描驱动单元S1对应的晶体管M3、晶体管M7的寄生电容,即异形显示区中的扫描驱动单元S1对应的晶体管M3、晶体管M7的栅极面积可以大于非异形显示区中的扫描驱动单元S1对应的晶体管M3、晶体管M7的栅极面积;可以增大异形显示区中发光驱动单元EM对应的晶体管M5、晶体管M6的寄生电容,即异形显示区中的发光驱动单元EM对应的晶体管M5、晶体管M6的栅极面积可以大于非异形显示区中的发光驱动单元EM对应的晶体管M5、晶体管M6的栅极面积。可以理解的是,栅极驱动单元可以包括扫描驱动单元或发光驱动单元中的一个或两个,比如,栅极驱动单元可以仅包括扫描驱动单元,还可以包括扫描驱动单元和发光驱动单元,设计者可以根据实际情况对栅极驱动单元对应的第一开关晶体管进行保持宽长比不变且增大栅极面积的设计。
在本实施例中,通过增大扫描驱动单元S1、扫描驱动单元S2和发光驱动单元EM中任一或者多个对应的第一开关晶体管140的栅极面积,增大了扫描驱动单元或者发光驱动单元输出端的负载,补偿了异形显示区和非异形显示区之间的负载不均衡问题,使得异形显示区和非异形显示区显示均匀,改善了显示效果。
在一个实施例中,异形显示区至少两行上的像素数量不同,且每一行像素所对应的第一开关晶体管的栅极面积与所在行的像素数量呈负相关。
具体地,当异形显示区的每行上的像素数量减少时,为了使得异形显示区与非异形显示区的显示效果一致,异形显示区需要补偿的负载越多,则异形显示区对应的第一开关晶体管的栅长和栅宽等比例增大的越多,即异形显示区对应的第一开关晶体管的栅极面积随着异形显示区的像素数量的减少而增大。通常情况下,驱动器是逐行驱动显示区的像素。然而,根据实际情况,驱动器可以逐列驱动显示区的像素。驱动器在驱动异形显示区每列上的像素时,驱动器的负载与异形显示区每列上的像素数量相关。当异形显示区的每列上像素数量减少时,异形显示区对应的第一开关晶体管的栅极面积可以在行方向上随着增大。
在一个实施例中,异形显示区包括至少一个子异形显示区,子异形显示区包括至少两行像素,且每一行的像素数量分别相同。在每个子异形显示区,第一开关晶体管的栅极面积与所在的子异形显示区中每一行的像素数量呈负相关。具体地,异形显示区包括至少一个子异形显示区,比如,异形显示区可以包括一个子异形显示区,异形显示区可以包括多个子异形显示区,请参见图5,异形显示区包括第一子异形显示区510、第二子异形显示区520、第三子异形显示区530。每个子异形显示区中的像素数量可以相等,也可以不相等。在每个子异形显示区中,每一行对应的像素数量是近似相等。每个子异形显示区的对应的每行像素数量可以不相等。每一行像素数量不等的每个子异形显示区分别对应的第一开关晶体管的栅极面积也是不相等的,第一开关晶体管的栅极面积与每个子异形显示区中每一行的像素数量呈负相关,即第一开关晶体管的栅极面积随每个子异形显示区中每一行的像素数量的增加而减小,随每个子异形显示区中每一行的像素数量的减少而增加。比如,第一子异形显示区510中每一行的像素数量小于第三子异形显示区530中每一行的像素数量,则第一子异形显示区510对应的第一开关晶体管的栅极面积大于第三子异形显示区530对应的第一开关晶体管的栅极面积。
在本实施例中,通过将异形显示区划分为不同的子异形显示区,子异形显示区中每行的像素数量看作近似相等,针对该子异形显示区设计第一开关晶体管,子异形显示区中每行像素对应的第一开关晶体管的宽长比是相同的,这样可以使得版图布局简洁,并减少工艺上的复杂性。同时,增大异形显示区对应的第一开关晶体管的寄生电容,实现异形显示区与非异形显示区之间的负载不均衡的补偿,这样解决了因为异形显示区的像素数量较少引起的显示不均匀的问题,改善了显示效果。
在一个实施例中,请参见6,第一开关晶体管包括缓冲层位于缓冲层610上的半导体层(未标出)、位于半导体层上的栅绝缘层630、位于栅极绝缘层630远离半导体层一侧的栅极640、位于栅极640上的间绝缘层650、位于间绝缘层650远离半导体层一侧的源漏金属层,半导体层包括源极621、漏极622和沟道623。源漏金属层包括源极金属引线661和漏极金属引线662。则第一开关晶体管的寄生电容与栅绝缘层的厚度及其介电常数有关,可以通过以下两种方式增大第一开关晶体管的寄生电容:
通过改变第一开关晶体管的栅绝缘层630的介电常数以改变第一开关晶体管的寄生电容。具体地,第一开关晶体管的栅绝缘层的介电常数均大于第二开关晶体管的栅绝缘层的介电常数。晶体管的寄生电容与栅绝缘层的介电常数成正比,可以通过改变异形显示区对应第一开关晶体管的栅绝缘层的材料,以使异形显示区对应的第一开关晶体管的栅绝缘层的介电常数大于非异形显示区对应的第二开关晶体管的栅绝缘层的介电常数。
通过减小异形显示区对应的栅绝缘层630的厚度以增加异形显示区对应的第一开关晶体管的寄生电容。具体地,第一开关晶体管的栅绝缘层的厚度均小于第二开关晶体管的栅绝缘层的厚度。在形成栅极绝缘层时,可以通过以下两种方法改变栅绝缘层的厚度:
第一种,在栅绝缘层表面形成第一掩膜层,第一掩膜层暴露出异形显示区的栅极绝缘层。以第一掩膜层为掩膜,对异形显示区的栅极绝缘层进行微刻蚀,以减小异形显示区的栅绝缘层的厚度。
第二种,在半导体层上,形成第一栅绝缘层。在第一栅极绝缘层上,形成第二栅绝缘层。在第二栅绝缘层表面形成第二掩膜层。第二掩膜层暴露出异形显示区的第二栅绝缘层。以第二掩膜层为掩膜,去除异形显示区的第二栅绝缘层,暴露出异形显示区的第一栅绝缘层。使得异形显示区对应的栅绝缘层厚度小于非异形显示区对应的栅绝缘层厚度。需要说明的是,在本实施例中,在增大异形显示区栅绝缘层介电常数或减薄栅绝缘层厚度时设计者要保证第一开关晶体管和第二开关晶体管的开关特性,并且第一开关晶体管与第二开关晶体管的驱动特性一致。
在一个实施例中,阵列基板还包括扫描信号线,其中,用于为第一开关晶体管传递扫描信号的扫描线布置于异形显示区内,并贴合异形显示区的边缘集中弯曲走线以补偿所述异形显示区的扫描信号线的电阻与所述非异形显示区的扫描信号线的电阻的差异。
其中,阵列基板设置有安装槽,安装槽内用于放置摄像头、听筒、指纹识别元件、虹膜识别元件等传感器,安装槽导致了异形显示区的产生,且异形显示区内的负载较少。为了保持异形显示区与非异形显示区的电容负载均衡,等比例的增大第一开关晶体管的栅极面积。但是第一开关晶体管的栅极面积大于第二开关晶体管的栅极面积会导致第一开关晶体管相对于第二开关晶体管的电阻减小。在本实施例中,在异形显示区内,为第一开关晶体管传递扫描信号的扫描线贴合异形显示区的边缘集中弯曲走线。位于异形显示区内的扫描线沿着异形显示区的边缘增加了扫描线的长度,相应的增大了异形显示区的扫描信号线的电阻,以补偿所述异形显示区的扫描信号线的电阻与所述非异形显示区的扫描信号线的电阻的差异。
具体地,安装槽的形状可以是U型槽,也可以是弧形,还可以是圆形等。比如,请参见图7,安装槽710是U型槽,安装槽710位于非显示区。安装槽710包括底边713和分布于底边713两侧的侧边711及侧边712。异形显示区对应的扫描信号线沿着底边713、侧边711及侧边712布线。具体地,异形显示区中的扫描信号线包括第一子扫描信号线721、沿着侧边711的第二子扫描信号线722、沿着底边713的第三子扫描信号线723、沿着侧边712的第四子扫描信号线724及第五子扫描信号线725。
进一步地,所述异形显示区的扫描信号线包括多段子扫描信号线,所述多段子扫描信号线中至少一段子扫描信号线的宽度与所述非异形显示区的扫描信号线的宽度不等。其中,扫描信号线的宽度与扫描信号线上的电阻有关,通过改变异形显示区的扫描信号线的宽度,相应地改变扫描信号线上的电阻,更加准确地实现了异形显示区扫描信号线上电阻较非异形显示区的电阻补偿。在本实施例中,第一子扫描信号线721和第五子扫描信号线725的宽度可以等于第一开关晶体管的栅极的宽度,由于第一开关晶体管的栅极面积较大,则第一子扫描信号线721和第五子扫描信号线725的宽度较大,减小了扫描信号线上的电阻,可以通过调节第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724的宽度实现电阻的精确补偿,比如减小第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724的宽度,相应地增大异形区扫描信号线上的电阻。另外,第一子扫描信号线721和第五子扫描信号线725的部分区段的宽度可以不等于第一开关晶体管的栅极的宽度,则可以调节第一子扫描信号线721、第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724及第五子扫描信号线725的宽度,比如,减小第一子扫描信号线721、第二子扫描信号线722、第三子扫描信号线723、第四子扫描信号线724及第五子扫描信号线725中至少一条扫描信号线的宽度。
在本实施例中,异形显示区中的扫描信号线沿着安装槽边沿布线,增大了异形显示区中扫描信号线的长度,增大了扫描信号线电阻,解决了由于异形显示区像素数量少引起的电阻不均衡的问题,实现对异形显示区中电阻的准确补偿。
在一个实施例中,本申请提供一种显示屏,该显示屏包括上述任一实施例中的阵列基板。在本发明实施例中,显示屏的形状可以为包括圆形、椭圆形、多边形以及包括圆弧的图形中的至少一种的封闭图形。例如带R角、安装槽或切口(notch)或圆形的显示屏。在本实施例中,通过在像素区对异形显示区中的电阻或者电容进行补偿,不会降低发光区占显示屏面积比例,更容易实现窄边框设计。
在一个实施例中,本申请提供一种显示装置800,请参见图8,显示装置800包括如上述实施例中的显示屏810。
需要说明的是,异形显示区中的像素数量与非异形显示区中分布的像素数量不同,例如异形显示区中每一行的像素的数量,与非异形显示区中每一行的像素数量不同。可以理解,异形显示区与非异形显示区的区分是相对而言的。本申请中,将显示区中像素数量较少的部分区域,作为“异形显示区”;将显示区中像素数量较多的部分区域,作为“非异形显示区”。
另外,本申请实施例中所使用的术语“第一”、“第二”等可在本文中用于描述各种元件,但这些元件不受这些术语限制。这些术语仅用于将第一个元件与另一个元件区分。举例来说,在不脱离本申请范围的情况下,可以将第一开关晶体管称为第二开关晶体管,且类似地,可将第二开关晶体管称为第一开关晶体管。第一开关晶体管和第二开关晶体管两者都是开关晶体管,但其不是同一开关晶体管。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种阵列基板,其特征在于,所述的阵列基板包括:
基板,所述基板上对应的显示区域包括阵列排布的像素,所述显示区域划分为异形显示区和非异形显示区;所述异形显示区每一行的像素数量均小于所述非异形显示区任一行的像素数量;
至少一个第一开关晶体管,位于所述异形显示区域且与所述异形显示区域中的像素对应;
至少一个第二开关晶体管,位于所述非异形显示区域且与所述非异形显示区域中的像素对应;
所述第一开关晶体管的宽长比等于所述第二开关晶体管的宽长比,且第一开关晶体管的栅极面积大于第二开关晶体管的栅极面积。
2.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括与每行像素对应的栅极驱动单元;所述至少一个第一开关晶体管分别与所述栅极驱动单元连接,所述至少一个第二开关晶体管分别与所述栅极驱动单元连接。
3.根据权利要求2所述的阵列基板,其特征在于,所述异形显示区至少两行上的像素数量不同,且每一行像素所对应的所述第一开关晶体管的栅极面积与所在行的像素数量呈负相关。
4.根据权利要求2所述的阵列基板,其特征在于,所述异形显示区包括至少一个子异形显示区,所述子异形显示区包括至少两行像素,且每一行的像素数量分别相同;
在每个子异形显示区,所述第一开关晶体管的栅极面积与所在的所述子异形显示区中每一行的像素数量呈负相关。
5.根据权利要求1至4任一所述的阵列基板,其特征在于,所述第一开关晶体管的栅绝缘层的介电常数均大于所述第二开关晶体管的栅绝缘层的介电常数。
6.根据权利要求1至4任一所述的阵列基板,其特征在于,所述第一开关晶体管的栅绝缘层的厚度均小于所述第二开关晶体管的栅绝缘层的厚度。
7.根据权利要求1至4任一所述的阵列基板,其特征在于,所述阵列基板还包括扫描信号线,其中,用于为所述第一开关晶体管传递扫描信号的扫描线布置于所述异形显示区内,并贴合所述异形显示区的边缘集中弯曲走线,以补偿所述异形显示区的扫描信号线的电阻与所述非异形显示区的扫描信号线的电阻的差异。
8.根据权利要求7所述的阵列基板,其特征在于,所述异形显示区的扫描信号线包括多段子扫描信号线,所述多段子扫描信号线中至少一段所述子扫描信号线的宽度与所述非异形显示区的扫描信号线的宽度不等。
9.一种显示屏,其特征在于,包括如权利要求1-8中任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括如权利要求9中所述的显示屏。
CN201810458370.8A 2018-05-14 2018-05-14 阵列基板、显示屏及显示装置 Active CN108417172B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810458370.8A CN108417172B (zh) 2018-05-14 2018-05-14 阵列基板、显示屏及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810458370.8A CN108417172B (zh) 2018-05-14 2018-05-14 阵列基板、显示屏及显示装置

Publications (2)

Publication Number Publication Date
CN108417172A true CN108417172A (zh) 2018-08-17
CN108417172B CN108417172B (zh) 2020-12-11

Family

ID=63139252

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810458370.8A Active CN108417172B (zh) 2018-05-14 2018-05-14 阵列基板、显示屏及显示装置

Country Status (1)

Country Link
CN (1) CN108417172B (zh)

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108866476A (zh) * 2018-06-29 2018-11-23 京东方科技集团股份有限公司 掩膜版及其制作方法、蒸镀方法、显示屏
CN109285494A (zh) * 2018-10-31 2019-01-29 厦门天马微电子有限公司 异形阵列基板、显示面板和显示装置
CN109300406A (zh) * 2018-09-30 2019-02-01 武汉天马微电子有限公司 显示面板及显示装置
CN109459900A (zh) * 2018-12-24 2019-03-12 信利半导体有限公司 像素阵列基板及显示设备
CN109754744A (zh) * 2019-03-18 2019-05-14 昆山国显光电有限公司 一种显示面板和显示装置
CN110854164A (zh) * 2019-10-25 2020-02-28 武汉华星光电半导体显示技术有限公司 显示装置
CN111243524A (zh) * 2020-02-17 2020-06-05 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置
WO2020147529A1 (zh) * 2019-01-14 2020-07-23 京东方科技集团股份有限公司 栅极驱动电路以及显示基板
CN111489682A (zh) * 2020-04-24 2020-08-04 京东方科技集团股份有限公司 像素电路及其制造方法、显示面板和显示装置
TWI703550B (zh) * 2018-11-07 2020-09-01 友達光電股份有限公司 顯示裝置及閘極驅動裝置
CN111969031A (zh) * 2020-08-31 2020-11-20 合肥维信诺科技有限公司 显示面板及显示装置
CN112667111A (zh) * 2020-09-14 2021-04-16 友达光电股份有限公司 光学触控装置
WO2021147738A1 (zh) * 2020-01-21 2021-07-29 京东方科技集团股份有限公司 一种显示面板及显示装置
WO2021213011A1 (zh) * 2020-04-20 2021-10-28 Oppo广东移动通信有限公司 像素驱动电路、显示屏和终端
WO2022022150A1 (zh) * 2020-07-31 2022-02-03 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置
US11515380B2 (en) 2019-11-25 2022-11-29 Samsung Display Co., Ltd. Display device with overlapping auxiliary lines in non-display area surrounding transmission area
WO2023281626A1 (ja) * 2021-07-06 2023-01-12 シャープディスプレイテクノロジー株式会社 表示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0494573A (ja) * 1990-08-10 1992-03-26 Matsushita Electric Works Ltd 半導体装置及びその製法
JPH07134572A (ja) * 1993-11-11 1995-05-23 Nec Corp アクティブマトリクス型液晶表示装置の駆動回路
CN101313349A (zh) * 2005-11-29 2008-11-26 京瓷株式会社 图像显示装置
CN102298227A (zh) * 2010-06-23 2011-12-28 瀚宇彩晶股份有限公司 内嵌式触控显示面板的像素结构及其形成方法
CN105590601A (zh) * 2015-12-18 2016-05-18 上海中航光电子有限公司 驱动电路、阵列基板及显示装置
CN107146573A (zh) * 2017-06-26 2017-09-08 上海天马有机发光显示技术有限公司 显示面板、其显示方法及显示装置
CN107731153A (zh) * 2017-11-30 2018-02-23 武汉天马微电子有限公司 异形显示面板和异形显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0494573A (ja) * 1990-08-10 1992-03-26 Matsushita Electric Works Ltd 半導体装置及びその製法
JPH07134572A (ja) * 1993-11-11 1995-05-23 Nec Corp アクティブマトリクス型液晶表示装置の駆動回路
CN101313349A (zh) * 2005-11-29 2008-11-26 京瓷株式会社 图像显示装置
CN102298227A (zh) * 2010-06-23 2011-12-28 瀚宇彩晶股份有限公司 内嵌式触控显示面板的像素结构及其形成方法
CN105590601A (zh) * 2015-12-18 2016-05-18 上海中航光电子有限公司 驱动电路、阵列基板及显示装置
CN107146573A (zh) * 2017-06-26 2017-09-08 上海天马有机发光显示技术有限公司 显示面板、其显示方法及显示装置
CN107731153A (zh) * 2017-11-30 2018-02-23 武汉天马微电子有限公司 异形显示面板和异形显示装置

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108866476B (zh) * 2018-06-29 2020-03-10 京东方科技集团股份有限公司 掩膜版及其制作方法、蒸镀方法、显示屏
US11355707B2 (en) 2018-06-29 2022-06-07 Boe Technology Group Co., Ltd. Mask having shielding part within opening and manufacturing method thereof, evaporation method and display screen with active area surrounding functional component area
CN108866476A (zh) * 2018-06-29 2018-11-23 京东方科技集团股份有限公司 掩膜版及其制作方法、蒸镀方法、显示屏
CN109300406B (zh) * 2018-09-30 2021-04-02 武汉天马微电子有限公司 显示面板及显示装置
CN109300406A (zh) * 2018-09-30 2019-02-01 武汉天马微电子有限公司 显示面板及显示装置
CN109285494A (zh) * 2018-10-31 2019-01-29 厦门天马微电子有限公司 异形阵列基板、显示面板和显示装置
TWI703550B (zh) * 2018-11-07 2020-09-01 友達光電股份有限公司 顯示裝置及閘極驅動裝置
CN109459900A (zh) * 2018-12-24 2019-03-12 信利半导体有限公司 像素阵列基板及显示设备
US11205364B2 (en) 2019-01-14 2021-12-21 Boe Technology Group Co., Ltd. Gate driving circuit and display substrate
WO2020147529A1 (zh) * 2019-01-14 2020-07-23 京东方科技集团股份有限公司 栅极驱动电路以及显示基板
CN109754744A (zh) * 2019-03-18 2019-05-14 昆山国显光电有限公司 一种显示面板和显示装置
WO2021077635A1 (zh) * 2019-10-25 2021-04-29 武汉华星光电半导体显示技术有限公司 显示装置
CN110854164A (zh) * 2019-10-25 2020-02-28 武汉华星光电半导体显示技术有限公司 显示装置
US11515380B2 (en) 2019-11-25 2022-11-29 Samsung Display Co., Ltd. Display device with overlapping auxiliary lines in non-display area surrounding transmission area
WO2021147738A1 (zh) * 2020-01-21 2021-07-29 京东方科技集团股份有限公司 一种显示面板及显示装置
CN111243524A (zh) * 2020-02-17 2020-06-05 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置
US11568807B2 (en) 2020-02-17 2023-01-31 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, method for driving the same and display device
WO2021213011A1 (zh) * 2020-04-20 2021-10-28 Oppo广东移动通信有限公司 像素驱动电路、显示屏和终端
CN111489682A (zh) * 2020-04-24 2020-08-04 京东方科技集团股份有限公司 像素电路及其制造方法、显示面板和显示装置
WO2022022150A1 (zh) * 2020-07-31 2022-02-03 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置
CN111969031A (zh) * 2020-08-31 2020-11-20 合肥维信诺科技有限公司 显示面板及显示装置
CN112667111A (zh) * 2020-09-14 2021-04-16 友达光电股份有限公司 光学触控装置
CN112667111B (zh) * 2020-09-14 2023-12-22 友达光电股份有限公司 光学触控装置
WO2023281626A1 (ja) * 2021-07-06 2023-01-12 シャープディスプレイテクノロジー株式会社 表示装置

Also Published As

Publication number Publication date
CN108417172B (zh) 2020-12-11

Similar Documents

Publication Publication Date Title
CN108417172A (zh) 阵列基板、显示屏及显示装置
CN108447439B (zh) 阵列基板、显示屏及显示装置
CN108831912B (zh) Oled阵列基板及制造其的方法、oled像素电路以及显示装置
US20200335038A1 (en) Display device and electronic apparatus
CN109686770A (zh) 显示面板和显示装置
CN208271546U (zh) 阵列基板、显示屏及显示装置
CN104282257B (zh) 显示装置、用于显示装置的驱动方法和电子设备
US20150194093A1 (en) Display device, method of laying out light emitting elements, and electronic device
CN108492775A (zh) 阵列基板、显示屏及显示装置
US11751463B2 (en) Organic light emitting display apparatus having a camera
CN106782416A (zh) 一种显示面板及显示装置
CN108511466A (zh) 阵列基板、显示屏及显示装置
CN107819022A (zh) 一种显示面板及显示装置
US11798468B2 (en) Display panel and display apparatus
CN101777304A (zh) 显示装置及电子装置
CN108469697A (zh) 显示面板和显示装置
CN108648690A (zh) 一种显示面板及显示装置
CN108877664A (zh) 像素电路及其驱动方法、显示面板
CN104217656A (zh) 显示设备
CN109754744A (zh) 一种显示面板和显示装置
CN113823639B (zh) 显示面板及显示装置
US11372492B2 (en) Display panel and display device
CN108597445A (zh) 显示装置、用于显示装置的驱动方法和电子设备
CN107741671A (zh) 一种显示装置及其制备方法
CN208271541U (zh) 阵列基板、显示屏及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant