CN108227799B - 一种稳压电路 - Google Patents

一种稳压电路 Download PDF

Info

Publication number
CN108227799B
CN108227799B CN201611129149.5A CN201611129149A CN108227799B CN 108227799 B CN108227799 B CN 108227799B CN 201611129149 A CN201611129149 A CN 201611129149A CN 108227799 B CN108227799 B CN 108227799B
Authority
CN
China
Prior art keywords
tube
pmos tube
electrode
pmos
nmos tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611129149.5A
Other languages
English (en)
Other versions
CN108227799A (zh
Inventor
邓龙利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhaoyi Innovation Technology Group Co ltd
Original Assignee
Zhaoyi Innovation Technology Group Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhaoyi Innovation Technology Group Co ltd filed Critical Zhaoyi Innovation Technology Group Co ltd
Priority to CN201611129149.5A priority Critical patent/CN108227799B/zh
Publication of CN108227799A publication Critical patent/CN108227799A/zh
Application granted granted Critical
Publication of CN108227799B publication Critical patent/CN108227799B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Amplifiers (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

本发明实施例公开了一种稳压电路,所述电路包括:电压偏置单元,与快速启动单元和第一级运算放大单元相连,用于在快速启动单元的控制下为所述第一级运算放大单元提供偏置电压;第一级运算放大单元,用于在所述快速启动单元和所述偏置电压的控制下对输出电压与参考电压之间的电压差进行放大,并将结果输出给所述第二级运算放大单元;第二级运算放大单元,与快速启动单元相连,用于在快速启动单元的控制下对第一级运算放大单元的输出电压进行驱动能力放大,并输出与参考电压相同的输出电压;快速启动单元,与上述各单元相连,用于在控制信号的控制下对上述各单元提供快速启动控制信号,实现了提高稳压电路的启动速度的目的。

Description

一种稳压电路
技术领域
本发明实施例涉及电路技术,尤其涉及一种稳压电路。
背景技术
随着集成电路的规模越来越大,复杂度也越来越高,同时对电路的各种性能要求也越来越高。
例如集成电路中经常用到的低压差稳压电路,参见图1所示的传统的低压差稳压电路的电路结构示意图,电路在不工作的时候控制信号EN为低电平0,参考电压VBG也为低电平,此时第一PMOS管MP1导通,第一NMOS管MN1关闭,电位点VP1与电源VCC相连,因此电位点VP1为高电平,同样的原理,电位点VP2,VP3也都处于高电平,因此第二PMOS管MP2、第三PMOS管MP3、第五PMOS管MP5、第六PMOS管MP6以及第八PMOS管MP8均关闭;且由于此时控制信号ENB为高电平,因此第二NMOS管MN2导通,所以电位点VN1与地VSS相连,所以处于低电平,所以第四NMOS管MN4关闭,所以整个稳压电路中没有电流流过;当电路开始工作时,控制信号EN变为高电平的时候,参考电压VBG也为高电平,MN1导通,因此电位点VP1与地VSS直接相连,所以MP2和MP3导通,电位点VN1的电位逐渐升高,MN3和MN4逐渐导通,MN4的导通使得电位点VN2与地VSS相连,所以电位点VP3为低电平(参考电压VBG为高电平使得MN6导通),因此MP8导通,输出端电压VOUT开始升高,当输出端电压VOUT等于参考电压VBG的时候,电路启动完成,处于稳定工作状态。
由上述启动过程可以看出,传统的低压差稳压电路的启动,需要依次启动MN1、MP3,然后通过MP3对电位点VN1进行充电,然后使得MN4以及MP8导通,存在启动速度较慢的缺陷,需要进行进一步改善。
发明内容
本发明提供一种稳压电路,以提高电路的启动速度。
本发明实施例提供一种稳压电路,所述电路包括:
电压偏置单元,与快速启动单元和第一级运算放大单元相连,用于在快速启动单元的控制下为所述第一级运算放大单元提供偏置电压;
第一级运算放大单元,与快速启动单元和第二级运算放大单元相连,用于在所述快速启动单元和所述偏置电压的控制下对输出电压与参考电压之间的电压差进行放大,并将结果输出给所述第二级运算放大单元;
第二级运算放大单元,与快速启动单元相连,用于在快速启动单元的控制下对第一级运算放大单元的输出电压进行驱动能力放大,并输出与参考电压相同的输出电压;
快速启动单元,与上述各单元相连,用于在控制信号的控制下对上述各单元提供快速启动控制信号;
弥勒补偿单元,分别与所述第一级运算放大单元和所述第二级运算放大单元相连,用于减慢输出电压的瞬态响应。
优选的,电压偏置单元包括:第二PMOS管、第三PMOS管、第一NMOS管和第三NMOS管,其中:
所述第二PMOS管的源极与电源相连,栅极以及漏极与所述第一NMOS管的漏极相连;所述第三PMOS管的源极与电源相连,栅极与所述第二PMOS管的栅极相连,漏极与所述第三NMOS管的漏极相连;所述第一NMOS管的栅极与参考电压相连,源极与所述第三NMOS管的的源极相连;所述第三NMOS管的漏极与栅极相连。
优选的,所述第一级运算放大单元包括:第五PMOS管、第六PMOS管、第四NMOS管、第五NMOS管和第六NMOS管,其中:
所述第五PMOS管的源极与电源相连,栅极以及漏极与所述第五NMOS管的漏极相连;所述第六PMOS管的源极与电源相连,栅极与所述第五PMOS管的栅极相连,漏极与所述第六NMOS管的漏极相连;所述第五NMOS管的栅极与输出电压相连,源极与所述第六NMOS管的的源极以及所述第四NMOS管的漏极相连;所述第六NMOS管的栅极与参考电压相连;所述第四NMOS管的栅极与所述第三NMOS管的栅极相连,源极与第三NMOS管的源极相连。
进一步地,所述第二级运算放大单元包括:第八PMOS管、第二电阻和第三电阻,其中:
所述第八PMOS管的源极与电源相连,栅极与所述第六PMOS管的漏极相连,漏极与所述第二电阻的第一端相连,所述第二电阻的第二端与所述第三电阻的第一端以及输出电压端相连,所述第三电阻的第二端与地相连。
进一步地,所述快速启动单元包括:第一PMOS管、第二电容、第七PMOS管、第四PMOS管和第二NMOS管,其中:
所述第一PMOS管的源极与所述第二PMOS管的栅极相连,栅极与控制信号相连,漏极与所述第二电容的第一端和所述第三PMOS管的漏极相连,所述第二电容的第二端接地;所述第七PMOS管的栅极与控制信号相连,源极与电源相连,漏极与所述第六PMOS管的漏极相连;所述第四PMOS管的栅极与控制信号相连,源极与电源相连,漏极与所述第四NMOS管的漏极相连;所述第二NMOS管的栅极与控制信号相连,漏极与所述第三NMOS管的源极相连,源极与地相连。
进一步地,所述弥勒补偿单元包括,第一电阻和第一电容,其中:所述第一电阻的第一端与所述第六PMOS管的漏极相连,第二端与所述第一电容的第一端相连,所述第一电容的第二端与所述第八PMOS管的漏极相连。
本发明实施例提供的一种稳压电路,包括:电压偏置单元,与快速启动单元和第一级运算放大单元相连,用于在快速启动单元的控制下为所述第一级运算放大单元提供偏置电压;第一级运算放大单元,与快速启动单元和第二级运算放大单元相连,用于在所述快速启动单元和所述偏置电压的控制下对输出电压与参考电压之间的电压差进行放大,并将结果输出给所述第二级运算放大单元;第二级运算放大单元,与快速启动单元相连,用于在快速启动单元的控制下对第一级运算放大单元的输出电压进行驱动能力放大,并输出与参考电压相同的输出电压;快速启动单元,与上述各单元相连,用于在控制信号的控制下对上述各单元提供快速启动控制信号,实现了提高稳压电路的启动速度的目的。
附图说明
图1是传统的低压差稳压电路的电路结构示意图;
图2是本发明实施例一提供的一种稳压电路的结构示意图;
图3是本发明实施例二提供的一种稳压电路的结构示意图;
图4是本发明实施例二提供的现有的低压差稳压电路与本实施例提供的低压差稳压电路的响应时间对比仿真图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
图2为本发明实施例一提供的一种稳压电路结构示意图,本实施例适用于在集成电路中需要快速启动稳压电路的情况。具体参见如图2所示,本实施例提供的一种稳压电路具体包括:
电压偏置单元210,与快速启动单元240和第一级运算放大单元220相连,用于在快速启动单元240的控制下为第一级运算放大单元220提供偏置电压;
第一级运算放大单元220,与快速启动单元240和第二级运算放大单元230相连,用于在快速启动单元240和所述偏置电压的控制下对输出电压与参考电压之间的电压差进行放大,并将结果输出给第二级运算放大单元230;
第二级运算放大单元230,与快速启动单元240相连,用于在快速启动单元240的控制下对第一级运算放大单元220的输出电压进行驱动能力放大,并输出与参考电压相同的输出电压VOUT;
快速启动单元240,与上述各单元相连,用于在控制信号的控制下对上述各单元提供快速启动控制信号。
弥勒补偿单元250,分别与第一级运算放大单元220和第二级运算放大单元230相连,用于减慢输出电压VOUT的瞬态响应。
本发明实施例提供的一种稳压电路,包括:电压偏置单元,与快速启动单元和第一级运算放大单元相连,用于在快速启动单元的控制下为所述第一级运算放大单元提供偏置电压;第一级运算放大单元,与快速启动单元和第二级运算放大单元相连,用于在所述快速启动单元和所述偏置电压的控制下对输出电压与参考电压之间的电压差进行放大,并将结果输出给所述第二级运算放大单元;第二级运算放大单元,与快速启动单元相连,用于在快速启动单元的控制下对第一级运算放大单元的输出电压进行驱动能力放大,并输出与参考电压相同的输出电压;快速启动单元,与上述各单元相连,用于在控制信号的控制下对上述各单元提供快速启动控制信号;弥勒补偿单元,分别与第一级运算放大单元和第二级运算放大单元相连,用于减慢输出电压的瞬态响应,实现了提高稳压电路的启动速度的目的。
实施例二
图3是本发明实施例二提供的一种稳压电路结构示意图,在上述实施例的基础上,本实施例对组成所述稳压电路的各单元进行了优化,具体参见图3所示:
示例性地,电压偏置单元210包括:第二PMOS管MP2、第三PMOS管MP3、第一NMOS管MN1和第三NMOS管MN3,其中:
第二PMOS管MP2的源极与电源VCC相连,栅极以及漏极与第一NMOS管MN1的漏极相连;第三PMOS管MP3的源极与电源VCC相连,栅极与第二PMOS管MP2的栅极相连,漏极与第三NMOS管MN3的漏极相连;第一NMOS管MN1的栅极与参考电压VBG相连,源极与第三NMOS管MN3的源极相连;第三NMOS管MN3的漏极与栅极相连。
示例性地,第一级运算放大单元220包括:第五PMOS管MP5、第六PMOS管MP6、第四NMOS管MN4、第五NMOS管MN5和第六NMOS管MN6,其中:
第五PMOS管MP5的源极与电源VCC相连,栅极以及漏极与第五NMOS管MN5的漏极相连;第六PMOS管MP6的源极与电源VCC相连,栅极与第五PMOS管MP5的栅极相连,漏极与第六NMOS管MN6的漏极相连;第五NMOS管MN5的栅极与输出电压VOUT相连,源极与第六NMOS管MN6的源极以及第四NMOS管MN4的漏极相连;第六NMOS管MN6的栅极与参考电压VBG相连;第四NMOS管MN4的栅极与第三NMOS管MN3的栅极相连,源极与第三NMOS管MN3的源极相连。
示例性地,第二级运算放大单元230包括:第八PMOS管MP8、第二电阻R2和第三电阻R3,其中:
第八PMOS管MP8的源极与电源VCC相连,栅极与第六PMOS管MP6的漏极相连,漏极与第二电阻R2的第一端相连,第二电阻R2的第二端与第三电阻R3的第一端以及输出电压端VOUT相连,第三电阻R3的第二端与地VSS相连。
示例性地,快速启动单元240包括:第一PMOS管MP1、第二电容C2、第七PMOS管MP7、第四PMOS管MP4和第二NMOS管MN2,其中:
第一PMOS管MP1的源极与第二PMOS管MP2的栅极相连,栅极与控制信号EN相连,漏极与第二电容C2的第一端和第三PMOS管MP3的漏极相连,第二电容C2的第二端接地;第七PMOS管MP7的栅极与控制信号EN相连,源极与电源VCC相连,漏极与第六PMOS管MP6的漏极相连;第四PMOS管的MP4栅极与控制信号EN相连,源极与电源VCC相连,漏极与第四NMOS管MN4的漏极相连;第二NMOS管MN2的栅极与控制信号EN相连,漏极与第三NMOS管MN3的源极相连,源极与地VSS相连。
示例性地,弥勒补偿单元250包括,第一电阻R1和第一电容C1,其中:第一电阻R1的第一端与第六PMOS管MP6的漏极相连,第二端与第一电容C1的第一端相连,第一电容C1的第二端与第八PMOS管MP8的漏极相连。
为了体现本实施例提供的稳压电路相对于现有技术能够提高电路的启动速度,现将本实施例提供的一种低压差稳压电路的工作原理解释如下:
电路在不工作的时候控制信号EN为低电平0,参考电压VBG也为低电平,此时MP4导通,MP7导通,MN2关闭,因此,电位点VN2和VP3为高电平,由于VP3为高电平,所以MP8关闭,所以此时电路中是没有电流的;同时,MP1是导通的,由于电容C2的存在,电位点VP1和VN1都处于高电平,由于VN1处于高电平,所以MN3和MN4导通,所以VN3与VN1、VN2相连,处于高电平;当电路开始工作时,控制信号EN变为高电平的时候,参考电压VBG也为高电平,MN2导通,电位点VN3的电位下降,同时因为电容C2的存在,电位点VN1的电位不会瞬间变为低电平,会维持较长时间的高电平状态,因此MN3和MN4都会导通,流过大电流,又因为此时输出电压VOUT还是低电平,而参考电压VBG为高电平,所以MN5仍然是关闭状态,MN6导通,流过MN4的大电流均由MN6提供,对应地,电位点VP3的电位迅速下降,从而使得MP8导通,流过的大电流经电阻R2和R3,使输出电压VOUT迅速升高,当输出电压VOUT等于参考电压VBG的时候,电路启动完成,处于稳定工作状态,由上述启动过程可以看出,本实施例提供的一种低压差稳压电路的启动无需对关键电位点(例如电位点VN1)进行充电,而是直接利用了电位点VN1的高电平状态,使得MN4导通,进而使得MP8导通,使整个稳压电路中迅速流过大电流,完成稳压电路的快速启动,相比于现有技术(参考背景技术中的描述,此处不再赘述):需要首先对电位点VN1进行充电,然后才能使得MN4导通,进而使的MP8导通,使整个稳压电路中流过大电流,本实施例提供的低压差稳压电路的启动速度更快。具体的,可以参见图4所示现有的低压差稳压电路结构与本实施例提供的低压差稳压电路结构的响应时间对比仿真图,其中,横轴表示时间(ns),纵轴表示电压(v),响应时间从原来的49ns提高到了7ns,改善效果比较突出;其中,响应时间即表征了电路的启动速度,响应时间越短表示启动速度越快。
本实施例的技术方案,在实施例一的基础上,对所述稳压电路的各单元进行了具体化,实现了提高稳压电路的启动速度的目的。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (5)

1.一种稳压电路,其特征在于,包括:
电压偏置单元,与快速启动单元和第一级运算放大单元相连,用于在快速启动单元的控制下为所述第一级运算放大单元提供偏置电压;
第一级运算放大单元,与快速启动单元和第二级运算放大单元相连,用于在所述快速启动单元和所述偏置电压的控制下对输出电压与参考电压之间的电压差进行放大,并将结果输出给所述第二级运算放大单元;
第二级运算放大单元,与快速启动单元相连,用于在快速启动单元的控制下对第一级运算放大单元的输出电压进行驱动能力放大,并输出与参考电压相同的输出电压;
快速启动单元,与上述各单元相连,用于在控制信号的控制下对上述各单元提供快速启动控制信号;
弥勒补偿单元,分别与所述第一级运算放大单元和所述第二级运算放大单元相连,用于减慢输出电压的瞬态响应;
所述电压偏置单元包括:第二PMOS管、第三PMOS管、第一NMOS管和第三NMOS管;
所述第一级运算放大单元包括:第五PMOS管、第六PMOS管、第四NMOS管、第五NMOS管和第六NMOS管;
所述快速启动单元包括:第一PMOS管、第二电容、第七PMOS管、第四PMOS管和第二NMOS管,其中:
所述第一PMOS管的源极与所述第二PMOS管的栅极相连,栅极与控制信号相连,漏极与所述第二电容的第一端和所述第三PMOS管的漏极相连,所述第二电容的第二端接地;所述第七PMOS管的栅极与控制信号相连,源极与电源相连,漏极与所述第六PMOS管的漏极相连;所述第四PMOS管的栅极与控制信号相连,源极与电源相连,漏极与所述第四NMOS管的漏极相连;所述第二NMOS管的栅极与控制信号相连,漏极与所述第三NMOS管的源极相连,源极与地相连。
2.根据权利要求1所述的电路,其特征在于,所述电压偏置单元包括:第二PMOS管、第三PMOS管、第一NMOS管和第三NMOS管,其中:
所述第二PMOS管的源极与电源相连,栅极以及漏极与所述第一NMOS管的漏极相连;所述第三PMOS管的源极与电源相连,栅极与所述第二PMOS管的栅极相连,漏极与所述第三NMOS管的漏极相连;所述第一NMOS管的栅极与参考电压相连,源极与所述第三NMOS管的源极相连;所述第三NMOS管的漏极与栅极相连。
3.根据权利要求2所述的电路,其特征在于,所述第一级运算放大单元包括:第五PMOS管、第六PMOS管、第四NMOS管、第五NMOS管和第六NMOS管,其中:
所述第五PMOS管的源极与电源相连,栅极以及漏极与所述第五NMOS管的漏极相连;所述第六PMOS管的源极与电源相连,栅极与所述第五PMOS管的栅极相连,漏极与所述第六NMOS管的漏极相连;所述第五NMOS管的栅极与输出电压相连,源极与所述第六NMOS管的源极以及所述第四NMOS管的漏极相连;所述第六NMOS管的栅极与参考电压相连;所述第四NMOS管的栅极与所述第三NMOS管的栅极相连,源极与第三NMOS管的源极相连。
4.根据权利要求3所述的电路,其特征在于,所述第二级运算放大单元包括:第八PMOS管、第二电阻和第三电阻,其中:
所述第八PMOS管的源极与电源相连,栅极与所述第六PMOS管的漏极相连,漏极与所述第二电阻的第一端相连,所述第二电阻的第二端与所述第三电阻的第一端以及输出电压端相连,所述第三电阻的第二端与地相连。
5.根据权利要求4所述的电路,其特征在于,所述弥勒补偿单元包括,第一电阻和第一电容,其中:所述第一电阻的第一端与所述第六PMOS管的漏极相连,第二端与所述第一电容的第一端相连,所述第一电容的第二端与所述第八PMOS管的漏极相连。
CN201611129149.5A 2016-12-09 2016-12-09 一种稳压电路 Active CN108227799B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611129149.5A CN108227799B (zh) 2016-12-09 2016-12-09 一种稳压电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611129149.5A CN108227799B (zh) 2016-12-09 2016-12-09 一种稳压电路

Publications (2)

Publication Number Publication Date
CN108227799A CN108227799A (zh) 2018-06-29
CN108227799B true CN108227799B (zh) 2024-05-17

Family

ID=62637369

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611129149.5A Active CN108227799B (zh) 2016-12-09 2016-12-09 一种稳压电路

Country Status (1)

Country Link
CN (1) CN108227799B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111665895B (zh) * 2020-06-23 2022-03-22 瓴盛科技有限公司 低压差线性稳压器电路
CN113922761B (zh) * 2021-12-14 2022-03-25 深圳市时代速信科技有限公司 一种二级放大电路与电子设备

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63177212A (ja) * 1987-01-19 1988-07-21 Fujitsu Ltd 電源安定化回路
US6617833B1 (en) * 2002-04-01 2003-09-09 Texas Instruments Incorporated Self-initialized soft start for Miller compensated regulators
CN102541147A (zh) * 2010-12-22 2012-07-04 上海华虹Nec电子有限公司 应用于带隙基准电压源的加速启动电路及带隙基准电压源
CN102609023A (zh) * 2012-03-12 2012-07-25 北京经纬恒润科技有限公司 一种内建模拟电源电路
CN102624335A (zh) * 2012-04-17 2012-08-01 钜泉光电科技(上海)股份有限公司 新型的晶体振荡器电路
CN103558890A (zh) * 2013-09-18 2014-02-05 中国矿业大学 一种具有高增益高抑制比的带隙基准电压源设计
CN104143929A (zh) * 2014-07-28 2014-11-12 西安电子科技大学 用于rf能量获取的超低压自供电整流器电路
CN105790564A (zh) * 2016-04-13 2016-07-20 深圳市赢新光电发展有限公司 一种启动电路及开关电源
CN106055011A (zh) * 2016-06-23 2016-10-26 电子科技大学 一种自启动供电电路
CN206479866U (zh) * 2016-12-09 2017-09-08 北京兆易创新科技股份有限公司 一种稳压电路

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63177212A (ja) * 1987-01-19 1988-07-21 Fujitsu Ltd 電源安定化回路
US6617833B1 (en) * 2002-04-01 2003-09-09 Texas Instruments Incorporated Self-initialized soft start for Miller compensated regulators
CN102541147A (zh) * 2010-12-22 2012-07-04 上海华虹Nec电子有限公司 应用于带隙基准电压源的加速启动电路及带隙基准电压源
CN102609023A (zh) * 2012-03-12 2012-07-25 北京经纬恒润科技有限公司 一种内建模拟电源电路
CN102624335A (zh) * 2012-04-17 2012-08-01 钜泉光电科技(上海)股份有限公司 新型的晶体振荡器电路
CN103558890A (zh) * 2013-09-18 2014-02-05 中国矿业大学 一种具有高增益高抑制比的带隙基准电压源设计
CN104143929A (zh) * 2014-07-28 2014-11-12 西安电子科技大学 用于rf能量获取的超低压自供电整流器电路
CN105790564A (zh) * 2016-04-13 2016-07-20 深圳市赢新光电发展有限公司 一种启动电路及开关电源
CN106055011A (zh) * 2016-06-23 2016-10-26 电子科技大学 一种自启动供电电路
CN206479866U (zh) * 2016-12-09 2017-09-08 北京兆易创新科技股份有限公司 一种稳压电路

Also Published As

Publication number Publication date
CN108227799A (zh) 2018-06-29

Similar Documents

Publication Publication Date Title
CN107102671B (zh) 低功耗快速瞬态响应低压差电压调整器
CN108803761B (zh) 一种含有高阶温度补偿的ldo电路
KR101739290B1 (ko) 차동 증폭 회로 및 시리즈 레귤레이터
CN101615049B (zh) 参考缓冲电路
US8159302B2 (en) Differential amplifier circuit
JP4834347B2 (ja) 定電流回路
US20180292854A1 (en) Voltage regulator
EP3584667B1 (en) Low temperature drift reference voltage circuit
JP5690469B2 (ja) 差動増幅器、基準電圧発生回路、差動増幅方法及び基準電圧発生方法
CN107479610B (zh) 一种快速响应ldo电路
CN111176358B (zh) 一种低功耗低压差线性稳压器
CN109917176B (zh) 驱动过流检测电路
CN110568896B (zh) 比较器、集成电路和方法
CN110703010A (zh) 测试电路
CN106656081A (zh) 一种消除运算放大器失调电压的电路
JP4865804B2 (ja) 大信号出力ブースト段を備えた小信号増幅器
CN113672024A (zh) 一种应用于低功耗ldo的漏电流补偿电路及方法
CN108227799B (zh) 一种稳压电路
JP2012216034A (ja) 定電流源回路
CN108073218A (zh) 运算放大器电路及带隙基准源
CN110166029B (zh) 一种迟滞比较器电路
CN109802641B (zh) 一种输入电压范围较宽的放大器
CN102221840B (zh) 稳压电路与操作放大电路
CN114725897B (zh) 用于开关电源的过流保护电路
US20200321932A1 (en) Slew boost circuit for an operational amplifier

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Room 101, Floor 1-5, Building 8, Yard 9, Fenghao East Road, Haidian District, Beijing 100094

Applicant after: Zhaoyi Innovation Technology Group Co.,Ltd.

Address before: 100083 12 Floors, Block A, Tiangong Building, Science and Technology University, 30 College Road, Haidian District, Beijing

Applicant before: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant