CN108055040B - 一种基于多相位时钟的adc结构及其模数转换方法 - Google Patents
一种基于多相位时钟的adc结构及其模数转换方法 Download PDFInfo
- Publication number
- CN108055040B CN108055040B CN201711373460.9A CN201711373460A CN108055040B CN 108055040 B CN108055040 B CN 108055040B CN 201711373460 A CN201711373460 A CN 201711373460A CN 108055040 B CN108055040 B CN 108055040B
- Authority
- CN
- China
- Prior art keywords
- module
- analog
- comparator
- clk
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明公开了一种基于多相位时钟的ADC结构及其模数转换方法,所述ADC结构包括斜波产生模块、时钟产生模块、比较器模块、计数模块和数据处理模块,所述比较器模块有两个输入端口和一个输出端口,所述比较器模块的一个输入端口与模拟信号相连,另一个输入端口与斜坡信号相连,所述比较器模块的输出端与所述计数模块的一个输入端相连;所述计数模块的另一个输入端与多相位的时钟相连,所述计数模块的输出端与所述数据处理模块的输入端相连,所述数据处理模块的输出端将转化的数字信号输出。本发明提供的一种基于多相位时钟的ADC结构及其模数转换方法,能够大大提高ADC的转换速率,并且能够节省芯片面积以及动态功耗。
Description
技术领域
本发明涉及CMOS集成电路设计领域,具体涉及一种基于多相位时钟的ADC结构及其模数转换方法。
背景技术
随着CMOS集成电路工艺的发展,电子产品在日常生活中的应用越来越广泛,成为各个领域不可缺少的一部分。其中图像传感器对应的电子产品,随着清晰度和像素的不断增大,高帧率成为图像传感器的重要参数之一,而图像传感器中ADC的转化速率称为限制帧率的一个重要因素,ADC的转化速率越快,图像传感器可达到的最大帧率最高。
为了得到较快的ADC转化速率,研究者通常在较高的时钟频率或者较复杂的结构上做文章,但是时钟频率越高带来的动态功耗越大,同时复杂的ADC结构往往伴随着较大的功耗和芯片面积,这对于图像传感器的推广和使用造成了较大的限制。
发明内容
本发明所要解决的技术问题为提供一种基于多相位时钟的ADC结构即其模数转换方法,在保证原有时钟频率和结构的情况下,可以大大提高ADC的模数转换速率。
为了实现上述目的,本发明采用如下技术方案:一种基于多相位时钟的ADC结构,所述ADC结构包括斜波产生模块、时钟产生模块、比较器模块、计数模块和数据处理模块,所述斜波产生模块用于产生谐波信号,所述时钟产生模块用于产生多相位的时钟,所述计数模块中包含计数器;所述比较器模块有两个输入端口和一个输出端口,所述比较器模块的一个输入端口与模拟信号相连,另一个输入端口与斜坡信号相连,所述比较器模块的输出端与所述计数模块的一个输入端相连;所述计数模块的另一个输入端与多相位的时钟相连,所述计数模块的输出端与所述数据处理模块的输入端相连,所述数据处理模块的输出端将转化的数字信号输出。
进一步地,所述计数模块中的计数器在所述斜坡信号开始变化时开始工作,在所述比较器输出结果变化时停止工作,所述数据处理模块根据所述计数模块的输出结果实现所述ADC的模数转换。
进一步地,在斜坡信号变化的过程中,当斜波信号与模拟信号的相对大小关系不变时,比较器的输出结果保持不变,恒定为高电平或者低电平;当斜波信号与模拟信号的相对大小关系发生变化时,比较器的输出结果发生变化,由高电平转变为低电平或者由低电平转变为高电平。
进一步地,所述计数模块包括i+1个完全相同的计数器,i+1个计数器的输入时钟依次为频率相等的CLK[0]~CLK[i],CLK[0]到CLK[i]的相位依次增大,其中,i+1为2的指数幂。
进一步地,将所述计数模块中的i+1个计数器的输出结果D[0]~D[i]以二进制表示,则D[m]=dk,mdk-1,m……d1,md0,m,其中,0≤m≤i,D[0]~D[i]采用二进制表示之后的最大位数为k+1位,k为大于等于0的整数。
进一步地,所述数据处理模块包括高位输出单元和低位输出单元,所述高位输出单元输出最高有效位,所述低位输出单元输出最低有效位,所述最高有效位和最低有效位合并为所述数据处理模块输出的数字信号。
进一步地,所述数据处理模块输出信号为N+1位,其中,最高有效位D_OUT[N:N-k+1]为k位,且D_OUT[N:N-k+1]=dk,idk-1,i……d1,id0,i;最低有效位D_OUT[N-k:0]为N-k+1位,且将D[0]~D[i]的最低位d0,0d0,1……d0,i-1d0,i按照flash-ADC的编码方式得出最低有效位D_OUT[N-k:0]对应的十进制数值,其中,N为大于等于k的整数。
进一步地,当d0,0=1时,d0,0d0,1……d0,i-1d0,i中1的个数为最低有效位D_OUT[N-k:0]对应的十进制数值。
进一步地,当d0,0=0时,d0,0d0,1……d0,i-1d0,i中0的个数为最低有效位D_OUT[N-k:0]对应的十进制数值。
本发明的有益效果为:相比于多时钟单采样的模数转换方法,本发明采用多时钟多采样的原理进行ADC转换工作,大大提高了模数转换的精度。由于本发明基于多相位时钟计数,可以采用低频时钟实现高频时钟的计数效果,比如基于N相位频率为Freq的时钟,达到的计数频率效果是NFreq。而在计数器中,高频时钟难以实现是限制ADC转化速率的因素之一,由于本发明只需要低频率即可达到高频计数,因此可以进一步提高转化速率。而目前高速ADC比如SAR ADC和sigma delta ADC都需要消耗大量的芯片面积和功耗,而本发明并不需要大量的模拟电路,数据转化大部分基于数字逻辑,因此相比其它高速ADC降低了芯片面积和动态功耗。
说明书附图
图1为本发明一种基于多相位时钟的ADC工作相关模块框架示意图;
图2为本发明一种基于多相位时钟的ADC结构图;
图3为本发明实施例中的ADC结构图;
图4为本发明实施例中的ADC工作时序图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面结合附图对本发明的具体实施方式做进一步的详细说明。
如附图1所示,本发明一种基于多相位时钟的ADC结构,一种基于多相位时钟的ADC结构为单斜坡结构,ADC结构包括斜波产生模块、时钟产生模块、比较器模块、计数模块和数据处理模块,斜波产生模块用于产生谐波信号,时钟产生模块用于产生多相位的时钟,计数模块中包含计数器。比较器模块有两个输入端口和一个输出端口,比较器模块的一个输入端口与模拟信号相连,另一个输入端口与斜坡信号相连,比较器模块的输出端与计数模块的一个输入端相连;计数模块的另一个输入端与多相位的时钟相连,计数模块的输出端与数据处理模块的输入端相连,数据处理模块的输出端将转化的数字信号输出。
请参考附图2,比较器模块1为一个两输入一输出的比较器电路,两个输入端分别为模拟信号Vin和斜坡信号Vramp,其中斜坡信号为不断增大或者不断减小的模拟信号,模拟信号为不变的模拟信号。在斜坡信号变化的过程中,当斜波信号与模拟信号的相对大小关系不变时,比较器的输出结果Vcomp保持不变,恒定为高电平或者是低电平;当斜波信号与模拟信号的相对大小关系发生变化时,比较器的输出结果Vcomp发生变化,由高电平转变为低电平或者由低电平转变为高电平。
请参考附图2,计数模块2为i+1个完全相同的计数器,i+1个计数器的输入时钟依次为CLK[0]~CLK[i],其中CLK[0]~CLK[i]为频率相等但相位不等的一组时钟,但相邻两个CLK之间的相位差相等,其中i+1为2的指数,其中CLK[0]到CLK[i]的相位依次增大,假设相连CLK的相位差为则(i+1)每个计数器在斜坡信号Vramp开始变化时开始工作,在比较器输出结果Vcomp变化时停止工作。I+1个计数器的输出结果依次为D[0]~D[i],其中D[0]~D[i]为数字信号。将D[0]~D[i]以二进制表示,其位数最大记为k+1位,D[i]的第m+1位的数据用dm,n表示,则m=0,1,…k,n=0,1,…i.则D[0]=dk,0dk-1,0...d1,0d0,0,D[1]=dk,1dk-1,1...d1,1d0,1,D[2]=dk,2dk-1,2...d1,2d0,2,…,D[i]=dk,idk-1,i...d1,id0,i。
请继续参考附图2,数据处理模块3分为两部分,分别输出最高有效位MSB(MostSignificant Bit)和最低有效位LSB(Least Significant Bit),MSB和LSB合起来的数据为输出数据,记输出数据的位数为N+1,则输出信号表示为D_OUT[N:0]。MSB总共为k位,其中D_OUT[N:N-k+1]为高位,取D[i]的第k+1~第2位的数据作为D_OUT的高位,则D_OUT[N:N-k+1]=dk,idk-1,i...d1,i。LSB总共为N-k+1位,其中2N-k+1=i,取出D[0]~D[i]的最低位d0,0,d0,1,d0,2,...,d0,i,按照flash-ADC的编码方式,得到D_OUT的N-k+1低位输出数据D_OUT[N-k:0]。d0,0d0,1d0,2,...,d0,i只能够依次为1…10…0或者0…01…1或者00…00或者1…11…1。按照flash-ADC的编码方式,当d0,0=1时,d0,0d0,1d0,2,...,d0,i中1的个数均为D_OUT[N-k:0]对应的十进制数值;当d0,0=0时,d0,0d0,1d0,2,...,d0,i中0的个数均为D_OUT[N-k:0]对应的十进制数值;。
具体来说,当d0,0=1,d0,0d0,1d0,2,...,d0,i和D_OUT[N-k:0]对应的编码方式如下:
d0,0d0,1d0,2,...,d0,i=000…00,D_OUT[N-k:0]=00…00;
d0,0d0,1d0,2,...,d0,i=100…00,D_OUT[N-k:0]=00…01;
d0,0d0,1d0,2,...,d0,i=110…00,D_OUT[N-k:0]=00…10;
d0,0d0,1d0,2,...,d0,i=111…00,D_OUT[N-k:0]=00…11;
……
d0,0d0,1d0,2,...,d0,i=111…10,D_OUT[N-k:0]=11…10;
d0,0d0,1d0,2,...,d0,i=111…11,D_OUT[N-k:0]=11…11。
当d0,0=0,d0,0d0,1d0,2,...,d0,i和D_OUT[N-k:0]对应的编码方式如下:
d0,0d0,1d0,2,...,d0,i=000…00,D_OUT[N-k:0]=11…11;
d0,0d0,1d0,2,...,d0,i=000…01,D_OUT[N-k:0]=11…10;
d0,0d0,1d0,2,...,d0,i=000…11,D_OUT[N-k:0]=11…01;
……
d0,0d0,1d0,2,...,d0,i=011…11,D_OUT[N-k:0]=00…01;
d0,0d0,1d0,2,...,d0,i=111…11,D_OUT[N-k:0]=00…00。
值得说明的是,本发明中比较器模块为单级比较器或多级比较器不影响本发明的模数转换,本发明中谐波信号从小变大或者从大变小不影响本发明的模数转换,本发明中计数模块中采用上升沿触发或者下降沿触发不影响本发明的模数转换,本发明中数据处理模块中的编码电路从小变大或者从大变小不影响本发明的模数转换。
为了进一步解释说明本发明,采用如下实施例进行说明:
实施例1
请参考附图3,图中给出了一个基于发明的i=7,k=9,N=11的12bit的ADC结构示意图,其中计数器为上升沿计数,每个计数器的输出最大为10位。
请同时参考附图3和4,图3中1为比较模块,比较模块为一个比较器电路,其中比较器的正向输入端与斜坡信号Vramp相连,斜坡信号的变化为由小变大,其中最小值为0,最大值为电源电压VDD;比较器电路的反向输入端为输入待量化的模拟信号Vin;比较器的输出端为Vramp和Vin的大小的比较结果,Vcomp,Vcomp的值只可能为VDD或者0。当Vramp<Vin时,Vcomp=0;当Vramp>Vin时,Vcomp=VDD,通过统计Vramp开始变化到Vramp<Vin之间的CLK数,即可得到Vin对应的数字编码信号大小。为了便于ADC的下次工作,在Vcomp保持一段高状态后,将Vcomp拉低。
图3中2为计数模块。计数模块包括8个计数器电路——Counter[0]~Counter[7],每个计数器的输入时钟依次为CLK[0]~CLK[7],CLK[0]~CLK[7]为等周期不同相位的时钟。如图4所示,CLK[0]~CLK[7]的周期均为T,相邻CLK的相位差为π/4,即相邻CLK的延时为T/8。将Vramp开始变化的时刻记为T0,将Vcomp由低变高的时刻记为T2,则需要计数的时刻为T0到T2之间的时间段。每个计数器的输出均为一个10bit的二进制数。计T2之前的CLK[0]的最后一个上升沿即将到来的时刻为T1。,则在图4的T1时刻之前,CLK[0]~CLK[7]的计数结果完全相同,在T1~T2之间的有上升沿的时钟的计数比无上升沿的时钟的计数结果大1,即图中CLK[0]~CLK[4]的计数结果比CLK[5]~CLK[7]的计数结果大1,而且D[0]=D[1]=D[2]=D[3]=D[4],D[5]=D[6]=D[7]。为了方便说明,假设此时CLK[0]~CLK[4]的计数为奇数即d0,0=d0,1=d0,2=d0,3=d0,4=1,同时d0,5=d0,6=d0,7=0,且d9,0d8,0...d1,0=d9, 1d8,1...d1,1=……=d9,7d8,7...d1,7。
图3中3为数据处理模块,高位和低位分别处理,最终得到12位数字数据D_OUT[11:0]。高位为9位数据,D_OUT[11:3]取计数模块输出的高9位数据,即D_OUT[11:3]=d9, 7d8,7...d1,7;低3位数据D_OUT[2:0]由CLK[0]~CLK[7]的最低位数据d0,0,d0,1,d0,2,...,d0,7编译得到,即D_OUT[2:0]由1111 1000编译得到,按照flash-ADC的编译方法,则D_OUT[2:0]=101。假设这次计数d9,7d8,7...d1,7=1100 1000 1,则最终得到的编码为D_OUT[11:0]=1100 1000 1101,即Vin对应的数字信号为1100 1000 1101。
以上所述仅为本发明的优选实施例,所述实施例并非用于限制本发明的专利保护范围,因此凡是运用本发明的说明书及附图内容所作的等同结构变化,同理均应包含在本发明所附权利要求的保护范围内。
Claims (8)
1.一种基于多相位时钟的ADC结构,其特征在于,所述ADC结构包括斜波产生模块、时钟产生模块、比较器模块、计数模块和数据处理模块,所述斜波产生模块用于产生谐波信号,所述时钟产生模块用于产生多相位的时钟,所述计数模块中包含计数器;所述比较器模块有两个输入端口和一个输出端口,所述比较器模块的一个输入端口与模拟信号相连,另一个输入端口与斜坡信号相连,所述比较器模块的输出端与所述计数模块的一个输入端相连;所述计数模块的另一个输入端与多相位的时钟相连,所述计数模块的输出端与所述数据处理模块的输入端相连,所述数据处理模块的输出端将转化的数字信号输出;
所述计数模块包括i+1个完全相同的计数器,i+1个计数器的输入时钟依次为频率相等的CLK[0]~CLK[i],CLK[0]到CLK[i]的相位依次增大,且CLK[0]~CLK[i]由时钟产生模块输出,比较器模块的输出端连接计数模块的每个计数器的输入端;其中,i+1为2的指数幂;所述数据处理模块包括高位输出单元和低位输出单元,所述高位输出单元输出最高有效位,所述低位输出单元输出最低有效位,所述最高有效位和最低有效位合并为所述数据处理模块输出的数字信号。
2.一种采用权利要求1所述的ADC结构进行模数转换的方法,其特征在于,所述计数模块中的计数器在所述斜坡信号开始变化时开始工作,在所述比较器输出结果变化时停止工作,所述数据处理模块根据所述计数模块的输出结果实现模数转换。
3.根据权利要求2所述的一种基于多相位时钟的ADC模数转换方法,其特征在于,在斜坡信号变化的过程中,当斜波信号与模拟信号的相对大小关系不变时,比较器的输出结果保持不变,恒定为高电平或者低电平;当斜波信号与模拟信号的相对大小关系发生变化时,比较器的输出结果发生变化,由高电平转变为低电平或者由低电平转变为高电平。
5.根据权利要求2所述的一种基于多相位时钟的ADC模数转换方法,其特征在于,将所述计数模块中的i+1个计数器的输出结果D[0]~D[i]以二进制表示,则D[m]=dk,mdk-1,m……d1,md0,m,其中,0≤m≤i,D[0]~D[i]采用二进制表示之后的最大位数为k+1位,k为大于等于0的整数。
6.根据权利要求5所述的一种基于多相位时钟的ADC模数转换方法,其特征在于,所述数据处理模块输出信号为N+1位,其中,最高有效位D_OUT[N:N-k+1]为k位,且D_OUT[N:N-k+1]=dk,idk-1,i......d1,id0,i;最低有效位D_OUT[N-k:0]为N-k+1位,且将D[0]~D[i]的最低位d0,0d0,1......d0,i-1d0,i按照flash-ADC的编码方式得出最低有效位D_OUT[N-k:0]对应的十进制数值,其中,N为大于等于k的整数。
7.根据权利要求6所述的一种基于多相位时钟的ADC模数转换方法,其特征在于,当d0,0=1时,d0,0d0,1......d0,i-1d0,i中1的个数为最低有效位D_OUT[N-k:0]对应的十进制数值。
8.根据权利要求7所述的一种基于多相位时钟的ADC模数转换方法,其特征在于,当d0,0=0时,d0,0d0,1......d0,i-1d0,i中0的个数为最低有效位D_OUT[N-k:0]对应的十进制数值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711373460.9A CN108055040B (zh) | 2017-12-19 | 2017-12-19 | 一种基于多相位时钟的adc结构及其模数转换方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711373460.9A CN108055040B (zh) | 2017-12-19 | 2017-12-19 | 一种基于多相位时钟的adc结构及其模数转换方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108055040A CN108055040A (zh) | 2018-05-18 |
CN108055040B true CN108055040B (zh) | 2021-08-31 |
Family
ID=62133842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711373460.9A Active CN108055040B (zh) | 2017-12-19 | 2017-12-19 | 一种基于多相位时钟的adc结构及其模数转换方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108055040B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113346904B (zh) * | 2021-05-21 | 2024-01-12 | 西安理工大学 | 用于提升单斜式模数转换电路精度的高速转换电路及方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101098144A (zh) * | 2006-05-11 | 2008-01-02 | 索尼株式会社 | 编码电路和模-数变换器 |
JP2008092091A (ja) * | 2006-09-29 | 2008-04-17 | Tokyo Institute Of Technology | 積分型a/d変換器、a/d変換器を有する撮像装置及び電子機器 |
CN101924558A (zh) * | 2009-04-24 | 2010-12-22 | 索尼公司 | 二进制转换电路和方法、ad转换器、固态摄像器件及相机系统 |
CN103905049A (zh) * | 2014-03-11 | 2014-07-02 | 中国科学院半导体研究所 | 一种高速快闪加交替比较式逐次逼近模数转换器 |
CN105723621A (zh) * | 2014-08-28 | 2016-06-29 | 联发科技股份有限公司 | 使用数字斜坡模拟-数字转换器的混合模拟-数字转换器和相应的方法 |
CN105830434A (zh) * | 2013-11-27 | 2016-08-03 | 索尼公司 | 具有基于相位插值器的多相位时钟生成单元的a/d转换装置 |
CN106374926A (zh) * | 2016-08-29 | 2017-02-01 | 长春长光辰芯光电技术有限公司 | 高速多相位斜坡式模数转换器 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7746045B2 (en) * | 2006-12-29 | 2010-06-29 | Texas Instruments Incorporated | Distributing time slots in parallel configured, switching power supplies |
JP4389981B2 (ja) * | 2007-08-06 | 2009-12-24 | ソニー株式会社 | 固体撮像装置、固体撮像装置のアナログ−デジタル変換方法および撮像装置 |
-
2017
- 2017-12-19 CN CN201711373460.9A patent/CN108055040B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101098144A (zh) * | 2006-05-11 | 2008-01-02 | 索尼株式会社 | 编码电路和模-数变换器 |
JP2008092091A (ja) * | 2006-09-29 | 2008-04-17 | Tokyo Institute Of Technology | 積分型a/d変換器、a/d変換器を有する撮像装置及び電子機器 |
CN101924558A (zh) * | 2009-04-24 | 2010-12-22 | 索尼公司 | 二进制转换电路和方法、ad转换器、固态摄像器件及相机系统 |
CN105830434A (zh) * | 2013-11-27 | 2016-08-03 | 索尼公司 | 具有基于相位插值器的多相位时钟生成单元的a/d转换装置 |
CN103905049A (zh) * | 2014-03-11 | 2014-07-02 | 中国科学院半导体研究所 | 一种高速快闪加交替比较式逐次逼近模数转换器 |
CN105723621A (zh) * | 2014-08-28 | 2016-06-29 | 联发科技股份有限公司 | 使用数字斜坡模拟-数字转换器的混合模拟-数字转换器和相应的方法 |
CN106374926A (zh) * | 2016-08-29 | 2017-02-01 | 长春长光辰芯光电技术有限公司 | 高速多相位斜坡式模数转换器 |
Non-Patent Citations (1)
Title |
---|
超高速A/D转换器结构;王若虚;《微电子学》;19971031;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN108055040A (zh) | 2018-05-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9479190B2 (en) | Successive approximation register-based analog-to-digital converter with increased time frame for digital-to-analog capacitor settling | |
Cao et al. | A 32mw 1.25 gs/s 6b 2b/step sar adc in 0.13 μm cmos | |
CN104158545B (zh) | 一种基于压控振荡器量化的逐次逼近寄存器型模数转换器 | |
CN105141313B (zh) | 一种采用低分辨率dac电容阵列的sar adc及其使用方法 | |
TWI572143B (zh) | 連續逼近式類比數位轉換電路及其方法 | |
JP6085523B2 (ja) | 半導体装置及び半導体装置の動作方法 | |
CN106941345B (zh) | D触发器和异步逐次逼近型模数转换器 | |
CN107947792B (zh) | 一种低功耗sar adc控制逻辑电路 | |
Chauhan et al. | A new approach to design low power CMOS flash A/D converter | |
CN109889199A (zh) | 一种带斩波稳定的σδ型和sar型混合型adc | |
KR20060052937A (ko) | 공간 효율적 저전력 주기적 a/d 변환기 | |
CN104242934B (zh) | 带冗余位全异步sar adc亚稳态消除电路与方法 | |
CN109644002B (zh) | 可扩展的随机逐次逼近寄存器模数转换器 | |
US11196434B1 (en) | Successive approximation register (SAR) analog-to-digital converter (ADC) with noise-shaping property | |
CN108055040B (zh) | 一种基于多相位时钟的adc结构及其模数转换方法 | |
JP5368194B2 (ja) | 電圧制御遅延発生器およびアナログ・ディジタル変換器 | |
CN103178849B (zh) | 一种结合tdc的循环模数转换器 | |
CN106656190B (zh) | 连续逼近式模拟数字转换电路及其方法 | |
TW201803276A (zh) | 類比至數位轉換裝置 | |
CN110855293B (zh) | 一种sar adc | |
Konishi et al. | A 40-nm 640-µm 2 45-dB opampless all-digital second-order MASH ΔΣ ADC | |
RU119960U1 (ru) | Аналого-цифровой преобразователь | |
Komar et al. | A 0.5 V 300µW 50MS/s 180nm 6bit Flash ADC using inverter based comparators | |
Marathe et al. | A 10-bit 10-ms/S 5.72 nW mixed SAR logic for ADC used in wireless sensor node | |
CN109756229B (zh) | 适用于无线通信系统的可配置σδadc调制器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |