CN107579073B - 一种三维存储器的制备方法及其结构 - Google Patents

一种三维存储器的制备方法及其结构 Download PDF

Info

Publication number
CN107579073B
CN107579073B CN201710724647.2A CN201710724647A CN107579073B CN 107579073 B CN107579073 B CN 107579073B CN 201710724647 A CN201710724647 A CN 201710724647A CN 107579073 B CN107579073 B CN 107579073B
Authority
CN
China
Prior art keywords
dimensional storage
hard
exposure mask
memory block
preparation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710724647.2A
Other languages
English (en)
Other versions
CN107579073A (zh
Inventor
宋豪杰
徐强
李广济
邵明
夏志良
霍宗亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangtze Memory Technologies Co Ltd
Original Assignee
Yangtze Memory Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yangtze Memory Technologies Co Ltd filed Critical Yangtze Memory Technologies Co Ltd
Priority to CN201710724647.2A priority Critical patent/CN107579073B/zh
Publication of CN107579073A publication Critical patent/CN107579073A/zh
Application granted granted Critical
Publication of CN107579073B publication Critical patent/CN107579073B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明提供的一种三维存储器的制备方法及其结构,通过将上层接触孔和对准标记的掩膜图形组合在同一张掩膜上,从而减少了掩膜数量,降低了三维存储器的制造成本,减少三维存储器的生产周期。

Description

一种三维存储器的制备方法及其结构
技术领域
本发明涉及半导体器件及其制造领域,尤其涉及一种三维存储器的制备方法及其结构。
背景技术
随着市场需求对存储器容量的不断提高,传统的基于平面或二维结构的存储器在单位面积内可提供的存储单元数量已经接近极限,无法进一步满足市场对更大容量存储器的需求。就如同在一块有限的平面上建立的数间平房,这些平房整齐排列,但是随着需求量的不断增加,平房的数量不断井喷,可最终这块面积有限的平面只能容纳一定数量的平房而无法继续增加。平面结构的存储器已接近其实际扩展极限,给半导体存储器行业带来严峻挑战。
为了解决上述困难,业界提出了三维存储器(3D NAND)的概念,其是一种新兴的闪存类型,通过把内存颗粒堆叠在一起来解决2D或者平面NAND闪存带来的限制。不同于将存储芯片放置在单面,新的3D NAND技术,垂直堆叠了多层数据存储单元,具备卓越的精度。基于该技术,可打造出存储容量比同类NAND技术高达数倍的存储设备。该技术可支持在更小的空间内容纳更高存储容量,进而带来很大的成本节约、能耗降低,以及大幅的性能提升以全面满足众多消费类移动设备和要求最严苛的企业部署的需求。利用新的技术使得颗粒能够进行立体式的堆叠,从而解决了由于晶圆物理极限而无法进一步扩大单晶片可用容量的限制,在同样体积大小的情况下,极大的提升了存储器颗粒单晶片的容量体积,进一步推动了存储颗粒总体容量的飙升。根据在垂直方向堆叠的颗粒层数不同,3D NAND颗粒又可以分为32层、48层甚至64层颗粒的不同产品。虽然,3D NAND技术能够在同等体积下,提供更多的存储空间,但是这项堆叠技术有着相当的操作难度,目前还面临诸多技术问题有待解决。
如图1所示,三维存储器一般包括外围电路区11以及阵列存储区12,为了将阵列存储区金属栅极13接出,一般通过台阶的方式先横向再纵向走线,纵向走线就是台阶区钨塞接触(SSCT)。随着堆叠层数的增多,不仅对薄膜质量与厚度提出更高的要求,而且给蚀刻工艺带来更高的挑战,三维存储器蚀刻工艺更高的深宽比要求硬掩膜的厚度越来越厚,更厚的硬掩膜相应的对光刻带来挑战,甚至当硬掩膜薄膜厚度达到一定的厚度时,光刻工艺要求的套刻对准就不能进行,如图2所示,这时就需要单独出版一张掩膜用于制备对准标记(alignment mark,AM)14。三维存储器层数越多对SSCT制造挑战越大,为了降低SSCT蚀刻选择比的要求,一般将SSCT分成多次曝光多次蚀刻的方式。如图3-6所示的例子,将SSCT的制备分成两次制备,即上层接触孔UT(Upper Tier,CT)18和下层接触孔LT(Lower Tier,CT)的制备。具体的工艺流程为:如图3所示,沉积用于形成UT的第一硬掩膜15;如图4所示,沉积用于形成UT的第一光阻层16,并利用曝光和蚀刻工艺将所述第一光阻层和第一硬掩膜图案化,形成与UT对应的图案17;如图5所示,利用图案17,通过蚀刻工艺得到UT18;如图6所示,重复以上步骤,依次形成第二硬掩膜19和第二光阻层20,并利用曝光和蚀刻工艺将所述第二光阻层和第二硬掩膜图案化,形成与LT对应的图案21,利用图案21,通过蚀刻工艺得到LT。通过以上现有的形成三维存储器对准标记以及上层和下层接触孔的工艺流程介绍,可以看出,为了对UT和LT进行套刻对准,就需要先制备用于套刻对准的标记,而这就需要相应的增加一层掩膜来制备该对准标记。增加一层掩膜对于半导体集成电路工艺来说就会带来成本的增加。
发明内容
本发明的目的就是为了解决以上问题,减少三维存储器制备过程中的掩膜数目,从而降低工艺成本,减少三维存储器的生产周期。本发明的目的是通过以下技术方案实现的。
一种三维存储器的制备方法,其特征在于,包括如下步骤:
提供一基板,在所述基板上形成三维存储器的外围电路区和阵列存储区;
在所述基板上设置一层第一硬掩膜以覆盖所述三维存储器的外围电路区和阵列存储区,在所述第一硬掩膜上覆盖第一光阻层,利用一次曝光和蚀刻工艺将所述第一光阻层和第一硬掩膜图案化;
利用所述图案化后的第一硬掩膜,通过一次蚀刻工艺在三维存储器中同时形成对准标记和所述阵列存储区的上层接触孔;
利用所述对准标记进行套刻对准,通过曝光和蚀刻工艺形成所述阵列存储区的下层接触孔。
优选地,所述对准标记形成在三维存储器的外围电路区一侧。
优选地,所述利用一次曝光和蚀刻工艺将所述第一光阻层和第一硬掩膜图案化之后,还包括去除所述第一光阻层的步骤。
优选地,所述通过一次蚀刻工艺在三维存储器中同时形成对准标记和所述阵列存储区的上层接触孔之后,还包括将所述第一硬掩膜去除的步骤。
优选地,所述通过曝光和蚀刻工艺形成所述阵列存储区的下层接触孔的工艺具体为:利用所述对准标记进行套刻对准,在所述基板上设置一层第二硬掩膜以覆盖所述三维存储器的外围电路区和阵列存储区,在所述第二硬掩膜上覆盖第二光阻层,利用一次曝光和蚀刻工艺将所述第二光阻层和第二硬掩膜图案化;利用所述图案化后的第二硬掩膜,通过一次蚀刻工艺在三维存储器中形成所述阵列存储区的下层接触孔。
优选地,所述利用一次曝光和蚀刻工艺将所述第二光阻层和第二硬掩膜图案化之后,还包括将所述第二光阻层去除的步骤。
优选地,所述通过一次蚀刻工艺在三维存储器中形成所述阵列存储区的下层接触孔之后,还包括去除所述第二硬掩膜的步骤。
优选地,所述第一硬掩膜的厚度小于所述第二硬掩膜的厚度。
本发明还提供一种三维存储器结构,其特征在于,所述三维存储器结构是由如上述任意一项所述的方法制备得到的。
本发明的优点在于:本发明提供的一种三维存储器的制备方法,通过将上层接触孔和对准标记的掩膜图形组合在同一张掩膜上,从而减少了掩膜数量,降低了三维存储器的制造成本,减少三维存储器的生产周期。
附图说明
通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
图1-6示出了根据本发明背景技术中三维存储器形成对准标记以及上层和下层接触孔的工艺流程结构示意图。
图7-10示出了根据本发明实施例的三维存储器形成对准标记以及上层和下层接触孔的工艺流程结构示意图。
具体实施方式
下面将参照附图更详细地描述本公开的示例性实施方式。虽然附图中显示了本公开的示例性实施方式,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施方式所限制。相反,提供这些实施方式是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
实施例一
参考图7-10所示,本发明的实施例一提出一种三维存储器的制备方法,其特征在于,包括以下步骤:
如图7所示,提供一基板20,在所述基板20上形成三维存储器的外围电路区21和阵列存储区22;
如图8所示,在所述基板20上设置一层第一硬掩膜23以覆盖所述三维存储器的外围电路区21和阵列存储区22,在所述第一硬掩膜上23覆盖第一光阻层24,利用一次曝光和蚀刻工艺将所述第一光阻层24和第一硬掩膜23图案化;
如图9所示,利用所述图案化后的第一硬掩膜23,通过一次蚀刻工艺在三维存储器中同时形成对准标记25和所述阵列存储区的上层接触孔26;
如图10所示,利用所述对准标记25进行套刻对准,通过曝光和蚀刻工艺形成所述阵列存储区的下层接触孔。
实施例二
本发明的实施例二提出一种三维存储器的制备方法,其特征在于,包括以下步骤:
如图7所示,提供一基板20,在所述基板20上形成三维存储器的外围电路区21和阵列存储区22;
如图8所示,在所述基板20上设置一层第一硬掩膜23以覆盖所述三维存储器的外围电路区21和阵列存储区22,在所述第一硬掩膜23上覆盖第一光阻层24,利用一次曝光和蚀刻工艺将所述第一光阻层24和第一硬掩膜23图案化;优选地,所述利用一次曝光和蚀刻工艺将所述第一光阻层24和第一硬掩膜23图案化之后,还包括去除所述第一光阻层24的步骤。
如图9所示,利用所述图案化后的第一硬掩膜23,通过一次蚀刻工艺在三维存储器中同时形成对准标记25和所述阵列存储区的上层接触孔26;优选地,所述通过一次蚀刻工艺在三维存储器中同时形成对准标记25和所述阵列存储区的上层接触孔26之后,还包括将所述第一硬掩膜23去除的步骤。
如图10所示,利用所述对准标记25进行套刻对准,通过曝光和蚀刻工艺形成所述阵列存储区的下层接触孔。所述通过曝光和蚀刻工艺形成所述阵列存储区的下层接触孔的工艺具体为:利用所述对准标记25进行套刻对准,在所述基板20上设置一层第二硬掩膜27以覆盖所述三维存储器的外围电路区21和阵列存储区22,在所述第二硬掩膜27上覆盖第二光阻层28,利用一次曝光和蚀刻工艺将所述第二光阻层28和第二硬掩膜27图案化;利用所述图案化后的第二硬掩膜27,通过一次蚀刻工艺在三维存储器中形成所述阵列存储区的下层接触孔。优选地,所述利用一次曝光和蚀刻工艺将所述第二光阻层28和第二硬掩膜27图案化之后,还包括将所述第二光阻层28去除的步骤。优选地,所述通过一次蚀刻工艺在三维存储器中形成所述阵列存储区的下层接触孔之后,还包括去除所述第二硬掩膜27的步骤。
实施例三
本发明的实施例三提出一种三维存储器的制备方法,在该实施例中,将描述与以上实施例不同的部分,相同部分将不再赘述。
在所述基板20上形成三维存储器的外围电路区21和阵列存储区22的具体工艺包括如下步骤:
在所述基板20上顺序形成外围电路层和三维存储器堆叠层,所述对叠层包括交替形成的介质层和钨金属栅极层,利用曝光和蚀刻工艺分别形成包括核心平台区和台阶区的三维存储器阵列存储区22以及位于所述阵列存储区外围的所述外围电路区21。所述三维存储器的阵列存储区22与所述外围电路区21的高度差为3微米至8微米。所述三维存储器件的阵列存储区22的层数大于等于48层。所述三维存储器件的堆叠结构的层数优选为48层、64层、80层,96层,112层或128层。还包括在所述基板上沉积绝缘层29以覆盖所述三维存储器的所述阵列存储区和外围电路区,并利用化学机械抛光工艺使该绝缘层平坦化。通过硅穿孔工艺在所述阵列存储区的核心平台区中形成用于连接每一钨金属栅极层的接触孔,并利用钨金属填充所述接触孔以形成电连接。
优选地,所述对准标记25形成在三维存储器的外围电路区21的一侧的所述绝缘层29中。
实施例四
本发明的实施例四提出一种三维存储器的制备方法,在该实施例中,将描述与以上实施例不同的部分,相同部分将不再赘述。
所述第一硬掩膜23的厚度小于所述第二硬掩膜27的厚度。第一硬掩膜23用于形成所述对准标记25和上层接触孔26,第二硬掩膜27用于形成下层接触孔,由于下层接触孔的深度要明显深于所述对准标记25和上层接触孔26的深度,对于下层接触孔要求更高的深宽比,因此,要求该第二硬掩膜27的厚度要大于第一硬掩膜23的厚度。
优选地,所述第一和第二硬掩膜的材料为无定形碳。所述第一硬掩膜23的厚度为100埃至1000埃,所述第二硬掩膜27的厚度为500埃至2000埃。
实施例五
本发明的实施例五提出一种三维存储器结构,所述三维存储器结构是由如上述实施例一至四任意一项所述的方法制备得到的。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (9)

1.一种三维存储器的制备方法,其特征在于,包括如下步骤:
提供一基板,在所述基板上形成三维存储器的外围电路区和阵列存储区;
在所述基板上设置一层第一硬掩膜以覆盖所述三维存储器的外围电路区和阵列存储区,在所述第一硬掩膜上覆盖第一光阻层,利用一次曝光和蚀刻工艺将所述第一光阻层和第一硬掩膜图案化;
利用所述图案化后的第一硬掩膜,通过一次蚀刻工艺在三维存储器中同时形成对准标记和所述阵列存储区的上层接触孔;
利用所述对准标记进行套刻对准,通过曝光和蚀刻工艺形成所述阵列存储区的下层接触孔。
2.如权利要求1所述的一种三维存储器的制备方法,其特征在于:所述对准标记形成在三维存储器的外围电路区一侧。
3.如权利要求1所述的一种三维存储器的制备方法,其特征在于:所述利用一次曝光和蚀刻工艺将所述第一光阻层和第一硬掩膜图案化之后,还包括去除所述第一光阻层的步骤。
4.如权利要求1所述的一种三维存储器的制备方法,其特征在于:所述通过一次蚀刻工艺在三维存储器中同时形成对准标记和所述阵列存储区的上层接触孔之后,还包括将所述第一硬掩膜去除的步骤。
5.如权利要求1所述的一种三维存储器的制备方法,其特征在于:所述通过曝光和蚀刻工艺形成所述阵列存储区的下层接触孔的工艺具体为:利用所述对准标记进行套刻对准,在所述基板上设置一层第二硬掩膜以覆盖所述三维存储器的外围电路区和阵列存储区,在所述第二硬掩膜上覆盖第二光阻层,利用一次曝光和蚀刻工艺将所述第二光阻层和第二硬掩膜图案化;利用所述图案化后的第二硬掩膜,通过一次蚀刻工艺在三维存储器中形成所述阵列存储区的下层接触孔。
6.如权利要求5所述的一种三维存储器的制备方法,其特征在于:所述利用一次曝光和蚀刻工艺将所述第二光阻层和第二硬掩膜图案化之后,还包括将所述第二光阻层去除的步骤。
7.如权利要求5所述的一种三维存储器的制备方法,其特征在于:所述通过一次蚀刻工艺在三维存储器中形成所述阵列存储区的下层接触孔之后,还包括去除所述第二硬掩膜的步骤。
8.如权利要求5所述的一种三维存储器的制备方法,其特征在于:所述第一硬掩膜的厚度小于所述第二硬掩膜的厚度。
9.一种三维存储器结构,其特征在于,所述三维存储器结构是由如权利要求1-8任意一项所述的方法制备得到的。
CN201710724647.2A 2017-08-22 2017-08-22 一种三维存储器的制备方法及其结构 Active CN107579073B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710724647.2A CN107579073B (zh) 2017-08-22 2017-08-22 一种三维存储器的制备方法及其结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710724647.2A CN107579073B (zh) 2017-08-22 2017-08-22 一种三维存储器的制备方法及其结构

Publications (2)

Publication Number Publication Date
CN107579073A CN107579073A (zh) 2018-01-12
CN107579073B true CN107579073B (zh) 2018-11-27

Family

ID=61034784

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710724647.2A Active CN107579073B (zh) 2017-08-22 2017-08-22 一种三维存储器的制备方法及其结构

Country Status (1)

Country Link
CN (1) CN107579073B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109932872B (zh) * 2019-02-14 2021-02-26 长江存储科技有限责任公司 一种标记的处理方法、套刻精度的量测方法以及标记
CN111326526B (zh) * 2020-03-16 2023-01-31 长江存储科技有限责任公司 3d存储器件及其制造方法
CN113161367B (zh) * 2021-03-04 2022-08-19 长江存储科技有限责任公司 半导体结构及其制作方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6780775B2 (en) * 2001-01-24 2004-08-24 Infineon Technologies Ag Design of lithography alignment and overlay measurement marks on CMP finished damascene surface
JP2008135671A (ja) * 2006-11-29 2008-06-12 Elpida Memory Inc 半導体装置の製造方法
JP2011187794A (ja) * 2010-03-10 2011-09-22 Toshiba Corp 半導体記憶装置及びその製造方法
US10403766B2 (en) * 2012-12-04 2019-09-03 Conversant Intellectual Property Management Inc. NAND flash memory with vertical cell stack structure and method for manufacturing same
US9230987B2 (en) * 2014-02-20 2016-01-05 Sandisk Technologies Inc. Multilevel memory stack structure and methods of manufacturing the same
JP2015056434A (ja) * 2013-09-10 2015-03-23 株式会社東芝 半導体記憶装置
US9449924B2 (en) * 2013-12-20 2016-09-20 Sandisk Technologies Llc Multilevel contact to a 3D memory array and method of making thereof

Also Published As

Publication number Publication date
CN107579073A (zh) 2018-01-12

Similar Documents

Publication Publication Date Title
TWI657542B (zh) 三維記憶體件中的階梯形成
DE102013018192B4 (de) Vergrabene, für Entkopplungskondensatoren verwendete TSV
CN107482015B (zh) 一种三维存储器的制备方法及其结构
CN107579073B (zh) 一种三维存储器的制备方法及其结构
JP7192121B2 (ja) 3次元メモリデバイスにおける階段構造の形成
US11482570B2 (en) Methods of forming magnetoresistive devices and integrated circuits
CN106030791A (zh) 具有金属桩互连的底部封装
TWI447850B (zh) 直通基材穿孔結構及其製造方法
US11211203B2 (en) Manufacturing method for capacitor unit by cutting
CN107706182A (zh) 一种三维存储器的制备方法及其结构
US10714679B2 (en) CMP stop layer and sacrifice layer for high yield small size MRAM devices
US20140084465A1 (en) System and method of novel mx to mx-2
CN102543729B (zh) 电容的形成方法及其电容结构
CN108807404B (zh) 半导体制造方法及半导体结构
CN109524410A (zh) 三维存储器
CN104285280B (zh) 横越多个导电柱的平坦化的半导体构造和方法
CN107706192B (zh) 一种三维存储器的制备方法及其结构
CN107706186A (zh) 一种三维存储器的制备方法及其结构
CN109524409A (zh) 形成三维存储器的方法
CN104637861A (zh) 硅通孔工艺方法
CN107644836A (zh) 用于三维存储器的晶圆三维集成引线工艺及其结构
JPS5893328A (ja) 絶縁層の平担化方法
CN107731822B (zh) 一种三维存储器的制备方法及其结构
CN114823688A (zh) 半导体器件及其制备方法
CN116828967A (zh) 一种存储器结构的制造方法、存储器结构和存储器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant