CN107491208A - 触控驱动单元、触控驱动电路和显示装置 - Google Patents

触控驱动单元、触控驱动电路和显示装置 Download PDF

Info

Publication number
CN107491208A
CN107491208A CN201710686321.5A CN201710686321A CN107491208A CN 107491208 A CN107491208 A CN 107491208A CN 201710686321 A CN201710686321 A CN 201710686321A CN 107491208 A CN107491208 A CN 107491208A
Authority
CN
China
Prior art keywords
control
output
input
transmission gate
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710686321.5A
Other languages
English (en)
Other versions
CN107491208B (zh
Inventor
黄飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Ordos Yuansheng Optoelectronics Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710686321.5A priority Critical patent/CN107491208B/zh
Publication of CN107491208A publication Critical patent/CN107491208A/zh
Application granted granted Critical
Publication of CN107491208B publication Critical patent/CN107491208B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种触控驱动单元,包括移位寄存子单元和输出子单元,其中,触控驱动单元还包括输出控制子单元,输出控制子单元包括第一输出控制模块和第二输出控制模块,第一输出控制模块的输入端与第一时钟信号端相连,第一输出控制模块的控制端与移位寄存子单元的输出端相连,第一输出控制模块的输出端与第二输出控制模块的第一控制端相连,第二输出控制模块的第二控制端与触摸控制信号输入端相连,第二输出控制模块的第三控制端与移位寄存子单元的复位信号端相连,第二输出控制模块的输出端与输出子单元的控制端相连,第一电平信号和第二电平信号相位相反。本发明还提供一种触控驱动电路和一种显示装置。触控驱动单元节约能耗,使用寿命长。

Description

触控驱动单元、触控驱动电路和显示装置
技术领域
本发明涉及显示装置领域,具体地,涉及一种触控驱动单元、一种包括该触控驱动单元的触控驱动电路和一种包括该触控驱动电路的显示面板。
背景技术
随着显示设备的不断发展,人机互动方式已经由原来的机械按键模式发展为触控感知模式。在具有触控功能的显示设备中,触控驱动电路是其中重要的组成部分。
如何简化触控驱动电路的结构、提高触控驱动电的性能成为本领域亟待解决的技术问题。
发明内容
本发明的目的在于提供一种触控驱动单元、一种包括该触控驱动单元的触控驱动电路和一种包括该触控驱动电路的显示面板。所述触控驱动电路输出准确。
为了实现上述目的,作为本发明的一个方面,提供一种触控驱动单元,所述触控驱动单元包括移位寄存子单元和输出子单元,其中,所述触控驱动单元还包括输出控制子单元,所述输出控制子单元包括第一输出控制模块和第二输出控制模块,
所述第一输出控制模块的输入端与第一时钟信号端相连,所述第一输出控制模块的控制端与所述移位寄存子单元的输出端相连,所述第一输出控制模块的输出端与所述第二输出控制模块的第一控制端相连,所述第一输出控制模块能够在所述移位寄存子单元输出第一电平信号时将该第一输出控制模块的输入端与输出端导通,所述第一输出控制模块能够在所述移位寄存子单元输出第二电平信号时向所述第二输出控制模块的第一控制端输出第二电平信号;
所述第二输出控制模块的第二控制端与触摸控制信号输入端相连,所述第二输出控制模块的第三控制端与所述移位寄存子单元的复位信号端相连,所述第二输出控制模块的输出端与所述输出子单元的控制端相连,所述第二输出控制模块能够在该第二输出控制模块的第一控制端、该第二输出控制模块的第二控制端以及该第二输出控制模块的第三控制端接收到的信号不完全相同时输出第一电平信号;
所述输出子单元包括信号输入端和信号输出端,所述输出子单元能够在该输出子单元的控制端接收到第一电平信号时将所述信号输入端与所述信号输出端导通,其中,
所述第一电平信号和所述第二电平信号相位相反。
优选地,所述第一输出控制模块包括第一传输门、第一反相器和第一开关晶体管,
所述第一传输门的第一控制端与所述第一输出控制模块的控制端相连,所述第一传输门的第二控制端与所述第一反相器的输出端相连,所述第一反相器的输入端与所述第一输出控制模块的控制端相连,所述第一传输门的输入端与所述第一输出控制模块的输入端相连,所述第一传输门的输出端与所述第一输出控制模块的输出端相连,所述第一传输门能够在该第一传输门的第一控制端接收到第一电平信号、以及所述第一传输门的第二控制端接收到第二电平信号时将该第一传输门的输入端和输出端导通,且所述第一传输门能够在所述第一传输门的第一控制端接收到第二电平信号以及所述第一传输门的第二控制端接收到第一电平信号时将该第一传输门的输入端和输出端断开;
所述第一开关晶体管的栅极与所述第一反相器的输出端相连,所述第一开关晶体管第一极与第二电平信号输入端相连,所述第一开关晶体管的第二极与所述第一输出控制模块的输出端相连,所述第一开关晶体管的第一极和第二极能够在该第一开关晶体管的栅极接收到第一电平信号时导通。
优选地,所述第一电平信号为高电平信号,所述第二电平信号为低电平信号,所述第二输出控制模块包括三输入与非门,所述三输入与非门的第一控制端形成为所述第二输出控制模块的第一控制端,所述三输入与非门的第二控制端形成为所述三输入与非门的第二控制端,所述三输入与非门的第三控制端形成为所述三输入与非门的第三控制端,所述三输入与非门的输出端形成为所述第二输出控制模块的输出端。
优选地,所述移位寄存子单元包括移位控制模块、移位输入模块、移位存储模块和复位模块,
所述移位控制模块包括第一移位控制信号输入端和第二移位控制信号输入端,所述移位控制模块的输出端与所述移位存储模块的控制端相连,所述移位控制模块能够在所述第一移位控制信号输入端和第二移位控制信号输入端均接收到第二电平信号时输出第一电平信号;
所述移位存储模块的第一输入端与所述移位输入模块的输出端相连,所述移位存储模块的输出端与所述移位寄存子单元的输出端相连,所述移位存储模块的控制端与所述移位控制模块的输出端相连,所述移位存储模块能够在所述移位存储模块的控制端接收到第一电平信号时将所述移位存储模块的输入端和输出端导通,并且,所述移位存储模块还能够在所述移位存储模块的控制端接收到第二电平信号时,维持所述移位存储模块的控制端接收到第一电平信号时输出的信号;
所述复位模块的控制端与复位信号端相连,所述复位模块的输入端与第一电平信号输入端相连,所述复位模块的输出端与所述移位存储模块的第二输入端相连,所述复位模块能够在该复位模块的控制端接收到第二电平信号时将该复位模块的输入端和输出端导通,以使得所述移位存储模块的第二输入端接到所述第一电平信号时,向所述移位寄存子单元的输出端输出第二电平信号。
优选地,所述移位控制模块包括或非门、第二传输门、第二反相器和第二开关晶体管,
所述或非门的第一输入端与所述第一移位控制信号输入端相连,所述或非门的第二输入端与所述第二移位控制信号输入端相连,所述或非门的输出端与所述第二传输门的第二控制端相连,且所述或非门的输出端还与所述第二反相器的输入端相连;
所述第二传输门的第一控制端与所述第二反相器的输出端电连接,所述第二传输门的输入端与第二时钟信号端电连接,所述第二传输门的输出端与所述移位存储模块的控制端电连接,所述第二传输门能够在该第二传输门的第一控制端接收到第一电平信号、该第二传输门的第二控制端接收到第二电平信号时控制该第二传输门的输入端和输出端导通,并且所述第二传输门能够在该第二传输门的第一控制端接收到第二电平信号、该第二传输门的第二控制端接收到第一电平信号时,控制该第二传输门的输入端和输出端断开;
所述第二开关晶体管的栅极与所述或非门的输出端相连,所述第二开关晶体管的第一极与所述第二电平信号输入端相连,所述第二开关晶体管的第二极与所述移位控制模块的输出端相连,所述第二开关晶体管能够在该第二开关晶体管的栅极接收到第一电平信号时控制该第二开关晶体管的第一极和第二极导通,并且所述第二开关晶体管能够在该第二开关晶体管的栅极接收到第二电平信号时控制该第二开关晶体管的栅极。
优选地,所述移位输入模块包括第三传输门,所述第三传输门的输入端与所述第一移位控制信号输入端相连,所述第三传输门的输出端与所述移位存储模块的第一输入端相连,所述第三传输门的第一控制端与第一参考信号输入端相连,所述第三传输门的第二控制端与所述第二参考信号输入端相连,所述第一参考信号输入端用于提供所述第一电平信号,所述第二参考信号输入端用于提供所述第二电平信号,所述第三传输门能够在该第三传输门的第一控制端接收到第一电平信号、该第三传输门的第二控制端接收到第二电平信号时将该第三传输门的输入端和输出端导通。
优选地,所述移位存储模块包括锁相环子模块、控制子模块和输出子模块,
所述控制子模块的输入端与所述移位存储模块的控制端相连,所述控制子模块用于将所述移位控制单元输入的信号反相并输出;
所述锁相环子模块的第一控制端与所述控制子模块的输出端相连,所述锁相环子模块的第二控制端与所述移位控制单元的输出端相连,所述锁相环子模块的输入端与所述输出子模块的输出端相连,所述锁相环子模块的输出端与所述移位存储模块的输出端相连,所述锁相环子模块能够在该锁相环子模块的第一控制端接收到第一电平信号、该锁相环子模块的第二控制端接收到第二电平信号时,将所述锁相环子模块的输出端的电压锁存,且能够在所述锁相环子模块的第一控制端接收到第二电平信号、第二控制端接收到第一电平信号时将所述输出子模块输入的信号反相后输出;
所述输出子模块的第一控制端与所述移位控制子模块的输出端相连,所述输出子模块的第二控制端与所述控制子模块的输出端相连,所述输出子模块的输入端与所述移位输入模块的输出端相连,所述输出子模块能够在所述输出子模块的第一控制端接收到第一电平信号、输出子模块的第二控制端接收到第二电平信号时,将所述移位输入模块输入的信号反相并输出。
优选地,所述锁相环子模块包括第四传输门、第三反相器和第四反相器;
所述第四传输门的输入端与所述第三反相器的输出端相连,所述第三反相器的输入端与所述第四反相器的输出端相连,所述第四反相器的输入端与所述第四传输门的输出端相连,且所述第四反相器的输出端与所述移位寄存子单元的输出端相连,所述第四传输门的第一控制端与所述输出子模块的第一输出端相连,所述第四传输门的第二控制端与所述移位存储模块的控制端相连,所述第四传输门能够在该第四传输门的第二控制端接收到第二电平信号、所述第四传输门的第一控制端接收到第一电平信号时控制该第四传输门的输入端和输出端导通,所述第四传输门的第二控制端接收到第一电平信号、所述第四传输门的第一控制端接收到第二电平信号时,控制该第四传输门的输入端和输出端导通。
优选地,输出子模块包括第四传输门和第五反相器;
所述第五反相器的输入端与所述移位输入模块的输出端相连,所述第五反相器的输出端与所述第四传输门的输入端相连;
所述第四传输门的第一控制端与所述移位存储模块的控制端相连,所述第四传输门的第二控制端与所述控制子模块的输出端相连,所述第四传输门的输出端与所述输出子模块的输出端相连,所述第四传输门能够在该第四传输门的第一控制端接收到第一电平信号、所述第四传输门的第二控制端接收到第二电平信号时,将该第四传输门的输入端和输出端导通。
优选地,所述输出子单元包括第六反相器、第七反相器、第八反相器、第六传输门和第七传输门,
所述第六反相器的输入端与所述第二输出控制模块的输出端相连,所述第六反相器的输出端与所述第七反相器的输入端相连,所述第七反相器的输出端与所述第八反相器的输入端相连,所述第八反相器的输入端与所述第六传输门的第一控制端以及所述第七传输门的第二控制端相连;
所述第六传输门的第二控制端与所述第七反相器的输出端相连,所述第六传输门的输入端与触控信号输入端相连,所述第六传输门的输出端与所述输出子单元的输出端相连,所述第六传输门能够在第一控制端接收到第一电平信号、第二控制端接收到第二电平信号时将该第六传输门的输入端和输出端导通;
所述第七传输门的第一控制端与所述第八反相器的输出端相连,所述第七传输门的输入端与公共电压输入端相连,所述第七传输门的输出端与所述输出子单元的输出端相连,所述第七传输门能够在所述第七传输门的第一控制端接收到第一电平信号、第二控制端接收到第二电平信号时,将该第七传输门的输入端和输出端导通。
作为本发明的第二个方面,提供一种触控驱动电路,所述触控驱动电路包括触控驱动单元,其中,所述触控驱动单元为本发明所提供的上述触控驱动单元。
作为本发明的第三个方面,提供一种显示装置,所述显示装置包括显示面板,所显示面板包括多个第一透明电极和多个第二透明电极,每行第一透明电极对应一行第二透明电极,其中,所述显示面板还包本发明所提供的上述触控驱动电路,所述触控驱动电路中,触控驱动单元的级数与所述第二透明电极的行数相同,每行所述第二透明电极对应一级所述触控驱动单元,且所述第二透明电极与相应级的触控驱动单元电连接。
在本发明所提供的触控驱动单元中,第一输出控制模块可以通过移位寄存子单元的输出信号实现仅在第一输出阶段和第二输出阶段将第一时钟信号端与第二输出控制模块的第一控制端导通,其他时刻阻止时钟信号输入至第二输出控制模块,从而可以降低输出子单元导通的频率,降低功耗,并提高触控驱动单元的使用寿命。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1是本发明所提供的触控驱动单元的模块示意图;
图2是本发明所提供的触控驱动模块的信号时序图;
图3是本发明所提供的触控驱动模块的一种实施方式的电路图。
附图标记说明
110:移位寄存子单元 120:输出子单元
130:输出控制子单元 131:第一输出控制子单元
132:第二输出控制子单元 121:第六传输门
122:第七传输门 123:第六反相器
124:第七反相器 125:第八反相器
131a:第一传输门 131b:第一反相器
111:移位控制模块 111a:或非门
111b:第二反相器 111c:第二传输门
112:移位输入模块 113:移位存储模块
113a:锁相环子模块 113b:控制子模块
113c:输出子模块 1131a:第四传输门
1132a:第三反相器 1133a:第四反相器
1131c:第五反相器 1132c:第五传输门
具体实施方式
以下结合附图对本发明的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。
作为本发明的一个方面,提供一种触控驱动单元,如图1所示,所述触控驱动单元包括移位寄存子单元110和输出子单元120,其中,所述触控驱动单元还包括输出控制子单元130,如图1中所示,输出控制子单元130包括第一输出控制模块131和第二输出控制模块132。
第一输出控制模块131的输入端与第一时钟信号端CLKB相连,第一输出控制模块131的控制端与移位寄存子单元110的输出端OUT2相连,第一输出控制模块131的输出端与第二输出控制模块132的第一控制端相连。第一输出控制模块131能够在移位寄存子单元110输出第一电平信号时将该第一输出控制模块131的输入端与输出端导通,第一输出控制模块131能够在移位寄存子单元110输出第二电平信号时,将该第一输出控制模块131的输入端和输出端断开,并向第二输出控制模块132的第一控制端输出第二电平信号。
第二输出控制模块132的第二控制端与触摸控制信号输入端TX_EN相连,第二输出控制模块132的第三控制端与移位寄存子单元110的复位信号端EN相连,第二输出控制模块132的输出端与输出子单元120的控制端相连。
第二输出控制模块132至少能够在该第二输出控制模块132的第一控制端、该第二输出控制模块132的第二控制端以及该第二输出控制模块132的第三控制端均接收到的第一电平信号时输出第二电平信号。
输出子单元120包括触控信号输入端和信号输出端,输出子单元120能够在该输出子单元的控制端接收到第二电平信号时将所述触控信号输入端和所述信号输出端OUT1导通。
需要指出的是,在本发明中,第一电平信号和第二电平信号反相。即,第一电平信号和第二电平信号中的一者为高电平信号,另一者为低电平信号。
在本发明中,移位寄存子单元110的作用在于生产触控扫描信号。并且,在本发明中,对移位寄存子单元110的具体结构并不做特殊的规定,只要能够与上一级触控驱动单元的移位寄存子单元级联,并传递触控扫描信号即可。
下面结合图2中的时序对本发明所提供的触控驱动单元的工作原理进行说明。需要指出的是,在所述触控驱动单元的一个工作周期中,移位寄存子单元110是正常工作的。即,触控驱动单元包括复位阶段T1、第一输出阶段T2、第二输出阶段T3和第三输出阶段T4。在图2中所示的实施例中,第一电平信号为高电平信号,第二电平信号为低电平信号。
在复位阶段T1,移位寄存子单元110的复位信号端EN接收到第二电平信号,对移位寄存子单元110的输出端OUT2进行复位,使之向第一输出控制子模块131的控制端输出第二电平信号。因此,第一输出控制子模块131向第二输出控制子模块132的第一控制端输出第二电平信号。如图2中所示,在复位阶段T1,触控控制信号端Tx_EN输入的触控控制信号为第二电平信号。由此可知,第二输出控制子模块132的第一控制端、第二控制端、第三控制端均接收到第二电平信号,因此,第二输出控制子模块132的三个控制端并非都接收到第一电平信号,因此,第二输出控制子模块输出第一电平信号。此时,输出子单元120的触控信号输入端与信号输出端断开,因此,输出子单元120的信号输出端OUT1将不会输出触控信号输入端提供的触控信号。
在第一输出阶段T2,移位寄存子单元110输出第一电平信号,因此,第一输出控制子模块131的输入端与输出端导通,将第一时钟信号端CKB输入的第二电平信号输送至第二输出控制子模块132。此时,复位信号端EN输入的信号跳变为第一电平信号。第一输出阶段T2包括第一子阶段T21和第二子阶段T22,在第一子阶段T21,触控控制信号端Tx_EN提供第一电平信号,由于第二输出控制模块132的三个控制端的输入的信号不全是第一电平信号,因此,第二输出控制模块132输出第一电平信号。输出子单元120的控制端接收到第一电平信号后,输出子单元120的触控信号输入端与信号输出端OUT1断开,从而无触控信号输出。在第二子阶段T22,触控控制信号端Tx_EN提供第二电平信号,此时第二输出控制模块132的三个控制端输入的信号均为第二电平信号,因此,输出子单元120的触控信号输入端与信号输出端OUT1之间断开,在第二子阶段T22无触控信号输出。
在第二输出阶段T3,移位寄存子单元110仍然输出第一电平信号,因此,第一输出控制子模块131的输入端与输出端导通,将第一时钟信号端CKB输入的第一电平信号输送至第二输出控制子模块132。此时,复位信号端EN输入的仍然为第一电平信号。第二输出阶段T3包括第三子阶段T31和第四子阶段T32,在第三子阶段T31,触控控制信号端Tx_EN提供第一电平信号,在此阶段,第二输出控制子模块132输出第二电平信号,因此,输出子单元120的触控信号输入端与信号输出端OUT1导通,从而输出输出驱动信号。在第四子阶段T32,触控控制信号端Tx_EN提供第二电平信号,此时第二输出控制模块132的三个控制端输入的信号不完全相同,第二输出控制模块132输出第一电平信号,因此,输出子单元120的触控信号输入端与信号输出端OUT1断开。
在第三输出阶段T4,移位寄存子单元110的信号输出端OUT1输出第二电平信号,因此,第一输出控制子模块131的输入端和输出端断开,因此,第一时钟信号端CKB与第二输出控制子模块132之间断开。并且,第一输出控制子模块131可以将第二电平信号提供给第二输出控制子模块132的第一控制端。复位信号端EN输入的仍然为第一电平信号。第三输出阶段T4包括第五子阶段T41和第六子阶段T42,在第五子阶段T41,触控信号控制端Tx_EN提供第一电平信号,由于第二输出控制模块132的三个控制端的输入的信号不完全相同,因此,第二输出控制模块132输出第一电平信号。因此,输出子单元120的触控信号输入端与输出端OUT1断开。在第六子阶段T42,触控信号控制端Tx_EN提供第二电平信号,由于第二输出控制模块132的三个控制端的输入的信号不完全相同,因此,第二输出控制模块132输出第一电平信号,因此,输出子单元120的触控信号输入端与输出端OUT1断开。
通过上述描述可知,在本发明中,第一输出控制模块131可以通过移位寄存子单元110的输出信号实现仅在第一输出阶段T2和第二输出阶段T3将第一时钟信号端CLKB与第二输出控制模块132的第一控制端导通,其他时刻阻止时钟信号输入至第二输出控制模块132,从而可以降低输出子单元120导通的频率,降低功耗,并提高触控驱动单元的使用寿命。
需要指出的是,虽然上文中以第一电平信号为高电平信号、第二电平信号为低电平信号为例对所述触控驱动单元的具体实施方式进行了说明,但是,本发明并不限于此。当第一电平信号为低电平信号、第二电平信号为高电平信号时,本发明所提供的触控驱动单元仍能适用。
在本发明中,对第一输出控制模块131的具体结构并不做特殊的限定,在图3中所示的优选实施方式中,第一输出控制模块131可包括第一传输门131a、第一反相器131b和第一开关晶体管T1
如图3所示,第一传输门131a的第一控制端与该第一输出控制模块131的控制端相连(即,与移位寄存子单元110的输出端OUT2相连),第一传输门131a的第二控制端与第一反相器131b的输出端相连,第一反相器131b的输入端与第一输出控制模块131的控制端相连。第一传输门131a能够在该第一传输门131a的第一控制端接收到第一电平信号、以及第一传输门131a的第二控制端接收到第二电平信号时将该第一传输门131a的输入端和输出端导通,且第一传输门131a能够在该第一传输门131a的第一控制端接收到第二电平信号以及该第一传输门131b的第二控制端接收到第一电平信号时将该第一传输门131a的输入端和输出端断开。
第一传输门131a的输入端与第一输出控制模块131的输入端(即,第一时钟信号端CLKB)相连,第一传输门131a的输出端与第一输出控制模块131的输出端相连。
第一开关晶体管T1的栅极与第一反相器131b的输出端相连,第一开关晶体管T1第一极与第二电平信号输入端VGL相连,第一开关晶体管T1的第二极与第一输出控制模块131的输出端相连。当第一开关晶体管T1的栅极接收到第一电平信号时,该第一开关晶体管T1的第一极和第二极导通。
如上文中所述,在图2和图3中所示的具体实施方式中,第一电平信号为高电平信号,第二电平信号为低电平信号。因此,在图3中所示的具体实施方式中,第一传输门131a的第一控制端为该第一传输门131a的P型控制端,第一传输门131a的第二控制端为该第一传输门131a的N型控制端。第一开关晶体管T1为N型晶体管。
当然,本发明并不限于此。例如,当第一电平信号为低电平信号、第二电平信号为高电平信号时,第一传输门131a的第一控制端为该第一传输门131a的N型控制端,第一传输门131a的第二控制端为该第一传输门131a的P型控制端。第一开关晶体管T1为P型晶体管。
在复位阶段T1,移位寄存子单元110的输出端OUT2输出第二电平信号,因此,第一传输门131的输入端和输出端是断开的,并未把时钟信号输送至第二输出控制模块132。并且,在此复位阶段T1,第一开关晶体管T1导通,从而可以将第二电平信号输送至第二输出控制模块132的第一控制端。
在第一输出阶段T2和第二输出阶段T3,移位寄存子单元110输出第一电平信号,因此,第一传输门131导通,将第一时钟信号端CLKB输入的时钟信号发送至第二输出控制模块132。
在本发明中,对第二输出控制模块132的具体结构也不做特殊的限定。如图3中所示,第二输出控制模块132可以包括三输入与非门,所述三输入与非门的第一控制端形成为所述第二输出控制模块的第一控制端,所述三输入与非门的第二控制端形成为所述三输入与非门的第二控制端,所述三输入与非门的第三控制端形成为所述三输入与非门的第三控制端,所述三输入与非门的输出端形成为所述第二输出控制模块的输出端。
本领域技术人员公知的是,当三输入与非门的第一控制端、第二控制端和第三控制端接收到高电平的信号时,输出低电平信号,否则,当三输入与非门将输出高电平信号。
在本发明中,对移位寄存子单元110的具体结构也不做特殊的限定,例如,在图3中所示的具体实施方式中,移位寄存子单元110包括移位控制模块111、移位输入模块112、移位存储模块113和复位模块114。
如图3所示,移位控制模块111包括第一移位控制信号输入端STV_N-1和第二移位控制信号输入端STV_N+1,移位控制模块111的输出端与移位存储模块113的控制端相连。移位控制模块111能够在第一移位控制信号输入端STV_N-1和第二移位控制信号输入端STV_N+1均接收到第二电平信号时输出第一电平信号。
移位存储模块113的第一输入端与移位输入模块112的输出端相连,移位存储模块113的输出端与移位寄存子单元110的输出端OUT2相连,移位存储模块113的控制端与移位控制模块111的输出端相连。移位存储模块113能够在移位存储模块113的控制端接收到第一电平信号时将该移位存储模块113的输入端和输出端导通,并且,移位存储模块113还能够在移位存储模块113的控制端接收到第二电平信号时,维持移位存储模块113的控制端接收到第一电平信号时输出的信号。
复位模块114的控制端与复位信号端EN相连,复位模块114的输入端与第一电平信号输入端VGH相连,复位模块114的输出端与移位存储模块113的第二输入端相连。复位模块114能够在该复位模块114的控制端接收到第一电平信号时将该复位模块114的输入端和输出端导通,以使得移位存储模块113的第二输入端接到所述第一电平信号时,向移位寄存子单元110的输出端OUT2输出第二电平信号。
在复位阶段T1,复位模块114的控制端(即,移位寄存子单元的复位信号端)接收到第二电平信号,从而将移位寄存子单元110的输出端OUT2复位。
在图3中所示的具体实施方式中,适用于第一电平信号为高电平信号、第二电平信号为低电平信号的情况。如图3中所示,复位模块114可以包括P型的第三开关晶体管T3
在本发明中,对移位控制模块的具体结构也没有特殊的限定,在图3中所示的具体实施方式中,移位控制模块111包括或非门111a、第二传输门111c、第二反相器111b和第二开关晶体管T2
如图中所示,或非门111a的第一输入端与第一移位控制信号输入端STV_N-1相连,或非门111a的第二输入端与第二移位控制信号输入端STV_N+1相连,或非门111a的输出端与第二传输门111c的第二控制端相连,且或非门111a的输出端还与第二反相器111b的输入端相连。
第二传输门111c的第一控制端与第二反相器111b的输出端电连接,第二传输门111c的输入端与第二时钟信号端CK电连接,第二传输门111c的输出端与移位存储模块113的控制端电连接。第二传输门111c设置为当第一控制端接收到第一电平信号、第二控制端接收到第二电平信号时,该第二传输门111c的输入端和输出端导通,当第二传输门111c第一控制端接收到第二电平信号且第二控制端接收到第一电平信号时,该第二传输门111c的输入端和输出端断开。
第二开关晶体管T2的栅极与或非门111a的输出端相连,第二开关晶体管T2的第一极与第二电平信号输入端VGL相连,第二开关晶体管T2的第二极与移位控制模块111的输出端相连。第二开关晶体管T2的栅极接收到第一电平信号时,该第二开关晶体管T2的第一极和第二极导通,当第二开关晶体管T2的栅极接收到第二电平信号时,第二开关晶体管T2的第一极和第二极断开。
在复位阶段T1,第一移位控制信号输入端STV_N-1输入第一电平信号,第二移位控制信号输入端STV_N+1输入第二电平信号,因此,或非门111a输出第二电平信号。第二传输门111c的第二控制端接收到第二电平信号,并且第二传输门111c的第一控制端接收到由第二反相器111b输出的第一电平信号,使得第二传输门111c的输入端与输出端导通。并且,此时第二开关晶体管T2处于第一极和第二极断开的截止状态。第二时钟信号端CK输出的信号输出至移位存储模块113。
在第一输出阶段T2,第一移位控制信号输入端STV_N-1输入第一电平信号,第二移位控制信号输入端STV_N+1输入第二电平信号,因此,或非门111a输出第二电平信号。第二传输门111c的第二控制端接收到第二电平信号,并且第二传输门111c的第一控制端接收到由第二反相器111b输出的第一电平信号,使得第二传输门111c的输入端与输出端导通。并且,此时第二开关晶体管T2处于第一极和第二极断开的截止状态。第二时钟信号端CK输出的信号输出至移位存储模块113。
在第二输出阶段T3,第一移位控制信号输入端STV_N-1输入第二电平信号,第二移位控制信号输入端STV_N+1输入第一电平信号,因此,或非门111a输出第二电平信号。第二传输门111c的第二控制端接收到第二电平信号,并且第二传输门111c的第一控制端接收到由第二反相器111b输出的第一电平信号,使得第二传输门111c的输入端与输出端导通。并且,此时第二开关晶体管T2处于第一极和第二极断开的截止状态。第二时钟信号端CK输出的信号输出至移位存储模块113。
在第三输出阶段T4,第一移位控制信号输入端STV_N-1输入的第一移位控制信号为第二电平,第二移位控制信号输入端STV_N+1输入的第一移位控制信号为第一电平,或非门111a输出第二电平信号,同时经过第二反相器111b后变为高电平,第二开关晶体管T2的第一极和第二极断开,这时第二传输门111c打开,第二时钟信号端CK输入的第二时钟信号经过第二传输门111c,分别给入移位存储模块113。
需要指出的是,触控驱动单元最终级联形成显示装置的触控驱动电路,当多级触控驱动单元级联时,多级触控驱动单元的移位寄存子单元110互相级联。具体地,移位寄存子单元110的第一移位控制信号输入端与上一级触控驱动单元的移位寄存子单元的输出端电连接,移位寄存子单元110的第二移位控制信号输入端与下一级触控驱动单元的移位寄存子单元的输出端电连接。
在本发明中,通过上一级触控驱动单元的移位寄存子单元输出的信号、下一级触控驱动单元的移位寄存子单元输出的信号以及第二时钟信号端CK提供的第二时钟信号,可以控制移位寄存子单元的输出。
在本发明中,对移位输入模块112的具体结构也没有特殊的规定,只要能够将第一移位控制信号输入端STV_N-1输入的信号输送至移位存储模块113的第一输入端即可。在图3中所示的具体实施方式,移位输入模块112包括第三传输门,该第三传输门的输入端与第一移位控制信号输入端STV_N-1相连,所述第三传输门的输出端与移位存储模块113的第一输入端相连。需要指出的是,在本发明中,通过设置第三传输门可以提高信号传输的质量。所述第三传输门的第一控制端与第一参考信号输入端CN相连,所述第三传输门的第二控制端与所述第二参考信号输入端CNB相连。第一参考信号输入端CN用于提供所述第一电平信号,第二参考信号输入端CNB用于提供所述第二电平信号,所述第三传输门能够在该第三传输门的第一控制端接收到第一电平信号、该第三传输门的第二控制端接收到第二电平信号时将该第三传输门的输入端和输出端导通。
由此可知,所述第三传输门是处于时刻导通的状态,从而可以将第一控制信号输入端STV_N-1提供的信号传递至移位存储模块113的第一输入端。
在本发明中,对移位存储模块的具体结构并没有特殊的限制,只要能够起到存储信号的功能即可。例如,在图3中所示的具体实施方式中,移位存储模块113包括锁相环子模块113a、控制子模块113b和输出子模块113c。
控制子模块113b的输入端与移位存储模块113的控制端相连,控制子模块113b用于将移位控制单元输入的信号反相并输出。
锁相环子模块113a的第一控制端与控制子模块113b的输出端相连,锁相环子模块113a的第二控制端与移位控制单元111的输出端相连,锁相环子模块113a的输入端与输出子模块113c的输出端相连,锁相环子模块113a的输出端与移位存储模块113的输出端相连,锁相环子模块113a能够在第一控制端接收到第一电平信号、第二控制端接收到第二电平信号时,将该锁相环子模块113a的输出端的电压锁存,且能够在锁相环子模块113a的第一控制端接收到第二电平信号、第二控制端接收到第一电平信号时将输出子模块113c输入的信号反相后输出。
输出子模块113c的第一控制端与移位控制子模块111的输出端相连,输出子模块113c的第二控制端与控制子模块111的输出端相连,输出子模块113c的输入端与移位输入模块112的输出端相连。输出子模块113c能够在输出子模块113c的第一控制端接收到第一电平信号、输出子模块123c的第二控制端接收到第二电平信号时,将移位输入模块112输入的信号反相并输出。
在移位存储模块113中,主要通过锁相环子模块对信号进行锁存,实现输出信号的存储。
在本发明中,对锁相环子模块的具体结构并没有特殊的限定,在图3中所示的具体实施方式中,所述锁相环子模块113a包括第四传输门1131a、第三反相器1132a和第四反相器1133a。
第四传输门1131a的输入端与第三反相器1132a的输出端相连,第三反相器1132a的输入端与第四反相器1133a的输出端相连,所述第四反相器1133a的输入端与第四传输门1131a的输出端相连,且第四反相器1133a的输出端与移位寄存子单元110的输出端OUT2相连。第四传输门1131a的第一控制端与输出子模块120的第一输出端相连,第四传输门1131a的第二控制端与移位存储模块113的控制端相连。第四传输门1131a能够在该第四传输门1131a的第二控制端接收到第二电平信号、第四传输门1131a的第一控制端接收到第一电平信号时控制该第四传输门1131a的输入端和输出端导通,第四传输门1131a的第二控制端接收到第一电平信号、第四传输门1131a的第一控制端接收到第二电平信号时,控制该第四传输门1131a的输入端和输出端导通。
当第四传输门1131a的输入端和输出端导通时,第三反相器1132a和第四反相器1133a首尾相连形成了锁相环。锁相环可以锁存输出端电位,从而可以维持在第二输出阶段T3也输出第一电平信号。
在本发明中,对输出子模块113c的具体结构也没有特殊的规定,在图3中所示的具体实施方式中,输出子模块113c包括第四传输门1132c和第五反相器1131c。
第五反相器1131c的输入端与移位输入模块112的输出端相连,第五反相器1131c的输出端与第四传输门1132c的输入端相连。将第五反相器1131c设置在第四传输门1132c的输入一侧,可以达到提高传输信号质量的作用。
当然,在本发明中,也可以将第五反相器1131c设置在第四传输门1132c的输出侧。
第四传输门1132c的第一控制端与移位存储模块113的控制端相连,第四传输门1132c的第二控制端与控制子模块113b的输出端相连,第四传输门1132c的输出端与输出子模块113c的输出端相连。第四传输门1132c能够在该第四传输门1132c的第一控制端接收到第一电平信号、第四传输门1132c的第二控制端接收到第二电平信号时,将该第四传输门1132c的输入端和输出端导通。并且,第四传输门1132c能够在该第四传输门1132c的第一控制端接收到第二电平信号、第二控制端接收到第一电平信号时,控制该第四传输门1132c的输入端和输出端导通。
下面结合图2介绍上述输出子模块113c的具体结构进行描述。
如上文中所述,输出子模块113c的功能在于,该输出子模块113c能够在输出子模块113c的第一控制端接收到第一电平信号、输出子模块123c的第二控制端接收到第二电平信号时,将移位输入模块112输入的信号反相并输出。
在图3中所示的具体实施方式中,输出子模块113c的第一控制端第四传输门1132c的第一控制端接收到移位控制模块输出的第一电平信号以及第四传输门1132c的第二控制端接收到控制子模块113b发送的第二控制信号,从而使得第四传输门1132c的输入端和输出端导通。同时,在第四传输门1132c的输入端连接有第五反相器1131c,可以将移位输出模块112输出的信号反相,然后由第四传输门1132c输出。
在本发明中,对输出子单元120的具体结构也不做特殊的限定,在图3中所示的具体实施方式中,输出子单元120包括第六反相器123、第七反相器124、第八反相器125、第六传输门121和第七传输门122。
如图3中所示,第六反相器123的输入端与第二输出控制模块132的输出端相连,第六反相器123的输出端与第七反相器124的输入端相连,第七反相器124的输出端与第八反相器125的输入端相连,第八反相器125的输入端与第六传输门123的第一控制端以及第七传输门122的第二控制端相连。
第六传输门121的第二控制端与第七反相器124的输出端相连,第六传输门121的输入端与触控信号输入端Tx相连,第六传输门121的输出端与输出子单元120的输出端相连,第六传输门121能够在该第六传输门121的第一控制端接收到第一电平信号、该第六传输门121的第二控制端接收到第二电平信号时将该第六传输门121的输入端和输出端导通。
第七传输门122的第一控制端与第八反相器125的输出端相连,第七传输门122的输入端与公共电压输入端Vcom相连,第七传输门122的输出端与输出子单元120的输出端OUT1相连,第七传输门122能够在该第七传输门122的第一控制端接收到第一电平信号、该第七传输门122的第二控制端接收到第二电平信号时,将该第七传输门122的输入端和输出端导通。
在图3中所示的输出子单元120中,可以实现公共电极的分时复用。即,触控驱动单元的输出端与显示面板的公共电极相连,显示面板的各个工作周期都包括显示子阶段和触控子阶段,在显示子阶段,通过第八传输门122将公共电压输送至公共电极。在触控子阶段,将触控信号输送至公共电极。
下面结合图2和图3详细介绍所述触控驱动单元的具体工作原理。在这种实施方式中,第一电平信号为高电平信号,第二电平信号为低电平信号。并且,公共电压输入端Vcom提供的公共电压为低电平信号。
触控驱动单元的工作周期包括复位阶段T1、第一输出阶段T2、第二输出阶段T3和第三输出阶段T4。
在复位阶段T1,第一移位控制信号输入端STV_N-1输入的第一移位控制信号为高电平,第二移位控制信号输入端STV_N+1输入的第二移位控制信号为低电平,第二时钟信号端CK输入的第二时钟信号为低电平,第一时钟信号端CKB输入的第一时钟信号为低电平。复位信号端EN输入的复位信号为低电平。
或非门111a输出低电平,同时经过第二反相器111b后变为高电平,第二开关晶体管T2的第一极和第二极断开,这时第二传输门111c打开,第二时钟信号经过传输门,分别给入形式为反相器的控制子模块113b和第四传输门1131a,这时控制子模块113b输出高电平,第四传输门1131a打开,并且,此时第三开关晶体管T3的第一极和第二极导通,将第四反相器1133a的输入端与第一电平信号输入端VGH导通,使得移位寄存子单元110的输出端OUT2输出第二电平信号,即,低电平信号。第一传输门131a关闭,后续电路(包括第二输出控制子模块132和输出子单元120)都无法工作,输出子单元120的输出端OUT2无输出。
在第一输出阶段T2时刻,第一移位控制信号输入端STV_N-1输入的第一移位控制信号仍为高电平,第二移位控制信号输入端STV_N+1输入的信号仍为低电平,第二时钟信号端CK输入的第二时钟信号为高电平,第一时钟信号端CKB输入的第一时钟信号为低电平。复位信号端EN输入的复位信号为高电平信号。
或非门111a输出低电平,同时经过第二反相器111b后变为高电平,第二开关晶体管T2的第一极和第二极断开,这时第二传输门111c打开,TP_CK经过传输门,分别给入控制子模块113b和第四传输门1131a,这时控制子模块113b输出低电平,第五传输门1132c打开,第一移位控制信号端STV_N-1输入的高电平经过形式为传输门的移位输入模块112、第五反相器1131c和第五传输门1132c给入第四反相器1133a,第四反相器1133a的输出为高电平,再经过控制子模块113b输出低电平,第一传输门131a打开,第一时钟信号端CKB输入的第二时钟信号输入至形式为三输入与非门的第二输出控制子单元132,第二输出控制子单元132输出高电平,经过第六反相器123、第七反相器124仍为高电平,再经过第八反相器125变为低电平,第七传输门122打开,将公共电压输入端Vcom与输出端OUT2导通,以输出公共电压至输出端OUT2。
在第二输出阶段T3,第一移位控制信号输入端STV_N-1输入的第一移位控制信号为低电平,第二移位控制信号输入端STV_N+1输入的第二移位控制信号为高电平,第二时钟信号端CK输入的第二时钟信号为低电平,第一时钟信号端CKB输入的第一时钟信号为高电平。复位信号端EN输入的复位信号为高电平信号。
在此阶段,第三反相器1132a和第四反相器1133a首尾相连形成锁相环结构,移位寄存子单元110的输出端OUT1保持上一时刻的高电平,第一传输门1131a打开,第一时钟信号端CKB输入的第一时钟信号输入至第二输出控制子模块132,第二输出控制子模块132输出高电平,经过第六反相器123、第七反相器124之后仍为高电平,再经过第八反相器125变为低电平,第六传输门121打开,将触控信号输入端Tx与输出端OUT2导通,从而将触控信号输出至触控驱动单元的输出端OUT2。
在第三输出阶段T4,第一移位控制信号输入端STV_N-1输入的第一移位控制信号为低电平,第二移位控制信号输入端STV_N+1输入的第一移位控制信号为高电平,第二时钟信号端CK输入的第二时钟信号为高电平,第一时钟信号端CKB输入的第一时钟信号为低电平。复位信号端EN输入的复位信号为高电平信号。
或非门111a输出低电平,同时经过第二反相器111b后变为高电平,第二开关晶体管T2的第一极和第二极断开,这时第二传输门111c打开,第二时钟信号端CK输入的第二时钟信号经过第二传输门111c,分别给入控制子模块113b和第四传输门1131a,这时控制子模块113b输出低电平,第五传输门1132c打开,第一移位控制信号输入端STV_N-1输入的低电平的第一移位控制信号经过移位输入模块112、第五反相器1131c、第五传输门1132c给入第四反相器1133a。第四反相器1133a的输出至输出端OUT1的信号为低电平,再经过第一反相器131b输出高电平,第一传输门131a关闭,第一开关晶体管T1的第一极和第二极导通,第二输出控制子模块132输出为高电平,经过第六反相器123、第七反相器124仍为高电平,再经过第八反相器125变为低电平,第七传输门122打开,将公共电压输入端Vcom与输出端OUT2导通,以输出公共电压至输出端OUT2。
作为本发明的第二个方面,提供一种触控驱动电路,所述触控驱动电路包括触控驱动单元,其中,所述触控驱动单元为本发明所提供的上述触控驱动单元。
如上文中所述,在所述触控驱动电路中,触控驱动单元互相级联。具体地,第n级触控驱动单元的第一移位控制信号输入端与第n-1级触控驱动单元的移位寄存子单元的输出端相连,第n级触控驱动单元的第二移位控制信号输入端与第n+1级触控驱动单元的移位寄存子单元的输出端相连,其中,n为自然数,且1<n<m,其中,m为一个触控驱动电路中触控驱动单元的总数。
第一级触控驱动单元的第一移位控制信号输入端与初始信号提供端相连,第一级触控驱动单元的第二移位控制信号输入端与第二级触控驱动单元的移位寄存子单元的输出端相连。
第m级(即,最后一级)触控驱动单元的第一移位控制信号输入端与倒数第二级触控驱动单元的移位寄存子单元的输出端相连,第m级触控驱动单元的第二移位控制信号输入端与终止信号输入端相连。
如上文中所述,在触控驱动单元中,第一输出控制模块131可以通过移位寄存子单元110的输出信号实现仅在第一输出阶段T2和第二输出阶段T3将第一时钟信号端CLKB与第二输出控制模块132的第一控制端导通,其他时刻阻止时钟信号输入至第二输出控制模块132,从而可以降低输出子单元120导通的频率,降低功耗,并提高触控驱动单元的使用寿命。
作为本发明的第三个方面,提供一种显示装置,所述显示装置包括显示面板,所显示面板包括多个第一透明电极和多个第二透明电极,每行第一透明电极对应一条第二透明电极,其中,所述显示面板还包括本发明所提供的上述触控驱动电路,所述触控驱动电路中,触控驱动单元的级数与所述第二透明电极的行数相同,每行所述第二透明电极对应一级所述触控驱动单元,且所述第二透明电极与相应级的触控驱动单元电连接。
由于所述触控驱动电路能耗低、使用寿命长,因此,所述显示装置亦具有能耗低、使用寿命长的优点。
在本发明中,对第一透明电极和第二透明电极的具体结构并不做特殊的限定。作为一种具体实施方式,所述显示装置为液晶显示装置,因此,第一透明电极为显示装置的像素电极,第二透明电极为显示装置的公共电极。在这种实施方式中,公共电极复用做触控电极。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (12)

1.一种触控驱动单元,所述触控驱动单元包括移位寄存子单元和输出子单元,其特征在于,所述触控驱动单元还包括输出控制子单元,所述输出控制子单元包括第一输出控制模块和第二输出控制模块,
所述第一输出控制模块的输入端与第一时钟信号端相连,所述第一输出控制模块的控制端与所述移位寄存子单元的输出端相连,所述第一输出控制模块的输出端与所述第二输出控制模块的第一控制端相连,所述第一输出控制模块能够在所述移位寄存子单元输出第一电平信号时将该第一输出控制模块的输入端与输出端导通,所述第一输出控制模块能够在所述移位寄存子单元输出第二电平信号时,将该第一输出控制模块的输入端和输出端断开,并向所述第二输出控制模块的第一控制端输出第二电平信号;
所述第二输出控制模块的第二控制端与触摸控制信号输入端相连,所述第二输出控制模块的第三控制端与所述移位寄存子单元的复位信号端相连,所述第二输出控制模块的输出端与所述输出子单元的控制端相连,所述第二输出控制模块能够在该第二输出控制模块的第一控制端、该第二输出控制模块的第二控制端以及该第二输出控制模块的第三控制端均接收到第一电平信号时输出第二电平信号;
所述输出子单元包括触控信号输入端和信号输出端,所述输出子单元能够在该输出子单元的控制端接收到第二电平信号时将所述触控信号输入端与所述信号输出端导通,其中,
所述第一电平信号和所述第二电平信号相位相反。
2.根据权利要求1所述的触控驱动单元,其特征在于,所述第一输出控制模块包括第一传输门、第一反相器和第一开关晶体管,
所述第一传输门的第一控制端与所述第一输出控制模块的控制端相连,所述第一传输门的第二控制端与所述第一反相器的输出端相连,所述第一反相器的输入端与所述第一输出控制模块的控制端相连,所述第一传输门的输入端与所述第一输出控制模块的输入端相连,所述第一传输门的输出端与所述第一输出控制模块的输出端相连,所述第一传输门能够在该第一传输门的第一控制端接收到第一电平信号、以及所述第一传输门的第二控制端接收到第二电平信号时将该第一传输门的输入端和输出端导通,且所述第一传输门能够在所述第一传输门的第一控制端接收到第二电平信号以及所述第一传输门的第二控制端接收到第一电平信号时将该第一传输门的输入端和输出端断开;
所述第一开关晶体管的栅极与所述第一反相器的输出端相连,所述第一开关晶体管第一极与第二电平信号输入端相连,所述第一开关晶体管的第二极与所述第一输出控制模块的输出端相连,所述第一开关晶体管的第一极和第二极能够在该第一开关晶体管的栅极接收到第一电平信号时导通。
3.根据权利要求1或2所述的触控驱动单元,其特征在于,所述第一电平信号为高电平信号,所述第二电平信号为低电平信号,所述第二输出控制模块包括三输入与非门,所述三输入与非门的第一控制端形成为所述第二输出控制模块的第一控制端,所述三输入与非门的第二控制端形成为所述三输入与非门的第二控制端,所述三输入与非门的第三控制端形成为所述三输入与非门的第三控制端,所述三输入与非门的输出端形成为所述第二输出控制模块的输出端。
4.根据权利要求3所述的触控驱动单元,其特征在于,所述移位寄存子单元包括移位控制模块、移位输入模块、移位存储模块和复位模块,
所述移位控制模块包括第一移位控制信号输入端和第二移位控制信号输入端,所述移位控制模块的输出端与所述移位存储模块的控制端相连,所述移位控制模块能够在所述第一移位控制信号输入端和第二移位控制信号输入端均接收到第二电平信号时输出第一电平信号;
所述移位存储模块的第一输入端与所述移位输入模块的输出端相连,所述移位存储模块的输出端与所述移位寄存子单元的输出端相连,所述移位存储模块的控制端与所述移位控制模块的输出端相连,所述移位存储模块能够在所述移位存储模块的控制端接收到第一电平信号时将所述移位存储模块的输入端和输出端导通,并且,所述移位存储模块还能够在所述移位存储模块的控制端接收到第二电平信号时,维持所述移位存储模块的控制端接收到第一电平信号时输出的信号;
所述复位模块的控制端与复位信号端相连,所述复位模块的输入端与第一电平信号输入端相连,所述复位模块的输出端与所述移位存储模块的第二输入端相连,所述复位模块能够在该复位模块的控制端接收到第二电平信号时将该复位模块的输入端和输出端导通,以使得所述移位存储模块的第二输入端接到所述第一电平信号时,向所述移位寄存子单元的输出端输出第二电平信号。
5.根据权利要求4所述的触控驱动单元,其特征在于,所述移位控制模块包括或非门、第二传输门、第二反相器和第二开关晶体管,
所述或非门的第一输入端与所述第一移位控制信号输入端相连,所述或非门的第二输入端与所述第二移位控制信号输入端相连,所述或非门的输出端与所述第二传输门的第二控制端相连,且所述或非门的输出端还与所述第二反相器的输入端相连;
所述第二传输门的第一控制端与所述第二反相器的输出端电连接,所述第二传输门的输入端与第二时钟信号端电连接,所述第二传输门的输出端与所述移位存储模块的控制端电连接,所述第二传输门能够在该第二传输门的第一控制端接收到第一电平信号、该第二传输门的第二控制端接收到第二电平信号时控制该第二传输门的输入端和输出端导通,并且所述第二传输门能够在该第二传输门的第一控制端接收到第二电平信号、该第二传输门的第二控制端接收到第一电平信号时,控制该第二传输门的输入端和输出端断开;
所述第二开关晶体管的栅极与所述或非门的输出端相连,所述第二开关晶体管的第一极与所述第二电平信号输入端相连,所述第二开关晶体管的第二极与所述移位控制模块的输出端相连,所述第二开关晶体管能够在该第二开关晶体管的栅极接收到第一电平信号时控制该第二开关晶体管的第一极和第二极导通,并且所述第二开关晶体管能够在该第二开关晶体管的栅极接收到第二电平信号时控制该第二开关晶体管的栅极。
6.根据权利要求4所述的触控驱动单元,其特征在于,所述移位输入模块包括第三传输门,所述第三传输门的输入端与所述第一移位控制信号输入端相连,所述第三传输门的输出端与所述移位存储模块的第一输入端相连,所述第三传输门的第一控制端与第一参考信号输入端相连,所述第三传输门的第二控制端与所述第二参考信号输入端相连,所述第一参考信号输入端用于提供所述第一电平信号,所述第二参考信号输入端用于提供所述第二电平信号,所述第三传输门能够在该第三传输门的第一控制端接收到第一电平信号、该第三传输门的第二控制端接收到第二电平信号时将该第三传输门的输入端和输出端导通。
7.根据权利要求4所述的触控驱动单元,其特征在于,所述移位存储模块包括锁相环子模块、控制子模块和输出子模块,
所述控制子模块的输入端与所述移位存储模块的控制端相连,所述控制子模块用于将所述移位控制单元输入的信号反相并输出;
所述锁相环子模块的第一控制端与所述控制子模块的输出端相连,所述锁相环子模块的第二控制端与所述移位控制单元的输出端相连,所述锁相环子模块的输入端与所述输出子模块的输出端相连,所述锁相环子模块的输出端与所述移位存储模块的输出端相连,所述锁相环子模块能够在该锁相环子模块的第一控制端接收到第一电平信号、该锁相环子模块的第二控制端接收到第二电平信号时,将所述锁相环子模块的输出端的电压锁存,且能够在所述锁相环子模块的第一控制端接收到第二电平信号、第二控制端接收到第一电平信号时将所述输出子模块输入的信号反相后输出;
所述输出子模块的第一控制端与所述移位控制子模块的输出端相连,所述输出子模块的第二控制端与所述控制子模块的输出端相连,所述输出子模块的输入端与所述移位输入模块的输出端相连,所述输出子模块能够在所述输出子模块的第一控制端接收到第一电平信号、输出子模块的第二控制端接收到第二电平信号时,将所述移位输入模块输入的信号反相并输出。
8.根据权利要求7所述的触控驱动单元,其特征在于,所述锁相环子模块包括第四传输门、第三反相器和第四反相器;
所述第四传输门的输入端与所述第三反相器的输出端相连,所述第三反相器的输入端与所述第四反相器的输出端相连,所述第四反相器的输入端与所述第四传输门的输出端相连,且所述第四反相器的输出端与所述移位寄存子单元的输出端相连,所述第四传输门的第一控制端与所述输出子模块的第一输出端相连,所述第四传输门的第二控制端与所述移位存储模块的控制端相连,所述第四传输门能够在该第四传输门的第二控制端接收到第二电平信号、所述第四传输门的第一控制端接收到第一电平信号时控制该第四传输门的输入端和输出端导通,所述第四传输门的第二控制端接收到第一电平信号、所述第四传输门的第一控制端接收到第二电平信号时,控制该第四传输门的输入端和输出端导通。
9.根据权利要求7所述的触控驱动单元,其特征在于,输出子模块包括第四传输门和第五反相器;
所述第五反相器的输入端与所述移位输入模块的输出端相连,所述第五反相器的输出端与所述第四传输门的输入端相连;
所述第四传输门的第一控制端与所述移位存储模块的控制端相连,所述第四传输门的第二控制端与所述控制子模块的输出端相连,所述第四传输门的输出端与所述输出子模块的输出端相连,所述第四传输门能够在该第四传输门的第一控制端接收到第一电平信号、所述第四传输门的第二控制端接收到第二电平信号时,将该第四传输门的输入端和输出端导通。
10.根据权利要求1至9中任意一项所述的触控驱动单元,其特征在于,所述输出子单元包括第六反相器、第七反相器、第八反相器、第六传输门和第七传输门,
所述第六反相器的输入端与所述第二输出控制模块的输出端相连,所述第六反相器的输出端与所述第七反相器的输入端相连,所述第七反相器的输出端与所述第八反相器的输入端相连,所述第八反相器的输入端与所述第六传输门的第一控制端以及所述第七传输门的第二控制端相连;
所述第六传输门的第二控制端与所述第七反相器的输出端相连,所述第六传输门的输入端与触控信号输入端相连,所述第六传输门的输出端与所述输出子单元的输出端相连,所述第六传输门能够在第一控制端接收到第一电平信号、第二控制端接收到第二电平信号时将该第六传输门的输入端和输出端导通;
所述第七传输门的第一控制端与所述第八反相器的输出端相连,所述第七传输门的输入端与公共电压输入端相连,所述第七传输门的输出端与所述输出子单元的输出端相连,所述第七传输门能够在所述第七传输门的第一控制端接收到第一电平信号、第二控制端接收到第二电平信号时,将该第七传输门的输入端和输出端导通。
11.一种触控驱动电路,所述触控驱动电路包括触控驱动单元,其特征在于,所述触控驱动单元为权利要求1至10中任意一项所述的触控驱动单元。
12.一种显示装置,所述显示装置包括显示面板,所显示面板包括多个第一透明电极和多个第二透明电极,每行第一透明电极对应一行第二透明电极,其特征在于,所述显示面板还包括权利要求11所述的触控驱动电路,所述触控驱动电路中,触控驱动单元的级数与所述第二透明电极的行数相同,每行所述第二透明电极对应一级所述触控驱动单元,且所述第二透明电极与相应级的触控驱动单元电连接。
CN201710686321.5A 2017-08-11 2017-08-11 触控驱动单元、触控驱动电路和显示装置 Active CN107491208B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710686321.5A CN107491208B (zh) 2017-08-11 2017-08-11 触控驱动单元、触控驱动电路和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710686321.5A CN107491208B (zh) 2017-08-11 2017-08-11 触控驱动单元、触控驱动电路和显示装置

Publications (2)

Publication Number Publication Date
CN107491208A true CN107491208A (zh) 2017-12-19
CN107491208B CN107491208B (zh) 2020-07-17

Family

ID=60643607

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710686321.5A Active CN107491208B (zh) 2017-08-11 2017-08-11 触控驱动单元、触控驱动电路和显示装置

Country Status (1)

Country Link
CN (1) CN107491208B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019196893A1 (zh) * 2018-04-13 2019-10-17 京东方科技集团股份有限公司 触控电极驱动电路、触控电极驱动器及触控显示装置
CN110930951A (zh) * 2019-12-24 2020-03-27 昆山国显光电有限公司 栅极驱动电路、显示面板和显示装置
CN112838845A (zh) * 2020-12-31 2021-05-25 长江存储科技有限责任公司 低功耗触发器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104866141A (zh) * 2015-06-10 2015-08-26 京东方科技集团股份有限公司 触控驱动电路、显示装置及其驱动方法
US20160118011A1 (en) * 2014-10-22 2016-04-28 Apple Inc. Display With Intraframe Pause Circuitry
CN105590608A (zh) * 2015-11-04 2016-05-18 友达光电股份有限公司 触控显示装置及其移位寄存器
CN106201111A (zh) * 2016-08-05 2016-12-07 京东方科技集团股份有限公司 触控驱动电路和触控显示器件
CN106775096A (zh) * 2016-12-27 2017-05-31 厦门天马微电子有限公司 阵列基板、显示面板、显示装置和驱动方法
CN106847220A (zh) * 2017-03-15 2017-06-13 厦门天马微电子有限公司 移位寄存器、触控显示面板及其驱动方法、触控显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160118011A1 (en) * 2014-10-22 2016-04-28 Apple Inc. Display With Intraframe Pause Circuitry
CN104866141A (zh) * 2015-06-10 2015-08-26 京东方科技集团股份有限公司 触控驱动电路、显示装置及其驱动方法
CN105590608A (zh) * 2015-11-04 2016-05-18 友达光电股份有限公司 触控显示装置及其移位寄存器
CN106201111A (zh) * 2016-08-05 2016-12-07 京东方科技集团股份有限公司 触控驱动电路和触控显示器件
CN106775096A (zh) * 2016-12-27 2017-05-31 厦门天马微电子有限公司 阵列基板、显示面板、显示装置和驱动方法
CN106847220A (zh) * 2017-03-15 2017-06-13 厦门天马微电子有限公司 移位寄存器、触控显示面板及其驱动方法、触控显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019196893A1 (zh) * 2018-04-13 2019-10-17 京东方科技集团股份有限公司 触控电极驱动电路、触控电极驱动器及触控显示装置
US10955966B2 (en) 2018-04-13 2021-03-23 Ordos Yuansheng Optoelectronics Co., Ltd. Touch electrode driving circuit, touch electrode driver and touch display device
CN110930951A (zh) * 2019-12-24 2020-03-27 昆山国显光电有限公司 栅极驱动电路、显示面板和显示装置
CN112838845A (zh) * 2020-12-31 2021-05-25 长江存储科技有限责任公司 低功耗触发器
CN112838845B (zh) * 2020-12-31 2022-03-11 长江存储科技有限责任公司 低功耗触发器

Also Published As

Publication number Publication date
CN107491208B (zh) 2020-07-17

Similar Documents

Publication Publication Date Title
CN106683634B (zh) 一种移位寄存器、goa电路及其驱动方法、显示装置
CN105118463B (zh) 一种goa电路及液晶显示器
CN103236272B (zh) 移位寄存器单元及其驱动方法、栅极驱动装置与显示装置
EP3086312B1 (en) Shift register unit, gate drive circuit and display device
CN102708816B (zh) 移位寄存器、栅极驱动装置和显示装置
CN102903322B (zh) 移位寄存器及其驱动方法和阵列基板、显示装置
CN105761660B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105741739B (zh) 栅极驱动电路及显示装置
CN105446544B (zh) 触控驱动单元及其驱动方法、触控驱动电路及显示装置
CN104952406B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN107491208A (zh) 触控驱动单元、触控驱动电路和显示装置
CN104700766B (zh) 控制子单元、移位寄存单元、移位寄存器和显示装置
CN108806571A (zh) 栅极驱动电路及其驱动方法、阵列基板及显示装置
CN107025872A (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN101339810B (zh) 移位寄存器和采用该移位寄存器的液晶显示装置
CN205564251U (zh) 移位寄存器、栅极驱动电路、阵列基板
CN108597430A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN105261320B (zh) Goa单元驱动电路及其驱动方法、显示面板及显示装置
CN103151013B (zh) 栅极驱动电路
CN106023901B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN108417170A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN106057117B (zh) 移位寄存单元、移位寄存器及显示面板
CN108320692A (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示面板
CN105788509A (zh) Goa扫描单元、goa扫描电路、显示面板及显示装置
CN107863066A (zh) 一种移位寄存器、显示面板、显示装置和驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant