CN107086864A - 驱动器电路、对应的装置和方法 - Google Patents
驱动器电路、对应的装置和方法 Download PDFInfo
- Publication number
- CN107086864A CN107086864A CN201611259952.0A CN201611259952A CN107086864A CN 107086864 A CN107086864 A CN 107086864A CN 201611259952 A CN201611259952 A CN 201611259952A CN 107086864 A CN107086864 A CN 107086864A
- Authority
- CN
- China
- Prior art keywords
- lead
- out terminal
- current mirror
- switch
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
- H03K17/6872—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/60—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Electronic Switches (AREA)
Abstract
在一个实施例中,(预)驱动器电路包括用于驱动电子开关的第一输出端子和第二输出端子,电子开关包括控制端子和穿过开关的电流路径。布置可以操作在一个或多个第一驱动配置中(例如用于PMOS),其中第一输出端子和第二输出端子分别耦合至电子开关的电流路径和控制电极,以及操作在一个或多个第二驱动配置中(例如用于NMOS,HS和LS均是),其中驱动器电路的第一输出端子和第二输出端子分别耦合至电子开关的控制电极和电流路径。
Description
与申请相关的交叉引用
本申请要求享有2016年2月16日提交的意大利申请No.102016000015826的优先权,该申请在此通过全文引用的方式并入本文。
技术领域
本说明书涉及驱动器电路。一个或多个实施例可以应用在用于诸如例如外部MOS部件之类的部件的(预)驱动器电路中。
背景技术
所谓的预驱动器电路可以用于例如商用和乘用车辆的汽车领域,其具有驱动诸如安全负载和继电器之类的各种类型电气负载的能力。
一个示例性负载可以是拉姆达(lambda)加热器,也即与用于监控机动车排放(特别是氧气和其他气体含量)的lambda探测相关联的加热器。如果被热源加热,该探测可以令人满意地操作以维持一定温度。由预驱动器所驱动的加热器可以用于该目的。
为此,可以设计能够独特地驱动高侧MOS(NMOS或PMOS)或低侧MOS(例如NMOS)的电路。
因此仍然需要改进布置,例如可以能够管理所有这三个可能配置。
发明内容
一个或多个实施例提供了一种能够采用单一布局管理不同应用方案的布置。
一个或多个实施例可以涉及一种包括该驱动器电路的对应装置(例如用于汽车领域的装置,例如lambda加热器)以及对应的方法。
一个或多个实施例可以提供一种能够驱动所有各种可能配置(例如N高侧,P高侧,N低侧)的电路,具有用于宽广全领域应用方案的能力。
与具有驱动外部部件的有限可能性的解决方案相反(例如驱动在高侧或低侧配置中的外部NMOS,具有用于PMOS驱动的不同电路),一个或多个实施例使其能够采用单一布局驱动N型或P型MOSFET,其导致电压调节回路导通外部MOS的情形。
一个或多个实施例可以因此能够驱动外部部件(例如MOSFET,简称MOS)的各种(名义上全部)可能配置。
一个或多个实施例可以通过采用可以与各种现有应用方案兼容并且由未来可能配置预期的(预)驱动器布局而免除现有解决方案的限制。
一个或多个实施例可以允许节省硅面积,使用少量管脚并且增加电路灵活性。
一个或多个实施例可以包括用于例如耦合至诸如MOS之类的外部部件的栅极和源极的两个输出端子或管脚。
在一个或多个实施例中一个管脚可以耦合至外部NMOS的栅极或者外部PMOS的源极,而另一个管脚耦合至外部NMOS的源极或者外部PMOS的栅极。
附图说明
现在将纯粹借由示例的方式、参照所附示意图描述一个或多个实施例,其中:
图1至图3是用于经由部件驱动负载的各种配置的示例;
图4是一个或多个实施例的示意电路图;以及
图5至图7是图4中所示例的电路的可能操作条件的示意图。
具体实施方式
在后续说明书中,示出了一个或多个具体细节,目的在于提供实施例的示例的深入理解。可以不采用一个或多个具体细节、或者采用其他方法、部件、材料等而获得实施例。在其他情形中,并未详细示出或描述已知的结构、材料或操作以使得不模糊实施例的某些特征方面。
在本说明书的框架中涉及“一实施例”或“一个实施例”意在指示参照实施例所述的特定配置、结构或特性包括在至少一个实施例中。因此,可以存在于本说明书一个或多个地点处的诸如“在一实施例中”或“在一个实施例中”的短语无需涉及一个且相同的实施例。此外,特定的构造、结构或特性可以在一个或多个实施例中以任意适当的方式而组合。
在此所使用的参考仅为了方便而提供并且因此并未限定实施例的保护范围或范围。
一个或多个实施例可以涉及所谓的预驱动器电路,也即能够例如通过交替地切换其导通ON或关断OFF而驱动外部部件(诸如电子开关)的(模拟)电路。
诸如MOSFET(简称MOS(P型或N型))之类的晶体管是该(外部)部件的示例,其继而可以驱动负载L,例如电阻性和/或电感性负载。如之前所述的lambda加热器可以是该负载L的示例。
如图1至图3中所示例,诸如电子开关S(例如MOS)之类的驱动部件可以包括迫使在用于馈送负载L的电流线或路径(例如源极-漏极)中与另一电极(例如源极)相比在控制电极(例如栅极)上形成一定(受控)电压。
为了该目的可以采用各种可能的电路布局,例如:高侧(HS),具有设置在(外部)电池线VB和引接至接地的负载L之间的外部MOS晶体管(P型或N型),例如参见图1和图2;低侧(LS),具有设置在(外部)接地(短路至源极)和引接至电池线VB的负载L之间的外部NMOS晶体管S,例如参见图3。
高侧配置可以用于驱动连接至接地的外部负载。在该情形中可以使用具有栅极GN和连接至负载L的源极SN的NMOS(图1),或者具有栅极GP和连接至电池线VB的源极SP的PMOS(图2)。
一个方案或另一方案的采用可以由如下因素而指示:诸如例如电荷泵电路在装置中(外部NMOS高侧可以包括在电池电压之上的栅极电压以便于促进正确的导通ON)的可用性和/或外部MOS的成本。
低侧配置可以用于驱动如图3中所示例的连接至电池线VB的外部负载。在该情形中,外部NMOS S可以用于该目的,在导通ON情形中外部NMOS S可以能够将外部负载L的第二端子驱动至接地;在类似的情况中,外部PMOS将具有驱动在负电压下的栅极电压。
如图所示,存在对于能够管理如图1至图3中所示例的所有三种可能配置(高侧N,高侧P,低侧)的预驱动器电路10的需求。该预驱动器电路将允许用户扩展其中可以使用该种类电路的可能应用的选择。该预驱动器电路也将提供对可以驱动外部高侧布置或备选地低侧布置的电路的改进。
一个或多个实施例因此能够驱动在高侧(HS)或低侧(LS)配置中的外部NMOS或PMOS部件,而无需例如考虑针对HS和LS的不同电路的组合的可能存在,该不同电路的组合将导致在硅面积方面的高成本解决方案。
一个或多个实施例可以提供当驱动外部MOS导通时施加在外部MOS的端子上的约12V的栅极-源极电压(VGS),并且当驱动其关断时约0V;该VGS电压可以等于用于在各种目标应用中驱动外部MOS的值。
一个或多个实施例可以例如用于驱动如图1至图3中所示外部部件的可能配置中的每一个,例如通过作为施加至(预)驱动器电路10的导通信号N-ON(参见图1和图3)或P-ON(参见图2)的结果而导通“ON”外部部件S,并且作为施加至电路的关断信号OFF(参见所有图1至图3)的结果而关断“OFF”外部部件S。
一个或多个实施例可以因此增加可能的应用方案的灵活性。
在一个或多个实施例中,如在此所示例的驱动器电路10可以当驱动其导通时在外部MOS的控制端子(例如栅极)和另一端子(例如源极)之间产生例如约12V的电压;为此,在一个或多个实施例中可以提供内部调节回路,其可以根据是否驱动NMOS或PMOS而不同地操作。该回路的存在可以促进独立于例如任何电荷泵值(假设电荷泵电压足够高以支持对于该电路的所需行为)的令人满意的VGS调节。另外应该知晓,该电荷泵的存在并非严格必需,例如在所驱动的外部开关S是PMOS的情形中。
在一个或多个实施例中,预驱动器电路10可以包括两个输出端子(管脚)10a、10b,其可以耦合至:图1的高侧NMOS布置的相应栅极GN和源极SN;或图2的高侧PMOS布置的相应源极SP和栅极GP;或图3的低侧NMOS布置的相应栅极GN和源极SN。
一个或多个实施例可以依靠使用一组电流镜(例如图中11至19)。在一个或多个实施例中,可以根据本领域技术人员已知的原理而实施这些,因此使其无需在此提供更详细说明。
在一个或多个实施例中,如在此所示例的预驱动器电路10可以采用通过电流镜11(为了简便示意性在图5至图7中表示为电流发生器)而镜像的偏置电流Ibias(例如Ibias=10uA)而偏置。
在一个或多个实施例中,如在此所示例的预驱动器10可以耦合至电压源线VS(例如VS=3.3V)和电荷泵CP(例如高达80V的高压,假设图1至图3的电池电压VB可以例如是+15V)。
在一个或多个实施例中,偏置电流Ibias可以通过电子开关(例如MOSFET)SW1、SW2和SW3而被引导在三个不同路径之上。
在一个或多个实施例中,根据外部开关S的类型(N型或P型)和连接布置(HS或LS)、并且根据如下文中更详细所述的所施加的导通信号N-ON、P-ON和关断信号OFF,每次这些开关SW1、SW2和SW3中的仅一个开关可以导通。
在一个或多个实施例中,开关SW1可以与电流镜15耦合,电流镜15由电压源VS供电,并且继而与均引接至接地的两个另外电流镜18和19耦合。在一个或多个实施例中,电流镜18和19可以以如此方式耦合(以本质上已知的方式)以使得电流镜19可以控制(例如减小)电流镜18的偏置电流。
在一个或多个实施例中,开关SW2可以耦合至由电荷泵CP供电的电流镜13,电流镜13连接(在130处)至输出端子10a(其可以耦合至图1和图3中的栅极GN,或者图2中源极SP)。
在一个或多个实施例中,开关SW3可以耦合至由电荷泵CP供电的电流镜14,其中电流镜14与连接(在170处)至输出端子10b(其可以例如耦合至图1和图3中的源极SN或者图2中的栅极GP)的电流镜17通信。
在一个或多个实施例中,如在此所示例的(预)驱动器10可以包括另外两个电流镜12和16,齐纳二极管布置190加上如下文中更详细所述而连接并操作的输出二极管200。
现在将参照图5至图7描述图4的示例性电路布局的可能操作。在图5至图7中,采用相同附图标记指示前文中已经所述的部件或元件,并未重复对应的说明。
为了简便的目的,将首先结合图5而考虑图2的高侧PMOS布置。
在一个或多个实施例中,当提供了开关S的外部PMOS旨在通过使其导电而导通时可以通过向其施加命令信号P-ON而导通ON开关SW1(也即使其导电)。
在该情形中(参见例如图2):端子或管脚10a可以耦合至外部PMOS的源极SP,其可以假设以低阻抗而与电池线VB耦合;以及端子或管脚10b可以耦合至外部PMOS的栅极端子GP。
在这些情况中(如借由图5箭头示意性所示),电流镜11的输出电流可以为电流镜15提供偏置(图5中箭头A),其可以继而产生朝向电流镜18的新电流(图5中箭头B)。一旦被激活,电流镜18将从端子10b汇集电流(图5中箭头C),可能经由输出二极管200,这将减小其电压电平。
电压将继续降低,直至内部钳位被激活。
在一个或多个实施例中该内部钳位可以包括齐纳二极管布置190,包括例如两个齐纳二极管,该布置使得它们的阴极面向输出端子10a并且与设置在齐纳二极管设置190和输出端子10b之间的电流镜16耦合。
当两个端子10a、10b(在此为源极SP和栅极GP)之间的电压差(图5中箭头D)达到钳位激活电平(例如约12V)时,电流镜16将开始产生偏置电流以偏置耦合至电荷泵CP的电流镜12(图5中箭头E)。这将继而激活电流镜19(图5中箭头F),其可以控制电流镜18的偏置电流的减小。
如在此所示例的布置可以因此使得两个端子或管脚10a、10b之间的电压差越高,则流过电流镜19的电流将越高:这将导致电流镜18的偏置的对应减小,因此端子10b处的电压的降低将停止在所需电平处(例如在外部PMOS的源极和栅极之间约12V)。
现在将结合图6考虑图1(高侧)和图3(低侧)的NMOS布置的可能操作。
在一个或多个实施例中,当提供了开关S的外部NMOS旨在通过使其导电而导通时,通过向其施加命令信号N-ON可以导通开关SW2(也即使其导电)。考虑了这与高侧(HS)或低侧(LS)布局无关。
在该情形中(参见图1和图3):端子或管脚10a可以耦合至外部NMOS的栅极GN;以及端子或管脚10b可以耦合至外部NMOS的源极端子SN。
在这些情况中(再次如借由图6中箭头示意性所示),来自电流镜11的输出电流可以用于偏置电流镜13(图6中箭头G),其可以继而产生朝向与栅极GN耦合的节点130的新电流(图6中箭头H),因此能够增大在外部NMOS的栅极处的电压电平。
内部钳位器布置190、16将因此对于PMOS情形而如之前所述而操作,当两个端子10a、10b(在此为栅极GN和源极SP)之间的电压差(再次图6中箭头G)达到钳位激活电平(例如约12V)时,其中电流镜16开始产生偏置电流以偏置电流镜12(同样如图6中箭头E所示)。
由于如由图6中箭头G和I所示的共同耦合(例如耦合至开关SW2),电流镜12将再次产生电流镜13的偏置电流的减小。当130处电压(在此栅极电压GN)达到如由之前所述用于PMOS情形的相同内部钳位电路190、16所确定的所需值时,这将停止其动作。
在一个或多个实施例中,当提供了开关S的外部部件旨在通过使其非导电而关断时可以通过向其施加命令信号OFF而导通开关SW3(也即使其导电)。考虑了这与NMOS或PMOS无关并且与高侧(HS)或低侧(LS)布局无关。
对应的操作模式(如借由图7中箭头示意性所示)可以因此适用于图1至图3中示例的任意一个布置。
在该情形中,来自电流镜11的输出电流可以用于偏置电流镜14(图7中箭头L),电流镜14产生去往电流镜17的新电流(图7中箭头M)。
这将导致端子10a、10b短路,并且使得外部部件S关断:同样地,在一个或多个实施例中,考虑了这可以发生,而与外部部件S是否是NMOS或PMOS无关并且与高侧(HS)或低侧(LS)布局无关。
在一个或多个实施例中,MOS导通ON/关断OFF可以采用在外部部件的栅极上受控电流而实施,受控电流可以例如经由SPI接口而可选择。
在一个或多个实施例中,其中管脚10a和10b耦合至外部NMOS的栅极和源极,AMR(绝对最大额定值,也即管脚可以承受而同时保持装置完整性的最大-正或负-电压)可以是-14V作为负AMR,以及对于10a是+80V并且对于10b是+60V的正AMR。
在一个或多个实施例中,10a和10b之间最大电压差(也即V(10a)-V(10b))可以是20V(电路未供电,也即10a和10b之间的电压控制回路不操作)。
一个或多个实施例可以不仅依靠并行操作的多个组块并置(juxtaposition),并且可以为了不同目的利用电路的可能重复使用:仅借由非限定性示例的方式,应该知晓,可以采用相同的钳位电路(例如具有电流镜16与其相耦合的齐纳二极管布置190)以用于导通ON外部部件,与MOS类型(N或P)以及电路布局(HS或LS)无关,并且用于使得它们关断OFF,因此节省了硅面积。
当旨在通过激活内部调节回路使其导通ON时,这不同于在外部PMOS(图5)或外部NMOS(图6)的情形,一个或多个实施例可以因此在外部MOS的栅极和源极之间产生例如12V的电压。
在一个或多个实施例中,该回路可以独立于电荷泵CP的值(假设电荷泵电压足够高以允许电路正确操作)而促进VGS调节。同样,应该知晓,电荷泵实际上可以在外部PMOS的情形中省去。
一个或多个实施例可以因此提供(预)驱动器电路10,具有用于驱动电子开关(例如MOSFET,PMOS或NMOS)的第一输出端子和第二输出端子(例如10a、10b)。电子开关包括控制端子(例如栅极GN、GP,或在双极晶体管或类似半导体开关的情形中可能是基极)以及穿过开关的电流路径(例如在FET的情形中源极-漏极,或者在双极晶体管或类似半导体开关的情形中可能是发射极-集电极)。
在一个或多个实施例中,驱动器至(外部)电子开关的耦合可以包括:至少一个第一驱动配置,其中(参见例如图2)驱动器电路的第一输出端子和第二输出端子分别耦合至电子开关(S,例如PMOS)的电流路径(例如至源极SP)和控制电极(例如栅极GP),或者至少一个第二驱动配置,其中(参见例如图1和图3)驱动器电路的第一输出端子和第二输出端子分别耦合至电子开关(S,例如NMOS,HS或LS均如此)的控制电极(例如栅极GN)和电流路径(例如源极SN)。
在一个或多个实施例中,驱动器电路可以包括:偏置电流源(例如Ibias加上电流镜11);第一和第二导通开关(例如SW1、SW2)和关断开关(例如SW3),第一和第二导通开关以及关断开关与偏置电流源耦合并且在布置中交替地可激活,其中第一和第二导通开关以及关断开关(SW3)中的一个导电,而第一和第二导通开关以及关断开关中的另外两个非导电;第一电流镜回路(例如电流镜15、18、16、19),经由第一导通开关与偏置电流源可耦合,以产生在至少一个第一驱动配置中跨第一输出端子和第二输出端子的电压降;第二电流镜回路(例如电流镜12、13、16),经由第二导通开关与偏置电流源可耦合,以产生在至少一个第二驱动配置中跨第一输出端子和第二输出端子的电压降;电压钳位器(例如190),对于跨第一输出端子和第二输出端子的电压敏感,电压钳位器(例如由于电流镜16的存在)均耦合至第一电流镜回路和第二电流镜回路以用于均在至少一个第一驱动配置和至少一个第二驱动配置中将跨第一输出端子和第二输出端子的电压维持在一定值;以及第三电流镜回路(例如电流镜14、17),经由关断开关与偏置电流源可耦合以在至少一个第一驱动配置和至少一个第二驱动配置中取消跨第一输出端子和第二输出端子的电压降。
在一个或多个实施例中,电压钳位器(例如190)可以(例如经由电流镜16,对于第一和第二电流镜回路共用)耦合至:第一电流镜回路,用于通过控制由第一电流镜回路从第二输出端子所汇集的电流而将在至少一个第一驱动配置中跨第一输出端子和第二输出端子的电压维持在一定值,以及第二电流镜回路,用于通过控制由第二电流镜回路施加至第一输出端子的电压而在至少一个第二驱动配置中将跨第一输出端子和第二输出端子的电压维持在一定值。
在一个或多个实施例中,第一电流镜回路可以包括:第一电流镜路径(例如电流镜15、18),设置在第一导通开关和第二输出端子之间,第一电流镜路径耦合至第二输出端子以从第二输出端子汇集电流,以及第一电流镜钳位器布置(例如电流镜16、19),耦合至电压钳位器以及第一电流镜路径,第一电流镜回路布置被配置用于控制由第一电流镜路径从第二输出端子汇集的电流,并且在至少一个第一驱动配置中将跨第一输出端子和第二输出端子的电压维持在一定值。
在一个或多个实施例中,第一电流镜路径可以包括以下的级联布置:耦合至第一导通开关的电流镜(例如电流镜15),以及耦合至第二输出端子的电流镜(例如电流镜18)以从第二输出端子汇集电流。
在一个或多个实施例中,第一电流镜钳位器布置可以包括以下的级联布置:耦合至电压钳位器的电流镜(例如16),以及耦合至第一电流镜的电流镜(例如19)以用于控制由此从第二输出端子汇集的电流。
在一个或多个实施例中,第二电流镜回路可以包括:第二电流镜路径(例如电流镜13),设置在第二导通开关和第一输出端子之间,第二电流镜路径耦合至第一输出端子以向第一输出端子施加电压电平,以及第二电流镜钳位器布置(例如电流镜16、12),耦合至电压钳位器和第二电流镜路径,第二电流镜钳位器布置被配置用于控制由第二电流镜路径施加至第一输出端子的电压,并且在至少一个第二驱动配置中将跨第一输出端子和第二输出端子的电压维持在一定值。
在一个或多个实施例中,第二电流镜路径可以包括耦合至第二导通开关和第一输出端子以向第一输出端子施加电压的电流镜(例如13)。
在一个或多个实施例中,第二电流镜钳位设置可以包括以下的级联设置:耦合至电压钳位器的电流镜(例如16),以及耦合至第二电流镜路径用于控制由第二电流镜路径施加至第一输出端子的电压的电流镜(例如12)。
在一个或多个实施例中,耦合至电压钳位器的电流镜(例如16)由第一电流镜钳位器布置和第二电流镜钳位器布置的级联布置而共用。
在一个或多个实施例中,对于跨第一输出端子和第二输出端子的电压敏感的电压钳位器包括至少一个齐纳二极管(例如190),其具有分别面向第二输出端子和第一输出端子的阳极和阴极。
在一个或多个实施例中,第三电流镜回路可以包括设置在关断开关与第一输出端子和第二输出端子之间的关断电流镜路径(例如电流镜14、17),并且关断电流镜路径(例如电流镜14、17)被配置用于将第一输出端子和第二输出端子短路。
一个或多个实施例可以提供一种装置(例如用于lambda探测加热器或其他各种电学负载L的驱动器)包括:电子开关(S,例如PMOS或NMOS),具有控制端子(例如GN、GP)以及穿过开关的电流路径(例如SN、SP),驱动器电路10。如前文中所示例,驱动器电路10在选自以下的配置中耦合至(外部)电子开关:至少一个第一驱动配置(例如PMOS-图2),其中驱动器电路的第一输出端子和第二输出端子分别耦合至电子开关的电流路径和控制电极,或者至少一个第二驱动配置(例如NMOS,HS或LS-图1和图3),其中驱动器电路的第一输出端子和第二输出端子分别耦合至电子开关的控制电极和电流路径。
在一个或多个实施例中:电子开关可以包括PMOS,具有在至少一个第一驱动配置中耦合至PMOS的驱动器电路,或者备选地电子开关可以包括NMOS,并且驱动器电路在至少一个第二驱动配置中耦合至NMOS。
在一个或多个实施例中借由具有第一输出端子和第二输出端子的驱动器电路而驱动包括控制端子和穿过开关的电流路径的(外部)电子开关的方法可以包括:a)耦合至如前文中所示例的开关驱动器电路10,其中耦合是以下项任一项:至少一个第一驱动配置,其中驱动器电路的第一输出端子和第二输出端子分别耦合至电子开关的电流路径和控制电极(GP),以及至少一个第二驱动配置,其中驱动器电路的第一输出端子和第二输出端子分别耦合至电子开关的控制电极和电流路径;b)当耦合处于至少一个第一驱动配置(例如PMOS)时,借由第一导通开关(图2中SW1-信号P-ON)以及关断开关而驱动开关,c)当耦合处于至少一个第二驱动配置(例如NMOS,HS、LS均如此)时,借由第二导通开关(图1和图3中SW2-信号N-ON)以及关断开关而驱动开关。
无损于根本原理,细节和实施例相对于纯粹借由示例方式所公开的可以甚至大大改变,并未脱离保护范围。
保护范围由所附权利要求限定。
Claims (20)
1.一种驱动器电路,具有用于驱动包括控制端子和电流路径的电子开关的第一输出端子和第二输出端子,当所述驱动器电路的所述第一输出端子和所述第二输出端子分别耦合至所述电子开关的所述电流路径和所述控制端子时,所述电子开关被驱动在第一驱动配置中,以及当所述驱动器电路的所述第一输出端子和所述第二输出端子分别耦合至所述电子开关的所述控制端子和所述电流路径时,所述电子开关被驱动在第二驱动配置中,其中所述驱动器电路包括:
偏置电流源;
第一导通开关、第二导通开关以及关断开关,与所述偏置电流源耦合并且在如下布置中单独地可激活:所述第一导通开关、所述第二导通开关和所述关断开关中的一个开关导电,而所述第一导通开关、所述第二导通开关和所述关断开关中的另外两个开关非导电;
第一电流镜回路,经由所述第一导通开关与所述偏置电流源耦合,以在所述第一驱动配置中产生跨所述第一输出端子和所述第二输出端子的电压降;
第二电流镜回路,经由所述第二导通开关与所述偏置电流源耦合,以在所述第二驱动配置中产生跨所述第一输出端子和所述第二输出端子的电压降;
电压钳位器,对于跨所述第一输出端子和所述第二输出端子的电压降敏感,所述电压钳位器耦合至所述第一电流镜回路和所述第二电流镜回路这两者,以在所述第一驱动配置和所述第二驱动配置这两者中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值;以及
第三电流镜回路,经由所述关断开关与所述偏置电流源耦合以在所述第一驱动配置和所述第二驱动配置这两者中取消跨所述第一输出端子和所述第二输出端子的电压降。
2.根据权利要求1所述的驱动器电路,其中,所述电压钳位器耦合至所述第一电流镜回路,以通过控制由所述第一电流镜回路从所述第二输出端子汇集的电流而在所述第一驱动配置中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值;以及
其中所述电压钳位器耦合至所述第二电流镜回路,以通过控制由所述第二电流镜回路施加至所述第一输出端子的电压而在所述第二驱动配置中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值。
3.根据权利要求1所述的驱动器电路,其中,所述第一电流镜回路包括:
第一电流镜路径,设置在所述第一导通开关和所述第二输出端子之间,所述第一电流镜路径耦合至所述第二输出端子以从所述第二输出端子汇集电流;以及
第一电流镜钳位器布置,耦合至所述电压钳位器和所述第一电流镜路径,所述第一钳位电流镜布置被配置用于在所述第一驱动配置中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值以及控制由所述第一电流镜路径从所述第二输出端子汇集的电流。
4.根据权利要求3所述的驱动器电路,其中,所述第一电流镜路径包括以下项的级联布置:
耦合至所述第一导通开关的电流镜;以及
耦合至所述第二输出端子以从所述第二输出端子汇集电流的电流镜。
5.根据权利要求3所述的驱动器电路,其中,所述第一电流镜钳位器布置包括以下项的级联布置:
耦合至所述电压钳位器的电流镜;以及
耦合至所述第一电流镜路径以由此控制从所述第二输出端子汇集的电流的电流镜。
6.根据权利要求1所述的驱动器电路,其中,所述第二电流镜回路包括:
第二电流镜路径,设置在所述第二导通开关和所述第一输出端子之间,所述第二电流镜路径耦合至所述第一输出端子,以向所述第一输出端子施加电压电平;以及
第二电流镜钳位器布置,耦合至所述电压钳位器和所述第二电流镜路径,所述第二电流镜钳位器布置被配置用于在所述第二驱动配置中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值以及控制由所述第二电流镜路径施加至所述第一输出端子的电压。
7.根据权利要求6所述的驱动器电路,其中,所述第二电流镜路径包括耦合至所述第二导通开关和所述第一输出端子的电流镜,以施加电压至所述第一输出端子。
8.根据权利要求6所述的驱动器电路,其中,所述第二电流镜钳位器布置包括以下项的级联布置:
耦合至所述电压钳位器的电流镜;以及
耦合至所述第二电流镜路径以控制由所述第二电流镜路径施加至所述第一输出端子的电压的电流镜。
9.根据权利要求1所述的驱动器电路,其中,对跨所述第一输出端子和所述第二输出端子的电压降敏感的所述电压钳位器包括齐纳二极管,所述齐纳二极管具有分别朝向所述第二输出端子和所述第一输出端子的阳极和阴极。
10.根据权利要求1所述的驱动器电路,其中,所述第三电流镜回路包括关断电流镜路径,所述关断电流镜路径设置在所述关断开关与所述第一输出端子和所述第二输出端子之间并且被配置用于短接所述第一输出端子和所述第二输出端子。
11.一种使用根据权利要求1所述的驱动器电路来驱动电子开关的方法,所述电子开关包括控制端子和电流路径,所述方法包括:
在所述第一驱动配置或所述第二驱动配置中耦合所述驱动器电路;
当所述耦合在所述第一驱动配置中时,通过使用所述第一导通开关和所述关断开关来驱动所述电子开关;以及
当所述耦合在所述第二驱动配置中时,通过使用所述第二导通开关和所述关断开关来驱动所述电子开关。
12.一种装置,包括:
电子开关,具有控制端子以及穿过所述电子开关的电流路径;
驱动器电路,具有耦合至所述电子开关的所述控制端子的第一输出端子,以及耦合至所述电子开关的所述电流路径的第二输出端子,其中所述驱动器电路包括:
偏置电流源;
第一导通开关、第二导通开关和关断开关,与所述偏置电流源耦合以及在如下布置中单独可激活:所述第一导通开关、所述第二导通开关和所述关断开关中的一个开关导电,而所述第一导通开关、所述第二导通开关和所述关断开关中的另外两个开关非导电;
第一电流镜回路,经由所述第一导通开关与所述偏置电流源耦合,以在所述第一驱动配置中产生跨所述第一输出端子和所述第二输出端子的电压降;
第二电流镜回路,经由所述第二导通开关与所述偏置电流源耦合,以在所述第二驱动配置中产生跨所述第一输出端子和所述第二输出端子的电压降;
电压钳位器,对跨所述第一输出端子和所述第二输出端子的电压降敏感,所述电压钳位器耦合至所述第一电流镜回路和所述第二电流镜回路这两者,以在所述第一驱动配置和所述第二驱动配置这两者中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值;以及
第三电流镜回路,经由所述关断开关与所述偏置电流源耦合以在所述第一驱动配置和所述第二驱动配置这两者中取消跨所述第一输出端子和所述第二输出端子的电压降。
13.根据权利要求12所述的装置,其中,所述电子开关包括PMOS晶体管,并且在所述第一驱动配置中所述驱动器电路耦合至所述PMOS晶体管。
14.根据权利要求12所述的装置,其中,所述电子开关包括NMOS晶体管,并且在所述第二驱动配置中所述驱动器电路耦合至所述NMOS晶体管。
15.根据权利要求12所述的装置,进一步包括拉姆达加热器,耦合至所述电子开关的所述电流路径。
16.一种驱动器电路,具有用于驱动电子开关的第一输出端子和第二输出端子,所述电子开关包括控制端子和穿过所述电子开关的电流路径,在第一驱动配置中所述驱动器电路的第一输出端子和所述第二输出端子分别耦合至所述电子开关的所述电流路径和所述控制端子,以及在第二驱动配置中所述驱动器电路的所述第一输出端子和所述第二输出端子分别耦合至所述电子开关的所述控制端子和所述电流路径,其中所述驱动器电路包括:
偏置电流源;
第一导通开关、第二导通开关和关断开关,与所述偏置电流源耦合以及在如下布置中单独地可激活:所述第一导通开关、所述第二导通开关和所述关断开关中的一个开关导电,而所述第一导通开关、所述第二导通开关和所述关断开关中的另外两个开关非导电;
第一电流镜回路,经由所述第一导通开关与所述偏置电流源耦合,以在所述第一驱动配置中产生跨所述第一输出端子和所述第二输出端子的电压降;
第二电流镜回路,经由所述第二导通开关与所述偏置电流源耦合,以在所述第二驱动配置中产生跨所述第一输出端子和所述第二输出端子的电压降;
电压钳位器,对跨所述第一输出端子和所述第二输出端子的电压降敏感,所述电压钳位器耦合至所述第一电流镜回路和所述第二电流镜回路这两者,以在所述第一驱动配置和所述第二驱动配置这两者中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值;以及
第三电流镜回路,经由所述关断开关与所述偏置电流源耦合,以在所述第一驱动配置和所述第二驱动配置这两者中取消跨所述第一输出端子和所述第二输出端子的电压降;
其中所述第一电流镜回路包括设置在所述第一导通开关和所述第二输出端子之间的第一电流镜路径,所述第一电流镜路径耦合至所述第二输出端子以从所述第二输出端子汇集电流;
其中所述第一电流镜回路进一步包括耦合至所述电压钳位器和所述第一电流镜路径的第一电流镜钳位器布置,所述第一电流镜钳位器布置被配置用于在所述第一驱动配置中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值以及控制由所述第一电流镜路径从所述第二输出端子汇集的电流;
其中所述第二电流镜回路包括设置在所述第二导通开关和所述第一输出端子之间的第二电流镜路径,所述第二电流镜路径耦合至所述第一输出端子以向所述第一输出端子施加电压电平;以及
其中所述第二电流镜回路进一步包括耦合至所述电压钳位器和所述第二电流镜路径的第二电流镜钳位器布置,所述第二电流镜钳位器布置被配置用于在所述第二驱动配置中将跨所述第一输出端子和所述第二输出端子的电压降维持在一定值以及控制由所述第二电流镜路径施加至所述第一输出端子的电压。
17.根据权利要求16所述的驱动器电路,其中,所述第一电流镜路径包括以下项的级联布置:耦合至所述第一导通开关的电流镜;以及耦合至所述第二输出端子以从所述第二输出端子汇集电流的电流镜。
18.根据权利要求17所述的驱动器电路,其中,所述第二电流镜路径包括耦合至所述第二导通开关和所述第一输出端子以向所述第一输出端子施加电压的电流镜。
19.根据权利要求18所述的驱动器电路,其中,所述第一电流镜钳位器布置包括以下项的级联布置:耦合至所述电压钳位器的电流镜;以及耦合至所述第一电流镜路径以控制由此从所述第二输出端子汇集电流的电流镜;以及
其中,所述第二电流镜钳位器布置包括以下项的级联布置:耦合至所述电压钳位器的电流镜;以及耦合至所述第二电流镜路径以控制由所述第二电流镜路径施加至所述第一输出端子的电压的电流镜。
20.根据权利要求16所述的驱动器电路,其中,所述第一电流镜钳位器布置包括耦合至所述电压钳位器的电流镜的级联布置,以及其中所述第二电流镜钳位器布置包括耦合至所述电压钳位器的电流镜的级联布置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IT102016000015826 | 2016-02-16 | ||
ITUB2016A000777A ITUB20160777A1 (it) | 2016-02-16 | 2016-02-16 | Circuito di pilotaggio, dispositivo e procedimento corrispondenti |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107086864A true CN107086864A (zh) | 2017-08-22 |
CN107086864B CN107086864B (zh) | 2021-07-30 |
Family
ID=55861059
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611259952.0A Active CN107086864B (zh) | 2016-02-16 | 2016-12-30 | 驱动器电路、对应的装置和方法 |
CN201621487968.2U Withdrawn - After Issue CN206686154U (zh) | 2016-02-16 | 2016-12-30 | 驱动器电路和电子装置 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201621487968.2U Withdrawn - After Issue CN206686154U (zh) | 2016-02-16 | 2016-12-30 | 驱动器电路和电子装置 |
Country Status (4)
Country | Link |
---|---|
US (3) | US9929731B2 (zh) |
EP (1) | EP3208940B1 (zh) |
CN (2) | CN107086864B (zh) |
IT (1) | ITUB20160777A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113541249A (zh) * | 2021-07-09 | 2021-10-22 | 旋智电子科技(上海)有限公司 | 基于预驱动模块实现充电路径控制的电路装置及电子设备 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
ITUB20160777A1 (it) * | 2016-02-16 | 2017-08-16 | St Microelectronics Srl | Circuito di pilotaggio, dispositivo e procedimento corrispondenti |
IT201800001660A1 (it) * | 2018-01-23 | 2019-07-23 | St Microelectronics Grenoble 2 | Circuito di pilotaggio, sistema e procedimento corrispondenti |
JP7370210B2 (ja) * | 2019-10-04 | 2023-10-27 | ローム株式会社 | ゲートドライバ回路、モータドライバ回路、ハードディスク装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1822455A (zh) * | 2001-03-05 | 2006-08-23 | 富士施乐株式会社 | 发光元件驱动装置和发光元件驱动系统 |
CN103199696A (zh) * | 2013-04-24 | 2013-07-10 | 苏州硅智源微电子有限公司 | 用于场效应功率管栅极驱动的低功耗电荷泵 |
US20140118874A1 (en) * | 2012-10-31 | 2014-05-01 | Freescale Semiconductor, Inc. | Gate driver with desaturation detection and active clamping |
CN204131377U (zh) * | 2013-06-23 | 2015-01-28 | 半导体元件工业有限责任公司 | 自适应mos栅极驱动器电路和用于mos晶体管的栅极驱动器电路 |
CN206686154U (zh) * | 2016-02-16 | 2017-11-28 | 意法半导体股份有限公司 | 驱动器电路和电子装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5757213A (en) * | 1996-08-16 | 1998-05-26 | Delco Electronics Corp. | Multi-configurable output driver |
JP4089125B2 (ja) * | 2000-04-12 | 2008-05-28 | 株式会社デンソー | 電気負荷駆動装置 |
US6348820B1 (en) * | 2000-07-17 | 2002-02-19 | Motorola, Inc. | High-side, low-side configurable driver |
JP3847620B2 (ja) * | 2001-12-26 | 2006-11-22 | 日本テキサス・インスツルメンツ株式会社 | 駆動回路 |
DE10240167C5 (de) * | 2002-08-30 | 2010-01-21 | Infineon Technologies Ag | Schaltungsanordnung mit einem Leistungstransistor und einer Ansteuerschaltung für den Leistungstransistor |
US6952120B2 (en) * | 2004-02-12 | 2005-10-04 | Texas Instruments Incorporated | Versatile system for controlling driver signal timing |
US7579880B2 (en) * | 2006-03-23 | 2009-08-25 | Denso Corporation | Circuit for driving a semiconductor element |
US7843246B2 (en) * | 2008-11-12 | 2010-11-30 | Texas Instruments Incorporated | Clamp control circuit having current feedback |
-
2016
- 2016-02-16 IT ITUB2016A000777A patent/ITUB20160777A1/it unknown
- 2016-09-24 US US15/275,363 patent/US9929731B2/en active Active
- 2016-09-28 EP EP16191058.3A patent/EP3208940B1/en active Active
- 2016-12-30 CN CN201611259952.0A patent/CN107086864B/zh active Active
- 2016-12-30 CN CN201621487968.2U patent/CN206686154U/zh not_active Withdrawn - After Issue
-
2018
- 2018-02-19 US US15/898,931 patent/US10374603B2/en active Active
-
2019
- 2019-06-20 US US16/447,687 patent/US10879894B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1822455A (zh) * | 2001-03-05 | 2006-08-23 | 富士施乐株式会社 | 发光元件驱动装置和发光元件驱动系统 |
US20140118874A1 (en) * | 2012-10-31 | 2014-05-01 | Freescale Semiconductor, Inc. | Gate driver with desaturation detection and active clamping |
CN103199696A (zh) * | 2013-04-24 | 2013-07-10 | 苏州硅智源微电子有限公司 | 用于场效应功率管栅极驱动的低功耗电荷泵 |
CN204131377U (zh) * | 2013-06-23 | 2015-01-28 | 半导体元件工业有限责任公司 | 自适应mos栅极驱动器电路和用于mos晶体管的栅极驱动器电路 |
CN206686154U (zh) * | 2016-02-16 | 2017-11-28 | 意法半导体股份有限公司 | 驱动器电路和电子装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113541249A (zh) * | 2021-07-09 | 2021-10-22 | 旋智电子科技(上海)有限公司 | 基于预驱动模块实现充电路径控制的电路装置及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
US20180175856A1 (en) | 2018-06-21 |
EP3208940A1 (en) | 2017-08-23 |
EP3208940B1 (en) | 2018-12-05 |
US9929731B2 (en) | 2018-03-27 |
ITUB20160777A1 (it) | 2017-08-16 |
US10879894B2 (en) | 2020-12-29 |
CN107086864B (zh) | 2021-07-30 |
US20170237427A1 (en) | 2017-08-17 |
CN206686154U (zh) | 2017-11-28 |
US10374603B2 (en) | 2019-08-06 |
US20190305774A1 (en) | 2019-10-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN206686154U (zh) | 驱动器电路和电子装置 | |
TWI508442B (zh) | 用以在各種電力條件下驅動負載的系統及方法 | |
CN101645609B (zh) | 电池系统及其充/放电电路和充/放电控制方法 | |
CN107134991B (zh) | 一种用于驱动功率晶体管的驱动电路 | |
CN107209524A (zh) | 线性电源和使用其的电子装置 | |
KR101110102B1 (ko) | 글로우 플러그 구동 장치 | |
US8164309B2 (en) | Battery charging system with trickle charging/discharging control | |
CN104578026A (zh) | 半导体装置 | |
CN106712473A (zh) | 驱动电路、对应的集成电路和器件 | |
JP2009207077A (ja) | 半導体集積回路装置 | |
CN109638773B (zh) | 温度保护电路以及应用温度保护电路的设备 | |
CN102576626B (zh) | 用于继电器励磁线圈的发热抑制电路 | |
JP4199578B2 (ja) | 電圧検出回路 | |
CN106462176B (zh) | 用于感测和控制电流的方法和电路 | |
CN107800414A (zh) | 开关器件和用于控制开关的方法 | |
US5847911A (en) | Self-protecting switch apparatus for controlling a heat element of a vehicle seat and a method for providing the apparatus | |
US20200366282A1 (en) | Current flow control device | |
KR102434048B1 (ko) | 전자식 릴레이 장치 | |
CN108621746B (zh) | 一种正温度系数加热器的启动控制电路、空调系统及汽车 | |
JP2005277860A (ja) | 負荷駆動装置及び負荷駆動装置の高電圧印加試験方法 | |
CN102301595A (zh) | 控制结型场效应晶体管的器件 | |
CN101234560B (zh) | 感热头驱动ic及其控制方法 | |
JP7310591B2 (ja) | 駆動装置 | |
US20230102188A1 (en) | Overcurrent protection circuit, semiconductor device, electronic apparatus, and vehicle | |
WO2022201817A1 (ja) | スイッチ装置、電子機器、車両 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |