CN107025874B - 源极驱动器及其驱动方法 - Google Patents
源极驱动器及其驱动方法 Download PDFInfo
- Publication number
- CN107025874B CN107025874B CN201610194736.6A CN201610194736A CN107025874B CN 107025874 B CN107025874 B CN 107025874B CN 201610194736 A CN201610194736 A CN 201610194736A CN 107025874 B CN107025874 B CN 107025874B
- Authority
- CN
- China
- Prior art keywords
- signal
- period
- driving
- clock signal
- source driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 25
- 238000010586 diagram Methods 0.000 description 10
- 230000002159 abnormal effect Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明的源极驱动器及其驱动方法,其中,源极驱动器包含脉冲控制器及耦接脉冲控制器的晶体管单元。脉冲控制器于第一时间产生驱动起始信号,并根据驱动起始信号产生相位遮蔽信号。相位遮蔽信号具有至少一预设的开启期间。开启期间与第一期间具有重叠部分。于重叠部分,将第一时钟信号自高位准调整至低位准,以得到第二时钟信号。晶体管单元接收并根据第二时钟信号调整第一驱动信号以产生第二驱动信号。
Description
技术领域
本发明是关于一种源极驱动器及其驱动方法;具体而言,本发明是关于显示装置的源极驱动器及驱动方法。
背景技术
源极驱动器是显示装置的主要构件之一。利用源极驱动器可推动面板负载。例如,通过源极驱动芯片中的电荷帮浦产生比输入电压更高的输出电压。然而,当源极驱动器推动面板负载时,输出信号可能受到扰动信号影响,造成输出信号不稳定。不稳定的输出信号将会造成面板显示异常。
图1为现有源极驱动器产生驱动信号的示意图。如图1所示,现有源极驱动器具有驱动信号DRV1。当源极驱动器推动面板负载时,出现扰动信号GND。这会使源极驱动器的内部电路对电压位准产生误判,如图1所示,常见源极驱动器随扰动信号GND的出现产生驱动信号DRV2。此外,输出信号OUTP也会随扰动信号GND出现起伏的不稳定波形(位准自虚线位置推升)。由此可知,现有源极驱动器的驱动方式仍有待改进。
发明内容
本发明的一目的在于提供一种源极驱动器及使用其的驱动方法,可稳定输出电压。
源极驱动器包含脉冲控制器及耦接脉冲控制器的晶体管单元。脉冲控制器于第一时间产生驱动起始信号,并根据驱动起始信号产生相位遮蔽信号。相位遮蔽信号具有至少一预设的开启期间。开启期间与第一期间具有重叠部分。于重叠部分,将第一时钟信号自高位准调整至低位准,以得到第二时钟信号。晶体管单元接收并根据第二时钟信号调整第一驱动信号以产生第二驱动信号。
于一实施例中,该开启期间的起始时间领先该第一期间的起始时间,该重叠部分至少涵盖该第一期间的起始时间,且该第二时钟信号与该第二驱动信号在该第一期间内于该重叠部分以外维持该高位准。
于一实施例中,该脉冲控制器根据一扰动信号决定该相位遮蔽信号的该开启期间,该相位遮蔽信号随该扰动信号的脉冲宽度增加而增加该开启期间的长度,且该开启期间的长度涵盖该扰动信号的脉冲宽度。
于一实施例中,该源极驱动器根据该第二驱动信号产生一输出信号,该相位遮蔽信号具有多个具有不同时间长度的开启期间,该源极驱动器更包含一比较器用以接收一参考信号及根据该输出信号产生的一回馈信号,当该比较器侦测该输出信号不稳定时,该脉冲控制器切换该相位遮蔽信号至另一开启期间。
驱动方法包含以下步骤:于第一时间产生驱动起始信号;根据驱动起始信号产生相位遮蔽信号,相位遮蔽信号具有至少一预设的开启期间,开启期间与第一期间彼此具有重叠部分;于重叠部分,将第一时钟信号自高位准调整至低位准,以得到第二时钟信号;根据第二时钟信号调整第一驱动信号以产生第二驱动信号。
于一实施例中,该开启期间的起始时间领先该第一期间的起始时间,该重叠部分至少涵盖该第一期间的起始时间,且该第二时钟信号与该第二驱动信号在该第一期间内于该重叠部分以外维持该高位准。
于一实施例中,进一步包含:根据一扰动信号决定该相位遮蔽信号的该开启期间,其中该相位遮蔽信号随该扰动信号的脉冲宽度变化而调整该开启期间的长度,且该开启期间的长度涵盖该扰动信号的脉冲宽度。
于一实施例中,进一步包含:根据该第二驱动信号产生一输出信号;其中,该相位遮蔽信号具有多个具有不同时间长度的开启期间,当侦测该输出信号不稳定时,切换该相位遮蔽信号至另一开启期间。
于一实施例中,该第二驱动信号具有一致能时间对应于两相邻扰动信号的脉冲间的间隔。
于一实施例中,该开启期间具有一结束时间,且该致能时间对应于该结束时间。
于一实施例中,该驱动起始信号的周期与该第一时钟信号的周期相等。
附图说明
图1为现有源极驱动器产生驱动信号的示意图;
图2为本发明源极驱动器的一实施例示意图;
图3A为本发明源极驱动器产生驱动信号的示意图;
图3B为扰动信号、第二驱动信号与输出信号的示意图;
图4为本发明驱动方法的一实施例流程图;
图5为本发明源极驱动器的另一实施例示意图;
图6为本发明驱动方法的另一实施例流程图。
主要元件符号说明:
10 源极驱动器
100 脉冲控制器
102 切换单元
110 晶体管单元
120 比较器
130 参考电位产生器
140 缓冲级
具体实施方式
本发明提供一种源极驱动器以及驱动方法。驱动方法可应用于显示器的源极驱动器。图2为本发明源极驱动器10的一实施例示意图。如图2所示,源极驱动器10包含脉冲控制器100、晶体管单元110、比较器120、参考电位产生器130以及缓冲级140。晶体管单元110耦接脉冲控制器100。
于一时段,源极驱动器10具有驱动起始信号、第一时钟信号以及根据第一时钟信号产生的第一驱动信号。第一时钟信号及第一驱动信号由脉冲控制器100所产生。例如,在图2中示意性地绘出脉冲控制器100输出第一时钟信号CLK1。
晶体管单元110根据第一驱动信号产生输出信号OUTP。例如,根据第一驱动信号,并利用后端的二极管与电容组合推动面板负载,而产生输出信号OUTP。
另一方面,源极驱动器10的参考电位产生器130一端接地,另一端耦接比较器120。源极驱动器具有参考信号VREF。比较器120接收自参考电位产生器130产生的参考信号VREF,并接收根据输出信号OUTP产生的回馈信号FB。
比较器120经由缓冲级140耦接至晶体管单元110。比较器120根据参考信号VREF及回馈信号FB产生比较结果,并将比较结果经由缓冲级140输出至晶体管单元110,通过晶体管单元110箝住第一驱动信号的振幅。
于一时段,源极驱动器具有第二时钟信号以及根据第二时钟信号产生的第二驱动信号。同样地,第二时钟信号及第二驱动信号由脉冲控制器100所产生。例如,脉冲控制器100产生驱动起始信号开始推动面板负载时,可能伴随产生扰动信号GND。输出信号OUTP可能因电路本身耦合接地端的噪声而导致不稳定。当比较器120产生的比较结果显示输出信号不稳定时,由脉冲控制器100产生第二时钟信号及第二驱动信号。
图3A为本发明源极驱动器产生驱动信号的示意图。如图3A所示,源极驱动器具有第一时钟信号CLK1以及根据第一时钟信号CLK1产生的第一驱动信号DRV1。
第一时钟信号CLK1与第一驱动信号DRV1于第一期间具有高位准。如图3A所示,第一时钟信号CLK1在时间点t3~t5具有高位准期间TC1。第一驱动信号DRV1在时间点t3~t5具有高位准期间TD1。换言之,前述第一期间指时间点t3~t5的时距。
于另一时段,源极驱动器具有第二时钟信号CLK2以及根据第二时钟信号CLK2产生的第二驱动信号DRV2。如图3A所示,第二时钟信号CLK2在时间点t4~t5具有高位准期间TC2。第二驱动信号DRV2在时间点t4~t5具有高位准期间TD2。
第二时钟信号CLK2与第二驱动信号DRV2根据驱动起始信号A以及相位遮蔽信号B所产生。具体而言,脉冲控制器于第一时间产生驱动起始信号A,并根据驱动起始信号A产生相位遮蔽信号B。另一方面,如前述驱动起始信号A产生时,可能伴随产生扰动信号GND。
如图3A所示,在时间点t1,源极驱动器产生驱动起始信号A开始推动面板负载,而在时间点t2,伴随产生扰动信号GND。驱动起始信号A的周期与第一时钟信号CLK1的周期相等。
扰动信号GND具有脉冲宽度。如图3A所示,扰动信号GND自时间点t2~t4持续出现。扰动信号GND出现时将对第一驱动信号DRV1产生影响。
相应地,根据驱动起始信号A产生相位遮蔽信号B。相位遮蔽信号B具有预设的开启期间TB。如图3A所示,相位遮蔽信号B在时间点t1~t4之间设定为开启。换言之,脉冲控制器较佳根据扰动信号GND决定相位遮蔽信号B的开启期间TB。如图3A所示,开启期间TB涵盖扰动信号GND的脉冲宽度。
于一实施例,相位遮蔽信号B随扰动信号GND的脉冲宽度增加而增加开启期间TB的长度,且开启期间TB的长度涵盖扰动信号GND的脉冲宽度。换言之,相位遮蔽信号B开启期间TB的长度可因应扰动信号GND的脉冲宽度改变而调整。
如图3A所示,开启期间TB与第一时钟信号CLK1于第一期间具有重叠部分。在时间点t3~t4为重叠部分所占时段。于重叠部分,将第一时钟信号CLK1自高位准调整至低位准,以得到第二时钟信号CLK2。因此,第二时钟信号CLK2在时间点t4~t5具有高位准。晶体管单元接收并根据第二时钟信号CLK2调整第一驱动信号DRV1以产生第二驱动信号DRV2。
根据第二时钟信号CLK2所产生的第二驱动信号DRV2在时间点t4~t5亦具有高位准。换言之,第二时钟信号CLK2与第二驱动信号DRV2在第一期间内于重叠部分以外维持高位准。第二驱动信号DRV2具有致能时间。如图3A所示,第二驱动信号DRV2在时间点t4开始转为高位准。此外,开启期间TB具有结束时间,且致能时间对应于结束时间(在时间点t4)。第二驱动信号DRV2的致能时间对应于两相邻扰动信号GND的脉冲间的间隔。换言之,第二驱动信号DRV2与扰动信号GND的发生时间彼此错开。接着,在时间点t6,产生另一个驱动起始信号A及相位遮蔽信号B,并重复上述过程。
于一实施例,前述重叠部分涵盖第一时钟信号CLK1开始转为高位准的时间。如图3A所示,在时间点t2,产生扰动信号GND。当扰动信号GND持续出现,在时间点t3产生第一时钟信号CLK1。相位遮蔽信号B涵盖扰动信号GND的脉冲宽度并且涵盖第一时钟信号CLK1的起始时间(t3)。换言之,开启期间TB的起始时间(t1)领先第一期间的起始时间(t3),但不以此为限。
于另一实施例,相位遮蔽信号B的起始时间可以不涵盖第一期间的起始时间。例如,扰动信号GND产生时间晚于时间点t3,而在时间点t4结束。此时相位遮蔽信号B涵盖扰动信号GND的脉冲宽度但并未涵盖第一时钟信号CLK1的起始时间(t3)。
由上述可知,第二时钟信号CLK2与第二驱动信号DRV2以驱动起始信号A作为参考源。根据驱动起始信号A以及相位遮蔽信号B对第一时钟信号CLK1与第一驱动信号DRV1作修正。由此,使第二驱动信号DRV2与扰动信号GND的发生时间彼此错开,避免电路受到扰动信号GND的影响。
图3B为扰动信号GND、第二驱动信号DRV2与输出信号OUTP的示意图。如图3B所示,源极驱动器根据第二驱动信号DRV2产生输出信号OUTP。由于第二驱动信号DRV2与扰动信号GND的发生时间彼此错开,由此避开扰动信号的相位,使源极驱动器产生的输出信号OUTP为稳定的波形。
图4为本发明驱动方法的一实施例流程图。如图4所示,驱动方法包含步骤S101、S103、S105、S107。在步骤S101:于第一时间产生驱动起始信号。源极驱动器具有第一时钟信号以及根据第一时钟信号产生的第一驱动信号。第一时钟信号与第一驱动信号于第一期间具有高位准。此外,驱动起始信号的周期与第一时钟信号的周期相等。
在步骤S103:根据驱动起始信号产生相位遮蔽信号。相位遮蔽信号具有预设的开启期间,开启期间与第一时钟信号于第一期间彼此具有重叠部分。可选地,开启期间的起始时间领先第一期间的起始时间。可选地,重叠部分至少涵盖第一期间的起始时间。
在步骤S105:于重叠部分,将第一时钟信号自高位准调整至低位准,以得到第二时钟信号。
在步骤S107:根据第二时钟信号调整第一驱动信号以产生第二驱动信号。第二时钟信号与第二驱动信号在第一期间内于重叠部分以外维持高位准。第二驱动信号具有致能时间。开启期间具有结束时间,且致能时间对应于相位遮蔽信号的结束时间。
图5为本发明源极驱动器10的另一实施例示意图。如图5所示,与前一实施例的差异在于,脉冲控制器100中另设有切换单元102。源极驱动器10产生及修正驱动信号的方式如前所述。需注意的是,相位遮蔽信号可因应输出信号OUTP的变化而调整。输出信号OUTP可能因不同变化而导致不稳定,例如,在源极驱动器10连接的后端电路经过修改,或是源极驱动器10所搭配的面板类型变更。
因应不同情形可能产生不同的扰动信号。可针对扰动信号预先设定几种不同的相位遮蔽信号。这些相位遮蔽信号具有不同的开启期间。当比较器120产生的比较结果显示输出信号OUTP不稳定时,脉冲控制器100利用切换单元102产生不同开启期间的相位遮蔽信号。由此,避免扰动信号的改变影响驱动信号,同时避免输出信号OUTP产生不稳定的波形。
图6为本发明驱动方法的另一实施例流程图。如图6所示,驱动方法包含步骤S100、S101、S103、S105、S107、S109、S111以及113,其中步骤S101、S103、S105、S107与图4的实施例相同。
在步骤S100:根据扰动信号决定相位遮蔽信号的开启期间。源极驱动器可针对扰动信号预先设定几种不同的相位遮蔽信号。相位遮蔽信号随扰动信号的脉冲宽度变化而调整开启期间的长度,且开启期间的长度涵盖扰动信号的脉冲宽度。
在步骤S101:于第一时间产生驱动起始信号。在步骤S103:根据驱动起始信号产生相位遮蔽信号。在步骤S105:于重叠部分,将第一时钟信号自高位准调整至低位准,以得到第二时钟信号。在步骤S107根据第二时钟信号调整第一驱动信号以产生第二驱动信号。
在步骤S109:根据第二驱动信号产生输出信号。接着判断输出信号是否不稳定。相位遮蔽信号具有多个具有不同时间长度的开启期间。当侦测输出信号不稳定时,进行步骤S113:切换相位遮蔽信号。脉冲控制器由切换单元切换相位遮蔽信号至另一开启期间,亦即,切换至另一具有不同开启时间长度的相位遮蔽信号。由此,避免扰动信号造成输出信号不稳定。
综上所述,相较于现有源极驱动装置,本发明的源极驱动装置可以驱动起始信号作为参考源,相应产生相位遮蔽信号。根据相位遮蔽信号调整原来的驱动信号,避免电路受到扰动信号的影响,并且防止面板因扰动信号而发生显示异常的情形。
本发明已由上述相关实施例加以描述,然而上述实施例仅为实施本发明的范例。必需指出的是,已公开的实施例并未限制本发明的范围。相反地,包含于权利要求的精神及范围的修改及均等设置均包含于本发明的范围内。
Claims (7)
1.一种源极驱动器的驱动方法,应用于一显示器的源极驱动器,其特征在于,该源极驱动器具有一第一时钟信号以及根据该第一时钟信号产生的一第一驱动信号,该第一时钟信号与该第一驱动信号于一第一期间具有一高位准,该驱动方法包含以下步骤:
于一第一时间,产生一驱动起始信号;
根据该驱动起始信号产生一相位遮蔽信号,该相位遮蔽信号具有至少一预设的开启期间,该开启期间与第一时钟信号于该第一期间彼此具有一重叠部分;
于该重叠部分,将该第一时钟信号自该高位准调整至一低位准,以得到一第二时钟信号;
根据该第二时钟信号调整该第一驱动信号以产生一第二驱动信号;以及
根据一扰动信号决定该相位遮蔽信号的该开启期间,其中该相位遮蔽信号随该扰动信号的脉冲宽度变化而调整该开启期间的长度,且该开启期间的长度涵盖该扰动信号的脉冲宽度;
其中,该开启期间的起始时间领先该第一期间的起始时间,该重叠部分至少涵盖该第一期间的起始时间,且该第二时钟信号与该第二驱动信号在该第一期间内于该重叠部分以外维持该高位准。
2.如权利要求1所述的源极驱动器的驱动方法,其特征在于,进一步包含:
根据该第二驱动信号产生一输出信号;
其中,该相位遮蔽信号具有多个具有不同时间长度的开启期间,当侦测该输出信号不稳定时,切换该相位遮蔽信号至另一开启期间。
3.如权利要求1所述的源极驱动器的驱动方法,其特征在于,该第二驱动信号具有一致能时间对应于两相邻扰动信号的脉冲间的间隔。
4.如权利要求3所述的源极驱动器的驱动方法,其特征在于,该开启期间具有一结束时间,且该致能时间对应于该结束时间。
5.如权利要求1所述的源极驱动器的驱动方法,其特征在于,该驱动起始信号的周期与该第一时钟信号的周期相等。
6.一种源极驱动器,其特征在于,具有一第一时钟信号以及根据该第一时钟信号产生的一第一驱动信号,该第一时钟信号与该第一驱动信号于一第一期间具有一高位准,该源极驱动器包含:
一脉冲控制器,于一第一时间,产生一驱动起始信号,并根据该驱动起始信号产生一相位遮蔽信号,该相位遮蔽信号具有至少一预设的开启期间,该开启期间与该第一期间具有一重叠部分;其中,于该重叠部分,将该第一时钟信号自该高位准调整至一低位准,以得到一第二时钟信号;以及
一晶体管单元,耦接该脉冲控制器,该晶体管单元接收并根据该第二时钟信号调整该第一驱动信号以产生一第二驱动信号;
其中,该开启期间的起始时间领先该第一期间的起始时间,该重叠部分至少涵盖该第一期间的起始时间,且该第二时钟信号与该第二驱动信号在该第一期间内于该重叠部分以外维持该高位准,该脉冲控制器根据一扰动信号决定该相位遮蔽信号的该开启期间,该相位遮蔽信号随该扰动信号的脉冲宽度增加而增加该开启期间的长度,且该开启期间的长度涵盖该扰动信号的脉冲宽度。
7.如权利要求6所述的源极驱动器,其特征在于,该源极驱动器根据该第二驱动信号产生一输出信号,该相位遮蔽信号具有多个具有不同时间长度的开启期间,该源极驱动器更包含一比较器用以接收一参考信号及根据该输出信号产生的一回馈信号,当该比较器侦测该输出信号不稳定时,该脉冲控制器切换该相位遮蔽信号至另一开启期间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW105102864 | 2016-01-29 | ||
TW105102864A TWI557710B (zh) | 2016-01-29 | 2016-01-29 | 源極驅動器及使用其之驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107025874A CN107025874A (zh) | 2017-08-08 |
CN107025874B true CN107025874B (zh) | 2020-07-28 |
Family
ID=57851576
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610194736.6A Active CN107025874B (zh) | 2016-01-29 | 2016-03-31 | 源极驱动器及其驱动方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107025874B (zh) |
TW (1) | TWI557710B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI646516B (zh) * | 2018-01-30 | 2019-01-01 | 瑞鼎科技股份有限公司 | 源極驅動器 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1457059A (zh) * | 2002-05-10 | 2003-11-19 | 阿尔卑斯电气株式会社 | 移位寄存器装置及显示装置 |
CN101939791A (zh) * | 2008-02-19 | 2011-01-05 | 夏普株式会社 | 移位寄存器电路和显示装置以及移位寄存器电路的驱动方法 |
CN101938266A (zh) * | 2009-06-30 | 2011-01-05 | 瑞萨电子株式会社 | 半导体器件和移除半导体器件噪声的方法 |
CN102298893A (zh) * | 2010-06-28 | 2011-12-28 | 北京大学深圳研究生院 | 一种源极驱动电路及显示设备 |
CN102770898A (zh) * | 2010-01-29 | 2012-11-07 | 硅工厂股份有限公司 | 液晶显示器的源极驱动器电路 |
KR20140050304A (ko) * | 2012-10-19 | 2014-04-29 | 하이디스 테크놀로지 주식회사 | 쉬프트 레지스터 및 이를 이용한 게이트 구동회로 |
CN104992687A (zh) * | 2015-06-11 | 2015-10-21 | 友达光电股份有限公司 | 显示器及其驱动方法 |
CN105185292A (zh) * | 2015-10-09 | 2015-12-23 | 昆山龙腾光电有限公司 | 栅极驱动电路及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100608106B1 (ko) * | 2003-11-20 | 2006-08-02 | 삼성전자주식회사 | 소스 라인 리페어 기능을 갖는 액정표시장치 및 소스 라인리페어 방법 |
TWI277793B (en) * | 2005-05-10 | 2007-04-01 | Novatek Microelectronics Corp | Source driving device and timing control method thereof |
KR100719362B1 (ko) * | 2005-05-13 | 2007-05-17 | 삼성전자주식회사 | 소스 드라이버, 소스 드라이버의 클럭 신호 제어 방법 및이를 포함하는 디스플레이 장치 |
TWI433118B (zh) * | 2009-02-16 | 2014-04-01 | Innolux Corp | 移位暫存器、掃描驅動電路及顯示裝置 |
TWI413054B (zh) * | 2010-03-17 | 2013-10-21 | Au Optronics Corp | 用於驅動一顯示面板之驅動裝置與其源極驅動器 |
JP2012018320A (ja) * | 2010-07-08 | 2012-01-26 | Hitachi Displays Ltd | 表示装置 |
-
2016
- 2016-01-29 TW TW105102864A patent/TWI557710B/zh active
- 2016-03-31 CN CN201610194736.6A patent/CN107025874B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1457059A (zh) * | 2002-05-10 | 2003-11-19 | 阿尔卑斯电气株式会社 | 移位寄存器装置及显示装置 |
CN101939791A (zh) * | 2008-02-19 | 2011-01-05 | 夏普株式会社 | 移位寄存器电路和显示装置以及移位寄存器电路的驱动方法 |
CN101938266A (zh) * | 2009-06-30 | 2011-01-05 | 瑞萨电子株式会社 | 半导体器件和移除半导体器件噪声的方法 |
CN102770898A (zh) * | 2010-01-29 | 2012-11-07 | 硅工厂股份有限公司 | 液晶显示器的源极驱动器电路 |
CN102298893A (zh) * | 2010-06-28 | 2011-12-28 | 北京大学深圳研究生院 | 一种源极驱动电路及显示设备 |
KR20140050304A (ko) * | 2012-10-19 | 2014-04-29 | 하이디스 테크놀로지 주식회사 | 쉬프트 레지스터 및 이를 이용한 게이트 구동회로 |
CN104992687A (zh) * | 2015-06-11 | 2015-10-21 | 友达光电股份有限公司 | 显示器及其驱动方法 |
CN105185292A (zh) * | 2015-10-09 | 2015-12-23 | 昆山龙腾光电有限公司 | 栅极驱动电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
TW201727605A (zh) | 2017-08-01 |
CN107025874A (zh) | 2017-08-08 |
TWI557710B (zh) | 2016-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2021529654A (ja) | アクチュエータ制御装置および方法 | |
JP4629648B2 (ja) | コンパレータ方式dc−dcコンバータ | |
JP4638856B2 (ja) | コンパレータ方式dc−dcコンバータ | |
JP5641140B2 (ja) | スイッチング電源装置の制御回路およびスイッチング電源 | |
JP6306073B2 (ja) | 比較回路、電源制御ic、スイッチング電源装置 | |
US8390345B2 (en) | Apparatus and method for generating ramp waveform | |
JP2010288334A (ja) | スイッチング電源装置及び半導体装置 | |
US20190097535A1 (en) | Switching power supply apparatus | |
US20110080198A1 (en) | Charge pump circuit, and method of controlling charge pump circuit | |
ITTO20090334A1 (it) | Dispositivo e metodo di protezione da disturbi per un segnale digitale | |
US20130038300A1 (en) | Switching regulator, control circuit thereof, control method thereof and electronic apparatus | |
JP2008541690A (ja) | 複数のパワーレギュレータのスイッチング周波数を同期化させる装置及び方法 | |
CN114189233A (zh) | 驱动控制电路 | |
TWI470918B (zh) | 直流對直流轉換器、時間產生電路及其操作方法 | |
CN107025874B (zh) | 源极驱动器及其驱动方法 | |
US9134738B2 (en) | Voltage converter | |
JP2007282326A (ja) | ゲート駆動方式 | |
JP5398422B2 (ja) | スイッチング電源装置 | |
JP2014138523A (ja) | スイッチング電源装置 | |
JP2007236071A (ja) | 電圧変換装置および方法 | |
JP2019017186A (ja) | 電源装置および電子制御装置 | |
JP2018006137A (ja) | 光源駆動装置および光源駆動方法 | |
JP4749049B2 (ja) | 定電流回路および電子機器 | |
CN110311557B (zh) | 直流-直流转换控制器及其运作方法 | |
JP6467539B2 (ja) | 比較回路、電源制御ic、スイッチング電源装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |