CN106847923A - 超结器件及其制造方法 - Google Patents

超结器件及其制造方法 Download PDF

Info

Publication number
CN106847923A
CN106847923A CN201710068653.7A CN201710068653A CN106847923A CN 106847923 A CN106847923 A CN 106847923A CN 201710068653 A CN201710068653 A CN 201710068653A CN 106847923 A CN106847923 A CN 106847923A
Authority
CN
China
Prior art keywords
type
region
gate
superjunction devices
buried regions
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710068653.7A
Other languages
English (en)
Other versions
CN106847923B (zh
Inventor
李�昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN201710068653.7A priority Critical patent/CN106847923B/zh
Publication of CN106847923A publication Critical patent/CN106847923A/zh
Application granted granted Critical
Publication of CN106847923B publication Critical patent/CN106847923B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本发明公开了一种超结器件,超结器件单元包括:沟槽栅,形成于N型柱顶部;在沟槽栅两侧形成有沟道区;源区形成于所述沟道区表面,漏区形成于超结结构的底部;在沟槽栅的底部形成有P型表面埋层,P型表面埋层和沟槽栅的底部接触,电荷流动区中设置有和P型表面埋层接触的P型环。在超结器件反向击穿时P型表面埋层形成一条反向空穴雪崩电流的路径,从而减小沟槽栅对反向空穴雪崩电流的聚集能力并从而提高器件的UIS能力。本发明还公开了一种超结器件的制造方法。本发明能提高器件的UIS能力,能减少器件的Cgd从而降低器件的开关损耗,工艺成本低。

Description

超结器件及其制造方法
技术领域
本发明涉及半导体集成电路制造领域,特别是涉及一种超结器件,本发明还涉及该超结器件的制造方法。
背景技术
超结MOSFET采用新的耐压层结构,利用一系列的交替排列的半导体P型薄层和N型薄层组成的超结结构来在截止状态下在较低电压下就将所述P型薄层和N型薄层耗尽,实现电荷相互补偿,从而使P型薄层和N型薄层在高掺杂浓度下能实现高的击穿电压,从而同时获得低导通电阻和高击穿电压,打破传统功率MOSFET理论极限。
超结器件在开关应用中,超结器件如超结MOSFET的无箝位电感开关(Unclampedinductive Switching,UIS)能力涉及到整个器件的可靠性,所以非常重要。超结MOSFET为了获得稳定的击穿电压和器件性能,反向击穿一般都设计发生在电荷流动区即器件单元(Cell)区。此时,影响器件UIS能力的关键因素是寄生三极管导通的难易程度。由于在反向偏置时,多晶硅栅为零偏,所以对N型柱即N型薄层中的空穴雪崩电流有一定的聚集效应,导致空穴电流在多晶硅栅的聚集后几乎全部通过P型体区即沟道区并汇集到源极的接触孔,由于有较大电流通过沟道区和N型柱组成的PN结附近,从而使寄生三极管有较大的导通风险,显著降低器件的UIS可靠性。
发明内容
本发明所要解决的技术问题是提供一种超结器件,能提高器件的UIS能力。为此,本发明还提供一种超结器件的制造方法。
为解决上述技术问题,本发明提供的超结器件的中间区域为电荷流动区,终端保护区形成于所述电荷流动区的周侧,过渡区位于所述终端保护区和所述电荷流动区之间。
超结结构由多个N型柱和P型柱交替排列组成,一个所述N型柱和相邻的一个所述P型柱组成一个超结单元;在所述电荷流动区中一个所述超结单元中形成有一个所述超结器件单元,所述超结器件单元包括:
沟槽栅,包括形成于所述N型柱顶部的栅极沟槽、形成于所述栅极沟槽底部表面和侧面的栅介质层以及填充于所述栅极沟槽中的多晶硅栅。
在所述沟槽栅两侧形成有由P阱组成的沟道区,所述沟道区还延伸到所述P型柱的顶部;被所述多晶硅栅侧面覆盖的所述沟道区的表面用于形成沟道。
由N+区组成的源区形成于所述沟道区表面,由N+区组成的漏区形成于所述超结结构的底部。
所述源区的顶部通过接触孔连接到由正面金属层组成的源极,所述多晶硅栅的顶部通过接触孔连接到由正面金属层组成的栅极。
在所述沟槽栅的底部形成有P型表面埋层,所述P型表面埋层和所述沟槽栅的底部接触,在所述超结器件反向击穿时所述P型表面埋层形成一条反向空穴雪崩电流的路径,从而减小所述沟槽栅对反向空穴雪崩电流的聚集能力并从而提高器件的UIS能力。
进一步的改进是,所述过渡区的表面形成有第一P型环,所述第一P型环环绕在所述电荷流动区的周侧,各所述超结器件单元的所述P型表面埋层延伸到所述过渡区中并和所述第一P型环接触,所述第一P型环接触的顶部通过接触孔连接到所述源极,所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第一P型环以及所述源极连接形成的电连接路径。
进一步的改进是,在所述电荷流动区的表面形成有一条以上的第二P型环,各所述第二P型环的长度方向和各所述沟槽栅的长度方向垂直,各所述第二P型环的两侧和所述第一P型环连接,各所述第二P型环的顶部通过接触孔连接到所述源极;各所述第二P型环的深度大于各所述沟槽栅的深度,各所述P型表面埋层和各所述第二P型环垂直相交且形成接触;所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第二P型环以及所述源极连接形成的电连接路径。
进一步的改进是,所述第一P型环和所述第二P型环采用相同的工艺同时形成。
进一步的改进是,各所述第二P型环等间距平行排列在所述电荷流动区。
进一步的改进是,在所述第二P型环所覆盖的区域中未形成由N+区组成的源区,使得沿所述沟槽栅的长度方向上,所述源区的各N+区呈一段一段的岛结构。
进一步的改进是,在所述源区对应的接触孔的底部形成有由P+区组成的阱区引出区,所述阱区引出去的结深大于所述源区的结深并和所述沟道区相接触。
进一步的改进是,所述超结结构形成于N型外延层表面,所述P型柱由填充于形成于所述N型外延层中的超结沟槽的P型外延层组成,所述N型柱由各所述P型柱之间的N型外延层组成。
进一步的改进是,所述N型外延层形成于半导体衬底表面,所述漏区由背面减薄后的所述半导体衬底经过N+掺杂组成,在所述漏区的背面形成有由背面金属层组成的漏极。
进一步的改进是,所述P型表面埋层由所述栅极沟槽刻蚀完成后通过P型离子注入形成。
进一步的改进是,所述栅极沟槽的刻蚀时采用硬质掩模层作为掩模,所述硬质掩模层的掩模通过光刻刻蚀形成,所述P型表面埋层的的P型离子注入是在保留所述硬质掩模层的条件下自对准注入到所述栅极沟槽的底部表面。
进一步的改进是,所述P型表面埋层的的P型离子注入的注入杂质为硼,注入剂量为1e10cm-2~1e16cm-2,注入角度为0度。
进一步的改进是,在所述P型表面埋层的P型离子注入完成后还被包括对所述栅极沟槽周侧的外延层进行各向同性刻蚀的步骤,以消除所述P型表面埋层的P型离子注入对所述栅极沟槽的侧面的影响。
为解决上述技术问题,本发明提供的超结器件的制造方法的超结器件的中间区域为电荷流动区,终端保护区形成于所述电荷流动区的周侧,过渡区位于所述终端保护区和所述电荷流动区之间;超结结构由多个N型柱和P型柱交替排列组成;一个所述N型柱和相邻的一个所述P型柱组成一个超结单元;在所述电荷流动区中一个所述超结单元对应形成一个所述超结器件单元;其特征在于:在形成所述超结结构之后采用如下步骤形成所述超结器件单元:
步骤一、采用光刻刻蚀工艺在所述N型柱顶部的栅极沟槽。
步骤二、采用P型离子注入工艺在所述沟槽栅的底部形成P型表面埋层。
步骤三、在所述栅极沟槽的底部表面和侧面形成栅介质层。
步骤四、在形成有所述栅介质层的所述栅极沟槽中填充多晶硅栅从而组成沟槽栅。
所述P型表面埋层和所述沟槽栅的底部接触,在所述超结器件反向击穿时所述P型表面埋层形成一条反向空穴雪崩电流的路径,从而减小所述沟槽栅对反向空穴雪崩电流的聚集能力并从而提高器件的UIS能力。
步骤五、形成P阱,由所述P阱组成沟道区;所述P阱位于所述沟槽栅两侧并延伸到所述P型柱的顶部;被所述多晶硅栅侧面覆盖的所述沟道区的表面用于形成沟道。
步骤六、进行N+注入在所述沟道区表面形成由N+区组成的源区。
步骤七、在所述超结结构的底部形成由N+区组成的漏区。
步骤八、形成层间膜、接触孔和正面金属层,对所述正面金属层进行图形化形成源极和栅极,所述源区的顶部通过接触孔连接到所述源极,所述多晶硅栅的顶部通过接触孔连接到所述栅极。
进一步的改进是,在步骤六形成所述源区之前,还包括在所述过渡区的表面形成第一P型环的步骤,所述第一P型环环绕在所述电荷流动区的周侧,各所述超结器件单元的所述P型表面埋层延伸到所述过渡区中并和所述第一P型环接触,所述第一P型环接触的顶部通过接触孔连接到所述源极,所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第一P型环以及所述源极连接形成的电连接路径。
进一步的改进是,在形成所述第一P型环的同时,还包括在所述电荷流动区的表面形成一条以上的第二P型环,各所述第二P型环的长度方向和各所述沟槽栅的长度方向垂直,各所述第二P型环的两侧和所述第一P型环连接,各所述第二P型环的顶部通过接触孔连接到所述源极;各所述第二P型环的深度大于各所述沟槽栅的深度,各所述P型表面埋层和各所述第二P型环垂直相交且形成接触;所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第二P型环以及所述源极连接形成的电连接路径。
进一步的改进是,各所述第二P型环等间距平行排列在所述电荷流动区。
进一步的改进是,步骤六中,在所述第二P型环所覆盖的区域中不进行形成所述源区的N+注入,使得沿所述沟槽栅的长度方向上,所述源区的各N+区呈一段一段的岛结构。
进一步的改进是,在所述接触孔的开口形成之后、金属填充之前,还包括采用P型离子注入工艺在所述源区对应的接触孔的底部形成由P+区组成的阱区引出区的步骤,所述阱区引出去的结深大于所述源区的结深并和所述沟道区相接触。
进一步的改进是,所述超结结构的形成步骤为:
提供一N型外延层。
采用光刻刻蚀工艺在所述N型外延层中形成超结沟槽。
在所述超结沟槽中填充P型外延层组成所述P型柱;所述N型柱由各所述P型柱之间的N型外延层组成。
进一步的改进是,所述N型外延层形成于半导体衬底表面,步骤七中形成所述漏区时先对所述半导体衬底进行背面减薄,所述漏区直接由背面减薄后的N+掺杂的所述半导体衬底组成;或者所述漏区的N+掺杂由背面减薄后的所述半导体衬底的掺杂叠加N+背面离子注入杂质组成。
之后还包括在所述漏区的背面形成背面金属层并由所述背面金属层组成的漏极。
进一步的改进是,所述栅极沟槽的刻蚀时采用硬质掩模层作为掩模,所述硬质掩模层的掩模通过光刻刻蚀形成,所述P型表面埋层的的P型离子注入是在保留所述硬质掩模层的条件下自对准注入到所述栅极沟槽的底部表面。
进一步的改进是,所述P型表面埋层的的P型离子注入的注入杂质为硼,注入剂量为1e10cm-2~1e16cm-2,注入角度为0度。
进一步的改进是,在所述P型表面埋层的P型离子注入完成后还被包括对所述栅极沟槽周侧的外延层进行各向同性刻蚀的步骤,以消除所述P型表面埋层的P型离子注入对所述栅极沟槽的侧面的影响。
进一步的改进是,所述栅介质层为栅氧化层。
本发明通过在沟槽栅的底部设置P型表面埋层,P型表面埋层能在超结器件反向击穿时形成一条反向空穴雪崩电流的路径,也即本发明增加了一条反向空穴雪崩电流的路径,从而能减小沟槽栅对反向空穴雪崩电流的聚集能力,从而提高器件的UIS能力。
本发明通过将P型表面埋层和位于过渡区中的第一P型环(Pring)相连接,能通过第一P型环实现对P型表面埋层的反向空穴雪崩电流的周边引出,从而能进一步减小沟槽栅对反向空穴雪崩电流的聚集能力,从而能进一步提高器件的UIS能力。
本发明通过在电荷流动区中增加和沟槽栅垂直的第二P型环,这样每一条沟槽栅底部的P型表面埋层都能和第二P型环接触且通过第二P型环顶部的接触孔连接到源极,这就P型表面埋层的反向空穴雪崩电流的路径的引出路径增多,能够进一步的提高反向空穴雪崩电流的引出,从而能进一步的减小沟槽栅对反向空穴雪崩电流的聚集能力并提高器件的UIS能力。
本发明的P型表面埋层形成于沟槽栅的顶部,能够对沟槽栅形成一定的屏蔽保护作用,且能使器件的栅漏寄生电容即Cgd进一步的减少,从而对器件的开关损耗的降低带来益处。
另外,本发明的P型表面埋层由栅极沟槽刻蚀完成后通过P型离子注入形成,采用栅极沟槽的相同光刻工艺进行定义,所以本发明不增加额外成本,工艺成本低。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1是本发明实施例超结器件的结构示意图;
图2是本发明实施例超结器件的俯视面的版图结构示意图;
图3是图2中BB线处的器件的剖面结构示意图。
具体实施方式
如图1所示,是本发明实施例超结器件的结构示意图,本发明实施例超结器件的中间区域为电荷流动区,终端保护区形成于所述电荷流动区的周侧,过渡区位于所述终端保护区和所述电荷流动区之间。图1中仅显示了电荷流动区中超结器件的结构示意图。
超结结构由多个N型柱3和P型柱4交替排列组成,一个所述N型柱3和相邻的一个所述P型柱4组成一个超结单元。较佳为,所述超结结构形成于N型外延层2表面,所述P型柱4由填充于形成于所述N型外延层2中的超结沟槽的P型外延层组成,所述N型柱3由各所述P型柱4之间的N型外延层2组成。所述N型外延层2形成于半导体衬底1表面。
在所述电荷流动区中一个所述超结单元中形成有一个所述超结器件单元,所述超结器件单元包括:
沟槽栅,包括形成于所述N型柱3顶部的栅极沟槽、形成于所述栅极沟槽底部表面和侧面的栅介质层6以及填充于所述栅极沟槽中的多晶硅栅7。
在所述沟槽栅两侧形成有由P阱5组成的沟道区5,所述沟道区5还延伸到所述P型柱4的顶部;被所述多晶硅栅7侧面覆盖的所述沟道区5的表面用于形成沟道。
由N+区组成的源区9形成于所述沟道区5表面。由N+区组成的漏区1形成于所述超结结构的底部;较佳为,所述漏区1由背面减薄后的所述半导体衬底1经过N+掺杂组成。
在所述沟槽栅的底部形成有P型表面埋层8,所述P型表面埋层8和所述沟槽栅的底部接触,在所述超结器件反向击穿时所述P型表面埋层8形成一条反向空穴雪崩电流的路径,从而减小所述沟槽栅对反向空穴雪崩电流的聚集能力并从而提高器件的UIS能力。
所述源区9的顶部通过接触孔11连接到由正面金属层13组成的源极,所述多晶硅栅7的顶部通过接触孔11连接到由正面金属层13组成的栅极。在所述漏区1的背面形成有由背面金属层14组成的漏极
在所述源区9对应的接触孔11的底部形成有由P+区组成的阱区引出区12,所述阱区引出去的结深大于所述源区9的结深并和所述沟道区5相接触。
所述过渡区的表面形成有第一P型环,所述第一P型环环绕在所述电荷流动区的周侧,各所述超结器件单元的所述P型表面埋层8延伸到所述过渡区中并和所述第一P型环接触。所述第一P型环接触的顶部通过接触孔11连接到所述源极,所述反向空穴雪崩电流的路径包括由所述P型表面埋层8、所述第一P型环以及所述源极连接形成的电连接路径,也即所述第一P型环通过接触孔11连接到所述源极形成所述反向空穴雪崩电流的路径中的引出路径。
如图2所示,是本发明实施例超结器件的俯视面的版图结构示意图;图2中仅简单的显示了所述N型柱3、所述P型柱4、所述多晶硅栅7和第二P型环101的版图结构,图1是沿图2中的AA处的剖面示意图,在所述电荷流动区的表面形成有一条以上的第二P型环101,各所述第二P型环101的长度方向和各所述沟槽栅也即多晶硅栅7的长度方向垂直,各所述第二P型环101的两侧和所述第一P型环连接,各所述第二P型环101的顶部通过接触孔连接到所述源极;各所述第二P型环101的深度大于各所述沟槽栅的深度,各所述P型表面埋层8和各所述第二P型环101垂直相交且形成接触;所述反向空穴雪崩电流的路径包括由所述P型表面埋层8、所述第二P型环101以及所述源极连接形成的电连接路径。
所述第一P型环和所述第二P型环101采用相同的工艺同时形成。
各所述第二P型环101等间距平行排列在所述电荷流动区。
在所述第二P型环101所覆盖的区域中未形成由N+区组成的源区9,使得沿所述沟槽栅的长度方向上,所述源区9的各N+区呈一段一段的岛结构。
如图3所示,是图2中BB线处的器件的剖面结构示意图,图3中可以看出,在形成所述第二P型环101处,没有再形成所述沟道区5以及位于所述沟道区5表面的源区9。本发明实施例中,所述第二P型环101的深度大于所述沟道栅的深度并和所述P型表面埋层8相接触,以及通过接触孔11连接到有正面金属层13形成的源极。所以,通过引入所述第二P型环101之后,增加了反向空穴雪崩电流的引出路径。同时,由于所述第二P型环101引入后,源区9变成了分段的岛结构,这对沟道密度会产生一定的影响,但是器件的整体的导通电阻主要由所述超结结构的N型柱3确定,沟道电阻占总导通电阻的比例非常小,所以对器件的导通电阻的影响极小,所以本发明能够实现在对器件的导通电阻影响极小的条件下,能增加反向空穴雪崩电流的路径,从而大幅改善器件的单脉冲雪崩击穿能量(EAS)能力,从而能提高器件的UIS能力。
较佳为,所述P型表面埋层8由所述栅极沟槽刻蚀完成后通过P型离子注入形成。
所述栅极沟槽的刻蚀时采用硬质掩模层作为掩模,所述硬质掩模层的掩模通过光刻刻蚀形成,所述P型表面埋层8的的P型离子注入是在保留所述硬质掩模层的条件下自对准注入到所述栅极沟槽的底部表面。
所述P型表面埋层8的的P型离子注入的注入杂质为硼,注入剂量为1e10cm-2~1e16cm-2,注入角度为0度。
在所述P型表面埋层8的P型离子注入完成后还被包括对所述栅极沟槽周侧的外延层进行各向同性刻蚀的步骤,以消除所述P型表面埋层8的P型离子注入对所述栅极沟槽的侧面的影响。
本发明实施例超结器件的制造方法用于制造如图1所示的本发明实施例超结器件,超结器件的中间区域为电荷流动区,终端保护区形成于所述电荷流动区的周侧,过渡区位于所述终端保护区和所述电荷流动区之间;超结结构由多个N型柱3和P型柱4交替排列组成;一个所述N型柱3和相邻的一个所述P型柱4组成一个超结单元;较佳为,所述超结结构形成于N型外延层2表面,所述P型柱4由填充于形成于所述N型外延层2中的超结沟槽的P型外延层组成,所述N型柱3由各所述P型柱4之间的N型外延层2组成。所述N型外延层2形成于半导体衬底1表面。所述超结结构的形成步骤为:
提供一N型外延层2。
采用光刻刻蚀工艺在所述N型外延层2中形成超结沟槽。
在所述超结沟槽中填充P型外延层组成所述P型柱4;所述N型柱3由各所述P 型柱4之间的N型外延层2组成。
在其它实施例方法中,所述超结结构也能通过多次N型外延加P型离子注入实现。
在所述电荷流动区中一个所述超结单元对应形成一个所述超结器件单元;在形成所述超结结构之后采用如下步骤形成所述超结器件单元:
步骤一、采用光刻刻蚀工艺在所述N型柱3顶部的栅极沟槽。
所述栅极沟槽的刻蚀区域能够采用光刻工艺形成的光刻胶图形直接定义。较佳为:本发明实施例方法中,在超结结构表面还形成有硬质掩模层,之后再形成光刻胶并进行光刻形成光刻胶图形定义出所述栅极沟槽;之后以光刻胶图形为定义进行硬质掩模层刻蚀从将栅极沟槽的图形转移到硬质掩模层上,之后采用硬质掩模层作为掩模进行所述栅极沟槽的刻蚀。
步骤二、采用P型离子注入工艺在所述沟槽栅的底部形成P型表面埋层8。
较佳为,所述P型表面埋层8的的P型离子注入是在保留所述硬质掩模层的条件下自对准注入到所述栅极沟槽的底部表面。
所述P型表面埋层8的的P型离子注入的注入杂质为硼,注入剂量为1e10cm-2~1e16cm-2,注入角度为0度。
在所述P型表面埋层8的P型离子注入完成后还被包括对所述栅极沟槽周侧的外延层进行各向同性刻蚀的步骤,以消除所述P型表面埋层8的P型离子注入对所述栅极沟槽的侧面的影响。
步骤三、在所述栅极沟槽的底部表面和侧面形成栅介质层6。较佳为,所述栅介质层6为栅氧化层,采用热氧化工艺形成。
步骤四、在形成有所述栅介质层6的所述栅极沟槽中填充多晶硅栅7从而组成沟槽栅。
所述P型表面埋层8和所述沟槽栅的底部接触,在所述超结器件反向击穿时所述P型表面埋层8形成一条反向空穴雪崩电流的路径,从而减小所述沟槽栅对反向空穴雪崩电流的聚集能力并从而提高器件的UIS能力。
步骤五、形成P阱5,由所述P阱5组成沟道区5;所述P阱5位于所述沟槽栅两侧并延伸到所述P型柱4的顶部;被所述多晶硅栅7侧面覆盖的所述沟道区5的表面用于形成沟道。
较佳为,还包括在所述过渡区的表面形成第一P型环的步骤,所述第一P型环环绕在所述电荷流动区的周侧,各所述超结器件单元的所述P型表面埋层8延伸到所述过渡区中并和所述第一P型环接触,所述第一P型环接触的顶部通过接触孔连接到所述源极,所述反向空穴雪崩电流的路径包括由所述P型表面埋层8、所述第一P型环以及所述源极连接形成的电连接路径。
如图2所示,在形成所述第一P型环的同时,还包括在所述电荷流动区的表面形成一条以上的第二P型环101,各所述第二P型环101的长度方向和各所述沟槽栅的长度方向垂直,各所述第二P型环101的两侧和所述第一P型环连接。如图3所示,各所述第二P型环101的顶部会通过后续形成的接触孔11连接到所述源极;各所述第二P型环101的深度大于各所述沟槽栅的深度,各所述P型表面埋层8和各所述第二P型环101垂直相交且形成接触;所述反向空穴雪崩电流的路径包括由所述P型表面埋层8、所述第二P型环101以及所述源极连接形成的电连接路径。
各所述第二P型环101等间距平行排列在所述电荷流动区。
步骤六、进行N+注入在所述沟道区5表面形成由N+区组成的源区9。
本步骤六中,在所述第二P型环101所覆盖的区域中不进行形成所述源区9的N+注入,使得沿所述沟槽栅的长度方向上,所述源区9的各N+区呈一段一段的岛结构。
步骤七、在所述超结结构的底部形成由N+区组成的漏区1。
较佳为,形成所述漏区1时先对所述半导体衬底1进行背面减薄,所述漏区1直接由背面减薄后的N+掺杂的所述半导体衬底1组成;或者所述漏区1的N+掺杂由背面减薄后的所述半导体衬底1的掺杂叠加N+背面离子注入杂质组成。
步骤八、形成层间膜、接触孔11和正面金属层13,对所述正面金属层13进行图形化形成源极和栅极,所述源区9的顶部通过接触孔11连接到所述源极,所述多晶硅栅7的顶部通过接触孔11连接到所述栅极。
较佳为,在所述接触孔11的开口形成之后、金属填充之前,还包括采用P型离子注入工艺在所述源区9对应的接触孔11的底部形成由P+区组成的阱区引出区12的步骤,所述阱区引出去的结深大于所述源区9的结深并和所述沟道区5相接触。
在所述漏区1的背面形成背面金属层14并由所述背面金属层14组成的漏极。
以上通过具体实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。

Claims (25)

1.一种超结器件,其特征在于:超结器件的中间区域为电荷流动区,终端保护区形成于所述电荷流动区的周侧,过渡区位于所述终端保护区和所述电荷流动区之间;
超结结构由多个N型柱和P型柱交替排列组成,一个所述N型柱和相邻的一个所述P型柱组成一个超结单元;在所述电荷流动区中一个所述超结单元中形成有一个所述超结器件单元,所述超结器件单元包括:
沟槽栅,包括形成于所述N型柱顶部的栅极沟槽、形成于所述栅极沟槽底部表面和侧面的栅介质层以及填充于所述栅极沟槽中的多晶硅栅;
在所述沟槽栅两侧形成有由P阱组成的沟道区,所述沟道区还延伸到所述P型柱的顶部;被所述多晶硅栅侧面覆盖的所述沟道区的表面用于形成沟道;
由N+区组成的源区形成于所述沟道区表面,由N+区组成的漏区形成于所述超结结构的底部;
所述源区的顶部通过接触孔连接到由正面金属层组成的源极,所述多晶硅栅的顶部通过接触孔连接到由正面金属层组成的栅极;
在所述沟槽栅的底部形成有P型表面埋层,所述P型表面埋层和所述沟槽栅的底部接触,在所述超结器件反向击穿时所述P型表面埋层形成一条反向空穴雪崩电流的路径,从而减小所述沟槽栅对反向空穴雪崩电流的聚集能力并从而提高器件的UIS能力。
2.如权利要求1所述的超结器件,其特征在于:所述过渡区的表面形成有第一P型环,所述第一P型环环绕在所述电荷流动区的周侧,各所述超结器件单元的所述P型表面埋层延伸到所述过渡区中并和所述第一P型环接触,所述第一P型环接触的顶部通过接触孔连接到所述源极,所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第一P型环以及所述源极连接形成的电连接路径。
3.如权利要求2所述的超结器件,其特征在于:在所述电荷流动区的表面形成有一条以上的第二P型环,各所述第二P型环的长度方向和各所述沟槽栅的长度方向垂直,各所述第二P型环的两侧和所述第一P型环连接,各所述第二P型环的顶部通过接触孔连接到所述源极;各所述第二P型环的深度大于各所述沟槽栅的深度,各所述P型表面埋层和各所述第二P型环垂直相交且形成接触;所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第二P型环以及所述源极连接形成的电连接路径。
4.如权利要求3所述的超结器件,其特征在于:所述第一P型环和所述第二P型环采用相同的工艺同时形成。
5.如权利要求3所述的超结器件,其特征在于:各所述第二P型环等间距平行排列在所述电荷流动区。
6.如权利要求3所述的超结器件,其特征在于:在所述第二P型环所覆盖的区域中未形成由N+区组成的源区,使得沿所述沟槽栅的长度方向上,所述源区的各N+区呈一段一段的岛结构。
7.如权利要求1所述的超结器件,其特征在于:在所述源区对应的接触孔的底部形成有由P+区组成的阱区引出区,所述阱区引出去的结深大于所述源区的结深并和所述沟道区相接触。
8.如权利要求1所述的超结器件,其特征在于:所述超结结构形成于N型外延层表面,所述P型柱由填充于形成于所述N型外延层中的超结沟槽的P型外延层组成,所述N型柱由各所述P型柱之间的N型外延层组成。
9.如权利要求8所述的超结器件,其特征在于:所述N型外延层形成于半导体衬底表面,所述漏区由背面减薄后的所述半导体衬底经过N+掺杂组成,在所述漏区的背面形成有由背面金属层组成的漏极。
10.如权利要求1所述的超结器件,其特征在于:所述P型表面埋层由所述栅极沟槽刻蚀完成后通过P型离子注入形成。
11.如权利要求10所述的超结器件,其特征在于:所述栅极沟槽的刻蚀时采用硬质掩模层作为掩模,所述硬质掩模层的掩模通过光刻刻蚀形成,所述P型表面埋层的的P型离子注入是在保留所述硬质掩模层的条件下自对准注入到所述栅极沟槽的底部表面。
12.如权利要求10或11所述的超结器件,其特征在于:所述P型表面埋层的的P型离子注入的注入杂质为硼,注入剂量为1e10cm-2~1e16cm-2,注入角度为0度。
13.如权利要求10或11所述的超结器件,其特征在于:在所述P型表面埋层的P型离子注入完成后还被包括对所述栅极沟槽周侧的外延层进行各向同性刻蚀的步骤,以消除所述P型表面埋层的P型离子注入对所述栅极沟槽的侧面的影响。
14.一种超结器件的制造方法,超结器件的中间区域为电荷流动区,终端保护区形成于所述电荷流动区的周侧,过渡区位于所述终端保护区和所述电荷流动区之间;超结结构由多个N型柱和P型柱交替排列组成;一个所述N型柱和相邻的一个所述P型柱组成一个超结单元;在所述电荷流动区中一个所述超结单元对应形成一个所述超结器件单元;其特征在于:在形成所述超结结构之后采用如下步骤形成所述超结器件单元:
步骤一、采用光刻刻蚀工艺在所述N型柱顶部的栅极沟槽;
步骤二、采用P型离子注入工艺在所述沟槽栅的底部形成P型表面埋层;
步骤三、在所述栅极沟槽的底部表面和侧面形成栅介质层;
步骤四、在形成有所述栅介质层的所述栅极沟槽中填充多晶硅栅从而组成沟槽栅;
所述P型表面埋层和所述沟槽栅的底部接触,在所述超结器件反向击穿时所述P型表面埋层形成一条反向空穴雪崩电流的路径,从而减小所述沟槽栅对反向空穴雪崩电流的聚集能力并从而提高器件的UIS能力;
步骤五、形成P阱,由所述P阱组成沟道区;所述P阱位于所述沟槽栅两侧并延伸到所述P型柱的顶部;被所述多晶硅栅侧面覆盖的所述沟道区的表面用于形成沟道;
步骤六、进行N+注入在所述沟道区表面形成由N+区组成的源区;
步骤七、在所述超结结构的底部形成由N+区组成的漏区;
步骤八、形成层间膜、接触孔和正面金属层,对所述正面金属层进行图形化形成源极和栅极,所述源区的顶部通过接触孔连接到所述源极,所述多晶硅栅的顶部通过接触孔连接到所述栅极。
15.如权利要求14所述的超结器件的制造方法,其特征在于:在步骤六形成所述源区之前,还包括在所述过渡区的表面形成第一P型环的步骤,所述第一P型环环绕在所述电荷流动区的周侧,各所述超结器件单元的所述P型表面埋层延伸到所述过渡区中并和所述第一P型环接触,所述第一P型环接触的顶部通过接触孔连接到所述源极,所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第一P型环以及所述源极连接形成的电连接路径。
16.如权利要求15所述的超结器件的制造方法,其特征在于:在形成所述第一P型环的同时,还包括在所述电荷流动区的表面形成一条以上的第二P型环,各所述第二P型环的长度方向和各所述沟槽栅的长度方向垂直,各所述第二P型环的两侧和所述第一P型环连接,各所述第二P型环的顶部通过接触孔连接到所述源极;各所述第二P型环的深度大于各所述沟槽栅的深度,各所述P型表面埋层和各所述第二P型环垂直相交且形成接触;所述反向空穴雪崩电流的路径包括由所述P型表面埋层、所述第二P型环以及所述源极连接形成的电连接路径。
17.如权利要求16所述的超结器件的制造方法,其特征在于:各所述第二P型环等间距平行排列在所述电荷流动区。
18.如权利要求16所述的超结器件的制造方法,其特征在于:步骤六中,在所述第二P型环所覆盖的区域中不进行形成所述源区的N+注入,使得沿所述沟槽栅的长度方向上,所述源区的各N+区呈一段一段的岛结构。
19.如权利要求14所述的超结器件的制造方法,其特征在于:在所述接触孔的开口形成之后、金属填充之前,还包括采用P型离子注入工艺在所述源区对应的接触孔的底部形成由P+区组成的阱区引出区的步骤,所述阱区引出去的结深大于所述源区的结深并和所述沟道区相接触。
20.如权利要求14所述的超结器件的制造方法,其特征在于:所述超结结构的形成步骤为:
提供一N型外延层;
采用光刻刻蚀工艺在所述N型外延层中形成超结沟槽;
在所述超结沟槽中填充P型外延层组成所述P型柱;所述N型柱由各所述P型柱之间的N型外延层组成。
21.如权利要求20所述的超结器件的制造方法,其特征在于:所述N型外延层形成于半导体衬底表面,步骤七中形成所述漏区时先对所述半导体衬底进行背面减薄,所述漏区直接由背面减薄后的N+掺杂的所述半导体衬底组成;或者所述漏区的N+掺杂由背面减薄后的所述半导体衬底的掺杂叠加N+背面离子注入杂质组成;
之后还包括在所述漏区的背面形成背面金属层并由所述背面金属层组成的漏极。
22.如权利要求14所述的超结器件的制造方法,其特征在于:所述栅极沟槽的刻蚀时采用硬质掩模层作为掩模,所述硬质掩模层的掩模通过光刻刻蚀形成,所述P型表面埋层的的P型离子注入是在保留所述硬质掩模层的条件下自对准注入到所述栅极沟槽的底部表面。
23.如权利要求22所述的超结器件的制造方法,其特征在于:所述P型表面埋层的的P型离子注入的注入杂质为硼,注入剂量为1e10cm-2~1e16cm-2,注入角度为0度。
24.如权利要求22或23所述的超结器件的制造方法,其特征在于:在所述P型表面埋层的P型离子注入完成后还被包括对所述栅极沟槽周侧的外延层进行各向同性刻蚀的步骤,以消除所述P型表面埋层的P型离子注入对所述栅极沟槽的侧面的影响。
25.如权利要求14所述的超结器件的制造方法,其特征在于:所述栅介质层为栅氧化层。
CN201710068653.7A 2017-02-08 2017-02-08 超结器件及其制造方法 Active CN106847923B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710068653.7A CN106847923B (zh) 2017-02-08 2017-02-08 超结器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710068653.7A CN106847923B (zh) 2017-02-08 2017-02-08 超结器件及其制造方法

Publications (2)

Publication Number Publication Date
CN106847923A true CN106847923A (zh) 2017-06-13
CN106847923B CN106847923B (zh) 2019-10-11

Family

ID=59122690

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710068653.7A Active CN106847923B (zh) 2017-02-08 2017-02-08 超结器件及其制造方法

Country Status (1)

Country Link
CN (1) CN106847923B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107425070A (zh) * 2017-07-27 2017-12-01 电子科技大学 一种具有辅助氧化埋层的半超结mosfet
CN113284954A (zh) * 2021-07-22 2021-08-20 成都蓉矽半导体有限公司 一种高沟道密度的碳化硅mosfet及其制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070013000A1 (en) * 2005-07-12 2007-01-18 Masaki Shiraishi Semiconductor device and manufacturing method of the same, and non-isolated DC/DC converter
CN103503155A (zh) * 2011-04-27 2014-01-08 飞兆半导体公司 用于功率器件的超结结构及制造方法
US8829607B1 (en) * 2013-07-25 2014-09-09 Fu-Yuan Hsieh Fast switching super-junction trench MOSFETs
CN104538444A (zh) * 2010-03-05 2015-04-22 万国半导体股份有限公司 带有沟槽-氧化物-纳米管超级结的器件结构及制备方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070013000A1 (en) * 2005-07-12 2007-01-18 Masaki Shiraishi Semiconductor device and manufacturing method of the same, and non-isolated DC/DC converter
CN104538444A (zh) * 2010-03-05 2015-04-22 万国半导体股份有限公司 带有沟槽-氧化物-纳米管超级结的器件结构及制备方法
CN103503155A (zh) * 2011-04-27 2014-01-08 飞兆半导体公司 用于功率器件的超结结构及制造方法
US8829607B1 (en) * 2013-07-25 2014-09-09 Fu-Yuan Hsieh Fast switching super-junction trench MOSFETs

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107425070A (zh) * 2017-07-27 2017-12-01 电子科技大学 一种具有辅助氧化埋层的半超结mosfet
CN107425070B (zh) * 2017-07-27 2020-05-01 电子科技大学 一种具有辅助氧化埋层的半超结mosfet
CN113284954A (zh) * 2021-07-22 2021-08-20 成都蓉矽半导体有限公司 一种高沟道密度的碳化硅mosfet及其制备方法
CN113284954B (zh) * 2021-07-22 2021-09-24 成都蓉矽半导体有限公司 一种高沟道密度的碳化硅mosfet及其制备方法

Also Published As

Publication number Publication date
CN106847923B (zh) 2019-10-11

Similar Documents

Publication Publication Date Title
CN102237279B (zh) 用三个或四个掩膜制备的氧化物终止沟槽mosfet
CN105047712B (zh) 纵向型半导体装置及其制造方法
CN104332494B (zh) 一种绝缘栅双极晶体管及其制造方法
CN103413765B (zh) 沟槽mosfet器件及其制作方法
CN105206660A (zh) 一种用于制备半导体功率器件的方法
CN107342326B (zh) 一种降低导通电阻的功率半导体器件及制造方法
CN105870179B (zh) 一种沟槽栅电荷存储型rc-igbt及其制造方法
CN109755293A (zh) 半导体装置
CN104332495B (zh) 一种绝缘栅双极晶体管及其制造方法
CN103715232B (zh) 用于半导体功率器件的沟槽式终端及其制备方法
CN105895533A (zh) 超结结构的制造方法
CN106158927B (zh) 一种优化开关特性的超结半导体器件及制造方法
CN103872097B (zh) 功率半导体设备及其制造方法
CN106876439A (zh) 超结器件及其制造方法
CN205488135U (zh) 具有载流子存储结构的igbt器件
CN106847923B (zh) 超结器件及其制造方法
CN108074963A (zh) 超结器件及其制造方法
CN105932064A (zh) 沟槽栅功率mosfet及制造方法
CN102637731A (zh) 一种沟槽功率mos器件的终端结构及其制造方法
CN105140289A (zh) N型ldmos器件及工艺方法
CN104332488B (zh) 半导体器件终端、半导体器件及其制造方法
CN104282689A (zh) 嵌入frd的igbt器件及制造方法
CN206116403U (zh) 一种优化开关特性的超结半导体器件
CN107591440A (zh) 沟槽栅超结器件及其制造方法
CN104600119A (zh) 能实现电流双向流通的功率mosfet器件及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant