CN106653730A - 基于半导体芯片封装体的嵌入式封装结构及其封装方法 - Google Patents
基于半导体芯片封装体的嵌入式封装结构及其封装方法 Download PDFInfo
- Publication number
- CN106653730A CN106653730A CN201510845650.0A CN201510845650A CN106653730A CN 106653730 A CN106653730 A CN 106653730A CN 201510845650 A CN201510845650 A CN 201510845650A CN 106653730 A CN106653730 A CN 106653730A
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- layer
- wiring board
- capsulation body
- semiconductor ship
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 233
- 238000004806 packaging method and process Methods 0.000 title claims abstract description 78
- 238000000034 method Methods 0.000 title claims abstract description 41
- 239000000463 material Substances 0.000 claims description 76
- 238000012856 packing Methods 0.000 claims description 39
- 229910000679 solder Inorganic materials 0.000 claims description 36
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical group [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 24
- 229910052802 copper Inorganic materials 0.000 claims description 24
- 239000010949 copper Substances 0.000 claims description 24
- 239000002313 adhesive film Substances 0.000 claims description 19
- 239000003989 dielectric material Substances 0.000 claims description 16
- 239000002184 metal Substances 0.000 claims description 16
- 229910052751 metal Inorganic materials 0.000 claims description 16
- 238000005538 encapsulation Methods 0.000 claims description 13
- 239000004642 Polyimide Substances 0.000 claims description 6
- 229920001721 polyimide Polymers 0.000 claims description 6
- 238000005516 engineering process Methods 0.000 abstract description 10
- 239000005022 packaging material Substances 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 21
- 241000208340 Araliaceae Species 0.000 description 16
- 235000005035 Panax pseudoginseng ssp. pseudoginseng Nutrition 0.000 description 16
- 235000003140 Panax quinquefolius Nutrition 0.000 description 16
- 235000008434 ginseng Nutrition 0.000 description 16
- 230000015572 biosynthetic process Effects 0.000 description 7
- 150000001875 compounds Chemical class 0.000 description 6
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 5
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 4
- 238000009825 accumulation Methods 0.000 description 4
- 239000003822 epoxy resin Substances 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 238000000465 moulding Methods 0.000 description 4
- 239000004033 plastic Substances 0.000 description 4
- 229920000647 polyepoxide Polymers 0.000 description 4
- 238000009434 installation Methods 0.000 description 3
- 239000000945 filler Substances 0.000 description 2
- WABPQHHGFIMREM-UHFFFAOYSA-N lead(0) Chemical compound [Pb] WABPQHHGFIMREM-UHFFFAOYSA-N 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 238000001259 photo etching Methods 0.000 description 2
- 230000000087 stabilizing effect Effects 0.000 description 2
- 238000003466 welding Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/535—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本发明公开了一种基于半导体芯片封装体的嵌入式封装结构及其封装方法,所述嵌入式封装结构包括:线路板,其具有相对设置的第一表面和第二表面;设于所述线路板内的、至少一个用以容置半导体芯片封装体的开口或空腔;设置于所述开口或空腔内的半导体芯片封装体;封装材料,至少用以覆盖线路板的第一表面及填充所述开口或空腔内未被半导体芯片封装体占据的空间;重布线层,至少用于电气连接半导体芯片封装体和线路板。本发明中的半导体芯片封装体组装采用线路板嵌入式技术方案,可以简化半导体芯片封装体的组装工艺流程,提高组装品质和性能,有效减小组装面积。
Description
技术领域
本发明涉及一种高端线路载板封装结构,特别是涉及一种基于半导体芯片封装体的嵌入式封装结构及其封装方法。
背景技术
表面贴装技术(Surface Mount Technology,SMT)是一种将无引脚或短引线表面组装元器件(简称SMC/SMD,中文称片状元器件)安装在印制线路板(Printed Circuit Board,PCB)的表面或其它基板的表面上,通过回流焊或浸焊等方法加以焊接组装的电路装连技术。表面贴装技术的组装密度高、电子产品体积小、重量轻,贴片元件的体积和重量只有传统插装元件的1/10左右,一般采用SMT之后,电子产品体积缩小40%~60%,重量减轻60%~80%。半导体封装器件在线路板上的组装通常采用通过表面贴装工程完成,在表面贴装时,通常通过焊锡连接将半导体封装器件与线路板进行电气互连。
然而现有技术中半导体器件与线路板之间的表面贴装技术具有以下不足:
目前表面贴装的焊锡连接需要半导体封装器件的焊盘和焊盘间距(pitch)较大,如焊盘/焊盘间距=280微米/400微米,焊接不够精密,而且焊锡连接需要进行较为复杂的焊锡回流工艺控制;
另外,半导体封装器件在线路板上使用表面贴装的方式进行组装,由于半导体封装器件面积相对较大,将占据线路板较大的表面面积,阻碍了半导体封装器件组装的微型化发展。
因此亟需提供一种新的基于半导体芯片封装体的嵌入式封装结构及其封装方法来解决上述问题。
发明内容
本发明所要解决的技术问题是提供一种基于半导体芯片封装体的嵌入式封装结构及其封装方法,能够有效改善半导体芯片封装体焊盘和焊盘间距较大、以及封装结构微型化的问题。
为解决上述技术问题,本发明采用的一个技术方案之中提供的一种基于半导体芯片封装体的嵌入式封装结构,所述嵌入式封装结构包括:
线路板,其具有相对设置的第一表面和第二表面;
设于所述线路板内的、至少一个用以容置半导体芯片封装体的开口或空腔;
设置于所述开口或空腔内的半导体芯片封装体;
封装材料,至少用以覆盖线路板的第一表面及填充所述开口或空腔内未被半导体芯片封装体占据的空间;
重布线层,至少用于电气连接半导体芯片封装体和线路板。
在一较佳实施例中,所述线路板的第一表面设置有模块对位标识,所述模块对位标识的表面与线路板的第二表面分别对应所述线路板的最高表面与最低表面。
在一较佳实施例中,所述开口或空腔内还设有被动电子元件,所述被动电子元件包括电容、电阻、电感元件中的任一种或多种的组合。
进一步地,所述半导体芯片封装体内有至少一颗半导体裸晶片,且是带有塑封材料封装的半导体芯片封装体。
在一较佳实施例中,所述半导体芯片封装体包含与半导体裸晶片的电极/焊盘电气连接,并从半导体裸晶片向外延伸的内部导电引线或布线。
进一步地,所述半导体芯片封装体还包括与半导体裸晶片电气连接的外部电极,所述外部电极是裸露在空气中的、或者被薄膜覆盖的;所述电极材料是铜金属层或是有镍/金层覆盖的铜金属层;所述薄膜的材料是塑封材料、增层材料、或聚酰亚胺等其它积聚层介电材料。
在一较佳实施例中,所述封装材料还用于填充所述开口或空腔内未被被动电子元件占据的空间。
在一较佳实施例中,所述嵌入式封装结构还包括至少覆盖所述线路板的第二表面、所述封装材料、和所述半导体芯片封装体的第一积聚层;所述第一积聚层为ABF增层、光敏感介电层、或其它积聚物介电材料层。
进一步地,所述第一积聚层在位于半导体芯片封装体外部电极和线路板的线路层上方设有盲孔;所述第一积聚层上设有第一重布线层,且所述第一积聚层上的第一重布线层经过所述盲孔与半导体芯片封装体的外部电极和线路板上的线路层电气互连。
进一步地,所述线路板第一表面上的封装材料上还设有第二重布线层,所述第二重布线层经导电盲孔和线路板上的线路层和/或半导体芯片封装体外部电极电气互连。
进一步地,所述第一重布线层和/或第二重布线层上覆盖有第二积聚层,所述第二积聚层上形成有与第一重布线层和/或第二重布线层电气互连的第三重布线层,所述第二积聚层为 ABF增层、光敏感介电层、或其它积聚物介电层。
进一步地,所述嵌入式封装结构还包括至少覆盖最外侧线路层的焊料掩膜、和设置于所述焊料掩膜中的开口;所述掩模开口内的线路层形成连接外部元件的焊盘。
进一步地,所述嵌入式封装结构还包括贴装焊料掩膜上方的半导体封装器件和/或被动电子元件,所述被动电子元件包括电容、电阻、电感元件中的任一种或多种的组合,所述半导体封装器件和/或被动电子元件通过所述焊盘和第三重布线层电气互连。
本发明采用的另一个技术方案之中提供的一种基于半导体芯片封装体的嵌入式封装结构的封装方法,所述封装方法包括以下步骤:
S1、提供线路板,其具有相对设置的第一表面和第二表面,所述线路板上设置有至少一个用于容置半导体芯片封装体的开口或空腔;
S2、在所述线路板的第二表面上贴附粘接膜,并将所述半导体芯片封装体置入所述开口或空腔,且使所述半导体芯片封装体与粘接膜粘接固定;
S3、至少在所述线路板的第一表面及所述开口或空腔上施加封装材料,使所述线路板的第一表面被封装材料覆盖,以及使所述开口或空腔被封装材料及所述半导体芯片封装体完全填充;
S4、去除所述粘接膜,并将所述线路板翻转;
S5、在所述线路板第二表面、半导体芯片封装体及与所述线路板第二表面共平面的封装材料表面上覆盖一层以上积聚层;
S6、在所述积聚层上形成至少用于电气连接半导体芯片封装体和线路板的重布线层。
在一较佳实施例中,所述步骤S6包括:
在位于半导体芯片封装体外部电极和线路板的线路层上方的第一积聚层设置盲孔,并形成经过所述盲孔与半导体芯片封装体的外部电极和线路板上的线路层电气互连的第一重布线层;
在线路板第一表面上的封装材料上设置第二重布线层;所述第二重布线层经导电盲孔和线路板上的线路层和/或半导体芯片封装体的外部电极电气互连;
在第一重布线层和第二重布线层上形成第二积聚层,并在第二积聚层上设置导电盲孔,并形成经导电盲孔电气连接第一重布线层和/或第二重布线层的第三重布线层。
进一步地,所述步骤S6后还包括:
在嵌入式封装结构的最外侧线路层上形成焊料掩膜,且在线路层上方的焊料掩膜上进行 开口并形成相应焊盘;
在焊料掩膜上方贴装半导体封装器件和/或被动电子元件,所述半导体封装器件和/或被动电子元件通过所述焊盘与第三重布线层电气互连。
与现有技术相比,本发明至少具有如下优点:
半导体芯片封装体与线路板的电气连接无需焊锡连接方案,而采用简洁的铜重布线(RDL)方案,工艺稳定且可靠性高;
可满足更为精密的半导体芯片封装体的组装需求,如半导体芯片封装体的焊盘/焊盘间距可缩小到150微米/200微米以下;
半导体芯片封装体的嵌入式组装使线路板的表面面积得到充分释放,可以实现系统组装面积大幅缩减,缩减比例可以超过50%。
附图说明
图1是本发明一优选实施例中嵌入式封装结构的结构示意图;
图1a~1m是本发明一优选实施例中嵌入式封装结构的封装方法的工艺步骤图,其中:
图1a是本发明一优选实施例中线路板的结构示意图;
图1b是本发明一优选实施例中半导体芯片封装体的安装示意图;
图1c是本发明一优选实施例中半导体芯片封装体的封装结构示意图;
图1d是本发明一优选实施例中半导体芯片封装体安装后的封装结构示意图;
图1e是本发明一优选实施例中包括封装材料的封装结构示意图;
图1f是本发明一优选实施例中包括封装材料的线路板倒置后的封装结构示意图;
图1g是本发明一优选实施例中包括第一积聚层的封装结构示意图;
图1h是本发明一优选实施例中在第一积聚层和封装材料上盲孔的封装结构示意图;
图1i是本发明一优选实施例中包括第一重布线层和第二重布线层的封装结构示意图;
图1j是本发明一优选实施例中包括第二积聚层的封装结构示意图;
图1k是本发明一优选实施例中包括第三重布线层的封装结构示意图;
图1l是本发明一优选实施例中包括焊料掩膜的封装结构示意图;
图1m是本发明一优选实施例中半导体芯片封装体嵌入式封装后完成被动元件表面贴装的结构示意图;
图2是本发明另一优选实施例中嵌入式封装结构的结构示意图;
图2a~2l是本发明另一优选实施例中嵌入式封装结构的封装方法的工艺步骤图,其中:
图2a是本发明另一优选实施例中线路板的结构示意图;
图2b是本发明另一优选实施例中半导体芯片封装体和被动电子元件的安装示意图;
图2c是本发明另一优选实施例中半导体芯片封装体和被动电子元件安装后的封装结构示意图;
图2d是本发明另一优选实施例中包括封装材料的封装结构示意图;
图2e是本发明另一优选实施例中包括封装材料的线路板倒置后的封装结构示意图;
图2f是本发明另一优选实施例中包括第一积聚层的封装结构示意图;
图2g是本发明另一优选实施例中在第一积聚层和封装材料上盲孔的封装结构示意图;
图2h是本发明另一优选实施例中包括第一重布线层和第二重布线层的封装结构示意图;
图2i是本发明另一优选实施例中包括第二积聚层的封装结构示意图;
图2j是本发明另一优选实施例中包括第三重布线层的封装结构示意图;
图2k是本发明另一优选实施例中包括焊料掩膜的封装结构示意图;
图2l是本发明另一优选实施例中半导体芯片封装体嵌入式封装后完成被动元件表面贴装的结构示意图。
附图中各部件的标记如下:1-线路板,11-第一表面,12-第二表面,13-线路层,2-开口或空腔,21-第一空间,22-第二空间,3-半导体芯片封装体,31-半导体裸晶片,32-塑封材料,33-内部导电引线和/或布线,34-外部电极,4-封装材料,5-模块对位标识,6-重布线层,61-第一重布线层,62第二重布线层,63-第三重布线层,7-被动电子元件,81-第一积聚层,82-第二积聚层,811、812、813-开口,10-焊料掩膜,101-半导体封装器件和/或被动电子元件,201-粘接膜。
具体实施方式
下面结合附图对本发明的较佳实施例进行详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围做出更为清楚明确的界定。
本发明的一具体实施例中的基于半导体芯片封装体的嵌入式封装结构,参图1所示,该嵌入式封装结构具体包括:
线路板1,即用于封装半导体芯片封装体的线路载板,其具有相对设置的第一表面11和第二表面12;
设于所述线路板1内的、至少一个用以容置半导体芯片封装体3的开口或空腔2;
设置于所述开口或空腔2内的半导体芯片封装体3;
封装材料4,至少用以覆盖线路板的第一表面11、模块对位标识5及填充所述开口或空腔2内未被半导体芯片封装体3占据的空间;
重布线层6,至少用于电气连接半导体芯片封装体3和线路板1。
结合图1a、1b所示,线路板的第一表面11、第二表面12、以及位于第一表面11和第二表面12之间的区域分别设有线路层13,模块对位标识5设置于线路板1的第一表面,且模块对位标识5的表面与线路板的第二表面分别对应线路板的最高表面与最低表面。模块对位标识5用以实现精确的半导体芯片封装体布置和导电线路互连,全部标识或部分标识同时成为连接线路和提供导电功能。
所述开口或空腔2在竖直方向上的最高表面和最低表面分别为所述线路板1的最高表面或所述模块对位标识5表面和所述线路板1的第二表面12或其最低表面,而所述开口或空腔2在水平方向上的边界为所述线路板1在第一表面11和第二表面12之间的开口或空腔2之侧壁,同时所述开口或空腔2包括第一空间21和第二空间22,其中所述第一空间21分布在所述线路板1的第一表面11和第二表面12之间,所述第二空间22分布在所述线路板1的第一表面11与所述模块对位标识5表面之间,且所述第一空间21的侧壁为所述线路板第一表面11和第二表面12之间的线路板1连续截面,而所述第二空间21无侧壁。
结合图1c所示,半导体芯片封装体3内有至少一颗半导体裸晶片(Bare Die)31。其中,半导体裸晶片是在半导体片材上进行浸蚀、布线等制成的、能实现特定功能的一类半导体器件。而通过将上述半导体裸晶片31利用塑封材料32进行塑封封装可得到半导体芯片封装体3。半导体芯片封装体3设置于所述开口或空腔2内,半导体芯片封装体3包括与半导体芯片封装体内半导体裸晶片31的电极/焊盘电气连接,并从所述半导体裸晶片31向外延伸的封装体内部导电引线和/或布线33和外部电极34,外部电极34经内部导电引线和/或布线与半导体芯片封装体内的半导体裸晶片31上的电极/焊盘电气互连。半导体芯片封装体的外部电极34可以为金属铜层或覆盖了镍/金层的金属铜层。半导体芯片封装体3可以是具有InFO、WLCSP、eWLB、FOWLP、FC-BGA、FC-CSP、WB-BGA、QFN等封装结构或类似结构的半导体芯片封装体。
进一步地,本发明中半导体芯片封装体3的外部电极34是裸露在空气中的、或者被薄膜覆盖的;所述外部电极34是铜金属层或是有镍/金层覆盖的铜金属层;所述薄膜的材料为积 聚层介电材料,可以为塑封材料、增层材料、或聚酰亚胺(Polyimide)等其它积聚层介电材料。
如本实施例中,嵌入式封装结构还包括至少覆盖所述线路板1的第二表面12、所述的封装材料4、和所述半导体芯片封装体3的第一积聚层81;第一积聚层81为介电材料层,包括ABF增层、光敏感介电层、或其它介电材料层。
结合图1i所示,第一积聚层81在位于半导体芯片封装体外部电极和线路板的线路层上方设有盲孔;第一积聚层上设有第一重布线层61,且所述第一积聚层81上的第一重布线层61经过所述盲孔与封装体的外部电极和线路板上的线路层电气互连。线路板第一表面11上的封装材料4上还设有第二重布线层62,所述第二重布线层62经导电盲孔和线路板上的线路层或半导体芯片封装体的外部电极34电气互连。
进一步地,结合图1j、1k所示,第一重布线层61和第二重布线层62上覆盖有第二积聚层82,所述第二积聚层82上形成有分别与第一重布线层和第二重布线层电气互连的第三重布线层63,其中,第二积聚层为ABF增层、光敏感介电层、或其它介电材料层等。
另外,嵌入式封装结构还包括至少覆盖最外侧线路层的焊料掩膜10、设置在最外侧线路层上方所述焊料掩膜的开口,在所述开口中形成的焊盘,焊料掩膜10上方贴装有其它半导体封装器件和/或被动电子元件101,被动电子元件包括但不限于电容、电阻、电感等元件,半导体封装器件和/或被动电子元件101通过所述焊盘与第三重布线层电气互连。在本实施例中,第一积聚层和第二积聚层均已ABF增层为例进行说明,在其它实施例中第一积聚层和第二积聚层也可以为其它介电材料层。
上述实施例仅为本发明的一优选实施例,应当理解的是,在其它实施例中第一积聚层、第二积聚层、第一重布线层、第二重布线层及第三重布线层可以选择性设置,如仅设置第一积聚层、第一重布线层和第二重布线层;另外,在除上述积聚层和重布线层之外还可进一步设置其它用于电气连接的互连层,只要能达到其它半导体封装器件和/或被动电子元件101与半导体芯片封装体或线路板电气连接的封装结构均属于本发明所保护的范围。
本发明的另一方面还提供了一种基于半导体芯片封装体的嵌入式封装结构的封装方法,包括以下步骤:
S1、提供线路板,其具有相对设置的第一表面和第二表面,所述线路板上设置有至少一个用于容置半导体芯片封装体的开口或空腔,且在所述线路板的第一表面上开口或空腔四周设置有模块对位标识;
S2、在所述线路板的第二表面上贴附粘接膜,并将所述半导体芯片封装体置入所述开口或空腔,且使所述半导体芯片封装体与粘接膜粘接固定;
S3、至少在所述线路板的第一表面、模块对位标识及所述开口或空腔上施加封装材料,使所述线路板的第一表面、模块对位标识被封装材料覆盖,以及使所述开口或空腔被封装材料及所述半导体芯片封装体完全填充;
S4、去除所述粘接膜,并将所述线路板翻转;
S5、在所述线路板第二表面、半导体芯片封装体及与所述线路板第二表面共平面的封装材料表面上覆盖一层以上积聚层;
S6、在所述积聚层上形成至少用于电气连接半导体芯片封装体和线路板的重布线层。
具体地,以下结合附图所示对本发明一优选实施例中嵌入式封装结构的封装方法作详细说明。
参图1a所示,提供线路板1,其具有相对设置的第一表面11和第二表面12,线路板的第一表面11、第二表面12、以及位于第一表面11和第二表面12之间的区域分别设有线路层13。线路板1上包括至少一个用以容置半导体芯片封装体3的开口或空腔2。优选地,本实施例中包括多个开口或空腔2,分别用于容置半导体芯片封装体3。
模块对位标识5设置于线路板1的第一表面,且模块对位标识5的表面与线路板的第二表面分别对应线路板的最高表面与最低表面。
参图1b、1d所示,在线路板1的第二表面12上贴附粘接膜201,并将所述半导体芯片封装体3以倒置形态置入所述开口或空腔2,且使所述半导体芯片封装体3的外部电极与粘接膜201粘接固定于开口或空腔2内。
其中,本实施例中半导体芯片封装体3的结构示意图参图1c所示,半导体芯片封装体3内有至少一颗半导体裸晶片31,且是带有塑封材料32封装的半导体芯片封装体,半导体芯片封装体3包括内部导电引线和/或布线33和外部电极34,内部导电引线和/或布线33与半导体芯片封装体内的半导体裸晶片31上的电极/焊盘电气互连,外部电极34经内部导电引线和/或布线与半导体芯片封装体内的半导体裸晶片31上的电极和/或焊盘电气互连。
参图1e所示,在线路板的第一表面11、模块对位标识5上方以及填充所述开口或空腔2内未被半导体芯片封装体3占据的空间塑封形成一层封装材料4。
在该步骤中,还可对封装材料4进行平整化处理。
其中,封装材料4可以是模塑化合物(Molding compound)、环氧树脂、或环氧树脂/填 料复合物等,其填充到开口或空腔2以及作为一个平坦堆积层而覆盖线路板1的第一表面11。
参图1f所示,去除所述粘接膜201,并将上述线路板1翻转。
参图1g、1h及1i所示,在翻转后的线路板1的第二表面12上形成至少覆盖线路板1的第二表面12、封装材料4、和半导体芯片封装体3的第一积聚层81,并在半导体芯片封装体3的外部电极34的上方的第一积聚层81去除形成开口811,形成的开口811方式有激光打孔、光刻等。然后在第一积聚层81上通过开口811形成第一重布线层61(RDL);同样地,在线路板1的第一表面11上的封装材料4的表面同样可以利用激光开口的工艺去除对应的封装材料形成开口812,并在封装材料上通过开口812形成第二重布线层62。重布线层的形成方法包括金属着膜、干膜压合、曝光图案、显影、镀铜、去膜、铜蚀刻的一序列工艺;或者包括金属着膜、镀铜、干膜压合、曝光图案、显影、铜刻蚀、去膜的一序列工艺。
参图1j、1k所示,在第一重布线层61及第二重布线层62上方形成第二积聚层82,在第二积聚层82上形成有开口813,在线路板第一表面上的第二积聚层设置导电盲孔,并在第二积聚层81上通过开口813形成经导电盲孔和第一重布线层61和/或第二重布线层62电气互连的第三重布线层63。本实施例中第三重布线层分别位于封装结构的上下两侧。
参图1l所示,在嵌入式封装结构的最外侧线路层上形成焊料掩膜10,在最外侧线路层上方的焊料掩膜上进行开口,并在焊料掩膜的开口处的铜电极表面进行化镍浸金的工艺以沉积镍/金层后形成焊盘;
最后参图1m所示,在焊料掩膜10中开口的上方贴装半导体封装器件和/或被动电子元件101,所述半导体封装器件和/或被动电子元件通过所述焊盘与第三重布线层电气互连。
而在另一些较为优选的实施例中,被封装的对象除了所述的半导体芯片封装体3,还涉及一个或多个被动电子元件7。其中一种典型的嵌入式封装结构可参阅图2所示,而其封装方法参图2a-图2l所示,该封装方法与前述封装方法(图1a-图1m)基本相同,其增加了收容被动电子元件7的开口或空腔2,在被动电子元件7所在的开口或空腔2对应位置对应进行第一重布线层61和第三重布线层63封装。
具体地,本发明的另一具体实施例中的基于半导体芯片封装体的嵌入式封装结构,参图2所示,该嵌入式封装结构具体包括:
线路板1,即用于封装半导体芯片封装体和被动电子元件的线路载板,其具有相对设置的第一表面11和第二表面12;
设于所述线路板1内的、至少一个用以容置半导体芯片封装体3以及至少一个用以容置 被动电子元件7的开口或空腔2;
设置于所述开口或空腔2内的半导体芯片封装体3和被动电子元件7;
封装材料4,至少用以覆盖线路板的第一表面11、模块对位标识5及填充所述开口或空腔2内未被半导体芯片封装体3和被动电子元件7占据的空间;
重布线层6,至少用于电气连接半导体芯片封装体3、被动电子元件7和线路板1。
结合图2a、2b所示,线路板的第一表面11、第二表面12、以及位于第一表面11和第二表面12之间的区域分别设有线路层13,模块对位标识5设置于线路板1的第一表面,且模块对位标识5的表面与线路板的第二表面分别对应线路板的最高表面与最低表面。模块对位标识5用以实现精确的半导体芯片封装体和被动电子元件的布置和导电线路互连,全部标识或部分标识同时成为连接线路和提供导电功能。
所述开口或空腔2在竖直方向上的最高表面和最低表面分别为所述线路板1的最高表面或所述模块对位标识5表面和所述线路板1的第二表面12或其最低表面,而所述开口或空腔2在水平方向上的边界为所述线路板1在第一表面11和第二表面12之间的开口或空腔2之侧壁,同时所述开口或空腔2包括第一空间21和第二空间22,其中所述第一空间21分布在所述线路板1的第一表面11和第二表面12之间,所述第二空间22分布在所述线路板1的第一表面11与所述模块对位标识5表面之间,且所述第一空间21的侧壁为所述线路板第一表面11和第二表面12之间的线路板1连续截面,而所述第二空间21无侧壁。
与上述实施例相同地,半导体芯片封装体3内有至少一颗半导体裸晶片(Bare Die)31。其中,半导体裸晶片是在半导体片材上进行浸蚀、布线等制成的、能实现特定功能的一类半导体器件。而通过将上述半导体裸晶片31利用塑封材料32进行塑封封装可得到半导体芯片封装体3。半导体芯片封装体3设置于所述开口或空腔2内,半导体芯片封装体3包括与半导体芯片封装体内半导体裸晶片31的电极/焊盘电气连接,并从所述半导体裸晶片31向外延伸的封装体内部导电引线和/或布线33和外部电极34,外部电极34经内部导电引线和/或布线与半导体芯片封装体内的半导体裸晶片31上的电极/焊盘电气互连。半导体芯片封装体的外部电极34可以为金属铜层或覆盖了镍/金层的金属铜层。半导体芯片封装体3可以是具有InFO、WLCSP、eWLB、FOWLP、FC-BGA、FC-CSP、WB-BGA、QFN等封装结构或类似结构的半导体芯片封装体。
与图1所示的实施例不同的是,本实施例中部分开口或空腔2内用于安装半导体芯片封装体3,而另外的开口或空腔2用于安装其它被动电子元件7,被动电子元件包括但不限于电 容、电阻、电感等元件,封装材料4还用于填充所述开口或空腔内未被被动电子元件7占据的空间。
进一步地,本发明中半导体芯片封装体3的外部电极34是裸露在空气中的、或者被薄膜覆盖的;所述外部电极34是铜金属层或是有镍/金层覆盖的铜金属层;所述薄膜的材料为积聚层介电材料,可以为塑封材料、增层材料、或聚酰亚胺(Polyimide)等其它积聚层介电材料。
如本实施例中,嵌入式封装结构还包括至少覆盖所述线路板1的第二表面12、所述的封装材料4、所述半导体芯片封装体3和所述被动电子元件7的第一积聚层81;第一积聚层81为介电材料层,包括ABF增层、光敏感介电层、或其它介电材料层。
结合图2h所示,第一积聚层81在位于半导体芯片封装体外部电极、被动电子元件和线路板的线路层上方设有盲孔;第一积聚层上设有第一重布线层61,且所述第一积聚层81上的第一重布线层61经过所述盲孔与封装体的外部电极、被动电子元件和线路板上的线路层电气互连。线路板第一表面11上的封装材料4上还设有第二重布线层62,所述第二重布线层62经导电盲孔和线路板上的线路层或半导体芯片封装体的外部电极34或被动电子元件7电气互连。
进一步地,结合图2i、2j所示,第一重布线层61和第二重布线层62上覆盖有第二积聚层82,所述第二积聚层82上形成有分别与第一重布线层和第二重布线层电气互连的第三重布线层63,其中,第二积聚层为ABF增层、光敏感介电层、或其它介电材料层等。
另外,嵌入式封装结构还包括至少覆盖最外侧线路层的焊料掩膜10、设置在最外侧线路层上方所述焊料掩膜的开口,在所述开口中形成的焊盘,焊料掩膜10上方贴装有其它半导体封装器件和/或被动电子元件101,被动电子元件包括但不限于电容、电阻、电感等元件,半导体封装器件和/或被动电子元件101通过所述焊盘与第三重布线层电气互连。在本实施例中,第一积聚层和第二积聚层均已ABF增层为例进行说明,在其它实施例中第一积聚层和第二积聚层也可以为其它介电材料层。
上述实施例仅为本发明的一优选实施例,应当理解的是,在其它实施例中第一积聚层、第二积聚层、第一重布线层、第二重布线层及第三重布线层可以选择性设置,如仅设置第一积聚层、第一重布线层和第二重布线层;另外,在除上述积聚层和重布线层之外还可进一步设置其它用于电气连接的互连层,只要能达到其它半导体封装器件和/或被动电子元件101与半导体芯片封装体、被动电子元件或线路板电气连接的封装结构均属于本发明所保护的范围。
本发明的另一方面还提供了一种基于半导体芯片封装体的嵌入式封装结构的封装方法,包括以下步骤:
S1、提供线路板,其具有相对设置的第一表面和第二表面,所述线路板上设置有至少一个用于容置半导体芯片封装体以及至少一个用于容置被动电子元件的开口或空腔,且在所述线路板的第一表面上开口或空腔四周设置有模块对位标识;
S2、在所述线路板的第二表面上贴附粘接膜,并将所述半导体芯片封装体和被动电子元件置入所述开口或空腔,且使所述半导体芯片封装体、被动电子元件与粘接膜粘接固定;
S3、至少在所述线路板的第一表面、模块对位标识及所述开口或空腔上施加封装材料,使所述线路板的第一表面、模块对位标识被封装材料覆盖,以及使所述开口或空腔被封装材料及所述半导体芯片封装体和被动电子元件完全填充;
S4、去除所述粘接膜,并将所述线路板翻转;
S5、在所述线路板第二表面、半导体芯片封装体、被动电子元件及与所述线路板第二表面共平面的封装材料表面上覆盖一层以上积聚层;
S6、在所述积聚层上形成至少用于电气连接半导体芯片封装体、被动电子元件和线路板的重布线层。
具体地,以下结合附图所示对本发明一优选实施例中嵌入式封装结构的封装方法作详细说明。
参图2a所示,提供线路板1,其具有相对设置的第一表面11和第二表面12,线路板的第一表面11、第二表面12、以及位于第一表面11和第二表面12之间的区域分别设有线路层13。线路板1上包括至少一个用以容置半导体芯片封装体3和至少一个用以容置被动电子元件7的开口或空腔2。优选地,本实施例中包括多个开口或空腔2,分别用于容置半导体芯片封装体3和其它电子元件7。
模块对位标识5设置于线路板1的第一表面,且模块对位标识5的表面与线路板的第二表面分别对应线路板的最高表面与最低表面。
参图2b、2c所示,在线路板1的第二表面12上贴附粘接膜201,并将所述半导体芯片封装体3、被动电子元件7以倒置形态置入所述开口或空腔2,且使所述半导体芯片封装体3的外部电极、被动电子元件7与粘接膜201粘接固定于开口或空腔2内。
其中,与第一实施例中图1c所示的半导体芯片封装体32结构相同,本实施例中半导体芯片封装体3内有至少一颗半导体裸晶片31,且是带有塑封材料32封装的半导体芯片封装 体,半导体芯片封装体3包括内部导电引线和/或布线33和外部电极34,内部导电引线和/或布线33与半导体芯片封装体内的半导体裸晶片31上的电极/焊盘电气互连,外部电极34经内部导电引线和/或布线与半导体芯片封装体内的半导体裸晶片31上的电极和/或焊盘电气互连。
参图2d所示,在线路板的第一表面11、模块对位标识5上方以及填充所述开口或空腔2内未被半导体芯片封装体3、被动电子元件7占据的空间塑封形成一层封装材料4。
在该步骤中,还可对封装材料4进行平整化处理。
其中,封装材料4可以是模塑化合物(Molding compound)、环氧树脂、或环氧树脂/填料复合物等,其填充到开口或空腔2以及作为一个平坦堆积层而覆盖线路板1的第一表面11。
参图2e所示,去除所述粘接膜201,并将上述线路板1翻转。
参图2f、2g及2h所示,在翻转后的线路板1的第二表面12上形成至少覆盖线路板1的第二表面12、封装材料4、半导体芯片封装体3和被动电子元件7的第一积聚层81,并在半导体芯片封装体3的外部电极34和被动电子元件7的上方的第一积聚层81去除形成开口811,形成的开口811方式有激光打孔、光刻等。然后在第一积聚层81上通过开口811形成第一重布线层61(RDL);同样地,在线路板1的第一表面11上的封装材料4的表面同样可以利用激光开口的工艺去除对应的封装材料形成开口812,并在封装材料上通过开口812形成第二重布线层62。重布线层的形成方法包括金属着膜、干膜压合、曝光图案、显影、镀铜、去膜、铜蚀刻的一序列工艺;或者包括金属着膜、镀铜、干膜压合、曝光图案、显影、铜刻蚀、去膜的一序列工艺。
参图2i、2j所示,在第一重布线层61及第二重布线层62上方形成第二积聚层82,在第二积聚层82上形成有开口813,在线路板第一表面上的第二积聚层设置导电盲孔,并在第二积聚层81上通过开口813形成经导电盲孔和第一重布线层61和/或第二重布线层62电气互连的第三重布线层63。本实施例中第三重布线层分别位于封装结构的上下两侧。
参图2k所示,在嵌入式封装结构的最外侧线路层上形成焊料掩膜10,在最外侧线路层上方的焊料掩膜上进行开口,并在焊料掩膜的开口处的铜电极表面进行化镍浸金的工艺以沉积镍/金层后形成焊盘;
最后参图2l所示,在焊料掩膜10中开口的上方贴装半导体封装器件和/或被动电子元件101,所述半导体封装器件和/或被动电子元件通过所述焊盘与第三重布线层电气互连。
与现有技术相比,本发明中的半导体芯片封装体组装采用线路板嵌入式技术方案,可以 简化半导体芯片封装体的组装工艺流程,提高组装品质和性能,有效减小组装面积,具体包括:
半导体芯片封装体与线路板的电气连接无需焊锡连接方案,而采用简洁的铜重布线(RDL)方案,工艺稳定且可靠性高;
可满足更为精密的半导体芯片封装体的组装需求,如半导体芯片封装体的焊盘/焊盘间距可缩小到150微米/200微米以下;
半导体芯片封装体的嵌入式组装使线路板的表面面积得到充分释放,可以实现系统组装面积大幅缩减,缩减比例可以超过50%。
应当理解,以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (16)
1.一种基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述嵌入式封装结构包括:
线路板,其具有相对设置的第一表面和第二表面;
设于所述线路板内的、至少一个用以容置半导体芯片封装体的开口或空腔;
设置于所述开口或空腔内的半导体芯片封装体;
封装材料,至少用以覆盖线路板的第一表面及填充所述开口或空腔内未被半导体芯片封装体占据的空间;
重布线层,至少用于电气连接半导体芯片封装体和线路板。
2.根据权利要求1所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述线路板的第一表面设置有模块对位标识,所述模块对位标识的表面与线路板的第二表面分别对应所述线路板的最高表面与最低表面。
3.根据权利要求1所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述开口或空腔内还设有被动电子元件,所述被动电子元件包括电容、电阻、电感元件中的任一种或多种的组合。
4.根据权利要求1所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述半导体芯片封装体内有至少一颗半导体裸晶片,且是带有塑封材料封装的半导体芯片封装体。
5.根据权利要求4所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述半导体芯片封装体包含与半导体芯片封装体内半导体裸晶片的电极/焊盘电气连接,并从所述半导体裸晶片向外延伸的内部导电引线或布线。
6.根据权利要求5所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述半导体芯片封装体还包括与半导体裸晶片电气连接的外部电极,所述外部电极是裸露在空气中的、或者被薄膜覆盖的;所述外部电极的材料是铜金属层或是有镍/金层覆盖的铜金属层;所述薄膜的材料为积聚层介电材料,包括塑封材料、或增层材料、或聚酰亚胺。
7.根据权利要求3所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述封装材料还用于填充所述开口或空腔内未被被动电子元件占据的空间。
8.根据权利要求1或3所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述嵌入式封装结构还包括至少覆盖所述线路板的第二表面、所述封装材料、和所述半导体芯片封装体的第一积聚层;所述第一积聚层为介电材料层,包括ABF增层或光敏感介电层。
9.根据权利要求8所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述第一积聚层在位于半导体芯片封装体外部电极和线路板的线路层上方设有盲孔;所述第一积聚层上设有第一重布线层,且所述第一积聚层上的第一重布线层经过所述盲孔与半导体芯片封装体的外部电极和线路板上的线路层电气互连。
10.根据权利要求9所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述线路板第一表面上的封装材料上还设有第二重布线层,所述第二重布线层经导电盲孔和线路板上的线路层和/或半导体芯片封装体外部电极电气互连。
11.根据权利要求10所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述第一重布线层和/或第二重布线层上覆盖有第二积聚层,所述第二积聚层上形成有与第一重布线层和/或第二重布线层电气互连的第三重布线层,所述第二积聚层包括ABF增层或光敏感介电层。
12.根据权利要求11所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述嵌入式封装结构还包括至少覆盖最外侧线路层的焊料掩膜、和设置于所述焊料掩膜中的开口;所述掩模开口内的线路层形成连接外部元件的焊盘。
13.根据权利要求12所述的基于半导体芯片封装体的嵌入式封装结构,其特征在于,所述嵌入式封装结构还包括贴装焊料掩膜上方的半导体封装器件和/或被动电子元件,所述被动电子元件包括电容、电阻、电感元件中的任一种或多种的组合,所述半导体封装器件和/或被动电子元件通过所述焊盘和第三重布线层电气互连。
14.一种基于半导体芯片封装体的嵌入式封装结构的封装方法,其特征在于,所述封装方法包括以下步骤:
S1、提供线路板,其具有相对设置的第一表面和第二表面,所述线路板上设置有至少一个用于容置半导体芯片封装体的开口或空腔;
S2、在所述线路板的第二表面上贴附粘接膜,并将所述半导体芯片封装体置入所述开口或空腔,且使所述半导体芯片封装体与粘接膜粘接固定;
S3、至少在所述线路板的第一表面及所述开口或空腔上施加封装材料,使所述线路板的第一表面被封装材料覆盖,以及使所述开口或空腔被封装材料及所述半导体芯片封装体完全填充;
S4、去除所述粘接膜,并将所述线路板翻转;
S5、在所述线路板第二表面、半导体芯片封装体及与所述线路板第二表面共平面的封装材料表面上覆盖一层以上积聚层;
S6、在所述积聚层上形成至少用于电气连接半导体芯片封装体和线路板的的重布线层。
15.根据权利要求14所述的基于半导体芯片封装体的嵌入式封装结构的封装方法,其特征在于,所述步骤S6包括:
在位于半导体芯片封装体外部电极和线路板的线路层上方的第一积聚层设置盲孔,并形成经过所述盲孔与半导体芯片封装体的外部电极和线路板上的线路层电气互连的第一重布线层;
在线路板第一表面上的封装材料上设置第二重布线层;所述第二重布线层经导电盲孔和线路板上的线路层和/或半导体芯片封装体的外部电极电气互连;
在第一重布线层和第二重布线层上形成第二积聚层,并在第二积聚层上设置导电盲孔,并形成经导电盲孔电气连接第一重布线层和/或第二重布线层的第三重布线层。
16.根据权利要求15所述的基于半导体芯片封装体的嵌入式封装结构的封装方法,其特征在于,所述步骤S6后还包括:
在嵌入式封装结构的最外侧线路层上形成焊料掩膜,且在线路层上方的焊料掩膜上进行开口并形成相应焊盘;
在焊料掩膜上方贴装半导体封装器件和/或被动电子元件,所述半导体封装器件和/或被动电子元件通过所述焊盘与第三重布线层电气互连。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510712524 | 2015-10-28 | ||
CN2015107125248 | 2015-10-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106653730A true CN106653730A (zh) | 2017-05-10 |
Family
ID=58850845
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510845650.0A Pending CN106653730A (zh) | 2015-10-28 | 2015-11-27 | 基于半导体芯片封装体的嵌入式封装结构及其封装方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106653730A (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109817601A (zh) * | 2017-11-22 | 2019-05-28 | 日月光半导体制造股份有限公司 | 半导体设备封装 |
CN110112106A (zh) * | 2018-02-01 | 2019-08-09 | 财团法人工业技术研究院 | 芯片封装模块及包含该芯片封装模块的电路板结构 |
CN112951797A (zh) * | 2021-01-27 | 2021-06-11 | 维沃移动通信有限公司 | 指纹模组、电子设备及指纹模组加工方法 |
WO2022021799A1 (zh) * | 2020-07-31 | 2022-02-03 | 矽磐微电子(重庆)有限公司 | 半导体封装方法及半导体封装结构 |
WO2022206748A1 (zh) * | 2021-03-31 | 2022-10-06 | 矽磐微电子(重庆)有限公司 | 半导体封装方法及半导体封装结构 |
WO2024125547A1 (zh) * | 2022-12-16 | 2024-06-20 | 维沃移动通信有限公司 | 封装结构、电子设备和封装方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050161799A1 (en) * | 2004-01-27 | 2005-07-28 | Casio Computer Co., Ltd. | Semiconductor device having conducting portion of upper and lower conductive layers, and method of fabricating the same |
CN1649119A (zh) * | 2004-01-27 | 2005-08-03 | 卡西欧计算机株式会社 | 半导体器件 |
CN102142415A (zh) * | 2009-12-22 | 2011-08-03 | 飞兆半导体公司 | 具有嵌入式元件的集成电路封装 |
CN204424252U (zh) * | 2015-03-27 | 2015-06-24 | 蔡亲佳 | 半导体芯片的包埋式板级封装结构 |
-
2015
- 2015-11-27 CN CN201510845650.0A patent/CN106653730A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050161799A1 (en) * | 2004-01-27 | 2005-07-28 | Casio Computer Co., Ltd. | Semiconductor device having conducting portion of upper and lower conductive layers, and method of fabricating the same |
CN1649119A (zh) * | 2004-01-27 | 2005-08-03 | 卡西欧计算机株式会社 | 半导体器件 |
CN102142415A (zh) * | 2009-12-22 | 2011-08-03 | 飞兆半导体公司 | 具有嵌入式元件的集成电路封装 |
CN204424252U (zh) * | 2015-03-27 | 2015-06-24 | 蔡亲佳 | 半导体芯片的包埋式板级封装结构 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109817601A (zh) * | 2017-11-22 | 2019-05-28 | 日月光半导体制造股份有限公司 | 半导体设备封装 |
CN109817601B (zh) * | 2017-11-22 | 2022-09-13 | 日月光半导体制造股份有限公司 | 半导体设备封装 |
CN110112106A (zh) * | 2018-02-01 | 2019-08-09 | 财团法人工业技术研究院 | 芯片封装模块及包含该芯片封装模块的电路板结构 |
WO2022021799A1 (zh) * | 2020-07-31 | 2022-02-03 | 矽磐微电子(重庆)有限公司 | 半导体封装方法及半导体封装结构 |
CN112951797A (zh) * | 2021-01-27 | 2021-06-11 | 维沃移动通信有限公司 | 指纹模组、电子设备及指纹模组加工方法 |
CN112951797B (zh) * | 2021-01-27 | 2022-10-14 | 维沃移动通信有限公司 | 指纹模组、电子设备及指纹模组加工方法 |
WO2022206748A1 (zh) * | 2021-03-31 | 2022-10-06 | 矽磐微电子(重庆)有限公司 | 半导体封装方法及半导体封装结构 |
WO2024125547A1 (zh) * | 2022-12-16 | 2024-06-20 | 维沃移动通信有限公司 | 封装结构、电子设备和封装方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106653730A (zh) | 基于半导体芯片封装体的嵌入式封装结构及其封装方法 | |
RU2327311C2 (ru) | Способ встраивания компонента в основание | |
RU2297736C2 (ru) | Способ встраивания компонента в основание и формирования электрического контакта с компонентом | |
US5689091A (en) | Multi-layer substrate structure | |
TWI664696B (zh) | 用於嵌入式半導體裝置封裝的電性互連結構及其製造方法 | |
CN102956594B (zh) | 带有引线框连接的功率覆盖结构 | |
US7838967B2 (en) | Semiconductor chip having TSV (through silicon via) and stacked assembly including the chips | |
CN103201836A (zh) | 具有面阵单元连接体的可堆叠模塑微电子封装 | |
CN104051395A (zh) | 芯片堆叠封装及其方法 | |
CN101266962B (zh) | 半导体器件及其制造方法 | |
KR20120098857A (ko) | 마이크로전자 패키지 기판을 위한 다중 표면 마감 | |
KR20070045929A (ko) | 전자 부품 내장 기판 및 그 제조 방법 | |
CN106816416A (zh) | 半导体嵌入式混合封装结构及其制作方法 | |
CN104428892A (zh) | 用于基板核心层的方法和装置 | |
TWI471991B (zh) | 半導體封裝 | |
US6596620B2 (en) | BGA substrate via structure | |
CN106373934A (zh) | 半导体封装结构及制造方法 | |
US20120247822A1 (en) | Coreless layer laminated chip carrier having system in package structure | |
US11081370B2 (en) | Methods of manufacturing an encapsulated semiconductor device | |
CN205264695U (zh) | 基于半导体芯片封装体的嵌入式封装结构 | |
KR20150065029A (ko) | 인쇄회로기판, 그 제조방법 및 반도체 패키지 | |
CN111261532A (zh) | 一种低rdson三维堆叠集成封装结构及其制备方法 | |
US20060087010A1 (en) | IC substrate and manufacturing method thereof and semiconductor element package thereby | |
CN215266296U (zh) | 大板级扇出基板预埋芯片的封装结构 | |
KR102205195B1 (ko) | 반도체 칩 적층 패키지 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170510 |