CN106504718A - 一种驱动电路 - Google Patents

一种驱动电路 Download PDF

Info

Publication number
CN106504718A
CN106504718A CN201611246748.5A CN201611246748A CN106504718A CN 106504718 A CN106504718 A CN 106504718A CN 201611246748 A CN201611246748 A CN 201611246748A CN 106504718 A CN106504718 A CN 106504718A
Authority
CN
China
Prior art keywords
goa unit
goa
grade
clock
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611246748.5A
Other languages
English (en)
Inventor
杜鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201611246748.5A priority Critical patent/CN106504718A/zh
Priority to PCT/CN2017/071161 priority patent/WO2018120308A1/zh
Priority to US15/327,551 priority patent/US10290275B2/en
Publication of CN106504718A publication Critical patent/CN106504718A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明提供一种驱动电路,该驱动电路包括第一时钟信号线,第二时钟信号线、n级GOA单元以及n条扫描线,所述第一时钟信号线与所述第二时钟信号线相对设置;每一级GOA单元对应设置一扫描线,相邻两级GOA单元位于所述扫描线的两侧,靠近所述第一时钟信号线的GOA单元与所述第一时钟信号线连接;靠近所述第二时钟信号线的GOA单元与所述第二时钟信号线连接;第n级GOA单元分别与第n‑1级GOA单元、第n+1级GOA单元连接。本发明的驱动电路,能够减小面板的尺寸。

Description

一种驱动电路
【技术领域】
本发明涉及液晶显示器技术领域,特别是涉及一种驱动电路。
【背景技术】
GOA(Gate driver On Array)技术现在已经在面板中被广泛采用,它可以节省Gate IC的成本,也能够更好的实现无边框结构设计,是未来面板设计的一个重要技术,另外窄边框(Silm Border)的产品也是现在一个流行的趋势,把GOA和窄边框设计结合起来是面板设计中的一个重要内容。
通常,每一条栅极线由一级GOA电路驱动,在面板外围可供GOA电路布线的区域高度和亚像素的高度是相同的。对于分辨率低的面板,由于亚像素尺寸大,外围的GOA电路有的布线高度较大,因此布局设计相对简单,也比较容易满足窄边框设计的需求。当面板的分辨率提高时,比如从FHD提高到UHD,像素的长度和宽度都减小为原来的1/2,外围区域每一级GOA电路的布线空间高度也相应的减小为原来的1/2,这时可能就需要加大布线空间的宽度来进行布局,但这样的做法会使得外围的边框宽度增加,对窄边框设计是非常不利的。
因此,有必要提供一种驱动电路,以解决现有技术所存在的问题。
【发明内容】
本发明的目的在于提供一种驱动电路,能够减小GOA区域的宽度。
为解决上述技术问题,本发明提供一种驱动电路,其包括:
第一时钟信号线,第二时钟信号线、n级GOA单元以及n条扫描线,所述第一时钟信号线与所述第二时钟信号线相对设置;
每一级GOA单元对应设置一扫描线,相邻两级GOA单元位于所述扫描线的两侧,靠近所述第一时钟信号线的GOA单元与所述第一时钟信号线连接;靠近所述第二时钟信号线的GOA单元与所述第二时钟信号线连接;
第n级GOA单元分别与第n-1级GOA单元、第n+1级GOA单元连接。
本发明还提供一种驱动电路,其包括:
第一时钟信号线组,第二时钟信号线组、n行GOA单元组、2n条扫描线;所述第一时钟信号线组与所述第二时钟信号线组相对设置;每一行GOA单元组对应设置两条扫描线;
相邻两行GOA单元组位于所述扫描线的两侧,靠近所述第一时钟信号线组的GOA单元组与所述第一时钟信号线组连接;靠近所述第二时钟信号线组的GOA单元组与所述第二时钟信号线组连接;
第n行GOA单元组分别与第n-1行GOA单元组和第n+1行GOA单元组连接。
本发明的驱动电路,将奇数级和偶数级的GOA单元分布在面板的两侧,同时将时钟信号线分布在面板的两侧,从而减小GOA区域的宽度。
【附图说明】
图1为现有驱动电路的一结构示意图。
图2是现有面板外围驱动布线区域的一结构示意图。
图3是现有面板外围驱动布线区域的另一结构示意图。
图4为现有驱动电路的另一结构示意图。
图5为本发明驱动电路的一结构示意图。
图6是本发明面板外围驱动布线区域的一结构示意图。
图7为本发明驱动电路的另一结构示意图。
【具体实施方式】
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是以相同标号表示。
请参照图1至4,图1为现有驱动电路的一结构示意图。
如图1所示,本实施例的驱动电路为GOA电路,其包括4条时钟信号线,左侧和右侧各有两条时钟信号线,其中一条时钟信号线用于输入CK信号、另一条时钟信号线用于输入XCK信号。位于左侧和右侧共设置4级GOA单元,分别为101-108,每一级GOA单元会输出两个信号G(n)和ST(n),G(n)信号用于控制对应的栅极线,ST(n)信号用于将第n+1级的GOA电路打开,同时也会连接第n-1级GOA电路的下拉控制部分,第一级电路的ST信号可以有两种方式产生,由Dummy级输出或者是由驱动IC直接给出。
正向扫描时,左侧的第一级GOA单元101向第二级GOA单元102输入级联信号ST1、左侧的第二级GOA单元102向第三级GOA单元103输入级联信号ST2、左侧的第三级GOA单元103向第四级GOA单元104输入级联信号ST3。
反向扫描时,左侧的第四级GOA单元104向第三级GOA单元输入级联信号ST4、左侧的第三级GOA单元103向第二级GOA单元输入级联信号ST3、左侧的第二级GOA单元102向第一级GOA单元101输入级联信号ST2。右侧的四级GOA单元的级联方式与左侧的GOA单元类似。
图2是面板外围GOA布线区域的示意图。通常,每一条栅极线的信号都是由一级GOA单元产生,相应的,每一级GOA单元的布线区域201的高度和亚像素202的高度相同,如图2中的h所示,GOA布线区域201的宽度为w1,该宽度则直接决定了面板边框的尺寸。
由于亚像素的尺寸和面板的分辨率相关,因此当面板的分辨率增大时,亚像素的高度会减小。如图3所示,当分辨率由FHD增大到UHD时,亚像素204的高度缩小一半,也即为h/2。相应的,外围GOA单元的布线区域203的高度也相应的缩小1/2。由于在不同分辨率下的GOA电路架构是基本相同的,因此在布线空间高度减小的情况下,需要加大布线区域的宽度才能够摆放GOA单元的元件,此时布线区域的宽度为w2。对比图3和图2两种面板GOA区域的宽度,可以看出UHD的GOA区域的宽度会大于FHD的GOA区域的宽度,即w2>w1。由此可以看出,当面板的分辨率提高之后,采用GOA架构的面板由于外围布线区域的宽度增大,从而导致面板的边框变宽。
返回图1,GOA布线区的宽度主要是由两部分组成,CK信号线和GOA电路区域,如图1中虚线框所示的部分。
图1中的面板采用两条时钟信号线,而更高分辨率的面板往往会采用更多的CK信号,比如8个或者12个,从而占用面板外围区域较多的空间。在一实施方式中,面板采用4条时钟信号线,如图4所示。该GOA电路每侧设置七级COA单元,分别为301-314;正向扫描时,左侧的第一级GOA单元301向第三级GOA单元303输入级联信号ST1、左侧的第二级GOA单元302向第四级GOA单元304输入级联信号ST2、左侧的第三级GOA单元303向第五级GOA单元305输入级联信号ST3。左侧的第四级GOA单元304向第六级GOA单元306输入级联信号ST4。左侧的第五级GOA单元305向第七级GOA单元307输入级联信号ST5。
反向扫描时,后面级数的GOA单元分别向前面级数的GOA单元输入级联信号ST7-ST3。右侧的七级GOA单元的级联方式与左侧的GOA单元类似。
请参照图5,图5为本发明驱动电路的一结构示意图。
如图5所示,在本实施例中的GOA电路为GOA电路,其包括第一时钟信号线11,第二时钟信号线12、四级GOA单元401-404以及4条扫描线41-44。每一级GOA单元对应设置一扫描线。所述第一时钟信号线11与所述第二时钟信号线12相对设置,其中第一时钟信号线11用于输入第一时钟信号CK,第二时钟信号线12用于输入第二时钟信号XCK。所述第一时钟信号CK和所述第二时钟信号XCK的极性相反。
第一级GOA单元401与第二级GOA单元402分别位于扫描线41-44的两侧,第二级GOA单元402与第三级GOA单元403也位于扫描线41-44的两侧,第三级GOA单元403与第四级GOA单元404位于扫描线41-44的两侧。具体地,奇数级的GOA单元401、403位于扫描线的左侧且与第一时钟信号线11连接,偶数级的GOA单元402、404位于扫描线的右侧且与所述第二时钟信号线12连接。
以第2级GOA单元为例,其中第2级GOA单元402分别与第1级GOA单元401、第3级GOA单元403连接。
其中,每级GOA单元包括第一极传信号输入端、第二极传信号输入端、信号输出端;每级GOA单元的信号输出端连接对应的扫描线。其中,所述信号输出端用于输出扫描信号。
所述第2级GOA单元402的第一极传信号输入端45与所述第1级GOA单元401的信号输出端48连接;具体地,第1条扫描线41的左侧与所述第1级GOA单元401的信号输出端48与连接,且第1条扫描线41的右侧与第2级GOA单元402的第一极传信号输入端45连接。
所述第2级GOA单元的第二极传信号输入端46与所述第3级GOA单元的信号输出端50连接。
所述第2级GOA单元的信号输出端47与所述第3级GOA单元的第一级传信号输入端49以及第1级GOA单元401的第二级传信号输入端51连接。其中所述第2级GOA单元的信号输出端47连接第2条扫描线42,所述第3级GOA单元的第一级传信号输入端49以及第1级GOA单元401的第二级传信号输入端51与第2条扫描线42连接。
可以理解的,其余级的GOA单元的连接方式与此类似。
当n大于4时,第2k+1级(也即奇数级)GOA单元位于扫描线的第一侧,第2(k+1)级(也即偶数级)的GOA单元位于所述扫描线的第二侧,其中k大于等于0小于n。第一侧为左侧,第二侧为右侧。
当正向扫描时,所述第1级GOA单元的第一极传信号输入端的信号由驱动芯片提供。
当n大于4时,第1级以外的其他级GOA单元中,所述第n级GOA单元的第一极传信号输入端与所述第n-1级GOA单元的信号输出端连接;
所述第n级GOA单元的第二极传信号输入端与所述第n+1级GOA单元的信号输出端连接。
所述第n级GOA单元的信号输出端与所述第n+1级GOA单元的第一极传信号输入端、以及所述第n-1级GOA单元的第二极传信号输入端连接。
所述第n级GOA单元的信号输出端与对应的扫描线连接,所述第n+1级GOA单元的第一极传信号输入端以及所述第n-1级GOA单元的第二极传信号输入端与所述第n级GOA单元对应的扫描线连接。
可以理解的,第一级GOA单元401由驱动芯片给出的ST信号打开,它输出的扫描信号G1一方面驱动对应的栅极线41,另一方面也作为第二级GOA单元402的起始信号,将第二级GOA单元402打开。从第二级GOA单元402开始,它的输出就有三个作用,首先是驱动第2条栅极线42,其次将输出信号传递到第一级GOA单元401中,将第一级GOA单元401的扫描线对应的输出端和Q点的电位拉低,以及将输出信号传递到第三级GOA单元403中,将第三级GOA单元403的Q点打开。也即,第2级GOA单元的信号输出端47输出的信号不仅用于向第2条扫描线42提供扫描信号,也用于向第1级GOA单元提供下拉信号以及向第3级GOA单元提供STV信号。
由于面板的每一侧仅有一条时钟信号线,即一个CK信号,比图1中的面板的GOA布线区域的CK信号线所占用的宽度就降低了1/2。
另外,由于采用这种架构之后,驱动两行像素所需的GOA单元分别位于面板的两侧。因此,如图6所示,每一级GOA区域205可以占用两行像素204的空间,即GOA区域205的高度增加到传统架构的两倍。如图6所示,每一级GOA单元的布线空间高度增大到h,即亚像素204高度的两倍,这样在GOA的布局设计时就可以用高度换取宽度,减小GOA区域的宽度,此时GOA区域205的宽度为w3,也即小于图3中GOA区域203的宽度,也即w3<w2,从而减小面板的尺寸。
本发明的驱动电路,将奇数级和偶数级的GOA单元分布在面板的两侧,同时将时钟信号线分布在面板的两侧,从而减小GOA区域的宽度。
请参照图7,图7为本发明驱动电路的另一结构示意图。
如图7所示,本实施例的驱动电路为GOA电路,其包括第一时钟信号线组71、72,第二时钟信号线组73、74、4行GOA单元组以及8条扫描线61-68。
所述第一时钟信号线组与所述第二时钟信号线组相对设置;所述第一时钟信号线组包括第一时钟信号线71和第二时钟信号线72;所述第二时钟信号线组包括第三时钟信号线73和第四时钟信号线74。
所述第一时钟信号线71用于输入第一时钟信号CK1,所述第二时钟信号线72用于输入第二时钟信号CK2;所述第三时钟信号线73用于输入第三时钟信号CK3,所述第四时钟信号线74用于输入第四时钟信号CK4。在一实施方式中,第一时钟信号CK1与第三时钟信号CK3的极性相反、第二时钟信号CK2和第四时钟信号CK4的极性相反。
第1行GOA单元组为第一级GOA单元501和第二级GOA单元502;第2行GOA单元组为第三级GOA单元503和第四级GOA单元504;第3行GOA单元组为第五级GOA单元505和第六级GOA单元506;第6行GOA单元组为第七级GOA单元507和第八级GOA单元508;也即每行GOA单元组包括两级GOA单元。
每一行GOA单元组对应设置两条扫描线;比如第一级GOA单元501至第八级GOA单元508分别连接第一条扫描线61至第八条扫描线68;也即每一级GOA单元对应设置一条扫描线。
相邻两行GOA单元组位于所述扫描线的两侧,比如第1、3行GOA单元组位于扫描线的左侧,第2、4行GOA单元组位于扫描线的右侧。第1、3行GOA单元组与所述第一时钟信号线组连接;第2、4行GOA单元组与所述第二时钟信号线组连接。
第2k+1行(奇数行)的GOA单元组位于所述扫描线的第一侧,第2(k+1)级(偶数行)的GOA单元组位于所述扫描线的第二侧,其中k大于等于0小于n。其中第一侧为左侧、第二侧为右侧。
第2k+1行的GOA单元组与所述第一时钟信号线组连接,其中每级GOA单元对应连接所述第一时钟信号线组中的一条时钟信号线。第2(k+1)行的GOA单元组与所述第二时钟信号线组连接,其中每级GOA单元对应连接所述第二时钟信号线组一条时钟信号线。
以第2行GOA单元组为例,其中第2行GOA单元组分别与第1行GOA单元组和第3行GOA单元组连接。
图中4行GOA单元组包括8级GOA单元;每个GOA单元包括第一极传信号输入端、第二极传信号输入端以及信号输出端;
以第3级GOA单元为例,所述第3级GOA单元503的第一极传信号输入端81与第1级GOA单元的信号输出端84连接;
所述第3级GOA单元503的第二极传信号输入端82与第5级GOA单元的信号输出端85连接;
第3级GOA单元的信号输出端83与所述第5级GOA单元的第一极传信号输入端86以及所述第1级GOA单元的第二极传信号输入端87连接。
所述第3级GOA单元的信号输出端83与第三条扫描线63的一端连接,所述第5级GOA单元的第一极传信号输入端86以及所述第1级GOA单元的第二极传信号输入端87与第三条扫描线63的另一端连接。
当正向扫描时,所述第一级GOA单元的第一极传信号输入端的信号由驱动芯片提供。
可以理解的,第一级GOA单元501由驱动芯片给出的ST信号打开,它输出的扫描信号G1一方面驱动对应的栅极线61,另一方面也作为第三级GOA单元503的起始信号,将第三级GOA单元503打开。第三级GOA单元503的输出就有三个作用,首先是驱动第3条栅极线63,其次将输出信号传递到第一级GOA单元501中,将第一级GOA单元501的扫描线对应的输出端和Q点的电位拉低,以及将输出信号传递到第五级GOA单元505中,将第五级GOA单元505的Q点打开。也即,第3级GOA单元的信号输出端83输出的信号不仅用于向第3条扫描线63提供扫描信号,也用于向第1级GOA单元提供下拉信号以及向第5级GOA单元提供STV信号。
当n大于4时,所有n行GOA单元组包括2n级GOA单元;每个GOA单元包括第一极传信号输入端、第二极传信号输入端以及信号输出端。第n行GOA单元组分别与第n-1行GOA单元组和第n+1行GOA单元组连接。
除第一级GOA单元以外的其他GOA单元中,所述第n级GOA单元的第一极传信号输入端与第n-2级GOA单元的信号输出端连接;
所述第n级GOA单元的第二极传信号输入端与第n+2级GOA单元的信号输出端连接;
第n级GOA单元的信号输出端与所述第n+2级GOA单元的第一极传信号输入端以及所述第n-2级GOA单元的第二极传信号输入端连接。
每一级GOA单元对应设置一条扫描线,所述第n级GOA单元的信号输出端与对应的扫描线的一端连接,所述第n+2级GOA单元的第一极传信号输入端以及所述第n-2级GOA单元的第二极传信号输入端与所述第n级GOA单元对应的扫描线的另一端连接。
可以理解的,第一时钟信号线组和第二时钟信号线组可以包括3条以上的时钟信号线,每行GOA单元组也可以包括3个以上的GOA单元。一般的GOA电路设计中,时钟信号的数量一般都是偶数,比如6,8,12等。
在本实施例中,由于面板的两侧各设置两条CK信号线,且相邻两行GOA单元组位于扫描线的两侧,因此与上实施例相同,使得每一级GOA单元所占用的高度为亚像素的两倍,从而缩减了GOA布线区域的宽度,进而减小了面板的尺寸。
本发明的驱动电路,将奇数行和偶数行的GOA单元组分布在面板的两侧,同时将时钟信号线分布在面板的两侧,从而减小了GOA区域的宽度。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (10)

1.一种驱动电路,其特征在于,包括:第一时钟信号线,第二时钟信号线、n级GOA单元以及n条扫描线,所述第一时钟信号线与所述第二时钟信号线相对设置;
每一级GOA单元对应设置一扫描线,相邻两级GOA单元位于所述扫描线的两侧,靠近所述第一时钟信号线的GOA单元与所述第一时钟信号线连接;靠近所述第二时钟信号线的GOA单元与所述第二时钟信号线连接;
第n级GOA单元分别与第n-1级GOA单元、第n+1级GOA单元连接。
2.根据权利要求1所述的驱动电路,其特征在于,
所述GOA单元包括第一极传信号输入端、第二极传信号输入端、信号输出端;
所述第n级GOA单元的第一极传信号输入端与所述第n-1级GOA单元的信号输出端连接;
所述第n级GOA单元的第二极传信号输入端与所述第n+1级GOA单元的信号输出端连接;
所述第n级GOA单元的信号输出端与所述第n+1级GOA单元的第一极传信号输入端以及所述第n-1级GOA单元的第二极传信号输入端连接。
3.根据权利要求2所述的驱动电路,其特征在于,
所述第n级GOA单元的信号输出端与对应的扫描线的一端连接,所述第n+1级GOA单元的第一极传信号输入端以及所述第n-1级GOA单元的第二极传信号输入端与所述第n级GOA单元对应的扫描线的另一端连接。
4.根据权利要求1所述的驱动电路,其特征在于,
第2k+1级的GOA单元位于所述扫描线的第一侧,第2(k+1)级的GOA单元位于所述扫描线的第二侧,其中k大于等于0小于n。
5.根据权利要求1所述的驱动电路,其特征在于,
所述第一时钟信号线用于输入第一时钟信号,所述第二时钟信号线用于输入第二时钟信号,所述第一时钟信号和所述第二时钟信号的极性相反。
6.一种驱动电路,其特征在于,包括:第一时钟信号线组,第二时钟信号线组、n行GOA单元组、2n条扫描线;所述第一时钟信号线组与所述第二时钟信号线组相对设置;每一行GOA单元组对应设置两条扫描线;
相邻两行GOA单元组位于所述扫描线的两侧,靠近所述第一时钟信号线组的GOA单元组与所述第一时钟信号线组连接;靠近所述第二时钟信号线组的GOA单元组与所述第二时钟信号线组连接;
第n行GOA单元组分别与第n-1行GOA单元组和第n+1行GOA单元组连接。
7.根据权利要求6所述的驱动电路,其特征在于,
所述GOA单元组包括第一GOA单元和第二GOA单元;
第n行GOA单元组的第一GOA单元分别与第n-1行GOA单元组的第一GOA单元、第n+1行GOA单元组的第一GOA单元连接;
第n行GOA单元组的第二GOA单元分别与第n-1行GOA单元组的第二GOA单元、第n+1行GOA单元组的第二GOA单元连接。
8.根据权利要求7所述的驱动电路,其特征在于,
所有n行GOA单元组包括2n级GOA单元;所述GOA单元包括第一极传信号输入端、第二极传信号输入端以及信号输出端;
所述第n级GOA单元的第一极传信号输入端与第n-2级GOA单元的信号输出端连接;
所述第n级GOA单元的第二极传信号输入端与第n+2级GOA单元的信号输出端连接;
第n级GOA单元的信号输出端与所述第n+2级GOA单元的第一极传信号输入端以及所述第n-2级GOA单元的第二极传信号输入端连接。
9.根据权利要求8所述的驱动电路,其特征在于,
每一级GOA单元对应设置一条扫描线,所述第n级GOA单元的信号输出端与对应的扫描线的一端连接,所述第n+2级GOA单元的第一极传信号输入端以及所述第n-2级GOA单元的第二极传信号输入端与所述第n级GOA单元对应的扫描线的另一端连接。
10.根据权利要求7所述的驱动电路,其特征在于,
第2k+1行的GOA单元组位于所述扫描线的第一侧,第2(k+1)级的GOA单元组位于所述扫描线的第二侧,其中k大于等于0小于n。
CN201611246748.5A 2016-12-29 2016-12-29 一种驱动电路 Pending CN106504718A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201611246748.5A CN106504718A (zh) 2016-12-29 2016-12-29 一种驱动电路
PCT/CN2017/071161 WO2018120308A1 (zh) 2016-12-29 2017-01-13 一种驱动电路
US15/327,551 US10290275B2 (en) 2016-12-29 2017-01-13 Driving circuit for multiple GOA units minimizing display border width

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611246748.5A CN106504718A (zh) 2016-12-29 2016-12-29 一种驱动电路

Publications (1)

Publication Number Publication Date
CN106504718A true CN106504718A (zh) 2017-03-15

Family

ID=58334691

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611246748.5A Pending CN106504718A (zh) 2016-12-29 2016-12-29 一种驱动电路

Country Status (3)

Country Link
US (1) US10290275B2 (zh)
CN (1) CN106504718A (zh)
WO (1) WO2018120308A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111986606A (zh) * 2020-08-17 2020-11-24 武汉华星光电技术有限公司 显示面板和显示装置
CN113539203A (zh) * 2021-06-29 2021-10-22 北海惠科光电技术有限公司 一种显示面板的驱动装置、显示装置
CN113781913A (zh) * 2021-09-10 2021-12-10 厦门天马显示科技有限公司 显示面板及显示装置

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10311820B2 (en) * 2017-09-13 2019-06-04 Shenzhen China Star Optoelectronics Technology Co., Ltd Over current protection circuit and liquid crystal display
CN114402379A (zh) 2019-12-11 2022-04-26 谷歌有限责任公司 使用减少数量的显示特性测量的显示模块的颜色校准
US11412120B2 (en) 2020-12-31 2022-08-09 Google Llc Reducing a hole-in-active-area size for flexible displays
US11488533B2 (en) 2021-08-03 2022-11-01 Google Llc Delaying anode voltage reset for quicker response times in OLED displays
US11842678B2 (en) 2021-10-12 2023-12-12 Google Llc High-brightness mode on an OLED display
CN113964136B (zh) * 2021-10-13 2022-12-06 深圳市华星光电半导体显示技术有限公司 一种阵列基板及显示面板

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000347628A (ja) * 1999-06-02 2000-12-15 Casio Comput Co Ltd 表示装置及び撮像装置
CN1407527A (zh) * 2001-09-03 2003-04-02 三星电子株式会社 液晶显示装置
CN1797155A (zh) * 2004-12-31 2006-07-05 Lg.菲利浦Lcd株式会社 液晶显示器件
CN1841484A (zh) * 2005-03-30 2006-10-04 三星电子株式会社 门驱动器电路和具有门驱动器电路的显示设备
US20080174580A1 (en) * 2006-10-13 2008-07-24 Au Optronics Corporation Gate Driver and Driving Method Thereof in Liquid Crystal Display
CN102414735A (zh) * 2009-06-25 2012-04-11 株式会社半导体能源研究所 显示设备和电子设备
CN103730093A (zh) * 2013-12-26 2014-04-16 深圳市华星光电技术有限公司 一种阵列基板驱动电路、阵列基板及相应的液晶显示器
CN103943085A (zh) * 2014-04-02 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路、显示装置和分区域显示的驱动方法
CN104599657A (zh) * 2015-03-04 2015-05-06 京东方科技集团股份有限公司 双栅像素结构的驱动电路、方法、显示面板和显示装置
CN104658506A (zh) * 2015-03-18 2015-05-27 合肥京东方光电科技有限公司 移位寄存器、栅极驱动电路及其驱动方法、显示面板
CN105355175A (zh) * 2015-11-24 2016-02-24 深圳市华星光电技术有限公司 液晶驱动电路与栅极驱动面板

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7639226B2 (en) * 2004-05-31 2009-12-29 Lg Display Co., Ltd. Liquid crystal display panel with built-in driving circuit
KR101157940B1 (ko) * 2005-12-08 2012-06-25 엘지디스플레이 주식회사 게이트 구동회로 및 이의 리페어방법
US20080211760A1 (en) * 2006-12-11 2008-09-04 Seung-Soo Baek Liquid Crystal Display and Gate Driving Circuit Thereof
KR101437867B1 (ko) * 2007-10-16 2014-09-12 삼성디스플레이 주식회사 표시 장치와 그 구동 장치 및 구동 방법
TWI413050B (zh) * 2009-03-17 2013-10-21 Au Optronics Corp 高可靠度閘極驅動電路
CN101510416B (zh) * 2009-04-03 2012-02-08 友达光电股份有限公司 高可靠度栅极驱动电路
KR101350635B1 (ko) * 2009-07-03 2014-01-10 엘지디스플레이 주식회사 듀얼 쉬프트 레지스터
CN103050106B (zh) * 2012-12-26 2015-02-11 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
US9741301B2 (en) * 2014-04-17 2017-08-22 Shenzhen China Star Optoelectronics Technology Co., Ltd Driving circuit of display panel, display device, and method for driving the driving circuit of the display panel
CN105469761B (zh) * 2015-12-22 2017-12-29 武汉华星光电技术有限公司 用于窄边框液晶显示面板的goa电路

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000347628A (ja) * 1999-06-02 2000-12-15 Casio Comput Co Ltd 表示装置及び撮像装置
CN1407527A (zh) * 2001-09-03 2003-04-02 三星电子株式会社 液晶显示装置
CN1797155A (zh) * 2004-12-31 2006-07-05 Lg.菲利浦Lcd株式会社 液晶显示器件
CN1841484A (zh) * 2005-03-30 2006-10-04 三星电子株式会社 门驱动器电路和具有门驱动器电路的显示设备
US20080174580A1 (en) * 2006-10-13 2008-07-24 Au Optronics Corporation Gate Driver and Driving Method Thereof in Liquid Crystal Display
CN102414735A (zh) * 2009-06-25 2012-04-11 株式会社半导体能源研究所 显示设备和电子设备
CN103730093A (zh) * 2013-12-26 2014-04-16 深圳市华星光电技术有限公司 一种阵列基板驱动电路、阵列基板及相应的液晶显示器
CN103943085A (zh) * 2014-04-02 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路、显示装置和分区域显示的驱动方法
CN104599657A (zh) * 2015-03-04 2015-05-06 京东方科技集团股份有限公司 双栅像素结构的驱动电路、方法、显示面板和显示装置
CN104658506A (zh) * 2015-03-18 2015-05-27 合肥京东方光电科技有限公司 移位寄存器、栅极驱动电路及其驱动方法、显示面板
CN105355175A (zh) * 2015-11-24 2016-02-24 深圳市华星光电技术有限公司 液晶驱动电路与栅极驱动面板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111986606A (zh) * 2020-08-17 2020-11-24 武汉华星光电技术有限公司 显示面板和显示装置
CN113539203A (zh) * 2021-06-29 2021-10-22 北海惠科光电技术有限公司 一种显示面板的驱动装置、显示装置
CN113781913A (zh) * 2021-09-10 2021-12-10 厦门天马显示科技有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
US20180277051A1 (en) 2018-09-27
WO2018120308A1 (zh) 2018-07-05
US10290275B2 (en) 2019-05-14

Similar Documents

Publication Publication Date Title
CN106504718A (zh) 一种驱动电路
JP5512284B2 (ja) 液晶表示装置、液晶表示装置の駆動方法、テレビジョン受像機
CN105096865B (zh) 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
JP5214601B2 (ja) 液晶表示装置、液晶表示装置の駆動方法、及びテレビジョン受像機
US6380919B1 (en) Electro-optical devices
CN101154006B (zh) 液晶显示器
CN107346650A (zh) 显示面板、显示装置和扫描驱动方法
US10297220B2 (en) Gate driving circuit and corresponding display device
DE102005029995B4 (de) Anzeigevorrichtung und Ansteuerungsverfahren derselben
CN106652948A (zh) 一种驱动电路及显示面板
CN105261339B (zh) 液晶显示设备及液晶面板与液晶面板的驱动方法
DE10259326A1 (de) Flüssigkristallanzeige
JPS6249398A (ja) マトリクス表示パネル
CN103714789A (zh) 显示板
TWI410729B (zh) 液晶顯示器及其液晶顯示面板
CN101896961A (zh) 液晶显示装置、液晶显示装置的驱动方法、以及电视接收机
CN111768740B (zh) 显示面板及其驱动方法、显示装置
CN105097873A (zh) 阵列基板及显示装置
US20180210254A1 (en) Liquid crystal display circuit and method for driving the same
JP2003050568A (ja) マトリクス型画像表示装置
KR101243812B1 (ko) 액정 표시장치의 구동장치와 그의 구동방법
CN113920956B (zh) 驱动电路、驱动方法和显示设备
CN103592800A (zh) 液晶显示面板和液晶显示装置
CN101625494B (zh) 显示装置以及显示装置的驱动方法
US9905153B2 (en) Gate driving circuit and display device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170315