CN113964136B - 一种阵列基板及显示面板 - Google Patents

一种阵列基板及显示面板 Download PDF

Info

Publication number
CN113964136B
CN113964136B CN202111191008.7A CN202111191008A CN113964136B CN 113964136 B CN113964136 B CN 113964136B CN 202111191008 A CN202111191008 A CN 202111191008A CN 113964136 B CN113964136 B CN 113964136B
Authority
CN
China
Prior art keywords
line
lines
array substrate
clock signal
connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111191008.7A
Other languages
English (en)
Other versions
CN113964136A (zh
Inventor
陈志祥
王添鸿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202111191008.7A priority Critical patent/CN113964136B/zh
Priority to PCT/CN2021/126693 priority patent/WO2023060649A1/zh
Publication of CN113964136A publication Critical patent/CN113964136A/zh
Application granted granted Critical
Publication of CN113964136B publication Critical patent/CN113964136B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请实施例公开了一种阵列基板及显示面板。本申请实施例提供的阵列基板包括多个GOA单元、多条时钟信号线以及多条通信线。其中,多条通信线的长度相同,时钟信号线与GOA单元之间具有绕线区。通信线在绕线区弯折设置。在绕线区内,多条通信线在靠近时钟信号线或在靠近GOA单元至少一侧的侧向电容相同。通过这样的绕线设计,可以使通信线在同侧的侧向电容匹配一致。由此,解决了不同行的通信线与周围走线产生的侧向电容不同的问题。另外,由于在绕线区中对通信线进行了绕线设计,使不同行的通信线的总长度一致,也解决了不同行的通信线电阻和电容不一致的问题,从而可以改善面板明暗线的问题。

Description

一种阵列基板及显示面板
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板及显示面板。
背景技术
面板产品中,有效显示区(Active area,AA)的正常显示由扫描线(Gateline)和数据线(Dataline)共同控制,Gateline控制像素中薄膜晶体管(Thin Film Transistor,TFT)的开关状态,Dataline传递像素需要的电压信号。
在GOA产品中,Gateline信号由总线(Busline)传递给栅极驱动单元(GOACircuit),再通过GOA Circuit输入至AA区Gateline走线。通常Busline内CK是由内向外依次排序的。以8个时钟信号为例,处于最外围的CK8接入GOA单元需要跨过CK7~CK1,而CK1并不需要跨其他CK走线。因此,CK1~8之间的电阻和电容存在差异,进而导致相邻两行Gateline的GN波形存在差异。因为相邻CK走线电阻和电容的不同使得相邻两行Gateline输出的扫描信号波形存在差异,导致充电差异使得亮度存在明显差异,进而使得产品出现周期性水平密集线。
在对现有技术的研究和实践过程中,本申请的发明人发现,在实际产品设计中会通过绕线的方式进行电容和电阻的补偿匹配,但现有的绕线补偿方式容易增加原本不存在的侧向电容。
发明内容
本申请实施例提供一种阵列基板及显示面板,可以改善走线之间侧向电容差异。
本申请实施例提供一种阵列基板,包括:
多个GOA单元;
多条时钟信号线,多条所述时钟信号线设置在所述GOA单元的一侧,并沿第一方向依次排布;
多条通信线,一所述通信线对应连接一所述时钟信号线与一所述GOA单元;
其中,所述时钟信号线与所述GOA单元之间具有绕线区,所述通信线包括依次相连的第一部分、绕线部分和第二部分,所述第一部分连接于所述时钟信号线,所述第二部分连接于所述GOA单元;所述绕线部分设置在所述绕线区;
所述绕线部分包括第一连接线、第二连接线以及弯折连接线,所述弯折连接线连接所述第一连接线和所述第二连接线之间;所述第一连接线与所述时钟信号线相对设置,第二连接线与所述GOA单元相对设置;
多条所述第一连接线分别与所述时钟信号线形成的侧向电容相等,和/或,多条所述第二连接线分别与所述GOA单元形成的侧向电容相等。
可选的,在本申请的一些实施例中,在与所述第一方向相交的第二方向上,多条所述第一连接线的长度相同,和/或,多条所述第二连接线的长度相同。
可选的,在本申请的一些实施例中,在所述第一方向上,多条所述第一连接线到所述时钟信号线的距离相等,和/或,多条所述第二连接线到所述GOA单元的距离相等。
可选的,在本申请的一些实施例中,多条所述通信线的长度相同。
可选的,在本申请的一些实施例中,所述第一连接线包括第一走线、第二走线以及第三走线,所述第一走线设置在远离所述弯折连接线的一侧,所述第二走线与所述第一走线间隔设置,所述第二走线与所述弯折连接线连接,所述第三走线连接在所述第一走线和所述第二走线之间,所述第一走线与所述第二走线的长度相同或不同。
可选的,在本申请的一些实施例中,所述第二连接线包括第一导线、第二导线以及第三导线,所述第一导线设置在远离所述弯折连接线的一侧,所述第二导线与所述第一导线平行设置且具有间隙,所述第二导线与所述弯折连接线连接,所述第三导线连接在所述第一导线和所述第二导线之间,所述第一导线与所述第二导线的长度相同或不同。
可选的,在本申请的一些实施例中,每一所述通信线包括一所述第一连接线、一所述第二连接线以及一所述弯折连接线。
可选的,在本申请的一些实施例中,每一所述通信线包括至少两条所述第一连接线、至少两条所述第二连接线以及一所述弯折连接线。
可选的,在本申请的一些实施例中,所述弯折连接线包括依次连接的多个弯折单元,所述弯折单元通过走线分别连接所述第一连接线和所述第二连接线。
可选的,在本申请的一些实施例中,所述弯折单元上还连接有至少一条并联走线,所述并联走线与所述弯折连接线并联设置。
可选的,在本申请的一些实施例中,每一所述时钟信号线连接多条所述通信线,包括至少一所述通信线的一组所述通信线沿所述时钟信号线的设置方向依次连接所述时钟信号线。
可选的,在本申请的一些实施例中,每组所述通信线中,在与所述第一方向相交的第二方向上,所述第一部分逐渐增大,所述弯折连接线的弯折长度逐渐减小。
可选的,在本申请的一些实施例中,每组所述通信线中,在与所述第一方向相交的第二方向上,所述第一部分逐渐增大,所述弯折连接线之间的弯折间距逐渐减小。
相应的,本申请实施例还提供一种显示面板,包括:
阵列基板,所述阵列基板为以上任一项所述的阵列基板;
对向基板,所述对向基板与所述阵列基板相对设置,所述对向基板上对应所述通信线、所述时钟信号线设置有电极。
本申请实施例公开了一种阵列基板及显示面板。本申请实施例提供的阵列基板包括多个GOA单元、多条时钟信号线以及多条通信线。其中,多条通信线的长度相同,时钟信号线与GOA单元之间具有绕线区。通信线在绕线区弯折设置。在绕线区内,多条通信线在靠近时钟信号线或在靠近GOA单元至少一侧的侧向电容相同。通过这样的绕线设计,可以使通信线在同侧的侧向电容匹配一致。由此,解决了不同行的通信线与周围走线产生的侧向电容不同的问题。另外,由于在绕线区中对通信线进行了绕线设计,使不同行的通信线的总长度一致,也解决了不同行的通信线电阻和电容不一致的问题,从而可以改善面板明暗线的问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的阵列基板的第一种结构示意图;
图2是本申请实施例提供的阵列基板中通信线的第一种结构示意图;
图3是本申请实施例提供的阵列基板中通信线的第二种结构示意图;
图4是本申请实施例提供的阵列基板中通信线的第三种结构示意图;
图5是本申请实施例提供的阵列基板的第二种结构示意图;
图6是本申请实施例提供的阵列基板中通信线的第四种结构示意图;
图7是本申请实施例提供的阵列基板中通信线的第五种结构示意图;
图8是本申请实施例提供的阵列基板中通信线的第六种结构示意图;
图9是本申请实施例提供的阵列基板的第三种结构示意图;
图10是本申请实施例提供的阵列基板的第四种结构示意图;
图11是本申请实施例提供的显示面板的一种结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
本申请实施例提供一种阵列基板及显示面板。以下分别进行详细说明。需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。
本申请实施例提供一种阵列基板。请参阅图1和图2。图1是本申请实施例提供的阵列基板的第一种结构示意图。图2是本申请实施例提供的阵列基板中通信线的第一种结构示意图。阵列基板10包括多个GOA单元101、多条时钟信号线102以及多条通信线103。多条时钟信号线102设置在GOA单元101的一侧,并沿第一方向x依次排布。需要说明的是,第一方向x为沿图中x轴延伸的方向,在本申请实施例中,以第一方向x进行表述。一通信线103对应连接一时钟信号线102与一GOA单元101。其中,时钟信号线102与GOA单元101之间具有绕线区10a。通信线103包括依次相连的第一部分103A、绕线部分103B和第二部分103C。第一部分103A连接于时钟信号线102。第二部分103C连接于GOA单元101。绕线部分103B设置在绕线区10a。
绕线部分103B包括第一连接线1031、第二连接线1032以及弯折连接线1033。弯折连接线1033连接第一连接线1031和第二连接线1032之间。第一连接线1031与时钟信号线102相对设置。第二连接线1032与GOA单元101对设置。多条第一连接线1031分别与时钟信号线102形成的侧向电容相等,和/或,多条第二连接线1032分别与GOA单元101形成的侧向电容相等。
具体的,图1以8个时钟信号的阵列基板10为例进行说明,本申请实施例提供的阵列基板10对时钟信号的数量不做限制,例如,还可以应用于12个时钟信号的阵列基板10,或者应用于16个时钟信号的阵列基板10。8CK的阵列基板的时钟信号线102包括CK1、CK2、CK3、CK4、CK5、CK6、CK7和CK8。其中,CK1至CK8的通信线103的电阻和电容相同,是通过通信线103在绕线区10a的绕线补偿实现的。由于CK8连接GOA单元101需要跨过CK1至CK7的走线,而CK1不需要跨过其他时钟信号线102。因此,若不进行绕线补偿,CK1的走线最短,而CK8的走线最长。这会导致CK1至CK8各时钟信号线102的电容和电阻均产生差异。但是,若进行绕线设计,通信线103产生了第二方向y上的长度,从而增加了通信线103与周围走线在第二方向y上的正对面积。因此,容易在绕线区10a与GOA单元101或时钟信号线102产生侧向电容。其中,第二方向y为沿图中y轴延伸的方向,在本申请实施例中表述为第二方向y。本申请实施例附图中以第一方向x和第二方向y相互垂直为示例,但不作为对第一方向x和第二方向y的限制。第一方向x与第二方向y相交。
侧向电容是指通信线103与GOA单元101中的走线或时钟信号线102正对区域产生的电容。通常,CK1的绕线区域较大,CK8的绕线区域较小,则CK1至CK8与GOA单元101和时钟信号线102之间产生的侧向电容是不同的。侧向电容的区别也会导致输出的扫描信号波形差异,进而使面板显示发生明暗线的问题。
其中,通信线103与时钟信号线102不同层设置。通信线103中的第一连接线1031、第二连接线1032与时钟信号线102相对设置是指不同层的相对设置。
本申请实施例提供一种阵列基板10。阵列基板10包括多个GOA单元101、多条时钟信号线102以及多条通信线103。时钟信号线102与GOA单元101之间具有绕线区10a。通信线103在绕线区10a弯折设置。通信线103包括至少一第一连接线1031、至少一第二连接线1032以及弯折连接线1033。第一连接线1031设置在绕线区10a靠近时钟信号线102的一侧,且与时钟信号线102相对设置。第二连接线1032设置在绕线区10a靠近GOA单元101的一侧,且与GOA单元101相对设置。弯折连接线1033连接第一连接线1031和第二连接线1032。其中,多条第一连接线1031分别与时钟信号线102形成的侧向电容相等,和/或,多条第二连接线1032分别与GOA单元101形成的侧向电容相等。
其中,通信线103是指总线,也可称通信干线(Busline)。Busline是各种功能部件之间传送信息的公共通信干线,它是由导线组成的传输线束。在GOA显示产品中,时钟信号线102出的时钟信号是由通信线103传递给GOA单元101,再通过GOA单元101输出扫描信号至面板有效显示区的扫描线。
其中,本申请实施例中所述的多条第一连接线1031分别与时钟信号线102形成的侧向电容相等,和/或,多条第二连接线1032分别与GOA单元101形成的侧向电容相等。侧向电容的主要受到相邻两个走线的相对面积以及间距的影响。可选的,在与第一方向x相交的第二方向y上,多条第一连接线1031的长度相同,和/或,多条第二连接线1032的长度相同。
在金属层膜厚不变的情况下,侧向电容同相邻走线的正对长度成完全正相关。故保证同侧的通信线103的长度相同,其侧向电容也相同。因此,通过在绕线区10a中,设计为靠近时钟信号线102一侧的通信线103弯折长度相同,或靠近GOA单元101一侧的通信线103弯折长度相同,可以使通信线103在至少一侧的侧向电容匹配一致。由此,解决了不同行的通信线103与周围走线产生的侧向电容不同的问题。
如图2中所示,图2示出了图1中局部放大的第一行和第二行通信线103示意图。图2中的第一行第一连接线1031的弯折长度为D1,第二行第一连接线1031的弯折长度为D2,D1和D2的长度相同。此时,第一行第二连接线1032和第二行第二连接线1032的弯折长度可以不同。或者,请继续参阅图2,图2中的第一行第二连接线1032的弯折长度为Da,第二行第二连接线1032的弯折长度为Db,Da和Db的长度相同。此时第一行第一连接线1031和第二行第一连接线1031的弯折长度可以不同。
可选的,请继续参阅图2,在绕线区10a内,多条第一连接线1031的弯折长度相同,且多条第二连接线1032相同。即,D1和D2的长度相同,Da和Db的长度相同。
可选的,在一些实施例中,在绕线区10a内,多条第一连接线1031的弯折长度与多条第二连接线1032的弯折长度均相同。也就是说,可以是D1、D2、Da和Db的长度均相同。
在图2所示的实施例中,是以D1、D2、Da和Db的长度均相同作为示例,但不作为对本申请的限制。本申请实施例只需要保证同侧的弯折长度相同,则可以改善侧向电容对扫描信号脉冲高度的影响。
可选的,在第一方向x上,多条第一连接线1031到时钟信号线102的距离G1相等,和/或,多条第二连接线1032到GOA单元101的距离G2相等。
可选的,多条通信线103的长度相同。由于在绕线区10a中对通信线103进行了绕线设计,使不同行的通信线103的总长度一致,也解决了不同行的通信线103电阻和电容不一致的问题。本申请实施例提供的阵列基板10,通过对通信线103的弯折方式进行设计,可以改善面板明暗线的问题。
可选的,请参阅图3,图3是本申请实施例提供的阵列基板中通信线的第二种结构示意图。第一连接线1031包括第一走线103a、第二走线103b以及第三走线103c,第一走线103a设置在远离弯折连接线1033的一侧。第二走线103b与第一走线103a平行设置且具有间隙。第二走线103b与弯折连接线1033连接。第三走线103c连接第一走线103a和第二走线103b。可选的,第一走线103a与第二走线103b的长度相同或不同。图1和图3中示出了第一走线103a与第二走线103b的长度相同的结构。
可选的,请参阅图4,图4是本申请实施例提供的阵列基板中通信线的第三种结构示意图。可选的,第二连接线1032包括第一导线103d、第二导线103e以及第三导线103f。第一导线103d设置在远离弯折连接线1033的一侧。第二导线103e与第一导线103d平行设置且具有间隙。第二导线103e与弯折连接线1033连接。第三导线103f连接第一导线103d和第二导线103e。可选的,第一导线103d与第二导线103e的长度相同或不同。图1和图3中示出了第一导线103d与第二导线103e的长度相同的结构。
请同时参阅图4和图5,图5是本申请实施例提供的阵列基板的第二种结构示意图。图5所示的实施例与图1所示的实施例的区别在于,图5中第一走线103a与第二走线103b的长度不同。
可选的,每一时钟信号线102连接多条通信线103。包括至少一通信线103的一组通信线103沿时钟信号线102的设置方向依次连接时钟信号线102。即,通信线103是以周期性排列依次连接时钟信号线102。请参阅图1和图6,图1中示意了其中一个周期的通信线103的一种排列方式。在下一个周期中,通信线103重复图1中所示的连接顺序与时钟信号线102连接。可以理解的是,在不同情况下,可以根据GOA单元101需要连接的时钟信号线102来选择通信线103连接的顺序。当然,当通信线103连接的顺序发生变化之后,通信线103的弯折方式也需要相应做出变化,以保证连接不同时钟信号线102的通信线103总长度一致。
可选的,请参阅图1和图6。图6是本申请实施例提供的阵列基板中通信线的第四种结构示意图。每组通信线103中,在与第一方向x相交的第二方向y上,第一部分103A逐渐增大,弯折连接线1033的弯折长度逐渐减小。图4中仍以8CK为例进行说明,其中,对应连接CK1、CK2、CK3、CK4、CK5、CK6、CK7和CK8的弯折连接线1033的弯折长度分别为d1、d2、d3、d4、d5、d6、d7和d8。由于每组通信线103是沿时钟信号线102的设置方向由CK8至CK1依次连接时钟信号线102,则弯折长度的大小为d8<d7<d6<d5<d4<d3<d2<d1。其中,d8可以为0,也就是说CK8的弯折连接线1033可以不弯折,直接连接CK8的第一连接线1031和第二连接线1032。
可选的,请参阅图1和图7,图7是本申请实施例提供的阵列基板中通信线的第五种结构示意图。每组通信线103中,在与第一方向x相交的第二方向y上,第一部分103A逐渐增大,弯折连接线1033之间的弯折间距逐渐减小。图7中仍以8CK为例进行说明,其中,由于对应连接CK1、CK2、CK3、CK4、CK5、CK6、CK7和CK8的通信线103需要绕线的长度是依次减小的,因此,连接CK1的弯折连接线1033的弯折间距是最小的,连接CK8的弯折连接线1033的弯折间距是最大的。
以上实施例均是以通信线103依次连接CK8至CK1的时钟信号线102顺序为例进行说明。当需要改变连接时钟信号线102顺序时,通信线103的弯折面积、弯折长度或弯折密度均应对应改变。另外,以上实施例是弯折面积、弯折长度和弯折密度中的任一种增大或减小。也可以是弯折面积、弯折长度和弯折密度中的任意两种或三种均进行设计。上述实施例是以这几种绕线方式作为示例进行说明,实际上还可以有其他的绕线方式,只需保证各行通信线的总长度一致即可。
可选的,请参阅图1和图8,图8是本申请实施例提供的阵列基板中通信线的第六种结构示意图。由于电阻大小与走线面积成反比,在保证通信线103长度一致的情况下,为匹配不同行之间通信线103的电阻,还可以将长度较长的通信线103的宽度适当增大,以减小通信线103的电阻。同样,可以将长度较短的通信线103的宽度适当减小,以增大通信线103的电阻。由此,减小不同行通信线103之间的电阻不均的问题。例如,在一时钟信号线102连接多条通信线103,包括至少一通信线103的一组通信线103沿时钟信号线102的设置方向依次连接时钟信号线102。此时,连接CK1的通信线103线宽最小,连接CK8的通信线103线宽最大,以匹配不同行通信线103的电阻。
可选的,请参阅图9,图9是本申请实施例提供的阵列基板的第三种结构示意图。弯折连接线1033包括依次连接的多个弯折单元1033a。弯折单元1033a通过走线分别连接第一连接线1031和第二连接线1032。弯折单元1033a上还连接有至少一条并联走线104。并联走线104与弯折连接线1033并联设置。可以理解的是,本申请实施例提供的阵列基板10中,弯折连接线1033的弯折方式可以是之字形、蛇形、脉冲形、凹凸折线形、波浪形或锯齿形。例如,弯折单元1033a内弯折连接线1033具有沿第一方向延伸两根走线,并且这两根走线通过沿第二方向延伸的走线连接。这几种弯折形态能够在较小的空间内弯折更长的通信线103,节约通信线103的排布空间,有利于面板的窄边框化。图9中以弯折连接线1033弯折为脉冲形为示意。
可选的,在一些实施例中,多条第一连接线1031的弯折长度与多条第二连接线1032的弯折长度均相同,且第一连接线1031的长度大于弯折单元1033a的长度。第一连接线1031的长度大于弯折单元1033a的长度,则可以使第一连接线1031与弯折单元1033a内的弯折连接线1033的排布错开,降低第一连接线1031与弯折连接线1033的短接风险。
可选的,弯折连接线1033上连接有一条并联走线104。并联走线104与弯折连接线1033并联设置。因为不同行的通信线103在绕线区10a的弯折设计不同,在制程中,可能会产生刻蚀不均匀。所以可以通过中间连接并联走线104的方式改善刻蚀均匀性。并联走线104的设计相当于在弯折连接线1033中并联一根电阻。通过调整并联走线104的连接位置保证通信线103的阻值不变,还增加了通信线103的绕线长度,从而对刻蚀均匀性有一定的改善。另外,增加并联走线104还可以提高弯折连接线1033的连接稳定性。为防止增大显示面板非显示区边框的宽度,绕线区10a的宽度不能过大,则在绕线区10a对弯折连接线1033进行弯折设计的区域较小,相邻的弯折连接线1033距离较窄,则刻蚀时容易发生断路的问题。在弯折连接线1033中连接至少一根并联走线104,能够避免其中一段通信线103发生断路后信号无法传输的问题。
需要说明的是,在保证通信线103长度不变的情况下,可以在布线更密集的区域增加并联走线104的数量。例如,CK8的通信线103的弯折连接线1033的长度较短,在绕线区10a中的弯折密度较小,则可以减少并联走线104的数量。CK1的通信线103的弯折连接线1033的长度较长,在绕线区10a中的弯折密度较大,则可以增大并联走线104的数量。
可选的,可根据侧向距离考虑通信线103的弯折列数。侧向距离没有固定标准和范围,这个需要根据分辨率、时钟信号线102的数量等因素进行综合考虑。因为高分辨率面板中,GOA的时钟信号间的微小差异对像素显示影响较大,而时钟信号线102的数量越多,侧向电容的差值会更大。则时钟信号线102较多时,时钟信号线102之间的距离需要缩小,即通信线103的弯折长度更高,那么侧向正对面积会变大,这时候需要将绕线区10a的宽度缩小,即减少通信线103的弯折列数。因此,可选的,时钟信号线102数量与通信线103的弯折列数成反比。
可选的,每一通信线103包括一第一连接线1031、一第二连接线1032以及一弯折连接线1033。在一些实施例中,每一通信线103包括相邻设置的两条第一连接线1031、相邻设置的两条第二连接线1032以及一弯折连接线1033。具体的,请参阅图10,图10是本申请实施例提供的阵列基板的第四种结构示意图。在图10所示的实施例中,在绕线区10a,第一连接线1031或第二连接线1032的弯折长度相同。也就是说,在本申请实施例中,对用于匹配侧向电容的通信线103弯折列数、弯折长度、弯折面积以及弯折密度均不做限制。同侧的通信线103弯折长度相同,可用于改善侧向电容不均的问题。
相应的,本申请实施例还提供一种显示面板。请参阅图11,图11是本申请实施例提供的显示面板的一种结构示意图。显示面板100包括阵列基板10和对向基板20。阵列基板10为以上所述的阵列基板10。阵列基板包括基板105、时钟信号线102和通信线103。对向基板20与阵列基板10相对设置。对向基板20包括基板105,并且对向基板20上对应通信线103、时钟信号线102设置有电极106。
本申请实施例提供的显示面板100中,阵列基板10上设置有通信线103。通信线103在绕线区的同侧弯折长度相同,则均衡了不同行的通信线103的侧向电容。又由于通信线103在靠近绕线区中轴处的弯折设计,可以对不同行的通信线103与电极106之间的电容进行平衡,从而也对通信线103与电极106之间的电容进行了补偿。
需要说明的是,阵列基板10和对向基板20还可以包括其他装置,其他装置及其装配为本领域技术人员所熟知的技术,在此不再赘述。
本申请实施例提供一种显示面板,显示面板包括阵列基板和对向基板。本申请实施例提供的显示面板中的阵列基板对设置在阵列基板上的通信线进行了绕线设计。其中,多条通信线的长度相同,时钟信号线与GOA单元之间具有绕线区。通信线在绕线区弯折设置。在绕线区内,多条通信线在靠近时钟信号线或在靠近GOA单元至少一侧的弯折长度相同。通过在绕线区中,将通信线设计为靠近时钟信号线或在靠近GOA单元至少一侧的弯折长度相同,可以使通信线在至少一侧的侧向电容匹配一致。由此,解决了不同行的通信线与周围走线产生的侧向电容不同的问题。另外,由于在绕线区中对通信线进行了绕线设计,使不同行的通信线的总长度一致,也解决了不同行的通信线电阻和电容不一致的问题。本申请实施例提供的显示面板,通过对通信线的弯折方式进行设计,可以改善面板明暗线的问题。
以上对本申请实施例所提供的一种阵列基板及显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (13)

1.一种阵列基板,其特征在于,包括:
多个GOA单元;
多条时钟信号线,多条所述时钟信号线设置在所述GOA单元的一侧,并沿第一方向依次排布;
多条通信线,一所述通信线对应连接一所述时钟信号线与一所述GOA单元;
其中,所述时钟信号线与所述GOA单元之间具有绕线区,所述通信线包括依次相连的第一部分、绕线部分和第二部分,所述第一部分连接于所述时钟信号线,所述第二部分连接于所述GOA单元;所述绕线部分设置在所述绕线区;
所述绕线部分包括第一连接线、第二连接线以及弯折连接线,所述弯折连接线连接所述第一连接线和所述第二连接线之间;所述第一连接线与所述时钟信号线相对设置,第二连接线与所述GOA单元相对设置;其中
所述第一连接线包括第一走线、第二走线以及第三走线,所述第一走线设置在远离所述弯折连接线的一侧,所述第二走线与所述第一走线间隔设置,所述第二走线与所述弯折连接线连接,所述第三走线连接在所述第一走线和所述第二走线之间,所述第一走线与所述第二走线的长度相同或不同;
多条所述第一连接线分别与所述时钟信号线形成的侧向电容相等,和/或,多条所述第二连接线分别与所述GOA单元形成的侧向电容相等。
2.根据权利要求1所述的阵列基板,其特征在于,在与所述第一方向相交的第二方向上,多条所述第一连接线的长度相同,和/或,多条所述第二连接线的长度相同。
3.根据权利要求1所述的阵列基板,其特征在于,在所述第一方向上,多条所述第一连接线到所述时钟信号线的距离相等,和/或,多条所述第二连接线到所述GOA单元的距离相等。
4.根据权利要求1所述的阵列基板,其特征在于,多条所述通信线的长度相同。
5.根据权利要求1所述的阵列基板,其特征在于,所述第二连接线包括第一导线、第二导线以及第三导线,所述第一导线设置在远离所述弯折连接线的一侧,所述第二导线与所述第一导线平行设置且具有间隙,所述第二导线与所述弯折连接线连接,所述第三导线连接在所述第一导线和所述第二导线之间,所述第一导线与所述第二导线的长度相同或不同。
6.根据权利要求1所述的阵列基板,其特征在于,每一所述通信线包括一所述第一连接线、一所述第二连接线以及一所述弯折连接线。
7.根据权利要求1所述的阵列基板,其特征在于,每一所述通信线包括至少两条所述第一连接线、至少两条所述第二连接线以及一所述弯折连接线。
8.根据权利要求1所述的阵列基板,其特征在于,所述弯折连接线包括依次连接的多个弯折单元,所述弯折单元通过走线分别连接所述第一连接线和所述第二连接线。
9.根据权利要求8所述的阵列基板,其特征在于,所述弯折单元上还连接有至少一条并联走线,所述并联走线与所述弯折连接线并联设置。
10.根据权利要求1所述的阵列基板,其特征在于,每一所述时钟信号线连接多条所述通信线,包括至少一所述通信线的一组所述通信线沿所述时钟信号线的设置方向依次连接所述时钟信号线。
11.根据权利要求10所述的阵列基板,其特征在于,每组所述通信线中,在与所述第一方向相交的第二方向上,所述第一部分逐渐增大,所述弯折连接线的弯折长度逐渐减小。
12.根据权利要求10所述的阵列基板,其特征在于,每组所述通信线中,在于所述第一方向相交的第二方向上,所述第一部分逐渐增大,所述弯折连接线之间的弯折间距逐渐减小。
13.一种显示面板,其特征在于,包括:
阵列基板,所述阵列基板为权利要求1至12任一项所述的阵列基板;
对向基板,所述对向基板与所述阵列基板相对设置,所述对向基板上对应所述通信线、所述时钟信号线设置有电极。
CN202111191008.7A 2021-10-13 2021-10-13 一种阵列基板及显示面板 Active CN113964136B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202111191008.7A CN113964136B (zh) 2021-10-13 2021-10-13 一种阵列基板及显示面板
PCT/CN2021/126693 WO2023060649A1 (zh) 2021-10-13 2021-10-27 阵列基板及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111191008.7A CN113964136B (zh) 2021-10-13 2021-10-13 一种阵列基板及显示面板

Publications (2)

Publication Number Publication Date
CN113964136A CN113964136A (zh) 2022-01-21
CN113964136B true CN113964136B (zh) 2022-12-06

Family

ID=79463746

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111191008.7A Active CN113964136B (zh) 2021-10-13 2021-10-13 一种阵列基板及显示面板

Country Status (2)

Country Link
CN (1) CN113964136B (zh)
WO (1) WO2023060649A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115202114B (zh) 2022-07-14 2023-11-28 惠州华星光电显示有限公司 阵列基板及显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109994069A (zh) * 2019-03-20 2019-07-09 深圳市华星光电半导体显示技术有限公司 Goa驱动电路及阵列基板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106504718A (zh) * 2016-12-29 2017-03-15 深圳市华星光电技术有限公司 一种驱动电路
CN109243392B (zh) * 2018-10-22 2020-09-01 深圳市华星光电技术有限公司 行驱动电路结构及显示装置
WO2020107734A1 (zh) * 2018-11-29 2020-06-04 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
CN111091792B (zh) * 2020-03-22 2020-09-29 深圳市华星光电半导体显示技术有限公司 栅极驱动电路及显示面板
CN113325637A (zh) * 2021-05-31 2021-08-31 Tcl华星光电技术有限公司 显示面板

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109994069A (zh) * 2019-03-20 2019-07-09 深圳市华星光电半导体显示技术有限公司 Goa驱动电路及阵列基板

Also Published As

Publication number Publication date
WO2023060649A1 (zh) 2023-04-20
CN113964136A (zh) 2022-01-21

Similar Documents

Publication Publication Date Title
CN111091792B (zh) 栅极驱动电路及显示面板
CN107742481B (zh) 一种异形显示面板及显示装置
US11521530B2 (en) Display panel
CN111624827B (zh) 阵列基板、显示面板和显示装置
CN109725770B (zh) 一种触控面板及触控显示装置
CN112201165B (zh) 显示装置以及电子设备
CN108563362B (zh) 触控显示面板
CN206619595U (zh) 显示面板
WO2017128795A1 (zh) 移位寄存器电路、阵列基板和显示装置
US11194205B2 (en) Pixel array substrate
KR0153222B1 (ko) 표시 장치의 구동 회로
CN113964136B (zh) 一种阵列基板及显示面板
CN108873521B (zh) 阵列基板、显示面板及显示装置
CN111223436A (zh) 阵列基板、显示面板及显示装置
CN110289287B (zh) 显示面板及显示装置
US20210295795A1 (en) Gate drive circuit and display panel
CN111540297A (zh) 一种显示面板及显示装置
CN114664270B (zh) 栅极驱动电路及显示面板
KR20080076519A (ko) 표시 기판
JP3964546B2 (ja) 表示装置
CN115202114B (zh) 阵列基板及显示面板
CN112835217A (zh) 显示装置及其驱动方法
KR100804342B1 (ko) 액정 표시 장치
CN110599937B (zh) 显示装置及栅极驱动装置
CN112582431A (zh) 一种goa电路及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant