CN106486043A - 栅极驱动电路 - Google Patents
栅极驱动电路 Download PDFInfo
- Publication number
- CN106486043A CN106486043A CN201510731285.0A CN201510731285A CN106486043A CN 106486043 A CN106486043 A CN 106486043A CN 201510731285 A CN201510731285 A CN 201510731285A CN 106486043 A CN106486043 A CN 106486043A
- Authority
- CN
- China
- Prior art keywords
- signal
- transistor
- control
- control signal
- receives
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0804—Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0871—Several active elements per pixel in active matrix panels with level shifting
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0232—Special driving of display border areas
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/04—Partial updating of the display screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种栅极驱动电路,其包括依序相互耦接的多数个栅极驱动单元;各栅极驱动单元包括移位寄存器以及解多工器;移位寄存器接收起始脉冲信号,并依据起始脉冲信号及扫描控制信号以产生第一控制信号及第二控制信号;当移位寄存器将第一控制信号转换成第二控制信号时,移位寄存器依据第二控制信号以拉低第一控制信号的电压电平;解多工器依据第一控制信号以接收多个时脉信号中的一部分来依序产生多个栅极信号,其中所述时脉信号为依序致能,且在所述时脉信号中的两个连续时脉信号的致能期间彼此部分重叠。本发明提供的栅极驱动电路,可执行预充电动作,以实现良好的驱动能力、高解析度以及窄边框的设计需求。
Description
技术领域
本发明是有关于一种栅极驱动电路,且特别是有关于一种能够执行预充电(pre-charging)动作的栅极驱动电路。
背景技术
随着光电与半导体技术的演进,使得平面显示器近来已被广泛地使用。为了降成本并符合窄边框的设计需求,目前已逐渐发展出面板内建栅极(GateIn Panel,简称GIP)的技术。然而,由于现今的趋势是使显示面板符合高解析度,故设置在周边电路区中的导电线路的电阻电容负载势必增加,造成栅极驱动电路难以对显示面板提供够大的驱动电压以进行驱动。
因此,如何兼顾驱动能力以及窄边框的设计需求并实现高解析度,实为本领域技术人员亟欲追求的目标。
发明内容
本发明提供一种栅极驱动电路,其可执行预充电动作,以实现良好的驱动能力、高解析度以及窄边框的设计需求。
本发明提供一种栅极驱动电路,其包括多数个栅极驱动单元,且所述栅极驱动单元依序相互耦接。各栅极驱动单元包括移位寄存器以及解多工器。移位寄存器接收起始脉冲信号,并依据起始脉冲信号及扫描控制信号以产生第一控制信号及第二控制信号。其中,当移位寄存器将第一控制信号转换成第二控制信号时,移位寄存器依据第二控制信号以拉低第一控制信号的电压电平。解多工器耦接至移位寄存器,依据第一控制信号以接收多个时脉信号中的一部分来依序产生多个栅极信号。其中,所述时脉信号为依序致能,且在所述时脉信号中的两个连续时脉信号的致能期间彼此部分重叠。
在本发明的一实施例中,上述的栅极驱动电路接收k个时脉信号,且各解多工器依序接收所述k个时脉信号中的n个时脉信号,以依序产生n个栅极信号,其中k、n为正整数且k大于n。
在本发明的一实施例中,上述的解多工器提供所述n个栅极信号中的第n-1个栅极信号以作为后级栅极驱动单元的起始脉冲信号。
在本发明的一实施例中,上述的移位寄存器包括下拉开关。下拉开关接收第一控制信号以及第二控制信号,并依据第二控制信号以导通或断开,以拉低第一控制信号的电压电平至低电压信号。
在本发明的一实施例中,上述的下拉开关包括第一晶体管,其具有第一端、第二端以及控制端。第一晶体管的第一端接收第一控制信号,第一晶体管的第二端接收低电压信号,且第一晶体管的控制端接收第二控制信号。
在本发明的一实施例中,上述的移位寄存器还包括第二晶体管、第三晶体管、第四晶体管以及第五晶体管。第二晶体管具有第一端、第二端以及控制端,第二晶体管的第一端接收顺向扫描信号,且第二晶体管的控制端接收起始脉冲信号。第三晶体管具有第一端、第二端以及控制端,第三晶体管的第一端接收逆向扫描信号,第三晶体管的控制端接收重置信号,且第三晶体管的第二端与第二晶体管的第二端相互耦接并产生第一控制信号。第四晶体管具有第一端、第二端以及控制端,第四晶体管的第一端接收逆向扫描信号,且第四晶体管的控制端接收起始脉冲信号。第五晶体管具有第一端、第二端以及控制端,第五晶体管的第一端接收顺向扫描信号,第五晶体管的控制端接收重置信号,且第五晶体管的第二端与第四晶体管的第二端相互耦接并产生第二控制信号。其中,移位寄存器依据扫描控制信号决定顺向扫描信号的电压电平,且移位寄存器依据扫描控制信号决定逆向扫描信号的电压电平,其中顺向扫描信号的电压电平与逆向扫描信号的电压电平不同。
在本发明的一实施例中,上述的重置信号依据后级栅极驱动单元产生的第二个栅极信号所决定。
在本发明的一实施例中,上述的移位寄存器还包括第六晶体管以及第一电容。第六晶体管具有第一端、第二端以及控制端,第六晶体管的第一端接收高电压信号,第六晶体管的第二端与第五晶体管的第二端与第四晶体管的第二端共同耦接,且第六晶体管的控制端接收刷新信号。其中,刷新信号为所述k个时脉信号中除了所述n个时脉信号之外的其中之一。第一电容的第一端接收低电压信号,且其另一端耦接至第六晶体管的第二端。
在本发明的一实施例中,上述的刷新信号依据后级栅极驱动单元所接收的第二个时脉信号所决定。
在本发明的一实施例中,上述的移位寄存器还包括隔离开关。隔离开关耦接至第六晶体管的控制端,隔离开关接收第二控制信号,并依据第二控制信号以导通或断开,其中第六晶体管通过隔离开关以接收刷新信号。
在本发明的一实施例中,上述的解多工器包括多个信号传送单元,接收所述n个时脉信号、第一控制信号及第二控制信号。其中,所述信号传送单元依据第一控制信号而同时导通,且所述信号传送单元分别接收所述n个时脉信号以分别产生所述n个栅极信号。其中,所述信号传送单元依据第二控制信号而同时截止。
在本发明的一实施例中,上述的信号传送单元依据导通控制信号而导通或断开,其中导通控制信号为前级栅极驱动单元所接收的第n-1个时脉信号。
在本发明的一实施例中,上述的各信号传送单元包括第七晶体管、第八晶体管、第二电容以及第九晶体管。第七晶体管具有第一端、第二端以及控制端,第七晶体管的第一端接收第一控制信号,且第七晶体管的控制端接收高电压信号。第八晶体管具有第一端、第二端以及控制端,第八晶体管的第一端接收所述n个时脉信号的其中之一,第八晶体管的第二端提供与各信号传送单元对应的栅极信号,且第八晶体管的控制端耦接至第七晶体管的第二端。第二电容耦接在第八晶体管的控制端与第八晶体管的第二端之间。第九晶体管具有第一端、第二端以及控制端,第九晶体管的第一端耦接至第八晶体管的第二端,第九晶体管的第二端接收低电压信号,且第九晶体管的控制端接收第二控制信号。
在本发明的一实施例中,上述的第七晶体管的控制端还包括接收导通控制信号,其中导通控制信号为前级栅极驱动单元所接收的第n-1个时脉信号。
在本发明的一实施例中,上述对应于同一栅极驱动单元的起始脉冲信号、刷新信号以及导通控制信号为所述k个时脉信号中的同一时脉信号。
在本发明的一实施例中,上述的第二控制信号为第一控制信号的反相信号。
在本发明的一实施例中,上述的栅极驱动电路所使用的时脉信号的数量与各解多工器所接收的时脉信号的数量为互质。
基于上述,本发明实施例所提出的栅极驱动电路可允许两个连续时脉信号的致能期间彼此重叠,藉以有效地对栅极信号进行预充电。如此一来,可使驱动能力获得提升,且高解析度以及窄边框的设计需求也可实现。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A是一种栅极驱动电路的示意图;
图1B是图1A实施例所示出的第一级栅极驱动单元所包括的移位寄存器以及解多工器的电路图;
图1C是图1A和图1B的实施例所示出的起始脉冲信号、第一控制信号、时脉信号以及栅极信号的示意图;
图2是本发明一实施例所示出的一种栅极驱动单元的示意图;
图3A是本发明一实施例所示出的一种栅极驱动电路的示意图;
图3B是图3A实施例所示出的一种栅极驱动单元的电路图;
图4是图3A和图3B的实施例所示出的第一控制信号、起始脉冲信号、多个时脉信号以及多个栅极信号的示意图;
图5是本发明另一实施例所示出的一种栅极驱动单元的电路图。
附图标记说明:
100、20:栅极驱动电路;
110_1~110_x、210、210_1~210_x、510:移位寄存器;
112、114:子电路;
120_1~120_x、220、220_1~220_x:解多工器;
200、200_1~200_x:栅极驱动单元;
222a~222d:信号传送单元;
C11~C15、C31~C35:电容;
CK、CK1~CK7:时脉信号;
G、G1~Gm:栅极信号;
RES:重置信号;
SC1、SC11、SC21、SC31:第一控制信号;
SC2、SC12、SC22、SC32:第二控制信号;
SCS:扫描控制信号;
STV、SPS:起始脉冲信号;
T11~T16、T17a~T17d、T18a~T18d、T19a~T19d、T31~T36、T37a~T37d、T38a~T38d、T39a~T39d、T5:晶体管;
Vbwd:逆向扫描信号;
Vfwd:顺向扫描信号;
VGH:高电压信号;
VGL:低电压信号。
具体实施方式
本发明实施例提供一种使用面板内建栅极(GIP)技术以具有解多工功能的栅极驱动电路,其可允许两个连续时脉信号的致能期间彼此重叠,从而有效地对栅极信号进行预充电。藉此,良好的驱动能力、高解析度以及窄边框的设计需求皆可实现。
在此以图1A至图1C的实施例简单说明具有解多工功能的栅极驱动电路。请先参照图1A,图1A是一种栅极驱动电路的示意图,其可使用独立信号以驱动显示面板,但无法执行预充电动作。
具体而言,栅极驱动电路100包括多个移位寄存器110_1~110_x以及多个解多工器120_1~120_x,且栅极驱动电路100可提供多个栅极信号G1~Gm以进行驱动。其中,x、m是正整数,且m是x的倍数。此外,各个移位寄存器以及各个解多工器可相互耦接并视为一级的栅极驱动单元。例如,移位寄存器110_1以及解多工器120_1可组成第一级栅极驱动单元,移位寄存器110_2以及解多工器120_2可组成第二级栅极驱动单元等等。移位寄存器110_1~110_x分别接收起始脉冲信号STV(或由前一级栅极驱动单元所提供的前级栅极信号)以及时脉信号,以分别提供第一控制信号(例如SC11、SC21、SC31)以及第二控制信号(例如SC12、SC22、SC32)。其中,由同一个移位寄存器所提供的第一控制信号和第二控制信号(例如同是由移位寄存器110_1所提供的第一控制信号SC11和第二控制信号SC12)可分别通过两个独立的子电路而产生,此将于之后详细描述。另外,第一控制信号可用以分别导通解多工器120_1~120_x,且第二控制信号可用以分别截止解多工器120_1~120_x。
解多工器120_1~120_x分别接收第一控制信号以及第二控制信号。此外,解多工器120_1~120_x也分别接收时脉信号CK1~CK7中的一部分,以产生对应的栅极信号。在本实施例中,各解多工器120_1~120_x接收时脉信号CK1~CK7中的四个时脉信号。其中,时脉信号CK1~CK7可各别通过线路来传送,或者通过一总线来传送。
接着说明栅极驱动单元的详细电路配置。请参照图1B,图1B是图1A实施例所示出的第一级栅极驱动单元所包括的移位寄存器110_1以及解多工器120_1的电路图。
具体而言,移位寄存器110_1包括两个子电路112、114,其分别依据四个信号(包括起始脉冲信号STV、重置信号RES(例如栅极信号G5)、顺向扫描信号Vfwd以及逆向扫描信号Vbwd以产生第一控制信号SC11以及第二控制信号SC12。上述四个信号的设定可依据栅极驱动电路100是执行顺向扫描或逆向扫描而决定。为了便于说明,图1B仅示出出在顺向扫描时的信号设定,其中,顺向扫描信号Vfwd是高电位(例如参考电源电压电位),逆向扫描信号Vbwd是低电位(例如参考接地电位)。而对于逆向扫描的情况,顺向扫描信号Vfwd是低电位,逆向扫描信号Vbwd则是高电位,且起始脉冲信号STV和重置信号RES彼此互换。
子电路112包括晶体管T11、T12、T13。晶体管T11、T12用以决定第一控制信号SC11的电压电平,晶体管T13用以依据时脉信号CK6来刷新(refresh)第一控制信号SC11以维持在低电位(例如低电压信号VGL的电压电平)。类似地,子电路114包括晶体管T14、T15、T16以及电容C11。晶体管T14、T15用以决定第二控制信号SC12的电压电平,晶体管T13用以依据时脉信号CK6来刷新第二控制信号SC12以维持在高电位(例如高电压信号VGL的电压电平)。由此可见,第一控制信号SC11和第二控制信号SC12可由彼此独立的子电路112和114产生。
此外,解多工器120_1可导通以依序接收时脉信号CK1~CK4,并当第一控制信号SC11是高电位且第二控制信号SC12是低电位时,依序产生对应的栅极信号G1~G4。再者,解多工器120_1可在第一控制信号SC11是低电位且第二控制信号SC12是高电位时而截止。其中,晶体管T17a、T18a、T19a以及电容C12用以接收时脉信号CK1并产生栅极信号G1,晶体管T17b、T18b、T19b以及电容C13用以接收时脉信号CK2并产生栅极信号G2,晶体管T17c、T18c、T19c以及电容C14用以接收时脉信号CK3并产生栅极信号G3,晶体管T17d、T18d、T19d以及电容C15用以接收时脉信号CK4并产生栅极信号G4。
图1C是图1A和图1B的实施例所示出的起始脉冲信号STV、第一控制信号SC11、时脉信号CK1~CK7以及栅极信号G1~G5的示意图。其中,时脉信号CK1~CK7的致能期间彼此不重叠。
请参照图1A至图1C,对于顺向扫描(即,顺向扫描信号Vfwd是高电位,且逆向扫描信号Vbwd是低电位)而言,移位寄存器110_1通过晶体管T11接收起始脉冲信号STV,并通过晶体管T12接收重置信号RES(例如栅极信号G5)。当起始脉冲信号STV被致能(即高电位)时,子电路112产生高电位的第一控制信号SC11,子电路114产生低电位的第二控制信号SC12,且解多工器120_1可因此而导通。解多工器120_1依序接收时脉信号CK1~CK4,并依序产生栅极信号G1~G4。其中,解多工器120_1可将栅极信号G4提供至移位寄存器110_2以作为下一级的起始脉冲信号。接着,当时脉信号CK5被致能(即高电位)时,移位寄存器110_1禁能第一控制信号SC11(即低电位)并致能第二控制信号SC12(即高电位),且解多工器120_1因此而截止。
由上可知,第一控制信号SC11以及第二控制信号SC12彼此互相独立,且时脉信号CK1~CK7也彼此互相独立(即,时脉信号CK1~CK7的致能期间彼此不重叠)。尽管通过使用上述的独立信号可避免信号干扰,但栅极驱动电路100无法对栅极信号G1~Gm进行预充电,也因此难以提供足够大的驱动电压以驱动高解析度的显示面板。藉此,以下实施例提供一种改良的栅极驱动电路,其可通过执行预充电动作以实现良好的驱动能力,从而适用于高解析度的显示面板。
具体而言,本发明实施例所提出的栅极驱动电路包括依序相互耦接的多数个栅极驱动单元。请参照图2,图2是本发明一实施例所示出的一种栅极驱动单元的示意图。栅极驱动单元200包括移位寄存器210以及解多工器220,其功能分述如下。
移位寄存器210接收起始脉冲信号SPS,并依据起始脉冲信号SPS及扫描控制信号SCS以产生第一控制信号SC1及第二控制信号SC2。其中,当移位寄存器210将第一控制信号SC1转换成第二控制信号SC2时,移位寄存器210依据第二控制信号SC2以拉低第一控制信号SC1的电压电平。
解多工器220耦接至移位寄存器210。解多工器220依据第一控制信号SC1以接收多个时脉信号CK中的一部分来依序产生多个栅极信号G。其中,所述多个时脉信号G为依序致能,且在所述多个时脉信号G中的两个连续时脉信号的致能期间彼此部分重叠。在本实施例中,所述多个时脉信号G可具有相同的致能期间,且重叠的部分可为所述相同致能期间的一半。
在本实施例中,栅极驱动单元200可将所产生的所述多个栅极信号G中的倒数第二个栅极信号提供至下一级栅极驱动单元,藉以作为下一级栅极驱动单元的起始脉冲信号。由于各栅极信号G轮流地被提供至各栅极驱动单元,故当栅极驱动单元200是栅极驱动电路的第一级栅极驱动单元时,起始脉冲信号SPS(例如图3A所示出的起始脉冲信号STV)也可相应决定。
基于上述的电路设计,本实施例可对栅极信号G进行预充电,故可有效实现具有足够高的电压电平的栅极信号G,从而提升驱动能力。
以下对本发明实施例所提出的栅极驱动电路的细节进一步说明。
详言之,在本实施例中,栅极驱动电路可接收k个时脉信号,且各解多工器依序接收所述k个时脉信号中的n个时脉信号,以依序产生n个栅极信号。其中,k、n为正整数且k大于n。
在此以n是4且k是7所对应的范例实施例来进行说明。请参照图3A,图3A是本发明一实施例所示出的一种栅极驱动电路的示意图。栅极驱动电路20包括依序相互耦接的多数个栅极驱动单元200_1~200_x。各栅极驱动单元200_1~200_x可包括移位寄存器(例如210_1~210_x)以及解多工器(例如220_1~220_x),移位寄存器依据起始脉冲信号(例如移位寄存器200_1依据起始脉冲信号STV、移位寄存器200_2依据栅极信号G3、移位寄存器200_3依据栅极信号G7等等)以及扫描控制信号SCS,藉以产生第一控制信号(例如SC11~SC31)及第二控制信号(例如SC12~SC32)。
举例而言,栅极驱动单元200_1包括移位寄存器210_1以及解多工器220_1。移位寄存器210_1依据起始脉冲信号STV以及扫描控制信号SCS以产生第一控制信号SC11及第二控制信号SC12。
在本实施例中,栅极驱动电路20可接收7个时脉信号CK1~CK7,且各解多工器(例如220_1~220_x)可依序接收所述7个时脉信号CK1~CK7中的4个时脉信号,以依序产生4个栅极信号。例如,解多工器220_1依序接收时脉信号CK1~CK4以依序产生栅极信号G1~G4,解多工器220_2依序接收时脉信号CK5~CK7、C1以依序产生栅极信号G5~G8,且解多工器220_3依序接收时脉信号CK2~CK5以依序产生栅极信号G9~G12。
需注意的是,解多工器(例如220_1~220_x)可依序产生n个栅极信号,并提供所述n个栅极信号中的第n-1个栅极信号(例如G3、G7、G11)以作为后级栅极驱动单元的起始脉冲信号。例如,解多工器220_1产生栅极信号G1~G4,并提供栅极信号G3以作为栅极驱动单元200_2的起始脉冲信号。因此,相对于图1A实施例来说,本实施例可提早导通后级栅极驱动单元,故可允许两个连续时脉信号的致能期间彼此部分重叠。
在此以图3A实施例中的栅极驱动单元200_1(包括移位寄存器210_1以及解多工器220_1)来详加说明,至于图3A实施例中的其他栅极驱动单元也与此类似。
请参照图3B,图3B是图3A实施例所示出的一种栅极驱动单元的电路图。与前述实施例类似,图3B中仅示出出顺向扫描的信号设定以便于说明,但本实施例对于顺向扫描及逆向扫描皆可适用。
在本实施例中,移位寄存器210_1可相依地(dependently)产生第一控制信号SC11及第二控制信号SC12。特别是,移位寄存器210_1可包括下拉开关。下拉开关可接收第一控制信号SC11以及第二控制信号SC12,并可依据第二控制信号SC12以导通或断开,以拉低第一控制信号SC11的电压电平至一低电压信号。
所述下拉开关可为晶体管T31。具体而言,晶体管T31具有第一端、第二端以及控制端。晶体管T31的第一端接收第一控制信号SC11,晶体管T31的第二端接收低电压信号VGL(如前述,具有低电位),且晶体管T31的控制端接收第二控制信号SC12。
此外,移位寄存器210_1还包括晶体管T32~T36以及电容C31。晶体管T32~T33用以产生第一控制信号SC11,晶体管T34~T35用以产生第二控制信号SC12。另外,晶体管T36以及电容C31可用以刷新第一控制信号SC11以及第二控制信号SC12。
各个晶体管T32~T36具有第一端、第二端以及控制端。其中,晶体管T32的第一端接收顺向扫描信号Vfwd,晶体管T32的控制端接收起始脉冲信号STV。此外,晶体管T33的第一端接收逆向扫描信号Vbwd,晶体管T33的控制端接收重置信号RES,且晶体管T33的第二端与晶体管T32的第二端相互耦接并产生第一控制信号SC11。以及,晶体管T34的第一端接收逆向扫描信号Vbwd,且晶体管T34的控制端接收起始脉冲信号STV。再加上,晶体管T35的第一端接收顺向扫描信号Vfwd,晶体管T35的控制端接收重置信号RES,且晶体管T35的第二端与晶体管T34的第二端相互耦接并产生第二控制信号SC12。
需注意的是,移位寄存器210_1可依据扫描控制信号SCS决定顺向扫描信号Vfwd的电压电平,且可依据扫描控制信号SCS决定逆向扫描信号Vbwd的电压电平,其中,顺向扫描信号Vfwd的电压电平与逆向扫描信号Vbwd的电压电平不同。
此外,重置信号RES可依据后级栅极驱动单元产生的第二个栅极信号所决定。对于栅极驱动单元200_1而言,重置信号RES是栅极信号G6(即栅极驱动单元200_2所产生的第二个栅极信号)。
因此,对于顺向扫描而言,移位寄存器210_1可使用扫描控制信号SCS,藉以控制顺向扫描信号Vfwd是高电位且逆向扫描信号Vbwd是低电位。而对于信号的设定,起始脉冲信号STV可被提供至晶体管T32、T34,而重置信号RES则可被提供至晶体管T33、T35。
另一方面,对于逆向扫描来说,移位寄存器210_1则可使用扫描控制信号SCS,藉以控制顺向扫描信号Vfwd是低电位且逆向扫描信号Vbwd是高电位。而对于信号的设定,起始脉冲信号STV可被提供至晶体管T33、T35,而重置信号RES则可被提供至晶体管T32、T34。换言之,相对于顺向扫描,起始脉冲信号STV和重置信号RES的设定被互换。
此外,晶体管T36的第一端接收高电压信号VGH(如前述,具有高电位),晶体管T36的第二端与晶体管T35的第二端、晶体管T34的第二端共同耦接,且晶体管T36的控制端接收刷新信号,其中刷新信号为所述k个时脉信号中除了所述n个时脉信号之外的其中之一。至于电容C31,其一端接收低电压信号VGL,且电容C31的另一端耦接至晶体管T36的第二端。
特别是,刷新信号可依据后级栅极驱动单元所接收的第二个时脉信号所决定。因此,如图3A、图3B所示,栅极驱动单元200_1所接收的刷新信号是时脉信号CK6(即栅极驱动单元200_2所接收的第二个时脉信号)。
另一方面,解多工器220_1可接收移位寄存器210_1所产生的第一控制信号SC11及第二控制信号SC12,并可依据第一控制信号SC11、第二控制信号SC12以及时脉信号CK1~CK4以产生栅极信号G1~G4。
详细来说,解多工器220_1包括多个信号传送单元222a~222d。信号传送单元222a~222d接收时脉信号CK1~CK4、第一控制信号SC11及第二控制信号CS12。信号传送单元222a~222d可依据第一控制信号SC11而同时导通,且信号传送单元222a~222d分别接收时脉信号CK1~CK4以分别产生栅极信号G1~G4。此外,信号传送单元222a~222d可依据第二控制信号SC12而同时截止,且因此而不传送信号。
举例来说,当第一控制信号SC11是高电位时,信号传送单元222a~222d可被导通。此时,信号传送单元222a可接收时脉信号CK1以产生栅极信号G1,信号传送单元222b可接收时脉信号CK2以产生栅极信号G2,信号传送单元222c可接收时脉信号CK3以产生栅极信号G3,且信号传送单元222d可接收时脉信号CK4以产生栅极信号G4。另一方面,当第二控制信号SC12是高电位时,信号传送单元222a~222d可被截止。值得注意的是,当第一控制信号SC11是高电位时,第二控制信号SC12可以是低电位,而当第一控制信号SC11是低电位时,第二控制信号SC12则可以是高电位。换言之,第二控制信号SC12可为第一控制信号SC11的反相信号。
进一步而言,信号传送单元222a包括晶体管T37a、T38a、T39a以及电容C32。信号传送单元222b包括晶体管T37b、T38b、T39b以及电容C33。信号传送单元222c包括晶体管T37c、T38c、T39c以及电容C34。信号传送单元222d包括晶体管T37d、T38d、T39d以及电容C35。请注意,信号传送单元222a~222d的电路配置是类似的,故以下仅就信号传送单元222a来进行说明。
在信号传送单元222a中,各晶体管T37a、T38a、T39a具有第一端、第二端以及控制端。详言之,晶体管T37a的第一端接收第一控制信号SC11,且晶体管T37a的控制端接收高电压信号VGH。晶体管T38a的第一端接收时脉信号CK1(即,时脉信号CK1~CK4中与信号传送单元222a相对应的其中之一),晶体管T38a的第二端提供与信号传送单元222a对应的栅极信号G1,且晶体管T38a的控制端耦接至晶体管T38a的第二端。电容C32耦接在晶体管T38a的控制端与晶体管T38a的第二端之间。晶体管T39a的第一端耦接至晶体管T38a的第二端,晶体管T39a的第二端接收低电压VGL,且晶体管T39a的控制端接收第二控制信号SC12。
请参照图3A、图3B以及图4,图4是图3A和图3B的实施例所示出的第一控制信号、起始脉冲信号、多个时脉信号以及多个栅极信号的示意图。移位寄存器210_1接收起始脉冲信号STV以及栅极信号G5。
在此以顺向扫描为例,对栅极驱动单元200_1的作动进行说明。如前所述,移位寄存器210_1可使用扫描控制信号SCS以控制顺向扫描信号Vfwd是高电位而逆向扫描信号Vbwd是低电位。当起始脉冲信号STV被致能至高电位时,晶体管T32、T34被导通,藉以产生高电位的第一控制信号SC11以及低电位的第二控制信号SC12。此时,信号传送单元222a~222d同时被导通。
在本实施例中,晶体管T37a~T37d可因高电压信号VGH而维持导通。此外,电容C32~C35可被第一控制信号SC11充电,且晶体管T38a~T38d可被第一控制信号SC11导通。信号传送单元222a~222d通过晶体管T38a~T38d以分别接收时脉信号CK1~CK4。由于时脉信号CK1~CK4是依序致能,故信号传送单元222a~222d也是依序产生栅极信号G1~G4。特别是,两个连续时脉信号的致能期间彼此部分重叠,因此,各栅极信号G1~G4可被预充电。其中,栅极驱动单元200_1可提供栅极信号G3至后级栅极驱动单元200_2,藉以作为栅极驱动单元200_2的起始脉冲信号。
之后,当后级栅极驱动单元200_2产生栅极信号G6时,栅极驱动单元200_1可接收栅极信号G6以作为重置信号RES,藉此可导通晶体管T33、T35。因此,第一控制信号SC11的电压电平可被转换成低电位,第二控制信号SC12的电压电平可被转换成高电位,且信号传送单元222a~222d可同时截止。
值得注意的是,此时,由于第二控制信号SC12是高电位,故晶体管T31可被导通,藉以快速地将第一控制信号SC11拉低至低电位。相对地,对于第二控制信号SC12是低电位的情况,由于晶体管T31被截止,故第一控制信号SC11和第二控制信号彼此相互独立。
此外,刷新信号(例如用于栅极驱动单元200_1的时脉信号CK6)可用以在起始脉冲信号STV被致能时,将第一控制信号SC11的电压电平维持在低电位,并将第二控制信号SC12的电压电平维持在高电位。
在前述实施例中,晶体管T37a~T37d维持导通。在另一实施例中,晶体管T37a的控制端可接收导通控制信号,且此导通控制信号可以是前级栅极驱动单元所接收的第n-1个时脉信号(晶体管T37b~T37d也与此类似,故此处仅以T37a为例以便于说明)。例如,解多工器220_1的晶体管T37a可接收栅极信号G6,解多工器220_2的晶体管T37a可接收栅极信号G3,且解多工器220_3的晶体管T37a可接收栅极信号G7。藉此,晶体管T37a可仅在第一控制信号SC11的致能期间(即,高电位)的一部分而导通,藉以避免第一控制信号SC11的电压电平受到栅极信号影响。
值得一提的是,在本实施例中,对应于同一栅极驱动单元的起始脉冲信号、刷新信号以及导通控制信号可为所述k个时脉信号中的同一时脉信号。举例来说,对应于栅极驱动单元200_1的起始脉冲信号STV、刷新信号以及导通控制信号皆是时脉信号CK6。
因此,基于本发明实施例所提出的栅极驱动电路可允许时脉信号的致能期间彼此重叠,故所产生的栅极信号可被预充电,藉此可使驱动能力获得提升。
以下再以另一种电路配置进行说明。请参照图5,图5是本发明另一实施例所示出的一种栅极驱动单元的电路图。图5的实施例与图3B的实施例类似,故相似之处不再赘述。在图5的实施例中,移位寄存器510还包括隔离开关(例如晶体管T5),其耦接至晶体管T36的控制端。隔离开关可接收第二控制信号SC12,并可依据第二控制信号SC12以导通或断开。其中,晶体管T36通过隔离开关以接收刷新信号(例如时脉信号CK6)。如此一来,本实施例便可避免刷新信号影响第一控制信号SC11的电压电平,特别是对于第一控制信号SC11和第二控制信号SC12相互转换的情况。
基于上述,栅极驱动电路所使用的时脉信号的数量与各解多工器所接收的时脉信号的数量为互质,如此一来,各个时脉信号便能轮流提供至解多工器,藉此平衡时脉信号的电力负载。举例而言,在另一实施例中,栅极驱动电路所使用的时脉信号的数量可为8,且各解多工器所接收的时脉信号的数量可为5。上述可依设计需求而适应性地调整,本发明对此不限制。
另值得一提的是,本发明实施例可适用于双向驱动架构。在此情况下,栅极驱动单元可被分为两组以分别从显示面板的两侧进行驱动。此外,对于分别配置在显示面板两侧且位于相对应位置上的两个栅极驱动单元,其个别使用的信号可具有1/14的相位差。换言之,当配置在显示面板一侧的栅极驱动单元是图4所示出的时序图以进行作动时,配置在显示面板另一侧的栅极驱动单元则可依照将图4所示出的时序图平移1/14的相位差后所得到的时序图以进行作动。
此外,尽管前述实施例使用的是N型晶体管,但依设计需求也使用P型晶体管。
综上所述,本发明实施例所出的栅极驱动电路可允许两个连续时脉信号的致能期间彼此部分重叠,藉以有效地对栅极信号进行预充电。特别是,经由适当的设计,对应于同一栅极驱动单元的起始脉冲信号、刷新信号以及导通控制信号可为同一时脉信号,因此能够简化栅极驱动电路的整体配置。藉此,驱动能力可获得提升,且高解析度和窄边框的设计需求也能够实现。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (17)
1.一种栅极驱动电路,其特征在于,包括:
多数个栅极驱动单元,所述栅极驱动单元依序相互耦接,其中各所述栅极驱动单元包括:
移位寄存器,接收起始脉冲信号,并依据所述起始脉冲信号及扫描控制信号以产生第一控制信号及第二控制信号,其中当所述移位寄存器将所述第一控制信号转换成所述第二控制信号时,所述移位寄存器依据所述第二控制信号以拉低所述第一控制信号的电压电平;以及
解多工器,耦接至所述移位寄存器,依据所述第一控制信号以接收多个时脉信号中的一部分来依序产生多个栅极信号,其中所述时脉信号为依序致能,且在所述时脉信号中的两个连续时脉信号的致能期间彼此部分重叠。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路接收k个时脉信号,且各所述解多工器依序接收所述k个时脉信号中的n个时脉信号,以依序产生n个栅极信号,其中k、n为正整数且k大于n。
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述解多工器提供所述n个栅极信号中的第n-1个栅极信号以作为后级栅极驱动单元的起始脉冲信号。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述移位寄存器包括:
下拉开关,接收所述第一控制信号以及所述第二控制信号,并依据所述第二控制信号以导通或断开,以拉低所述第一控制信号的电压电平至低电压信号。
5.根据权利要求4所述的栅极驱动电路,其特征在于,所述下拉开关包括:
第一晶体管,具有第一端、第二端以及控制端,所述第一晶体管的第一端接收所述第一控制信号,所述第一晶体管的第二端接收所述低电压信号,且所述第一晶体管的控制端接收所述第二控制信号。
6.根据权利要求4所述的栅极驱动电路,其特征在于,所述移位寄存器还包括:
第二晶体管,具有第一端、第二端以及控制端,所述第二晶体管的第一端接收顺向扫描信号,所述第二晶体管的控制端接收所述起始脉冲信号;
第三晶体管,具有第一端、第二端以及控制端,所述第三晶体管的第一端接收逆向扫描信号,所述第三晶体管的控制端接收重置信号,所述第三晶体管的第二端与所述第二晶体管的第二端相互耦接并产生所述第一控制信号;
第四晶体管,具有第一端、第二端以及控制端,所述第四晶体管的第一端接收所述逆向扫描信号,所述第四晶体管的控制端接收所述起始脉冲信号;以及
第五晶体管,具有第一端、第二端以及控制端,所述第五晶体管的第一端接收所述顺向扫描信号,所述第五晶体管的控制端接收所述重置信号,所述第五晶体管的第二端与所述第四晶体管的第二端相互耦接并产生所述第二控制信号,
其中所述移位寄存器依据所述扫描控制信号决定所述顺向扫描信号的电压电平,且所述移位寄存器依据所述扫描控制信号决定所述逆向扫描信号的电压电平,其中所述顺向扫描信号的电压电平与所述逆向扫描信号的电压电平不同。
7.根据权利要求6所述的栅极驱动电路,其特征在于,所述重置信号依据所述后级栅极驱动单元产生的第二个栅极信号所决定。
8.根据权利要求6所述的栅极驱动电路,其特征在于,所述移位寄存器还包括:
第六晶体管,具有第一端、第二端以及控制端,所述第六晶体管的第一端接收高电压信号,所述第六晶体管的第二端与所述第五晶体管的第二端与所述第四晶体管的第二端共同耦接,所述第六晶体管的控制端接收刷新信号,其中所述刷新信号为所述k个时脉信号中除了所述n个时脉信号之外的其中之一;以及
第一电容,其第一端接收所述低电压信号,且其另一端耦接至所述第六晶体管的所述第二端。
9.根据权利要求8所述的栅极驱动电路,其特征在于,所述刷新信号依据所述后级栅极驱动单元所接收的第二个时脉信号所决定。
10.根据权利要求8所述的栅极驱动电路,其特征在于,所述移位寄存器还包括:
隔离开关,耦接至所述第六晶体管的控制端,其中所述隔离开关接收所述第二控制信号,并依据所述第二控制信号以导通或断开,其中所述第六晶体管通过所述隔离开关以接收所述刷新信号。
11.根据权利要求3所述的栅极驱动电路,其特征在于,所述解多工器包括:
多个信号传送单元,接收所述n个时脉信号、所述第一控制信号及所述第二控制信号,其中所述信号传送单元依据所述第一控制信号而同时导通,且所述信号传送单元分别接收所述n个时脉信号以分别产生所述n个栅极信号,
其中所述信号传送单元依据所述第二控制信号而同时截止。
12.根据权利要求11所述的栅极驱动电路,其特征在于,所述信号传送单元依据导通控制信号而导通或断开,其中所述导通控制信号为前级栅极驱动单元所接收的第n-1个时脉信号。
13.根据权利要求11所述的栅极驱动电路,其特征在于,其中各所述信号传送单元包括:
第七晶体管,具有第一端、第二端以及控制端,所述第七晶体管的第一端接收所述第一控制信号,所述第七晶体管的控制端接收高电压信号;
第八晶体管,具有第一端、第二端以及控制端,所述第八晶体管的第一端接收所述n个时脉信号的其中之一,所述第八晶体管的第二端提供与各所述信号传送单元对应的栅极信号,所述第八晶体管的控制端耦接至所述第七晶体管的第二端;
第二电容,耦接在所述第八晶体管的控制端与所述第八晶体管的第二端之间;以及
第九晶体管,具有第一端、第二端以及控制端,所述第九晶体管的第一端耦接至所述第八晶体管的第二端,所述第九晶体管的第二端接收低电压信号,所述第九晶体管的控制端接收所述第二控制信号。
14.根据权利要求13所述的栅极驱动电路,其特征在于,所述第七晶体管的控制端还包括接收导通控制信号,其中所述导通控制信号为前级栅极驱动单元所接收的第n-1个时脉信号。
15.根据权利要求14所述的栅极驱动电路,其特征在于,对应于同一栅极驱动单元的所述起始脉冲信号、刷新信号以及所述导通控制信号为所述k个时脉信号中的同一时脉信号。
16.根据权利要求1所述的栅极驱动电路,其特征在于,所述第二控制信号为所述第一控制信号的反相信号。
17.根据权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路所使用的所述时脉信号的数量与各所述解多工器所接收的所述些时脉信号的数量为互质。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/834,800 US9626895B2 (en) | 2015-08-25 | 2015-08-25 | Gate driving circuit |
US14/834,800 | 2015-08-25 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106486043A true CN106486043A (zh) | 2017-03-08 |
Family
ID=58096058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510731285.0A Pending CN106486043A (zh) | 2015-08-25 | 2015-11-02 | 栅极驱动电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9626895B2 (zh) |
CN (1) | CN106486043A (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106875918A (zh) * | 2017-04-28 | 2017-06-20 | 厦门天马微电子有限公司 | 脉冲生成单元、阵列基板、显示装置、驱动电路和方法 |
CN106991986A (zh) * | 2017-05-15 | 2017-07-28 | 南京中电熊猫平板显示科技有限公司 | 一种双向扫描栅极驱动电路 |
CN107705739A (zh) * | 2017-07-11 | 2018-02-16 | 深圳市华星光电半导体显示技术有限公司 | 扫描驱动电路及显示装置 |
CN107833557A (zh) * | 2017-11-20 | 2018-03-23 | 深圳市华星光电半导体显示技术有限公司 | Amoled显示器及其驱动方法 |
CN108010480A (zh) * | 2017-12-12 | 2018-05-08 | 中华映管股份有限公司 | 栅极驱动电路 |
CN109166514A (zh) * | 2018-04-30 | 2019-01-08 | 友达光电股份有限公司 | 显示装置及显示装置的驱动电路 |
CN109473071A (zh) * | 2017-09-08 | 2019-03-15 | 夏普株式会社 | 有源矩阵基板和多路分配电路 |
WO2021258539A1 (zh) * | 2020-06-24 | 2021-12-30 | 武汉华星光电技术有限公司 | Mog 电路及显示面板 |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102187047B1 (ko) | 2013-07-10 | 2020-12-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치, 구동 회로, 및 표시 장치 |
KR102343799B1 (ko) * | 2015-04-02 | 2021-12-28 | 삼성디스플레이 주식회사 | 게이트 구동부 및 이를 포함하는 표시 장치 |
US9928809B2 (en) * | 2016-02-02 | 2018-03-27 | Innolux Corporation | Display panel |
CN108694894B (zh) * | 2017-04-05 | 2020-07-07 | 京东方科技集团股份有限公司 | 移位缓存及栅极驱动电路、显示面板及设备和驱动方法 |
CN107123391B (zh) * | 2017-07-07 | 2020-02-28 | 京东方科技集团股份有限公司 | 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置 |
US10311796B2 (en) * | 2017-07-11 | 2019-06-04 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | Scan driving circuit and display device |
CN108111161A (zh) * | 2017-12-29 | 2018-06-01 | 中航(重庆)微电子有限公司 | 一种准静态动态移位寄存器及红外焦平面阵列读出电路 |
CN108122529B (zh) * | 2018-01-25 | 2021-08-17 | 京东方科技集团股份有限公司 | 栅极驱动单元及其驱动方法和栅极驱动电路 |
TWI678923B (zh) * | 2018-05-25 | 2019-12-01 | 友達光電股份有限公司 | 具雜訊抑制設計的顯示面板 |
CN108648684B (zh) * | 2018-07-03 | 2021-08-10 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
CN108877720B (zh) * | 2018-07-25 | 2021-01-22 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示装置及驱动方法 |
CN110517621B (zh) * | 2019-09-03 | 2023-02-03 | 京东方科技集团股份有限公司 | Goa多路复用单元及其像素电路、驱动电路、显示设备、显示面板 |
CN110829817B (zh) * | 2019-11-18 | 2022-02-11 | 广东美的暖通设备有限公司 | 控制电路、控制电路的控制方法、装置及空调器 |
CN114464120A (zh) * | 2020-11-10 | 2022-05-10 | 群创光电股份有限公司 | 电子装置及扫描驱动电路 |
CN114822411B (zh) * | 2022-04-13 | 2023-05-05 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101763834A (zh) * | 2009-12-31 | 2010-06-30 | 友达光电股份有限公司 | 液晶显示装置 |
CN101783124A (zh) * | 2010-02-08 | 2010-07-21 | 北京大学深圳研究生院 | 栅极驱动电路单元、栅极驱动电路及显示装置 |
CN102237034A (zh) * | 2011-07-11 | 2011-11-09 | 北京大学深圳研究生院 | 一种栅极驱动电路及显示装置 |
CN103474037A (zh) * | 2012-06-06 | 2013-12-25 | 佳能株式会社 | 有源矩阵面板、检测装置和检测系统 |
CN101847387B (zh) * | 2009-03-27 | 2014-01-08 | 株式会社半导体能源研究所 | 液晶显示装置 |
US9041453B2 (en) * | 2013-04-04 | 2015-05-26 | Semiconductor Energy Laboratory Co., Ltd. | Pulse generation circuit and semiconductor device |
US9064474B2 (en) * | 2013-01-15 | 2015-06-23 | Giantplus Technology Co., Ltd. | N-th stage driving module with common control node |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI269253B (en) | 2005-11-04 | 2006-12-21 | Novatek Microelectronics Corp | Matrix decoder |
CN103632641B (zh) * | 2012-08-22 | 2016-01-20 | 瀚宇彩晶股份有限公司 | 液晶显示器及其移位寄存装置 |
-
2015
- 2015-08-25 US US14/834,800 patent/US9626895B2/en not_active Expired - Fee Related
- 2015-11-02 CN CN201510731285.0A patent/CN106486043A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101847387B (zh) * | 2009-03-27 | 2014-01-08 | 株式会社半导体能源研究所 | 液晶显示装置 |
CN101763834A (zh) * | 2009-12-31 | 2010-06-30 | 友达光电股份有限公司 | 液晶显示装置 |
CN101783124A (zh) * | 2010-02-08 | 2010-07-21 | 北京大学深圳研究生院 | 栅极驱动电路单元、栅极驱动电路及显示装置 |
CN102237034A (zh) * | 2011-07-11 | 2011-11-09 | 北京大学深圳研究生院 | 一种栅极驱动电路及显示装置 |
CN103474037A (zh) * | 2012-06-06 | 2013-12-25 | 佳能株式会社 | 有源矩阵面板、检测装置和检测系统 |
US9024676B2 (en) * | 2012-06-06 | 2015-05-05 | Canon Kabushiki Kaisha | Active matrix panel, detection apparatus and detection system |
US9064474B2 (en) * | 2013-01-15 | 2015-06-23 | Giantplus Technology Co., Ltd. | N-th stage driving module with common control node |
US9041453B2 (en) * | 2013-04-04 | 2015-05-26 | Semiconductor Energy Laboratory Co., Ltd. | Pulse generation circuit and semiconductor device |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106875918A (zh) * | 2017-04-28 | 2017-06-20 | 厦门天马微电子有限公司 | 脉冲生成单元、阵列基板、显示装置、驱动电路和方法 |
CN106991986A (zh) * | 2017-05-15 | 2017-07-28 | 南京中电熊猫平板显示科技有限公司 | 一种双向扫描栅极驱动电路 |
CN106991986B (zh) * | 2017-05-15 | 2019-07-12 | 南京中电熊猫平板显示科技有限公司 | 一种双向扫描栅极驱动电路 |
CN107705739A (zh) * | 2017-07-11 | 2018-02-16 | 深圳市华星光电半导体显示技术有限公司 | 扫描驱动电路及显示装置 |
CN107705739B (zh) * | 2017-07-11 | 2019-11-26 | 深圳市华星光电半导体显示技术有限公司 | 扫描驱动电路及显示装置 |
CN109473071A (zh) * | 2017-09-08 | 2019-03-15 | 夏普株式会社 | 有源矩阵基板和多路分配电路 |
CN107833557B (zh) * | 2017-11-20 | 2019-05-31 | 深圳市华星光电半导体显示技术有限公司 | Amoled显示器及其驱动方法 |
CN107833557A (zh) * | 2017-11-20 | 2018-03-23 | 深圳市华星光电半导体显示技术有限公司 | Amoled显示器及其驱动方法 |
CN108010480A (zh) * | 2017-12-12 | 2018-05-08 | 中华映管股份有限公司 | 栅极驱动电路 |
CN109166514A (zh) * | 2018-04-30 | 2019-01-08 | 友达光电股份有限公司 | 显示装置及显示装置的驱动电路 |
CN109166514B (zh) * | 2018-04-30 | 2021-12-21 | 友达光电股份有限公司 | 显示装置及显示装置的驱动电路 |
WO2021258539A1 (zh) * | 2020-06-24 | 2021-12-30 | 武汉华星光电技术有限公司 | Mog 电路及显示面板 |
US11967266B2 (en) | 2020-06-24 | 2024-04-23 | Wuhan China Star Optoelectronics Technology Co., Ltd. | MOG circuit and display panel |
Also Published As
Publication number | Publication date |
---|---|
US20170061855A1 (en) | 2017-03-02 |
US9626895B2 (en) | 2017-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106486043A (zh) | 栅极驱动电路 | |
CN103928009B (zh) | 用于窄边框液晶显示器的栅极驱动器 | |
CN104537970B (zh) | 栅极驱动单元、栅极驱动电路及驱动方法、显示装置 | |
CN105405406B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN104575420B (zh) | 一种扫描驱动电路 | |
CN102982777B (zh) | 显示装置的栅极驱动电路 | |
CN105374331B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN104091573B (zh) | 一种移位寄存单元、栅极驱动装置、显示面板和显示装置 | |
CN104409038B (zh) | 栅极驱动电路及其单元和一种amoled显示器 | |
CN105185342B (zh) | 栅极驱动基板和使用栅极驱动基板的液晶显示器 | |
CN104064153A (zh) | 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置 | |
CN108319385A (zh) | 移位寄存器及具有移位寄存器的触控显示装置 | |
CN104049796B (zh) | 触摸显示屏及其分时驱动方法 | |
CN104008738B (zh) | 显示面板与栅极驱动器 | |
CN103247255B (zh) | 用于显示装置的扫描驱动装置及其驱动方法 | |
CN102280093B (zh) | 显示面板及其栅极驱动电路以与门极驱动电路驱动方法 | |
US10204545B2 (en) | Gate driver and display device including the same | |
CN104332130B (zh) | 移位暂存器 | |
CN103500550A (zh) | 电压拉升电路、移位寄存器和栅极驱动模块 | |
CN102270437B (zh) | 液晶显示设备及其驱动方法 | |
CN103761954B (zh) | 显示面板与栅极驱动器 | |
CN103928001A (zh) | 一种栅极驱动电路和显示装置 | |
CN104882168A (zh) | 移位寄存单元、移位寄存器、栅极驱动电路和显示装置 | |
CN103021466A (zh) | 移位寄存器及其工作方法、栅极驱动装置、显示装置 | |
CN103456259A (zh) | 一种栅极驱动电路及栅线驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20170308 |