CN106409210A - 信号产生电路及信号产生方法 - Google Patents

信号产生电路及信号产生方法 Download PDF

Info

Publication number
CN106409210A
CN106409210A CN201611074743.9A CN201611074743A CN106409210A CN 106409210 A CN106409210 A CN 106409210A CN 201611074743 A CN201611074743 A CN 201611074743A CN 106409210 A CN106409210 A CN 106409210A
Authority
CN
China
Prior art keywords
signal
level
polarity
high level
low level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611074743.9A
Other languages
English (en)
Inventor
董哲维
林炜力
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN106409210A publication Critical patent/CN106409210A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Logic Circuits (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本案公开一种信号产生电路及信号产生方法,此信号产生电路包含时序控制器与电平位移器,且电平位移器电性连接时序控制器。时序控制器用以产生时脉信号与控制信号。电平位移器用以接收时脉信号与控制序号。另外,电平位移器依据时脉信号与控制信号而于一周期的第一极性期间输出高电平信号,并局部地调高高电平信号,再依据时脉信号与控制信号而于一周期的第二极性期间输出低电平信号,并局部地调低低电平信号。

Description

信号产生电路及信号产生方法
技术领域
本案涉及一种信号处理电路及信号处理方法,特别涉及一种信号产生电路及信号产生方法。
背景技术
随着影像显示技术的快速发展,影像显示技术被广泛地应用于显示装置。举例而言,由栅极驱动阵列(Gate Driver on Array,GOA)电路所组成的显示装置具有高集成度与超薄化的特性。然而,栅极驱动阵列电路中的位移暂存器是用以接收并在预设的时序下复制信号产生电路所提供的电平信号,从而产生输出信号。因此,栅极驱动阵列电路所产生的输出信号的波形不仅取决于自身的薄膜晶体管(Thin-Film Transistor,TFT)的电性,更与电平信号的波形所对应的电压值息息相关。一般而言,由于栅极驱动阵列电路所产生的输出信号是通过复制电平信号的波形而产生,因此,相较于电平信号,输出信号的波形的表现(如,信号延迟)具有明显地衰减。
因此,如何有效地维持栅极驱动阵列电路的运作并提升输出信号的波形的表现来进行信号产生电路的设计,可是一大挑战。
发明内容
本案公开的一态样涉及一种信号产生电路,此信号产生电路包含时序控制器与电平位移器,且电平位移器电性连接时序控制器。时序控制器用以产生时脉信号与控制信号。电平位移器用以接收时脉信号与控制序号。另外,电平位移器依据时脉信号与控制信号而于一周期的第一极性期间输出高电平信号,并局部地调高高电平信号,再依据时脉信号与控制信号而于一周期的第二极性期间输出低电平信号,并局部地调低低电平信号。
本案公开的另一态样涉及一种信号产生方法,且此感测方法包含以下步骤:通过时序控制器产生时脉信号与控制信号;通过电平位移器接收时脉信号与控制信号;通过电平位移器依据时脉信号与控制信号而于一周期的第一极性期间输出高电平信号,并局部地调高高电平信号;以及通过电平位移器依据时脉信号与控制信号而于一周期的第二极性期间输出低电平信号,并局部地调低低电平信号。
综上所述,本案的技术方案与现有技术相比具有明显的优点和有益效果。通过上述技术方案,可达到相当的技术进步,并具有产业上的广泛利用价值,本案所公开的信号产生电路与信号产生方法是通过局部地对电平信号进行调整,从而栅极驱动阵列电路中的位移暂存器可以依据经调整后的电平信号而输出具有更为理想的波形表现的输出信号。举例而言,本案所公开的信号产生电路与信号产生方法输出高电平信号与低电平信号,并局部地调高高电平信号与局部地调低低位准信号。另外,相较于传统上提高或降低整体电平信号的技术方案,由于本案所公开的信号产生电路与信号产生方法仅局部地对电平信号进行调整,因此,本案所公开的技术方案可以显著地降低功率消耗。
附图说明
第1A图为依据本案公开的实施例所绘制的信号产生电路的方块示意图;
第1B图为依据本案公开的实施例所绘制的位移暂存器的方块示意图;
第1C图为依据本案公开的实施例所绘制的位移暂存器的电路示意图;
第2A、2B、2C图为依据本案公开的实施例所绘制的信号产生电路所产生的电平信号的波形示意图;以及
图3为依据本案公开的实施例所绘制的信号产生方法的流程图。
附图标记说明:
100 信号产生电路
102 时序控制器
104 电平位移器
110 位移暂存器
112 驱动控制电路
114 驱动电路
116 重置电路
122 第一稳压控制电路
124 第一稳压电路
126 第二稳压控制电路
128 第二稳压电路
130 下拉电路
300 信号产生方法
S301、S302、S303、S304 步骤
CLK 时脉信号
CTRL 控制信号
DCLK、DCLK′、DCLK(n) 电平信号
DCLK1 高电平信号
DCLK2 低电平信号
F1、F2 下降时间
LC1、LC2 低频驱动信号
ST(n-2)、ST(n) 扫描信号
Q(n-2)、Q(n) 控制信号R1、R2 上升时间
Sout、Sout′、Sout(n)、Sout(n+4) 输出信号
VGH1、VGH2 高电平电压
VGL1、VGL2 低电平电压
VGSD、VSS 电源
W1、W2 时间长度
具体实施方式
下文是举实施例配合说明书附图作详细说明,以更好地理解本案的态样,但所提供的实施例并非用以限制本公开所涵盖的范围,而结构操作的描述非用以限制其执行的顺序,任何由元件重新组合的结构,所产生具有均等技术效果的装置,皆为本公开所涵盖的范围。此外,根据业界的标准及惯常做法,附图仅以辅助说明为目的,并未依照原尺寸作图,实际上各种特征的尺寸可任意地增加或减少以便于说明。下述说明中相同元件将以相同的符号标示来进行说明以便于理解。
在全篇说明书与权利要求所使用的用词(terms),除有特别注明外,通常具有每个用词使用在此领域中、在此公开的内容中与特殊内容中的平常意义。某些用以描述本案公开的用词将于下或在此说明书的别处讨论,以提供本领域技术人员在有关本案公开的描述上额外的引导。
此外,在本案中所使用的用词『包含』、『包括』、『具有』、『含有』等等,均为开放性的用语,即意指『包含但不限于』。
于本案中,当一元件被称为『连接』或『耦接』时,可指『电性连接』或『电性耦接』。『连接』或『耦接』亦可用以表示二或多个元件间相互搭配操作或互动。此外,虽然本案中使用『第一』、『第二』、…等用语描述不同元件,该用语仅是用以区别以相同技术用语描述的元件或操作。除非上下文清楚指明,否则该用语并非特别指称或暗示次序或顺位,亦非用以限定本案。
第1A图为依据本案公开的实施例所绘制的信号产生电路100的方块示意图。如第1A图所示,信号产生电路100包含时序控制器102与电平位移器104,且电平位移器104电性连接时序控制器102。时序控制器102用以产生时脉信号CLK与控制信号CTRL,并将时脉信号CLK与控制信号CTRL传送至电平位移器104。电平位移器104用以接收时脉信号CLK、控制信号CTRL,并依据时脉信号CLK、控制信号CTRL而输出电平信号DCLK。于此实施例中,电平位移器104更用以接收第一高电平电压VGH1、第二高电平电压VGH2、第一低电平电压VGL1以及第二低电平电压VGL2。
于一实施例中,电平位移器104先依据时脉信号CLK与控制信号CTRL而于一周期的第一极性期间输出高电平信号(如,第2A图所示的高电平信号DCLK1),并局部地调高高电平信号。随后,电平位移器104再依据时脉信号CLK与控制信号CTRL而于一周期的第二极性期间输出低电平信号(如,第2A图所示的低电平信号DCLK2),并局部地调低低电平信号。如此,电平位移器104可以依据经调高后的高电平信号与经调低后的低电平信号而输出电平信号DCLK。举例而言,请参阅第2A图,第2A图为依据本案公开的实施例所绘制的信号产生电路100所产生的电平信号DCLK的波形示意图。如第2A图所示,当电平位移器104于一周期(如,时间T1~T5)的第一极性期间(如,时间T1~T3)输出高电平信号DCLK1后,电平位移器104局部地(如,于周期T1~T5中的局部时间T1~T2)调高高电平信号DCLK1;当电平位移器104于一周期(如,时间T1~T5)的第二极性期间(如,时间T3~T5)输出低电平信号DCLK2后,电平位移器104局部地(如,于周期T1~T5中的局部时间T3~T4)调低低电平信号DCLK2。
于另一实施例中,电平位移器104先依据时脉信号CLK与控制信号CTRL而于第一极性期间的第一期间输出第一高电平信号,并于第一极性期间的第二期间输出第二高电平信号,上述第一高电平信号的电平高于第二高电平信号的电平。随后,电平位移器依据时脉信号CLK与控制信号CTRL而于第二极性期间的第三期间输出第一低电平信号,并于第二极性期间的第四期间输出第二低电平信号,上述第一低电平信号的电平低于第二低电平信号的电平。举例而言,请参阅第2A图,当电平位移器104于一周期(如,时间T1~T5)的第一极性期间(如,时间T1~T3)输出高电平讯DCLK1时,电平位移器104于第一极性期间的第一期间(如,时间T1~T2)将高电平信号DCLK1调至第一高电平电压VGH1,从而输出第一高电平信号,电平位移器104于第一极性期间的第二期间(如,时间T2~T3)将高电平信号DCLK1调至第二高电平电压VGH2,从而输出第二高电平信号;当电平位移器104于一周期(如,时间T1~T5)的第二极性期间(如,时间T3~T5)输出低电平讯DCLK2时,电平位移器104于第二极性期间的第三期间(如,时间T3~T4)将低电平信号DCLK2调至第一低电平电压VGL1,从而输出第一低电平信号,电平位移器104于第二极性期间的第四期间(如,时间T4~T5)将低电平信号DCLK2调至第二低电平电压VGL2,从而输出第二低电平信号。
于又一实施例中,第一高电平信号的电平为第一高电平电压VGH1,且第二高电平信号的电平为第二高电平电压VGH2;第一低电平信号的电平为第一低电平电压VGL1,且第二低电平信号的电平为第二低电平电压VGL2。另外,第一高电平信号的电平高于第二高电平信号的电平,且第一低电平信号的电平低于第二低电平信号的电平。换句话说,第一高电平电压VGH1大于第二高电平电压VGH2,且第一低电平电压VGL1小于第二低电平电压VGL2。于此实施例中,第一高电平电压VGH1与第二高电平电压VGH2的差值为5V,且第一低电平电压VGL1与第二低电平电压VGL2的差值为5V。应了解到,上述关于第一高电平电压VGH1、第二高电平电压、第一低电平电压VGL1以及第二低电平电压VGL2的实施方式仅用以示范,并非用以限制本案。举例而言,依据实际操作的需求,第一高电平信号、第二高电平信号、第一低电平信号以及第二低电平信号的电平可以弹性地进行调整。
于一实施例中,时序控制器102可通过电平位移器104更用以调整第一极性期间的第一期间与第二极性期间的第三期间的时间长度。举例而言,请参阅第2A图,当时序控制器102用以延长或缩短第一期间的时间长度W1后,电平位移器104依据经调整后的第一期间的时间长度W1而于第一极性期间(如,时间T1~T3)的第一期间(如,时间T1~T2)输出具有时间长度W1的第一高电平信号;当时序控制器102延长或缩短第三期间的时间长度W2后,电平位移器104依据经调整后的第三期间的时间长度W2而于第二极性期间(如,时间T3~T5)的第三期间(如,时间T3~T4)输出第一低电平信号。于此实施例中,第一期间的时间长度W1与第三期间的时间长度W2均为5微秒(microsecond),但本案的实施方式并不仅限于此。
于一实施例中,电平位移器104更用以将所输出的电平信号DCLK传送至位移暂存器110,从而位移暂存器110依据电平信号DCLK而产生输出信号Sout。举例而言,请参阅第1B、1C图,第1B图为依据本案公开的实施例所绘制的位移暂存器110的方块示意图,且第1C图为依据本案公开的实施例所绘制的位移暂存器110的电路示意图。如第1B图所示,位移暂存器110包含驱动控制电路112、驱动电路114以及重置电路116,且驱动控制电路112电性连接驱动电路114,重置电路116电性连接驱动控制电路112与驱动电路114。驱动控制电路112用以产生并传送驱动控制信号至驱动电路114。驱动电路114用以依据驱动控制信号而于预设的时序下复制信号产生电路100所输出的电平信号DCLK,从而产生输出信号Sout。重置电路116用以产生并传送重置信号至驱动控制电路112与驱动电路114,从而重置驱动控制电路112与驱动电路114以重新产生输出信号Sout。
如第1C图所示,驱动控制电路112电性连接电源VGSD,且驱动控制电路112用以依据前级扫描信号ST(n-2)而产生驱动控制信号,并依据驱动控制信号与本级电平信号DCLK(n)而产生本级扫描信号ST(n)。驱动电路114用以依据驱动控制信号与本级电平信号DCLK(n)而产生本级输出信号Sout(n)。重置电路116包含第一稳压控制电路122、第一稳压电路124、第二稳压控制电路126、第二稳压电路128以及下拉电路130,且其均电性连接电源VSS。第一稳压控制电路122用以依据第一低频驱动信号LC1、前级控制信号Q(n-2)以及本级控制信号Q(n)而产生并传送第一稳压控制信号至第一稳压电路124以为驱动控制电路112与驱动电路114进行稳压。第二稳压控制电路126用以依据第二低频驱动信号LC2、前级控制信号Q(n-2)以及本级控制信号Q(n)而产生并传送第二稳压控制信号至第二稳压电路128以为驱动控制电路112与驱动电路114进行稳压。下拉电路130用以依据后级输出信号Sout(n+4)而为驱动电路114进行电压下拉。
于一实施例中,请参阅第2B、2C图,若电平位移器104将未经局部调整的电平信号DCLK′传送至位移暂存器110,则输出信号Sout′的波形具有明显地衰减;若电平位移器104将经局部调整后的电平信号DCLK传送至位移暂存器110,则可以有效地降低输出信号Sout的波形衰减。于此实施例中,输出信号Sout′所对应的上升时间R1为4.41微秒,且输出信号Sout′所对应的下降时间F1为2.92微秒。另外,当第一高电平信号与第二高电平信号的电平差值为5V,第一低电平信号与第二低电平信号的电平差值为5V,且第一高电平信号所对应的第一期间的时间长度W1与第一低电平信号所对应的第三期间的时间长度W2均为5微秒时,输出信号Sout所对应的上升时间R2为3.49微秒,且输出信号Sout所对应的下降时间F2为2.07微秒。因此,相较于输出信号Sout′,输出信号Sout具有更为理想的上升时间与下降时间,从而输出信号Sout的波形更为接近理想方波。
图3为依据本案公开的实施例所绘制的信号产生方法300的流程图。于一实施例中,信号产生方法300可以实施于上述信号产生电路100,但本案并不以此为限。为了易于理解信号产生方法300,后文将以信号产生电路100作为实施信号产生方法300的示范标的。如图3所示,信号产生方法300包含以下步骤:
S301:通过时序控制器102产生时脉信号CLK与控制信号CTRL;
S302:通过电平位移器104接收时脉信号CLK与控制信号CTRL;
S303:通过电平位移器104依据时脉信号CLK与控制信号CTRL而于一周期的第一极性期间(如正半周期)输出高电平信号,并局部地调高高电平信号;以及
S304:通过电平位移器104依据时脉信号CLK与控制信号CTRL而于一周期的第二极性期间(如负半周期)输出低电平信号,并局部地调低低电平信号。
举例而言,当电平位移器104依据时脉信号CLK与控制信号CTRL于输出高电平信号(如,第2A图所示的高电平信号DCLK1)与低位准信号(如,第2A图所示的低电平信号DCLK2),并局部地调高高电平信号与调低低电平信号后,电平位移器104可以依据经调高后的高电平信号与经调低后的低位准信号而输出电平信号DCLK。
于一实施例中,请参阅步骤S303,电平位移器104依据时脉信号CLK与控制信号CTRL而于第一极性期间的第一期间输出第一高电平信号,并于第一极性期间的第二期间输出第二高电平信号。关于第一高电平信号与第二高电平信号的实施方式已为上述实施例所示范(请参阅第2A图),故于此不重新赘述。于另一实施例中,第一高电平信号的电平为第一高电平电压VGH1,第二高电平信号的电平为第二高电平电压VGH2,且第一高电平信号的电平高于第二高电平信号的电平。
于一实施例中,请再参阅步骤S303,电平位移器104依据时脉信号CLK与控制信号CTRL而于第二极性期间的第三期间输出第一低电平信号,并于第二极性期间的第四期间输出第二低电平信号。关于第一低电平信号与第二低电平信号的实施方式已为上述实施例所示范(请参阅第2A图),故于此不重新赘述。于又一实施例中,第一低电平信号的电平为第一低电平电压VGL1,且第二低电平信号的电平为第二低电平电压VGL2,且第一低电平信号的电平低于第二低电平信号的电平。
于上述实施例中,本案所公开的信号产生电路与信号产生方法是通过局部地对电平信号进行调整,从而栅极驱动阵列电路中的位移暂存器可以依据经调整后的电平信号而输出具有较佳波形表现的输出信号。举例而言,本案所公开的信号产生电路与信号产生方法输出高电平信号与低电平信号,并局部地调高该高电平信号与局部地调低低位准信号。另外,相较于传统上提高或降低整体电平信号的技术方案,由于本案所公开的信号产生电路与信号产生方法仅局部地对电平信号进行调整,因此,本案所公开的技术方案可以显著地降低功率消耗。
技术领域通常知识者可以容易理解到公开的实施例实现一或多个前述举例的优点。阅读前述说明书之后,技术领域通常知识者将有能力对如同此处公开内容作多种类的变动、置换、等效物以及多种其他实施例。因此本案的保护范围当视权利要求所界定者与其均等范围为主。

Claims (10)

1.一种信号产生电路,包含:
一时序控制器,用以产生一时脉信号与一控制信号;以及
一电平位移器,电性连接该时序控制器,用以接收该时脉信号与该控制信号;其中该电平位移器依据该时脉信号与该控制信号而于一周期的一第一极性期间输出一高电平信号,并局部地调高该高电平信号;其中该电平位移器依据该时脉信号与该控制信号而于该周期的一第二极性期间输出一低电平信号,并局部地调低该低电平信号。
2.如权利要求1所述的信号产生电路,其中该电平位移器更依据该时脉信号与该控制信号而于该第一极性期间的一第一期间输出一第一高电平信号,并于该第一极性期间的一第二期间输出一第二高电平信号,且该第一高电平信号的电平高于该第二高电平信号的电平;其中该电平位移器更依据该时脉信号与该控制信号而于该第二极性期间的一第三期间输出一第一低电平信号,并于该第二极性期间的一第四期间输出一第二低电平信号,且该第一低电平信号的电平低于该第二低电平信号的电平。
3.如权利要求2所述的信号产生电路,其中该电平位移器更用以调整该第一期间与该第三期间的时间长度。
4.如权利要求2所述的信号产生电路,其中该电平位移器更用以调整该第一高电平信号与该第一低电平信号的电平。
5.如权利要求2至4任一所述的信号产生电路,其中该电平位移器依序于该第一期间、该第二期间、该第三期间以及该第四期间输出该些电平信号。
6.一种信号产生方法,包含:
通过一时序控制器产生一时脉信号与一控制信号;
通过一电平位移器接收该时脉信号与该控制信号;
通过该电平位移器依据该时脉信号与该控制信号而于一周期的一第一极性期间输出一高电平信号,并局部地调高该高电平信号;以及
通过该电平位移器依据该时脉信号与该控制信号而于该周期的一第二极性期间输出一低电平信号,并局部地调低该低电平信号。
7.如权利要求6所述的信号产生方法,其中通过该电平位移器依据该时脉信号与该控制信号而于该周期的该第一极性期间输出该高电平信号,并局部地调高该高电平信号包含:
通过该电平位移器依据该时脉信号与该控制信号而于该第一极性期间的一第一期间输出一第一高电平信号,并于该第一极性期间的一第二期间输出一第二高电平信号,且该第一高电平信号的电平高于该第二高电平信号的电平,
其中通过该电平位移器依据该时脉信号与该控制信号而于该周期的该第二极性期间输出该低电平信号,并局部地调低该低电平信号包含:
通过该电平位移器依据该时脉信号与该控制信号而于该第二极性期间的一第三期间输出一第一低电平信号,并于该第二极性期间的一第四期间输出一第二低电平信号,且该第一低电平信号的电平低于该第二低电平信号的电平。
8.如权利要求7所述的信号产生方法,其中通过该时序控制器以调整该第一期间与该第三期间的时间长度。
9.如权利要求7所述的信号产生方法,其中通过该电平位移器以调整该第一高电平信号与该第一低电平信号的电平。
10.如权利要求7至9任一所述的信号产生方法,其中通过该电平位移器以依序于该第一期间、该第二期间、该第三期间以及该第四期间输出该些电平信号。
CN201611074743.9A 2016-09-23 2016-11-29 信号产生电路及信号产生方法 Pending CN106409210A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW105130827 2016-09-23
TW105130827A TW201813300A (zh) 2016-09-23 2016-09-23 訊號產生電路及訊號產生方法

Publications (1)

Publication Number Publication Date
CN106409210A true CN106409210A (zh) 2017-02-15

Family

ID=58084203

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611074743.9A Pending CN106409210A (zh) 2016-09-23 2016-11-29 信号产生电路及信号产生方法

Country Status (3)

Country Link
US (1) US20180090097A1 (zh)
CN (1) CN106409210A (zh)
TW (1) TW201813300A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108154859A (zh) * 2018-01-16 2018-06-12 深圳市华星光电技术有限公司 一种阵列基板及显示装置
CN108831396A (zh) * 2018-07-17 2018-11-16 惠科股份有限公司 时序控制模块、显示装置、以及时钟信号的电平调整方法
CN113421517A (zh) * 2021-06-25 2021-09-21 惠科股份有限公司 移位暂存器及其驱动方法、显示面板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI574276B (zh) * 2015-12-23 2017-03-11 友達光電股份有限公司 移位暫存器及其控制方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4408135A (en) * 1979-12-26 1983-10-04 Tokyo Shibaura Denki Kabushiki Kaisha Multi-level signal generating circuit
US20050093580A1 (en) * 2003-11-04 2005-05-05 Altera Corporation Pre-emphasis circuitry and methods
US20070115034A1 (en) * 2005-11-22 2007-05-24 Nguyen Hai T Low-voltage differential signal driver with pre-emphasis circuit
CN101916540A (zh) * 2010-08-10 2010-12-15 友达光电股份有限公司 时钟脉冲信号产生方法
US9088276B2 (en) * 2011-05-31 2015-07-21 Ati Technologies Ulc Pre-emphasis control circuit for adjusting the magnitude of a signal over a period according to a fraction of a bit-time
CN104992656A (zh) * 2015-06-03 2015-10-21 友达光电股份有限公司 移位寄存电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4408135A (en) * 1979-12-26 1983-10-04 Tokyo Shibaura Denki Kabushiki Kaisha Multi-level signal generating circuit
US20050093580A1 (en) * 2003-11-04 2005-05-05 Altera Corporation Pre-emphasis circuitry and methods
US20070115034A1 (en) * 2005-11-22 2007-05-24 Nguyen Hai T Low-voltage differential signal driver with pre-emphasis circuit
CN101916540A (zh) * 2010-08-10 2010-12-15 友达光电股份有限公司 时钟脉冲信号产生方法
US9088276B2 (en) * 2011-05-31 2015-07-21 Ati Technologies Ulc Pre-emphasis control circuit for adjusting the magnitude of a signal over a period according to a fraction of a bit-time
CN104992656A (zh) * 2015-06-03 2015-10-21 友达光电股份有限公司 移位寄存电路

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108154859A (zh) * 2018-01-16 2018-06-12 深圳市华星光电技术有限公司 一种阵列基板及显示装置
CN108831396A (zh) * 2018-07-17 2018-11-16 惠科股份有限公司 时序控制模块、显示装置、以及时钟信号的电平调整方法
WO2020015322A1 (zh) * 2018-07-17 2020-01-23 惠科股份有限公司 时序控制器、显示装置、以及时钟信号的电平调整方法
CN113421517A (zh) * 2021-06-25 2021-09-21 惠科股份有限公司 移位暂存器及其驱动方法、显示面板
CN113421517B (zh) * 2021-06-25 2022-05-06 惠科股份有限公司 移位暂存器及其驱动方法、显示面板

Also Published As

Publication number Publication date
US20180090097A1 (en) 2018-03-29
TW201813300A (zh) 2018-04-01

Similar Documents

Publication Publication Date Title
CN104464600B (zh) 移位寄存器单元及其驱动方法、移位寄存器电路以及显示装置
CN104835442B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106409210A (zh) 信号产生电路及信号产生方法
CN103503057B (zh) 扫描信号线驱动电路、具备它的显示装置和扫描信号线的驱动方法
CN106847160A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN105609136A (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN105654991B (zh) 移位寄存器及其驱动方法、goa电路以及显示装置
CN103474018B (zh) 一种显示装置的电源电路
CN104637462A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104240765B (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN106486085A (zh) 移位寄存器电路、驱动方法、goa电路和显示装置
CN104732904B (zh) 显示器及其栅极驱动电路和栅极驱动单元电路
WO2015010364A1 (zh) 移位寄存器单元、栅极驱动电路及显示器件
CN107221298B (zh) 一种goa电路及液晶显示器
CN106448536A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN105206247B (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN106157867A (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN105786250A (zh) 移位暂存电路及其驱动方法
CN104167192A (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN107316600A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105336300A (zh) 移位寄存器、栅极驱动电路及显示装置
TW201508715A (zh) 移位暫存器電路
CN107256722A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107134249A (zh) 移位寄存单元及其驱动方法、栅极驱动电路、显示装置
CN104123922B (zh) 栅极驱动电路、使用其的驱动系统及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170215