CN106165075B - 安装装置及其偏移量修正方法 - Google Patents

安装装置及其偏移量修正方法 Download PDF

Info

Publication number
CN106165075B
CN106165075B CN201580018341.4A CN201580018341A CN106165075B CN 106165075 B CN106165075 B CN 106165075B CN 201580018341 A CN201580018341 A CN 201580018341A CN 106165075 B CN106165075 B CN 106165075B
Authority
CN
China
Prior art keywords
chip
amendment
benchmark
image
directions
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201580018341.4A
Other languages
English (en)
Other versions
CN106165075A (zh
Inventor
高桥诚
佐藤亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Arakawa Co Ltd
Original Assignee
Arakawa Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Arakawa Co Ltd filed Critical Arakawa Co Ltd
Publication of CN106165075A publication Critical patent/CN106165075A/zh
Application granted granted Critical
Publication of CN106165075B publication Critical patent/CN106165075B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67144Apparatus for mounting on conductive members, e.g. leadframes or conductors on insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67259Position monitoring, e.g. misposition detection or presence detection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/68Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for positioning, orientation or alignment
    • H01L21/681Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for positioning, orientation or alignment using optical controlling means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75753Means for optical alignment, e.g. sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/759Means for monitoring the connection process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7598Apparatus for connecting with bump connectors or layer connectors specially adapted for batch processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/75981Apparatus chuck
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/81122Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors by detecting inherent features of, or outside, the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/8113Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81908Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving monitoring, e.g. feedback loop
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83908Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving monitoring, e.g. feedback loop
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector

Abstract

本发明是关于一种安装装置及其偏移量修正方法。本发明包括:第1芯片位置计算步骤,通过上下两个视野照相机获取基准用芯片的上表面的图像与修正用芯片的下表面的图像而计算各芯片的各位置;第2芯片移动步骤,在使基准用芯片移动到如下位置后,将修正用芯片载置于吸附平台,所述位置是根据由各芯片的各位置计算出的各芯片间的偏离量而使各芯片间的相隔距离成为规定的偏移量的位置;第2芯片位置计算步骤,获取修正用芯片的上表面的图像而计算修正用芯片的第2位置;以及修正量计算步骤,根据基准用芯片的位置与修正用芯片的第2位置来计算规定的偏移量的修正量。由此,抑制安装位置的经时的位移而实现安装品质的提高。

Description

安装装置及其偏移量修正方法
技术领域
本发明涉及一种安装装置的结构及所述安装装置的偏移(offset)量修正方法。
背景技术
大多使用在基板或者其他半导体芯片上接合(安装)半导体芯片的接合装置。其中,使用如下装置等:模接合(die bonding)装置,将半导体芯片的与电极面为相反侧的面利用粘着剂等固定于基板上;或倒装芯片接合(flip-chip bonding)装置等,使从芯片中拾取的半导体芯片反转而将半导体芯片的电极面接合于基板等,从而将半导体的电极与基板的电极直接接合。倒装芯片接合装置中,因将半导体芯片与基板的电极直接接合,故需要正确地对准半导体芯片的电极的位置与基板的电极的位置。因此,倒装芯片接合装置中,使用如下方法,即,使上下两个视野照相机进入到接合工具与基板之间,同时对吸附于接合工具的半导体芯片的图像与基板的图像进行拍摄,并根据所拍摄到的两个图像来检测半导体芯片与基板的相对位置,使接合平台在XY方向上移动,或者使接合头旋转,从而将基板的位置与半导体芯片的位置进行对准(例如,参照专利文献1、段落0003~段落0004)。
现有技术文献
专利文献
专利文献1:日本专利第3937162号公报
发明内容
[发明所要解决的问题]
且说,倒装芯片接合装置(安装装置)中,例如使用如下方法,即,预先在半导体芯片的电极的表面或者基板的电极的表面形成金属的凸块(bump),通过高温的接合工具将半导体芯片按压至基板并且进行加热而使金属熔融后,通过使所述金属凝固而将半导体芯片的电极与基板的电极加以接合。因此,若倒装芯片接合装置持续进行接合动作,则会出现如下情况:接合装置的各构成零件或上下两个视野照相机的温度上升,从而在上下两个视野照相机中产生测定误差,或者接合装置的动作的误差增大,由此,经时地产生半导体芯片与基板的位移,而导致接合精度下降。然而,接合面因位于半导体芯片与基板之间,故在规定的接合时间或者次数后,要将所接合的半导体芯片从基板剥离来确认半导体芯片的电极是否接合于基板的电极的规定位置(破坏性检查),或使用X射线装置等并通过照片拍摄来确认接合位置(利用X射线的非破坏性检查)。
然而,无法在倒装芯片接合装置的运转中连续地进行制品的破坏性检查或利用X射线的非破坏性检查,故存在如下情况:次品的发现延迟,结果导致制品的不良率升高。
因此,本发明的目的在于在安装装置中抑制安装位置的经时的位移而实现安装品质的提高。
[解决问题的技术手段]
本发明的安装装置包括:安装平台;基准用芯片及修正用芯片,载置于安装平台上;上下两个视野照相机,同时对上下的图像进行拍摄;以及控制部,使基准用芯片与修正用芯片的位置移动,并且对上下两个视野照相机的图像进行处理。
本发明的安装装置中,控制部也可构成为能够实施如下各步骤,所述各步骤包括:第1芯片移动步骤,拾取修正用芯片且使所述修正用芯片以规定的偏移量在XY方向上移动,并使修正用芯片位于基准用芯片的正上方;第1图像获取步骤,使上下两个视野照相机进入到修正用芯片与基准用芯片之间,通过上下两个视野照相机而同时获取基准用芯片上表面的图像与修正用芯片下表面的图像;第1芯片位置计算步骤,对通过第1图像获取步骤获取的图像进行处理,并计算基准用芯片的XY方向位置与修正用芯片的XY方向位置;第2芯片移动步骤,根据基准用芯片的XY方向位置与修正用芯片的XY方向位置来计算基准用芯片与修正用芯片的XY方向的偏离量,在使基准用芯片移动至下述位置后,将修正用芯片载置于安装平台上,所述位置是根据所计算的偏离量而使基准用芯片与修正用芯片的XY方向的相隔距离成为规定的偏移量的XY方向的位置;第2图像获取步骤,使上下两个视野照相机进入到修正用芯片的上方,通过上下两个视野照相机而获取载置于安装平台上的修正用芯片的上表面的图像;第2芯片位置计算步骤,对通过第2图像获取步骤获取的图像进行处理,并计算修正用芯片的XY方向的第2位置;以及修正量计算步骤,根据由第1芯片位置计算步骤计算的基准用芯片的XY方向位置、与由第2芯片位置计算步骤计算的修正用芯片的XY方向的第2位置,来计算规定的偏移量的修正量。
本发明的安装装置的偏移量修正方法包括:准备安装装置的步骤,所述安装装置包括安装平台、载置于安装平台上的基准用芯片及修正用芯片、同时对上下的图像进行拍摄的上下两个视野照相机、以及控制部,所述控制部使基准用芯片与修正用芯片的位置移动并且对上下两个视野照相机的图像进行处理;第1芯片移动步骤,拾取修正用芯片且使所述修正用芯片以规定的偏移量在XY方向上移动,并使修正用芯片位于基准用芯片的正上方;第1图像获取步骤,使上下两个视野照相机进入到修正用芯片与基准用芯片之间,通过上下两个视野照相机而同时获取基准用芯片上表面的图像与修正用芯片下表面的图像;第1芯片位置计算步骤,对通过第1图像获取步骤获取的图像进行处理,并计算基准用芯片的XY方向位置与修正用芯片的XY方向位置;第2芯片移动步骤,根据基准用芯片的XY方向位置与修正用芯片的XY方向位置来计算基准用芯片与修正用芯片的XY方向的偏离量,在使基准用芯片移动至下述位置后,将修正用芯片载置于安装平台上,所述位置是根据所计算的偏离量而使基准用芯片与修正用芯片的XY方向的相隔距离成为规定的偏移量的XY方向的位置;第2图像获取步骤,使上下两个视野照相机进入到修正用芯片的上方,通过上下两个视野照相机而获取载置于安装平台上的修正用芯片的上表面的图像;第2芯片位置计算步骤,对通过第2图像获取步骤获取的图像进行处理,并计算修正用芯片的XY方向的第2位置;以及修正量计算步骤,根据由第1芯片位置计算步骤计算的基准用芯片的XY方向位置、与由第2芯片位置计算步骤计算的修正用芯片的XY方向的第2位置,来计算规定的偏移量的修正量。
[发明的效果]
本发明起到如下效果,即,可在安装装置中抑制安装位置的经时的位移且实现安装品质的提高。
附图说明
图1是表示本发明的实施方式的安装装置的构成的系统图;
图2是表示本发明的实施方式的安装装置的动作的流程图;
图3是表示图2所示的流程图的修正顺序的详情的流程图;
图4(a)~图4(g)是表示本发明的实施方式的安装装置的动作的说明图;
图5(a)~图5(c)是表示本发明的实施方式的上下两个视野照相机的视野的说明图。
[附图符号的说明]
10:接合平台;
11:吸附平台;
12:基准用芯片;
12c、13c:中心;
13:修正用芯片;
14:第2半导体芯片;
15:基板;
16:框架;
17:温度传感器;
20:上下两个视野照相机;
20a、20b:视野;
20c:光轴(中心轴);
30:接合工具;
31:柄;
32:接合头;
33:Z方向马达;
40:控制部;
41:中央处理器;
42:存储部;
43:机器接口;
44:数据总线;
51:第1芯片移动程序;
52:第2芯片移动程序;
53:第1图像获取程序;
54:第2图像获取程序;
55:第1芯片位置计算程序;
56:第2芯片位置计算程序;
57:修正量计算程序;
58:控制数据;
59:控制程序;
100:接合装置;
a:偏移量;
b、c、d:距离;
S101~S106、S201~S208:步骤;
Y0、Y1、Y2、Y3、Y4:绝对位置;
X、Y、Z:方向。
具体实施方式
以下,一面参照附图一面对本发明的实施方式进行说明。以下的实施方式中,作为安装装置的一例,对接合装置中应用发明的情况进行说明。发明当然可应用于接合装置以外的电子零件的安装装置。如图1所示,作为本实施方式的安装装置的接合装置100包括:作为安装平台的接合平台10,吸附基板15或者基板15上接合有半导体芯片的第1半导体芯片;接合工具30,吸附第2半导体芯片14而将第2半导体芯片14接合于第1半导体芯片上,所述第1半导体芯片吸附于基板15或者接合平台10;以及上下两个视野照相机20,可对基板15或者第1半导体芯片的上表面的图像与第2半导体芯片14的下表面的图像同时进行拍摄。
接合平台10包括未图示的XY驱动机构,且在XY方向上移动。而且,接合头32通过安装于框架16的Z方向引导件而在上下方向上移动,通过Z方向马达33而在上下方向及绕Z轴的旋转方向(Z方向、θ方向)上驱动。作为安装工具的接合工具30固定于安装在接合头32的柄(shank)31,且与接合头32一并在上下方向(与基板15接近或远离的方向)上移动。上下两个视野照相机20内部包括2个拍摄元件与光学系统,如图1所示,在同轴上可对基板15的上表面的图像与第2半导体芯片14的下表面的图像同时进行拍摄。而且,上下两个视野照相机20上安装有温度传感器17。在接合平台10的侧面,安装有可吸附基准用芯片12与修正用芯片13的吸附平台11。吸附平台11可与接合平台10一并在XY方向上移动。基准用芯片12与修正用芯片13并非是实际的半导体芯片,而是玻璃芯片,如图4(a)~图4(g)中影线所示,附上从上表面、下表面均可观察到的位置标记。如图4(a)所示,基准用芯片12与修正用芯片13在Y方向上以规定的偏移量a相隔且载置于吸附平台11上。
接合平台10与驱动接合头32的Z方向马达33通过控制部40的指令而驱动。而且,上下两个视野照相机20、温度传感器17也与控制部40连接,由上下两个视野照相机20拍摄到的图像及由温度传感器17检测到的温度数据输入至控制部40,进行图像处理及运算处理。控制部40为如下计算机,即,包括:进行图像处理或运算的中央处理器(CentralProcessing Unit,CPU)41,存储控制程序59、控制数据58等的存储部42,以及连接有接合平台10、Z方向马达33、上下两个视野照相机20的机器接口43,中央处理器41、存储部42、机器接口43由数据总线44连接。控制部40的存储部42中存储有以后所要说明的第1芯片移动程序51、第2芯片移动程序52,第1图像获取程序53、第2图像获取程序54,第1芯片位置计算程序55、第2芯片位置计算程序56,以及修正量计算程序57。另外,图1中,将纸面左右方向设为接合装置100的X方向,将上下方向设为Z方向,将纸面垂直方向设为Y方向来进行说明。
参照图2至图5(a)~图5(c)对如以上般构成的接合装置100的动作进行说明。如图2的步骤S101所示,控制部40从图1所示的温度传感器17获取上下两个视野照相机20的温度,如图2的步骤S102所示,判断从实施上一次修正动作开始的温度变化(温度差)是否超过规定的设定值。而且,在上下两个视野照相机20的温度变化大于规定的设定值时,控制部40使步骤转移到图2的步骤S103并执行图3所示的修正顺序。
在上下两个视野照相机20的温度变化超过预定的设定值时,认为图4(a)~图4(g)、图5(a)~图5(c)所示的上下两个视野照相机20的光轴20c发生偏离或者倾斜,而在上下两个视野照相机20中产生计测误差。而且,同时认为出现接合装置100的框架16或接合平台10的温度上升,其位置发生偏离的情况等。而且,因所述两个位移而图1所示的第2半导体芯片14的接合位置(安装位置)偏离了规定的位置,从而有无法将第2半导体芯片14的电极与基板15的电极正确地接合的情况。上下两个视野照相机20基本上安装于框架16上,因而虽然难以对接合第2半导体芯片14时产生的位移(误差)中因所述两个原因而产生的各误差(位移)分别进行计测并掌握,但只要能够掌握最终产生的位移误差并对所述位移误差进行修正,则足以修正接合位置(安装位置)的偏移。本实施方式如所述般,通过掌握最终产生的接合的位移并对所述位移进行修正,来对接合位置(安装位量)的偏移(接合位置(安装位置)的误差)进行修正。
以下的说明中,为了方便起见,假定上下两个视野照相机20的中心轴或者上下的光轴20c的位置、倾斜未发生变化,且框架或接合平台10因热而移动来进行说明。最终,以下说明的本实施方式的接合装置100所获取的修正量s为如下的修正量,即,对因上下两个视野照相机20的计测误差引起的位移与因机械零件的温度变化而产生的位移的合计的位移量进行修正。
如图3的步骤S201所示,控制部40执行图1所示的第1芯片移动程序51(第1芯片移动步骤)。控制部40如图4(a)所示,以规定的偏移量a(规定的相隔距离ΔY),使接合工具30下降到载置于吸附平台11上的修正用芯片13上,而通过接合工具30来吸附修正用芯片13,且如图4(b)所示,拾取修正用芯片13。
接下来,控制部40如图3的步骤S202所示,使吸附平台11在Y方向上以规定的偏移量a移动。于是,如图4(c)所示,修正用芯片13移动到基准用芯片12的正上方。然而,实际上,因机械零件的热影响等,基准用芯片12的中心与修正用芯片13的中心位置会如图4(c)所示,在Y方向上稍微偏离(第1芯片移动程序51(第1芯片移动步骤)结束)。
接下来,控制部40执行图1所示的第1图像获取程序53(第1图像获取步骤)。控制部40如图4(d)所示,使上下两个视野照相机20进入到吸附于接合工具30的修正用芯片13与载置于吸附平台11上的基准用芯片12之间。如上所述,为了方便起见,所述说明中设为上下两个视野照相机20的光轴、检测、位置不发生变化,因而上下两个视野照相机20以其光轴20c从接合装置100的原点进入到绝对位置Y0的位置。接下来,控制部40通过上下两个视野照相机20的下侧照相机对基准用芯片12的上表面的图像进行拍摄,通过上侧照相机对修正用芯片13的图像进行拍摄。如图4(d)所示,基准用芯片12的中心12c的Y方向位置从上下两个视野照相机20的光轴20c向负侧偏离距离b,修正用芯片13的中心位置从上下两个视野照相机20的光轴20c的位置向Y方向正侧偏离距离c。因此,如图5(a)所示,可看到上侧照相机的视野20a中,修正用芯片13的位置为从上下两个视野照相机20的中心轴20c(上下两个视野照相机20的光轴)向图中的右侧偏靠的位置,其中心13c也位于从视野20a的中心轴20c以距离c向右偏靠的位置。而且,如图5(b)所示,下侧照相机的视野20b中,基准用芯片12的位置为从上下两个视野照相机20的中心轴20c向图中的左侧偏靠的位置,其中心12c也位于从视野20b的中心轴20c(上下两个视野照相机20的光轴)以距离b向左侧偏靠的位置(第1图像获取程序53(第1图像获取步骤)结束)。
接下来,控制部40执行图1所示的第1芯片位置计算程序55(第1芯片位置计算步骤)。控制部40对基准用芯片12的图像、修正用芯片13的图像进行处理,求出从上下两个视野照相机20的中心轴(光轴)20c算起的距离b、距离c。然后,控制部40计算基准用芯片12中的从接合装置100的原点算起的Y方向绝对位置Y1与修正用芯片13中的从接合装置100的原点算起的Y方向绝对位置Y2(修正用芯片的第1位置)。Y方向绝对位置Y1如图4(d)、图5(b)所示,为Y1=Y0-b,Y方向绝对位置Y2如图4(d)、图5(b)所示,为Y2=Y0+c(第1芯片位置计算程序55(第1芯片位置计算步骤)结束)。
接下来,控制部40执行图1所示的第2芯片移动程序52(第2芯片移动步骤)。首先,控制部40计算修正用芯片13的中心13c的移动量,所述修正用芯片13的中心13c的移动量对于将基准用芯片12的中心12c与修正用芯片13的中心13c的偏离量ΔYe设为规定的偏移量a而言为必需。如图4(d)、图5(a)、图5(b)所示,因基准用芯片12的中心12c与修正用芯片13的中心13c偏离了偏离量ΔYe(=b+c),故为了将各中心12c、中心13c间的距离设为规定的偏移量a,以图4(e)所示的基准用芯片12的中心12c的位置(Y方向的绝对位置Y1)为基准而使修正用芯片13向Y方向正侧移动(a-ΔYe)=a',或者,相反地如图4(e)所示,使基准用芯片12的中心12c的位置(基准位置)向Y方向负侧移动(a-ΔYe)=a'即可。控制部40如图3的步骤S204、图4(e)所示,使吸附平台11向Y方向负侧移动(a-ΔYe)=a'。故如图4(d)所示,基准用芯片12的中心12c的Y方向的绝对位置为Y3=Y1-a+ΔYe。修正用芯片13的中心13c的Y方向绝对位置未发生变化而为Y2=Y1+ΔYe,因而基准用芯片12与修正用芯片13的Y方向的相隔距离ΔY为ΔY=Y2-Y3=Y2=Y1+ΔYe-(Y1-a+ΔYe)=a,如果将吸附于接合工具30的修正用芯片13载置于吸附平台11上,则基准用芯片12的中心12c与修正用芯片13的中心13c的相隔距离ΔY应为规定的偏移量a。而且,控制部40如图3的步骤S205、图4(d)所示,使接合工具30下降而将修正用芯片13载置于吸附平台11的表面(第2芯片移动程序52(第2芯片移动步骤)结束)。
如果换句话说,则所述动作对基准用芯片12的中心12c与修正用芯片13的中心13c的偏离量ΔYe=(b+c)进行修正,因而在偏移量a为零的情况下,是在基准用芯片12的中心12c与修正用芯片13的中心13c一致的状态下重合。
接下来,控制部40执行图1所示的第2图像获取程序54(第2图像获取步骤)。控制部40在使接合工具30上升后,如图4(e)所示,上下两个视野照相机20的中心轴20c(光轴)以从接合装置100的原点到达绝对位置Y0的位置的方式再次进入。然后,控制部40如图3的步骤S206所示,通过上下两个视野照相机20的下侧照相机来对载置于吸附平台11上的修正用芯片13的上表面进行拍摄,执行图1所示的第2芯片位置计算程序56(第2芯片位置计算步骤),对所拍摄的图像进行处理而计算所载置的修正用芯片13的中心13c的Y方向绝对位置Y4(修正用芯片13的第2位置)。
如前所述,所述动作为以偏移量a而假想地在基准用芯片12上重合修正用芯片13的动作,因而在利用下侧照相机对载置于吸附平台11上的修正用芯片13进行拍摄时,首先,修正用芯片13的中心13c与利用下侧照相机对基准用芯片12进行拍摄时的基准用芯片12的中心12c同样地,Y方向的绝对位置应为Y1。然而,实际上,所测定的修正用芯片13的中心13c的Y方向的绝对位置(修正用芯片13的第2位置)Y4为自Y0偏离了距离d的位置,所述Y方向绝对位置(修正用芯片13的第2位置)Y4为Y4=Y0+d。所述Y1(基准用芯片12的最初的Y方向的绝对位置)与Y4(修正用芯片13的第2Y方向的绝对位置)的差为在基准用芯片12上重合修正用芯片13时的偏离量,且为上下两个视野照相机20的光轴20c的偏离量或因机械零件的热膨胀而产生的偏离的合计偏离量。因此,控制部40如图3的步骤S207所示,将Y1(基准用芯片12的最初的Y方向的绝对位置)与Y4(修正用芯片13的第2Y方向的绝对位置)的差(Y1-Y4)作为修正量s而对偏移量a进行修正,如图3的步骤S208所示,将偏移量a更新为a=a+s=a+(Y1-Y4)(执行图1所示的修正量计算程序57(修正量计算步骤))。
以上控制部40结束图2的步骤S103所示的修正顺序,如图3的步骤S104所示,继续进行接合。而且,如图2的步骤S105所示,确认接合是否全部结束,若所有接合结束而停止生产,则使接合装置100停止,若生产未结束,则回到图2的步骤S101而对上下两个视野照相机20的温度进行监视。
而且,控制部40也进行接合循环数的计数,如图2的步骤S106所示,在接合循环数已达到规定的阈值时,即便上下两个视野照相机20的温度的变化未超过规定的设定值,也进行图2的步骤S103所示的修正顺序。
以上说明的修正顺序为如下,即,对偏移量为a时的上下两个视野照相机20的光轴20c的偏离量或因机械零件的热膨胀而产生的偏离的合计偏离量进行计测,将所述偏离量作为修正量s而修正偏移量a,由此发挥可有效地抑制接合装置100中的接合位置(安装位置)的经时的位移,从而实现接合品质(安装品质)的提高的效果。而且,本实施方式中,已对如下情况进行了说明,即,将Y1(基准用芯片12的最初的Y方向的绝对位置)与Y4(修正用芯片13的第2Y方向的绝对位置)的差(Y1-Y4)作为修正量s而将偏移量a作为修正量s,且对偏移量a进行修正,但也可例如将(Y1-Y4)的1/2作为修正量s而对偏移量a进行修正,或者根据时间、或接合次数、修正次数等使(Y1-Y4)与修正量s的比例发生变化。
以上的说明中,对通过使吸附平台11在XY方向上移动而进行修正量s的算出进行了说明,但只要可将基准用芯片12与修正用芯片13在XY方向上相对地移动了偏移量a即可,因而在接合头32可在XY方向上移动的接合装置中,也可代替吸附平台11而使接合头32在XY方向上移动,以此方式来计算修正量s。而且,本实施方式一般而言可应用于倒装芯片接合装置、芯片接合装置等接合装置中。而且,所述实施方式中,对在Y方向上求出修正量s进行了说明,但X方向也同样。而且,也可使吸附平台在倾斜方向上移动而同时求出XY方向的修正量s。
本发明并不限定于以上所说明的实施方式,而且包含不脱离根据本发明的技术范围或本质的所有变更及修正。

Claims (3)

1.一种安装装置,包括:
安装平台;
基准用芯片及修正用芯片,载置于所述安装平台上;
上下两个视野照相机,同时对上下的图像进行拍摄;以及
控制部,使所述基准用芯片与所述修正用芯片的位置移动,并且对所述上下两个视野照相机的图像进行处理,其中
所述控制部构成为能够实施各步骤,所述各步骤包括:
第1图像获取步骤,使所述上下两个视野照相机进入到以规定的偏移量在XY方向上移动的所述修正用芯片与所述基准用芯片之间,通过所述上下两个视野照相机而同时获取所述基准用芯片上表面的图像与所述修正用芯片下表面的图像;
第2图像获取步骤,将所述修正用芯片载置至下述位置,通过所述上下两个视野照相机而获取所载置的所述修正用芯片的上表面的图像,所述位置是所述基准用芯片的中心与所述修正用芯片的中心的XY方向的相隔距离成为所述规定的偏移量的所述安装平台上的XY方向的位置;以及
修正量计算步骤,根据由所述第1图像获取步骤获取的图像、与由所述第2图像获取步骤获取的图像,来计算所述规定的偏移量的修正量。
2.一种安装装置,包括:
安装平台;
基准用芯片及修正用芯片,载置于所述安装平台上;
上下两个视野照相机,同时对上下的图像进行拍摄;以及
控制部,使所述基准用芯片与所述修正用芯片的位置移动,并且对所述上下两个视野照相机的图像进行处理,其中
所述控制部构成为能够实施各步骤,所述各步骤包括:
第1芯片移动步骤,拾取所述修正用芯片且使所述修正用芯片以规定的偏移量在XY方向上移动,并使所述修正用芯片位于所述基准用芯片的正上方;
第1图像获取步骤,使所述上下两个视野照相机进入到所述修正用芯片与所述基准用芯片之间,通过所述上下两个视野照相机而同时获取所述基准用芯片上表面的图像与所述修正用芯片下表面的图像;
第1芯片位置计算步骤,对通过所述第1图像获取步骤获取的图像进行处理,并计算所述基准用芯片的XY方向位置与所述修正用芯片的XY方向位置;
第2芯片移动步骤,根据所述基准用芯片的XY方向位置与所述修正用芯片的XY方向位置来计算所述基准用芯片与所述修正用芯片的XY方向的偏离量,在使所述基准用芯片移动至下述位置后,将所述修正用芯片载置于所述安装平台上,所述位置是根据所计算的所述偏离量而使所述基准用芯片与所述修正用芯片的XY方向的相隔距离成为所述规定的偏移量的XY方向的位置;
第2图像获取步骤,使所述上下两个视野照相机进入到所述修正用芯片的上方,通过所述上下两个视野照相机而获取载置于所述安装平台上的所述修正用芯片的上表面的图像;
第2芯片位置计算步骤,对通过所述第2图像获取步骤获取的图像进行处理,并计算所述修正用芯片的XY方向的第2位置;以及
修正量计算步骤,根据由所述第1芯片位置计算步骤计算的所述基准用芯片的XY方向位置、与由所述第2芯片位置计算步骤计算的所述修正用芯片的XY方向的第2位置,来计算所述规定的偏移量的修正量。
3.一种安装装置的偏移量修正方法,包括:
准备安装装置的步骤,所述安装装置包括安装平台、载置于所述安装平台上的基准用芯片及修正用芯片、同时对上下的图像进行拍摄的上下两个视野照相机、及控制部,所述控制部使所述基准用芯片与所述修正用芯片的位置移动并且对所述上下两个视野照相机的图像进行处理;
第1芯片移动步骤,拾取所述修正用芯片且使所述修正用芯片以规定的偏移量在XY方向上移动,并使所述修正用芯片位于所述基准用芯片的正上方;
第1图像获取步骤,使所述上下两个视野照相机进入到所述修正用芯片与所述基准用芯片之间,通过所述上下两个视野照相机而同时获取所述基准用芯片上表面的图像与所述修正用芯片下表面的图像;
第1芯片位置计算步骤,对通过所述第1图像获取步骤获取的图像进行处理,并计算所述基准用芯片的XY方向位置与所述修正用芯片的XY方向位置;
第2芯片移动步骤,根据所述基准用芯片的XY方向位置与所述修正用芯片的XY方向位置来计算所述基准用芯片与所述修正用芯片的XY方向的偏离量,在使所述基准用芯片移动至下述位置后,将所述修正用芯片载置于所述安装平台上,所述位置是根据所计算的所述偏离量而使所述基准用芯片与所述修正用芯片的XY方向的相隔距离成为所述规定的偏移量的XY方向的位置;
第2图像获取步骤,使所述上下两个视野照相机进入到所述修正用芯片的上方,通过所述上下两个视野照相机而获取载置于所述安装平台上的所述修正用芯片的上表面的图像;
第2芯片位置计算步骤,对通过所述第2图像获取步骤获取的图像进行处理,并计算所述修正用芯片的XY方向的第2位置;以及
修正量计算步骤,根据由所述第1芯片位置计算步骤计算的所述基准用芯片的XY方向位置、与由所述第2芯片位置计算步骤计算的所述修正用芯片的XY方向的第2位置,来计算所述规定的偏移量的修正量。
CN201580018341.4A 2014-02-10 2015-02-09 安装装置及其偏移量修正方法 Active CN106165075B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2014-023042 2014-02-10
JP2014023042 2014-02-10
PCT/JP2015/053534 WO2015119274A1 (ja) 2014-02-10 2015-02-09 実装装置及びそのオフセット量補正方法

Publications (2)

Publication Number Publication Date
CN106165075A CN106165075A (zh) 2016-11-23
CN106165075B true CN106165075B (zh) 2018-10-26

Family

ID=53778071

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580018341.4A Active CN106165075B (zh) 2014-02-10 2015-02-09 安装装置及其偏移量修正方法

Country Status (7)

Country Link
US (1) US10068872B2 (zh)
JP (1) JP6256486B2 (zh)
KR (1) KR101783424B1 (zh)
CN (1) CN106165075B (zh)
SG (1) SG11201606609QA (zh)
TW (1) TWI567859B (zh)
WO (1) WO2015119274A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6554800B2 (ja) * 2015-01-30 2019-08-07 Tdk株式会社 電子部品の実装システムと実装方法
US10893639B2 (en) * 2017-01-12 2021-01-12 Panasonic Intellectual Property Management Co., Ltd. Component mounting using feedback correction
JP6846958B2 (ja) * 2017-03-09 2021-03-24 ファスフォードテクノロジ株式会社 ダイボンディング装置および半導体装置の製造方法
CN108860717B (zh) * 2017-05-16 2021-08-31 太阳诱电株式会社 电子部件插入装置和方法、电子部件收纳带制造装置和方法
TWI688016B (zh) * 2017-08-28 2020-03-11 日商新川股份有限公司 相對於對象物使第一移動體和第二移動體直線移動的裝置以及方法
CN107589123B (zh) * 2017-09-01 2021-01-29 中科慧远视觉技术(洛阳)有限公司 一种用于智能设备防护盖板外观检测的装置
TWI744849B (zh) 2019-04-15 2021-11-01 日商新川股份有限公司 接合裝置以及接合頭的移動量補正方法
US10861819B1 (en) * 2019-07-05 2020-12-08 Asm Technology Singapore Pte Ltd High-precision bond head positioning method and apparatus
JP7285162B2 (ja) * 2019-08-05 2023-06-01 ファスフォードテクノロジ株式会社 ダイボンディング装置および半導体装置の製造方法
TWI775198B (zh) * 2019-12-17 2022-08-21 日商新川股份有限公司 半導體裝置的製造裝置以及半導體裝置的製造方法
CN112968117B (zh) * 2020-10-27 2022-04-19 重庆康佳光电技术研究院有限公司 一种芯片转移对位方法、设备、显示面板及存储介质
CN114505817B (zh) * 2022-03-11 2024-04-19 深圳市凯威达电子有限公司 一种智能照明驱动芯片生产用可精准定位的插接装置
US20230288822A1 (en) * 2022-03-12 2023-09-14 Applied Materials, Inc. Package imaging for die location correction in digital lithography
CN115866383B (zh) * 2023-01-06 2023-07-07 深圳中科精工科技有限公司 一种侧面芯片主动对准装配方法、装置、电子设备及介质
CN117080127B (zh) * 2023-10-11 2024-01-05 江苏快克芯装备科技有限公司 芯片吸取异常检测装置及检测方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1207017A (zh) * 1997-07-28 1999-02-03 松下电器产业株式会社 零件供给装置及其方法
CN1711817A (zh) * 2002-12-03 2005-12-21 松下电器产业株式会社 电子元件安装设备和方法
CN102646572A (zh) * 2011-02-18 2012-08-22 株式会社日立高新技术仪器 芯片焊接机以及半导体制造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5189707A (en) * 1985-10-11 1993-02-23 Hitachi, Ltd. Method of loading surface mounted device and an apparatus therefor
JP2760547B2 (ja) 1989-02-28 1998-06-04 株式会社東芝 チップボンディング装置
JP3523480B2 (ja) * 1998-01-27 2004-04-26 株式会社日立ハイテクインスツルメンツ カメラ位置の補正装置
JP3569820B2 (ja) * 2000-04-26 2004-09-29 澁谷工業株式会社 位置合わせ装置及び位置合わせ方法
JP3937162B2 (ja) * 2002-10-07 2007-06-27 ソニー株式会社 部品実装装置および部品実装方法
JP4322092B2 (ja) * 2002-11-13 2009-08-26 富士機械製造株式会社 電子部品実装装置における校正方法および装置
JP2004207569A (ja) 2002-12-26 2004-07-22 Nippon Avionics Co Ltd チップボンディング装置
JP2007266425A (ja) * 2006-03-29 2007-10-11 Matsushita Electric Ind Co Ltd 実装装置および実装方法
JP5876000B2 (ja) * 2012-06-11 2016-03-02 株式会社新川 ボンディング装置およびボンディング方法
KR102238649B1 (ko) 2014-09-16 2021-04-09 삼성전자주식회사 반도체 칩 본딩 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1207017A (zh) * 1997-07-28 1999-02-03 松下电器产业株式会社 零件供给装置及其方法
CN1711817A (zh) * 2002-12-03 2005-12-21 松下电器产业株式会社 电子元件安装设备和方法
CN102646572A (zh) * 2011-02-18 2012-08-22 株式会社日立高新技术仪器 芯片焊接机以及半导体制造方法

Also Published As

Publication number Publication date
CN106165075A (zh) 2016-11-23
SG11201606609QA (en) 2016-09-29
US20160351528A1 (en) 2016-12-01
US10068872B2 (en) 2018-09-04
WO2015119274A1 (ja) 2015-08-13
JP6256486B2 (ja) 2018-01-10
KR20160118361A (ko) 2016-10-11
JPWO2015119274A1 (ja) 2017-03-30
KR101783424B1 (ko) 2017-09-29
TWI567859B (zh) 2017-01-21
TW201532180A (zh) 2015-08-16

Similar Documents

Publication Publication Date Title
CN106165075B (zh) 安装装置及其偏移量修正方法
TWI447842B (zh) 判定對準誤差的裝置、器件和方法
TWI442491B (zh) Grain bonding machine and semiconductor manufacturing method
US9385104B2 (en) Bonding apparatus
TWI602479B (zh) 安裝裝置與測量方法
KR102227444B1 (ko) 반도체 장치의 제조 방법 및 제조 장치
US9743527B2 (en) Stencil programming and inspection using solder paste inspection system
JP5986741B2 (ja) 部品搭載方法及び装置及びプログラム
KR101195387B1 (ko) 본딩 장치에서의 본딩부의 압착 볼 검출 장치 및 본딩부의압착 볼 검출 방법
JP6412051B2 (ja) プリント板の自動組み立ての歩留りを向上する自動組立システム及び自動組立方法
JP2010098122A (ja) 電子部品実装装置
KR102129648B1 (ko) 실장 방법 및 실장 장치
TW201310024A (zh) 電路板的標記檢知及偏移量檢知之方法及其置件方法
WO2020122033A1 (ja) 実装装置
KR102307841B1 (ko) 피커 유닛 검사 시스템
US10370279B2 (en) Method of conveying product, product conveyance apparatus, method of producing optical element, optical element production apparatus, and non-transitory computer-readable medium
CN109564878A (zh) 接合系统
KR101507145B1 (ko) 위치인식홀을 이용한 실리콘관통전극 플립칩 얼라인먼트 검사 장치 및 방법
KR101495323B1 (ko) 벤트홀을 이용한 플립칩 얼라인먼트 검사 장치 및 방법
TWI784051B (zh) 半導體材料附接方法
Barua et al. Effect of removal of layers of WCSP assembly under thermal cyclic loading: A computational approach
KR102618804B1 (ko) 다이 본딩 공정의 레시피 생성 방법
JPS6034260B2 (ja) ワイヤボンディング方法
JP2013171977A (ja) はんだ検査装置
WO2018198196A1 (ja) 検査装置、搭載装置、検査方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant