CN106057146B - 摄影装置、专用集成电路 - Google Patents

摄影装置、专用集成电路 Download PDF

Info

Publication number
CN106057146B
CN106057146B CN201610416840.5A CN201610416840A CN106057146B CN 106057146 B CN106057146 B CN 106057146B CN 201610416840 A CN201610416840 A CN 201610416840A CN 106057146 B CN106057146 B CN 106057146B
Authority
CN
China
Prior art keywords
synchronizing signal
mentioned
image data
data
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610416840.5A
Other languages
English (en)
Other versions
CN106057146A (zh
Inventor
盐原隆一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2010113978A external-priority patent/JP5029725B2/ja
Priority claimed from JP2010214841A external-priority patent/JP5158165B2/ja
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN106057146A publication Critical patent/CN106057146A/zh
Application granted granted Critical
Publication of CN106057146B publication Critical patent/CN106057146B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/63Control of cameras or camera modules by using electronic viewfinders
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/665Control of cameras or camera modules involving internal camera communication with the image sensor, e.g. synchronising or multiplexing SSIS control signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/121Frame memory handling using a cache memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2101/00Still video cameras
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/84Camera processing pipelines; Components thereof for processing colour signals
    • H04N23/843Demosaicing, e.g. interpolating colour pixel values
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/10Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
    • H04N25/11Arrangement of colour filter arrays [CFA]; Filter mosaics
    • H04N25/13Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements
    • H04N25/134Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on three different wavelength filter elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Studio Devices (AREA)

Abstract

本发明提供一种摄影装置、专用集成电路。该摄影装置具有:具有:摄影传感器,其基于第1水平同步信号和第1垂直同步信号,拍摄被摄体;图像数据生成部,其基于上述摄影传感器的摄影数据来生成上述图像数据;和显示部,其基于第2水平同步信号和第2垂直同步信号,显示上述图像数据,在上述第2水平同步信号被长期化,上述第2垂直同步信号比上述第1垂直同步信号长的情况下,将上述第1垂直同步信号长期化,使上述第1垂直同步信号与上述第2垂直同步信号同步。

Description

摄影装置、专用集成电路
本申请是申请号为201110132534.6、申请日为2011年05月17日、发明名称为“摄影装置、显示定时控制电路”的分案申请。
技术领域
本发明涉及在显示部显示被摄体的图像的摄影装置以及专用集成电路。
背景技术
以往,使用液晶显示器显示通过摄影传感器拍摄到的图像的摄影装置众所周知,为了防止在液晶显示器中被摄体的图像的显示与被摄体之间出现延迟的这一问题而开发了各种技术。例如,专利文献1中公开了在具有记录1帧图像信号的VRAM的摄影装置中,在VRAM完成1帧图像信号的写入之前读出图像信号并用液晶显示器进行显示的技术。具体而言,记述了在从摄影传感器的驱动定时开始延迟了ΔT的再现定时,利用液晶显示器开始显示图像的构成。
专利文献1:JP特开2007-243615号公报
在专利文献1的技术中,驱动定时以及再现定时的周期是用于处理1帧图像的周期,对于各帧被定义为一定的ΔT。即,在专利文献1的技术中记述了按每个模式定义ΔT的内容(专利文献1、第0057段),另外,还记述了ΔT被设定为不在写入之前进行图像数据的读出(专利文献1的第0055、0056段)。因此,虽然可根据每一个模式进行变动,但是在相同的模式下,ΔT对于各帧来说是公共的值,对成为显示对象的图像的所有行提供公共的相位差ΔT。
但是,在进行用于根据摄影传感器的输出数据在显示部显示被摄体的图像的图像处理的构成中,各种图像处理所需的期间根据每一行而不同。因此,为了通过设置公共的相位差ΔT,在成为显示对象的图像的所有行中不在写入之前进行图像数据的读出,需要以留出充裕时间的方式定义ΔT,以便不会发生先进行该读出。例如,需要考虑在针对所有的行来定义ΔT时需要各种图像处理所花费的期间的最大值。因此,在图像处理所需要的期间可按行为单位进行变动的构成中,在以行为单位用摄影传感器拍摄被摄体之后,在通过显示部显示之前的期间内可能产生延迟。
发明内容
本发明就是鉴于上述课题而实现的,其目的之一就是在显示部上良好地显示被摄体。
为了达到上述目的,本发明的构成为,获取表示每规定单位的图像数据的生成处理的进度的进度信息,并根据该进度信息使图像数据的生成处理已结束的规定单位显示在显示部上。即,从图像数据的生成处理已结束的规定单位开始依次显示在显示部上。因此,在某一规定单位被显示之后到下一个规定单位被显示为止的时滞被最小化,能缩短显示部的被摄体的显示延迟。
在此,可以设定1行或多行等作为规定单位。另外,图像数据生成部只要能根据摄影传感器(例如面型图像传感器)的输出数据来生成表示被摄体的图像的图像数据即可,只要能在显示部中根据该图像数据来显示被摄体的图像即可。图像数据的生成处理可以通过任意种类的图像处理构成,处理所需的期间也可以根据摄影传感器的输出数据或摄影装置的模式、拍摄条件等变动。另外,处理所需的期间也可以不明确。即,通过进度信息获取部动态地确定图像数据的生成处理的进度,因此,无论进行什么样的处理,在开始该处理之前无需事先确定其所需期间。
进度信息获取部只要能获取针对每规定的单位表示图像数据的生成处理的进度的进度信息即可。即,针对图像数据的生成处理已结束的规定单位,可在显示部上进行显示,因此,只要将进度信息定义为针对每规定单位可判断是否该图像数据的生成处理已结束的信息即可。因此,进度信息对任意的规定单位而言,既可以是直接表示图像数据的生成处理已结束的信息,也可以是间接表示的信息。
前者可以由以下信息构成:例如,表示已结束1规定单位的图像数据的生成处理的信息、或表示对位于1规定单位的开端并被最后处理的像素进行表示的图像数据的生成处理的信息、或表示成为图像数据的生成处理的处理对象的规定单位的规定单位号码的信息等。后者例如,在图像数据的生成处理由多个图像处理步骤构成时,即在具有图像处理步骤所需时间可动态地变动的步骤和所需时间为恒定的步骤时,可由表示图像处理步骤所需的期间可动态地变动的步骤全部已结束的信息构成。即,对于图像处理步骤所需期间可以动态地变动的步骤以外的步骤,所需期间为恒定,因此,针对某一规定单位只要能确定图像处理步骤所需期间可动态地变动的步骤是否已结束,则能确定针对该规定单位的图像数据的生成处理结束的定时。
显示控制部只要能在显示部上显示通过进度信息确定了图像数据的生成处理已结束的规定单位即可。即,只要构成为:在表示由多个规定单位构成1帧的图像的图像数据中,如果表示某一规定单位的图像数据的生成处理未结束,则无需对该规定单位进行显示而待机,且根据图像数据的生成处理已结束的情况,再开始该规定单位的显示。
而且,作为摄影装置的优选构成例,可考虑通过图像数据生成处理执行多个图像处理步骤的构成。另外,在该情况下,如果采用获取表示多个图像处理步骤的最终步骤已结束的规定单位的信息作为进度信息的构成,则能根据该进度信息极其容易地确定图像数据的生成处理已结束。因此,通过在显示部上显示多个图像处理步骤的最终步骤已结束的规定单位,能缩短被摄体的显示延迟,并能进行在显示部上的显示。
而且,在根据摄影传感器的输出数据并经过多个图像处理步骤而生成在显示部上可显示的图像数据的构成中,可配合每规定单位的各步骤的进度来控制各步骤的执行起始定时。即,可以设想为以下的关系:如果通过多个图像处理步骤中的第X个图像处理步骤未生成第Y个规定单位的数据,则不能通过多个图像处理步骤中的第X+1个图像处理步骤来开始第Z个规定单位的数据的生成处理。在这种情况下,具有以下构成:当根据进度信息确定了通过第X个图像处理步骤已生成了第Y个规定单位的数据时,开始第X+1个图像处理步骤中的第Z个规定单位的数据的生成处理。根据这种构成,执行各图像处理步骤时的待机时间被最小化,能够将在利用摄影传感器拍摄被摄体的图像之后到在显示部进行显示为止的时滞最小化。并且,其中,X可以是图像处理步骤的数-1以下的自然数中的任意一个或全部,Y是在第X个图像处理步骤生成的规定单位号码的最大值以下的自然数中的任意一个。Z是在第X+1个图像处理步骤生成的规定单位号码的最大值以下的自然数中的任意一个。
而且,用于控制在显示部上显示的规定单位的构成可采用各种构成,例如,本发明可以应用于在水平同步信号的输出间隔内进行各规定单位的显示的显示部中。例如,可以采用以下的构成:在通过进度信息来表示1规定单位的图像数据的生成处理已结束的情况下,输出水平同步信号,在输出了该水平同步信号的情况下,在显示部上进行基于该生成处理已结束的1规定单位的图像数据的显示。即,将由水平同步信号规定的水平同步期间作为可变长度。根据该构成,能够容易地调整为了显示各规定单位而花费的期间,在显示部上,能根据该被调整的期间而容易地进行每规定单位的显示。
而且,如本发明那样,按每规定单位根据进度信息来确定图像数据的生成处理是否已结束、并显示该生成处理已结束的规定单位的手法,也可以作为程序或方法来加以应用。另外,如上所述的电路、装置、程序和方法,既可以作为单独的电路或装置来实现,也可以通过在具有复合功能的电路或装置中使用共有的部件来实现,可包括各种方式。
附图说明
图1是涉及本发明的实施方式的框图。
图2是表示面型图像传感器和液晶面板的像素数的图。
图3是举例表示面型图像传感器的输出数据的输出法的图。
图4是对本实施方式的显示部所施加的信号的时序图。
图5是本发明的其他实施方式的时序图。
图6是本发明的其他实施方式的框图。
具体实施方式
在此,按照以下的顺序对本发明的实施方式进行说明。
(1)摄影装置的构成
(2)水平同步信号的控制
(3)其他的实施方式
(1)摄影装置的构成
图1表示在作为本发明的一个实施方式的摄影装置1中具有:光学系统10、面型图像传感器15、ASIC(Application Specific Integrated Circuit,专用集成电路)200、定时信号发生器30、显示部40、CPU50、VRAM51、SD-RAM52、ROM53、RAM54和操作部55。CPU50可适当地利用VRAM51、SD-RAM52和RAM54执行记录在ROM53中的程序,CPU50利用该程序根据针对操作部55的操作执行生成显示由面型图像传感器15所拍摄的被摄体的图像数据的功能。并且,操作部55具有:快门按钮、作为用于切换模式的模式切换单元的拨盘开关、用于切换光圈和快门速度的拨盘开关和用于操作各种设定菜单的按钮,使用者通过对该操作部55进行操作而对摄影装置1发出各种指示。
显示部40是显示表示成为摄影对象的被摄体的图像,且让使用者掌握拍摄前的被摄体的样子以及拍摄条件等的信息的EVF(电子取景器:Electronic View Finder),本实施方式的摄影装置1是具有EVF的无反光镜数码照相机。显示部40具有:图中没有表示的接口电路、液晶面板驱动器41、液晶面板42和图中没有表示的目镜等。在本实施方式中,液晶面板42是每个像素中具有与3种颜色的彩色滤光片对应的3个子像素的高温多晶硅TFT(ThinFilm Transistor),像素的位置由正交坐标系中的坐标规定。另外,由在与一方的坐标轴平行的方向上排列的多个像素构成行,多个行以在与另一方的坐标轴平行的方向上排列的方式构成。在本说明书中,将与行平行的方向称为水平方向,将与行垂直的方向称为垂直方向,将由液晶面板42的所有像素构成的1个画面称为1帧。
液晶面板驱动器41对各子像素施加电压,将用于驱动液晶的信号输出给液晶面板42。液晶面板42具有图中没有表示的栅极驱动器以及源极驱动器,栅极驱动器根据从液晶面板驱动器41输出的信号来控制各行的各像素的显示定时,源极驱动器通过针对被作为显示定时的行的各像素施加与各像素的图像数据对应的电压来进行显示。即,液晶面板驱动器41输出用于进行在液晶面板42上的显示的各种信号,这些信号包括:例如,规定用于进行1帧的显示的期间的垂直同步信号(DVsync)、规定用于进行1行的显示的期间的水平同步信号(DHsync)、规定各行内的图像数据的获取期间的数据激活信号(DDactive)、规定各像素的图像数据的获取定时等的数据时钟信号(DDotclock)和各像素的图像数据(Data)。
并且,本实施方式的摄影装置1具有时序发生器30,上述垂直同步信号DVsync、水平同步信号DHsync、数据激活信号DDactive和数据时钟信号DDotclock通过该时序发生器30生成。即,时序发生器30具有显示控制部30b,该显示控制部30b具有与从时钟信号发生单元输出的规定周期的时钟信号的变化定时同步生成信号电平变化的信号的分频电路等。并且,时序发生器30根据显示控制部30b的控制在事先规定的定时生成信号电平变化的垂直同步信号DVsync、数据激活信号DDactive和数据时钟信号DDotclock。另外,在本实施方式中,水平同步信号DHsync的输出定时是可变的,如后面所述的那样,输出定时是由尺寸调整处理部20e的处理结果决定的。
另外,本实施方式中的液晶面板42是在水平方向上具有1024个、且在垂直方向上具有768个有效像素的像素数为XGA尺寸的面板,通过调整液晶面板驱动器41所输出的图像数据Data的内容以及输出定时,能够在任意的位置上进行与Data对应的灰度的显示。在本实施方式中,在液晶面板42的事先规定的被摄体图像显示区域,根据面型图像传感器15的输出数据,显示被摄体的图像,另外,在该被摄体图像显示区域以外的信息显示区域,显示表示摄影条件等的信息的文字。即,在液晶面板42上,以OSD(On Screen Display:覆盖屏幕显示)的方式显示表示被摄体的图像以及拍摄条件等的信息的文字。并且,虽然液晶面板42在水平方向以及垂直方向上具有多于有效像素的像素,但在本说明书中为了简化而省略对有效像素以外的像素的处理的说明。
光学系统10具有在面型图像传感器15上成像被摄体图像的透镜11、光圈12、快门13以及低通滤波器14。其中,透镜11和光圈12可更换地被安装在图中没有表示的壳体中。作为面型图像传感器15,可使用具有拜耳排列的彩色滤光片和按每个像素通过光电转换来蓄积与光量对应的电荷的多个光电二极管的CMOS(互补性金属氧化物半导体:ComplementaryMetal Oxide Semiconductor)图像传感器和CCD(Charge Coupled Device)图像传感器等的固体拍摄元件。面型图像传感器15的像素的位置用正交坐标系的坐标规定,由在与一方的坐标轴平行的方向上排列的多个像素构成行,且多个行以在与另一方的坐标轴平行的方向上排列的方式构成。在本说明书中,将与行平行的方向称为水平方向,将与行垂直的方向称为垂直方向。将由面型图像传感器15的所有像素构成的1个画面称为1帧。
在本实施方式中,面型图像传感器15也进行与时序发生器30所输出的各种信号同步的操作。即,时序发生器30输出:规定用于读出1帧的光电二级管的检测结果的期间的垂直同步信号(SVsync)、规定用于读出1行的光电二极管的检测结果的期间的水平同步信号(SHsync)和规定各像素的图像数据的读出定时等的数据时钟信号(SDotclock)。面型图像传感器15根据垂直同步信号SVsync开始1帧的输出数据的输出,在利用水平同步信号SHsync规定的期间内,在与数据时钟信号SDotclock相应的定时,依次读出表示与面型图像传感器15的部分像素对应的光电二极管的检测结果的输出数据。
ASIC200具有图像数据生成部20,该图像数据生成部20由使用事先保存在SD-RAM52中的多行的行缓存器52a~52d来进行利用管线(pipe line)处理生成用于通过显示部40显示被摄体的图像的图像数据的处理的电路构成。并且,多行的行缓存器52a~52d可以设置在图像数据生成部20等中。显示部40根据所生成的图像数据在液晶面板42上显示被摄体。即,使用者可使用显示部40作为EVF并确认被摄体。并且,ASIC200可以是用于图像处理的DSP(数字信号处理器:Digital Signal Processor)。
另外,在使用者操作操作部55进行拍摄指示的情况下,根据拍摄指示,面型图像传感器15根据垂直同步信号SVsync开始1帧的输出数据的输出,在通过水平同步信号SHsync规定的期间内,在与数据时钟信号SDotclock相应的定时,依次读出表示与面型图像传感器15的所有有效像素对应的光电二极管的检测结果的输出数据。然后,图像数据生成部20利用SD-RAM52等生成JPEG等形式的图像数据并记录在图中没有表示的移动存储器等中。即,使用者能够生成表示被摄体的图像数据。
(2)水平同步信号的控制:
将表示被摄体的图像数据记录在移动存储器中,在考虑到印刷等的情况下,为了获得高质量的图像数据,面型图像传感器15的像素数优选多于规定数量。因此,本实施方式中的面型图像传感器15的有效像素数如图2所示,在水平方向上成为5400像素,在垂直方向上成为3600像素。面型图像传感器15在水平方向以及垂直方向上具有比有效像素多的像素,但是,在本说明书中为了简化而省略对有效像素以外的像素的处理的说明。
另一方面,如上所述,液晶面板42的构成为:在水平方向上具有1024个像素,在垂直方向上具有768个像素,在被摄体图像显示区域(图2所示的R1)显示被摄体的图像。在本实施方式中,在维持面型图像传感器15的纵横比(2∶3)的状态下,尽量将被摄体的图像显示得很大,因此,将相对于液晶面板42的上边以及左右边使上边以及左右边相接的纵横比2∶3的矩形区域作为显示被摄体的图像的被摄体图像显示区域R1。另外,剩下的区域是显示表示拍摄条件等的信息的文字的信息显示区域(图2所示的区域)。因此,液晶面板42上的被摄体图像显示区域R1由水平方向上的1024个像素和垂直方向上的682个像素构成。如上所述,在本实施方式中,面型图像传感器15的像素数与液晶面板42的像素数不一致。
并且,显示部40上的显示被用于使用者对被摄体的确认,因此,如果从通过面型图像传感器15来拍摄被摄体的定时开始到通过显示部40显示该被拍摄到的被摄体的图像的定时为止的延迟变大、且达到使用者可识别的程度的长度,则用EVF目视确认的被摄体和被记录的被摄体的图像之间会出现偏差,而成为很难使用的EVF。因此,在使用显示部40作为EVF时,要求延迟要少。
因此,由于以人无法目视确认的极短的延迟在显示部40上显示利用面型图像传感器15所拍摄到的图像,因此,在本实施方式中,使用面型图像传感器15以及图像数据生成部20进行各种处理,显示部40具有用于高速显示该处理结果生成的图像数据的构成。
即,本实施方式的面型图像传感器15中设置可执行隔行扫描的电路,该电路以在垂直方向上排列的行中的n个(n为奇数)当中有1个的比例来读出光电二极管的检测结果。另外,还设有加法器,其在通过相同颜色的彩色滤光片进行光电转换的光电二极管中,将在水平方向上排列的m个(m为自然数)的检测结果相加,将其相加之和设为m分之一(即m个的检测结果的相加平均值)进行输出。在本实施方式中,在使显示部40作为EVF发挥功能时,在面型图像传感器15中,通过执行用隔行扫描以及加法器进行的处理,间隔剔除水平方向以及垂直方向的像素,输出比面型图像传感器15所具有的像素数少的像素数的输出数据,由此,形成高速拍摄被摄体的构成。
即,面型图像传感器15在使显示部40作为EVF发挥功能的实时显示模式下,根据水平同步信号SHsync,进行按n个当中有1个的比例以垂直方向的行作为读出对象的读出。另外,根据数据时钟信号SDotclock进行将利用加法器把m个的光电二极管的检测结果相加平均后得到的结果作为输出数据而输出的处理。图3表示在本实施方式中将比面型图像传感器15所具有的像素数少的像素数的输出数据进行输出的方法的一个例子。在该图3中,标注了R的矩形表示与透过红色的波段的光的彩色滤光片对应的光电二极管;标注了G的矩形表示与透过绿色的波段的光的彩色滤光片对应的光电二极管;标注了B的矩形表示与透过蓝色的波段的光的彩色滤光片对应的光电二极管。
如图3所示,在用矩形表示的各像素的彩色滤光片为拜耳排列的情况下,由于只有1种颜色的彩色滤光片与各像素对应,因此,各像素的颜色需要利用周围的像素进行内插。因此,在间隔剔除行来获取输出数据时,需要以进行间隔剔除之后相邻的行的彩色滤光片成为不同的颜色的方式进行间隔剔除。因此,在本实施方式中,如果将n设为奇数,并按n行当中1行的比例来获取各行的光电二极管的检测值作为输出数据,则通过内插能获得可确定各像素的颜色的输出数据。在本实施方式中,由于使面型图像传感器15的垂直方向的行数尽可能地接近液晶面板42的被摄体图像显示区域R1的垂直方向的行数,因此,以5行当中1行的比例获得输出数据。在图3中,用向左的箭头表示以5行当中1行的比例获取输出数据的情形,在该例子中,垂直方向的行数为1/5,即720。
而且,在彩色滤光片为拜耳排列的情况下,在水平方向上相邻的像素的颜色不同,并且每隔一个就排列一个颜色相同的彩色滤光片。因此,对于在水平方向上排列的像素,每隔一个进行相加,并使相加了m个之后的和为m分之一(即,求出m个的检测结果的相加平均值),由此,能实质上进行间隔剔除处理。在本实施方式中,由于利用加法器进行相加的情况下的画质上的制约等原因,将m设定为3。在图3中表示了如下结构:在最下面所示的行中,将通过绿色的彩色滤光片进行光电转换且在水平方向上排列的3个光电二极管的检测结果利用加法器S1进行加法运算后取1/3;将通过红色的彩色滤光片进行光电转换且在水平方向上排列的3个光电二极管的检测结果利用加法器S2进行加法运算后取1/3。在该例子中,水平方向的像素数为1/3、即1800像素。在图2中,用虚线的矩形15a表示面型图像传感器15中的间隔剔除处理后的数据大小。
如上所述,在面型图像传感器15中,可将垂直方向的行数设为720行,将水平方向的像素数设为1800像素。但是,在这种间隔剔除处理中,由于具有在垂直方向上n为奇数、且在水平方向上m为自然数等的画质上的制约,因此,很难使间隔剔除处理后的像素数与液晶面板42的被摄体图像显示区域R1的像素数一致。另外,如上所述,在n与m不同的情况下,被摄体与液晶面板42的被摄体图像的纵横比会不同。
因此,在本实施方式中,构成为:在图像数据生成部20中,对间隔剔除处理后的输出数据进行尺寸调整,生成用于在液晶面板42的被摄体图像显示区域R1进行显示的图像数据。即,图像数据生成部20具有:像素内插部20a、颜色再现处理部20b、滤波处理部20c、伽马校正部20d和尺寸调整处理部20e。并且,在生成图像数据的过程中通过利用尺寸调整处理部20e来变更垂直方向以及水平方向的像素数,生成与液晶面板42的被摄体图像显示区域R1的像素数相等的图像数据。
行缓存器52a是暂时记录从面型图像传感器15输出的间隔剔除处理后的输出数据的缓冲存储器,若间隔剔除处理后的输出数据从面型图像传感器15被输出,则通过图像数据生成部20的处理,该输出数据被暂时记录在行缓存器52a中。像素内插部20a从行缓存器52a获取为了生成在拜耳排列中各像素缺欠的2通道的颜色所需要的像素数的数据,并通过内插处理来生成该2沟道的颜色。其结果是,在各像素中生成3通道的数据。接下来,颜色再现处理部20b通过根据所生成的数据进行3×3的行列运算,从而进行用于颜色匹配的颜色变换处理。通过颜色变换处理而静止的数据被暂时记录在行缓存器52b中。接下来,滤波处理部20c通过滤波处理执行清晰度调整或噪声间隔剔除处理等。然后,伽马校正部20d执行对面型图像传感器15的输出数据的灰度值所示的颜色和在显示部40处理的图像数据的灰度值所示的颜色的特性差进行补偿的伽马校正。通过伽马校正而生成的数据被暂时记录在行缓存器52c中。
在该行缓存器52c中按每一行、即按线的顺序所记录的数据是在面型图像传感器15中进行间隔剔除处理的像素数。即,按线的顺序记录:在垂直方向上720行、且在水平方向上1800像素的数据。尺寸调整处理部20e依次参照在该行缓存器52c中所记录的数据,进行内插运算处理,并通过确定像素之间的位置上的各通道的灰度值来进行尺寸调整。在本实施方式中,上述的面型图像传感器15的间隔剔除处理是在垂直方向上为1/5、且在水平方向上为1/3,因此,如图2的矩形15a所示,间隔剔除处理之后的数据的纵横比与面型图像传感器15的输出数据的纵横比不同。因此,尺寸调整处理部20e首先进行根据记录在行缓存器52c中的数据而向水平方向缩小到大约57%的尺寸的缩小处理。其结果是,使水平方向的像素数为1024像素。接下来,尺寸调整处理部20e在垂直方向上进行缩小到大约95%的缩小处理。其结果是,生成水平方向上1024像素、且垂直方向上682行的图像数据。所生成的图像数据按线顺序的方式被记录在行缓存器52d中。
在本实施方式中,通过以上处理,根据面型图像传感器15的输出数据,进行在液晶面板42的被摄体图像显示区域R1生成可显示的图像数据的生成处理,但是,面型图像传感器15的输出数据在垂直方向上为720行,且与作为图像数据的垂直方向的行数的682行或作为液晶面板42的垂直方向的行数的768行不同。即,为了进行1帧的拍摄以及显示,所需的行数不同。
因此,在本实施方式中,面型图像传感器15的水平同步信号SHsync、垂直同步信号SVsync、数据激活信号DDactive以及数据时钟信号SDotclock为了驱动面型图像传感器15而被设定为必要的周期。即,时序发生器30,在面型图像传感器15中进行如上所述的垂直方向的间隔剔除处理,以在用垂直同步信号SVsync规定的期间内能获得1帧的行数的输出数据的定时以及输出次数来输出水平同步信号SHsync。另外,时序发生器30进行如上所述的水平方向的间隔剔除处理,以在用水平同步信号SHsync规定的期间内能获得1行的像素数的输出数据的定时以及输出次数来输出数据时钟信号SDotclock。
另一方面,由于根据从该面型图像传感器15按线顺序输出的输出数据使延迟期间最小化,并进行液晶面板42上的显示,因此,本实施方式的构成方式为:在准备了用于针对液晶面板42的各行进行显示的图像数据的时刻,输出水平同步信号DHsync。即,在本实施方式中,液晶面板42能显示利用尺寸调整处理部20e进行的处理已结束的行。因此,时序发生器30在液晶面板42的垂直方向的第N行(N为自然数)的图像数据的生成处理结束的时刻,输出用于进行第N行的显示的水平同步信号DHsync。
具体而言,时序发生器30具有进度信息获取部30a,该进度信息获取部30a能够从尺寸调整处理部20e获取表示该尺寸调整处理部20e中的图像数据的生成处理已结束的行的进度信息。因此,通过该进度信息,能够根据图像数据来确定可在液晶面板42上进行显示的行。因此,时序发生器30的构成为:通过与各行的图像数据的生成处理结束的定时同步地输出水平同步信号DHsync,在液晶面板42上开始该图像数据的生成处理已结束的行的显示。根据这种构成,无需在图像数据的准备完毕之前开始各行的显示,只要各行的显示准备完毕就能立刻显示各行。
并且,在液晶面板42中,只要在由水平同步信号DHsync的输出定时所规定的水平同步期间内,能进行液晶面板42的各行的像素显示即可,因此,时序发生器30在由水平同步信号DHsync的输出定时所规定的水平同步期间被当作是最短的期间的期间内,以能进行1行的像素显示的方式输出数据激活信号DDactive以及数据时钟信号DDotclock。
另外,在本实施方式中,为了防止来自面型图像传感器15的输出数据与在液晶面板42进行的显示变得不以帧单位匹配,而将面型图像传感器15的垂直同步信号SVsync与液晶面板42的垂直同步信号DVsync设定为同步。即,时序发生器30从输出面型图像传感器15的垂直同步信号SVsync的定时开始到经过规定的期间之后,输出显示部40的垂直同步信号DVsync。其结果是,在本实施方式中,垂直同步信号SVsync和DVsync的周期成为相同并且恒定。因此,不会出现利用面型图像传感器15拍摄的被摄体延迟了1帧期间以上而显示在液晶面板42上的情况,另外,也不会出现在同一定时拍摄的被摄体的图像跨多个帧期间显示在液晶面板42上的情况。
另一方面,在本实施方式中,由液晶面板42的水平同步信号DHsync所规定的水平同步期间具有可变的长度,因此,即使水平同步期间变化,垂直同步信号SVsync和DVsync的周期维持相同并且恒定的状态。具体而言,时序发生器30通过使水平同步期间相对于事先规定的基准期间TH进行长期化或短期化,从而抵消与基准期间TH之间的时间变动,由此,控制输出信号,以便用于显示1帧的垂直同步期间成为恒定。基准期间TH由例如在垂直同步期间内针对液晶面板42的所有行数在均等的期间进行各行的显示的情况下的水平同步期间构成。
并且,在被摄体显示区域R1中,到各行的图像数据的生成处理结束为止,使水平同步信号DHsync的输出待机,由此,设置成水平同步期间能被长期化的状态。而且,在显示表示拍摄条件等的信息的文字的液晶面板42的信息显示区域R2中,使水平同步期间与基准期间TH相比更短期化,以便抵消在被摄体显示区域R1被长期化的水平同步期间与基准期间TH的差分的累计。
图4表示从具有如上所述的构成的时序发生器30输出的水平同步信号DHsync,并将数据激活信号DDactive以及数据时钟信号DDotclock和进度信息一并表示。并且,在本实施方式中,从尺寸调整处理部20e输出的进度信息由在执行1行的图像数据的生成处理的过程中被维持为低电平的输出、且在结束了1行的图像数据的生成处理的时刻成为规定期间高电平的1次的脉冲构成。
时序发生器30,若通过进度信息获取部30a获得该进度信息,则通过显示控制部30b的处理,会与该进度信息的脉冲同步地输出水平同步信号DHsync。因此,假设在基准期间TH内,在某一行的图像数据的生成处理来不及的情况下,到生成处理结束之前,不输出水平同步信号DHsync,且水平同步期间TDH变得比基准期间TH长。因此,在基准期间TH内,在某一行的图像数据的生成处理来不及的情况下,到生成处理结束之前,在液晶面板42上不开始显示该行。另外,在各行的图像数据的准备结束之前不进行显示。而且,如果某一行的图像数据的生成处理结束,则输出水平同步信号DHsync,因此,一旦各行的图像数据的准备结束,则没有延迟地进行显示。如上所述,本实施方式由于能在水平同步期间TDH比基准期间TH更长的状态下驱动液晶面板42,因此可很好地应用于:能够使应该用液晶面板42显示的1行的图像数据的生成期间按每一行进行变动的情形。这种情形可以设想为:面型图像传感器15的数据输出处理或图像数据生成部20进行的图像数据的生成处理的速度可按每一行都不同的情形。毋庸置疑,本发明也可应用于由于拍摄条件或拍摄中使用的硬件的不同而能使每一行的处理速度也不同的情形。例如,本发明可应用于以下的构成,即:使用者通过操作操作部55,从而使面型图像传感器15的垂直同步期间或水平同步期间发生变动,或者图像数据的生成处理所需要的期间发生变动的构成。而且,本发明也可应用于以下的构成,即:通过变更可装卸的EVF或可装卸的透镜,使面型图像传感器15的垂直同步期间或水平同步期间发生变动,或者图像数据的生成处理所需要的期间发生变动的构成。
如上所述,在本实施方式中,在被摄体显示区域R1中,根据由尺寸调整处理部20e输出的进度信息,时序发生器30调整水平同步期间TDH。因此,能与应该在被摄体显示区域R1显示的图像数据的生成处理的进度相对应地使水平同步信号DHsync被长期化,而由液晶面板42的水平同步信号DHsync所规定的水平同步期间TDH不一定成为恒定。另一方面,如上所述,在本实施方式中,由垂直同步信号DVsync所规定的垂直同步期间恒定,因此,在被摄体显示区域R1中,即使在水平同步期间TDH被长期化的情况下,时序发生器30也以在信息显示区域R2中成为比上述的基准期间TH短的水平同步期间TDH2的方式设定水平同步信号DHsync的输出定时,以便液晶面板42的所有行的显示在垂直同步期间内结束。即,表示拍摄条件等的信息的文字的数据(称为OSD数据)能不依靠面型图像传感器15的操作而事先生成并记录在VRAM51中,因此,即使利用短的水平同步期间来执行基于OSD数据的显示,也能在不产生数据读出的超前的情况下进行正确的显示。因此,在本实施方式中,将显示表示拍摄条件等的信息的文字的信息显示区域R2的水平同步期间设定成比用于进行基于面型图像传感器15的输出数据的显示的被摄体图像显示区域R1短。
具体而言,时序发生器30通过调整水平同步信号DHsync的输出定时,使水平同步期间TDH2短期化,以便在被摄体图像显示区域R1中被长期化的水平同步期间TDH和基准期间TH的差分的总和、与在信息显示区域R2上被短期化的水平同步期间TDH2和基准期间TH的差分的总和一致。其结果是:水平同步期间TDH2<基准期间≤水平同步期间TDH。在此,在信息显示区域R2中,作为用于以使水平同步期间TDH2比上述水平同步期间TH短的方式输出水平同步信号DHsync的构成,可采用各种构成。例如,可采用如图4所示的构成等,即,将在被摄体图像显示区域R1发生的相对于水平同步期间TH的延迟ΔT1的总和(∑ΔT1)除以信息显示区域R2的行数L2,将相除后得到的值ΔT2作为在各行应该缩短的期间。即,可采用水平同步期间TH-ΔT2是信息显示区域R2的水平同步期间TDH2的构成等。
如上所述,在本实施方式中,根据按液晶面板42的每个区域被调整的水平同步信号,在各区域进行恰当的显示,因此,事先确定了相当于液晶面板42的被摄体图像显示区域R1以及信息显示区域R2的部分的行号码。例如,在图2所示的例子中,1~682行为被摄体图像显示区域R1,683行~768行为信息显示区域R2。因此,时序发生器30在针对相当于1~682行的被摄体显示区域R1进行显示时,在与上述进度信息相应的定时输出水平同步信号DHsync,并且在针对相当于683行~768行的信息显示区域R2进行显示时,以使水平同步期间TDH2变得比上述基准期间TH短的方式输出水平同步信号DHsync。
另外,ASIC200具有图像数据输出部201,图像数据输出部201在进行液晶面板42的1~682行的显示时,将记录在行缓存器52d中的图像数据(Data)按线顺序的方式输出给显示部40。其结果是,用面型图像传感器15拍摄的被摄体的图像被显示在被摄体图像显示区域R1上。另外,CPU50在至少进行信息显示区域R2的显示以前,对VRAM51事先记录好OSD数据。然后,图像数据输出部201在进行液晶面板42的683行~768行的显示时,将记录在VRAM51中的OSD数据作为图像数据(Data)以线顺序的方式输出给显示部40。其结果是,拍摄条件等的文字被显示在信息显示区域R2上。
根据这种构成,在被摄体图像显示区域R1中,在对延迟进行最小化后的状态下显示用面型图像传感器15拍摄到的被摄体,并在信息显示区域R2中成为在短的水平同步期间内进行基于OSD数据的拍摄条件等的信息的显示的状态。并且,如上所述,对水平同步期间进行控制,以使在被摄体图像显示区域R1中被长期化的水平同步期间TDH和基准期间TH的差分的总和、与在信息显示区域R2被短期化的水平同步期间TDH2和基准期间TH的差分的总和一致,因此,能在垂直同步信号SVsync和DVsync的周期相同并且恒定的状态下,进行在显示部40上的显示。因此,用面型图像传感器15拍摄到的被摄体不会出现延迟1帧期间以上地显示在液晶面板42上的情况,也不会出现相同的图像跨多个帧期间显示在液晶面板42上的情况。
(3)其他的实施方式:
以上的实施方式是用于实施本发明的一个例子,并不局限为根据进度信息按每一行来确定图像数据的生成处理是否结束,并显示该生成处理已结束的行的方式,也可以是将i行或j像素(i和j为自然数)等作为规定单位,并根据进度信息按每规定的单位来确定图像数据的生成处理是否结束,并显示该生成处理已结束的规定单位的方式,除了将以下的实施方式进行组合以外,还可以采用各种实施方式。
例如,在使水平同步期间TDH比基准期间TH更长期化时,也可以使水平同步信号DHsync的后沿(back porch)长期化。该构成例如是如下构成:在图1所示的构成中,在进度信息获取部30a中检测来自尺寸调整处理部20e的进度信息的输出期间。即,对从在第N-1行的图像数据的生成处理结束的时刻所输出的进度信息到在第N行的图像数据的生成处理结束的时刻所输出的进度信息为止的期间TS(N-1)进行检测。然后,时序发生器30根据该期间TS(N-1)来决定第N行的水平同步信号DHsync的后沿的长度并输出各种信号。
即,时序发生器30通过显示控制部30b的处理,在如图5所示输出了第N行的水平同步信号DHsync之后,在经过了从期间TS(N-1)的长度减去基准期间TH的长度而得到的期间ΔT的时刻,输出表示预充电期间的信号DHsync2。而且,时序发生器30在通过显示控制部30b的处理而输出该信号DHsync2之后,在经过了规定的预充电期间的时刻,输出DDactive,在输出1行的像素数的数据时钟信号DDotclock之前,维持DDactive的电平,然后设定规定期间的前沿(front porch),并输出第N+1行的水平同步信号DHsync。在此,从预充电期间的开始时刻到前沿的结束时刻为止的期间,与基准期间TH一致。因此,第N行的水平同步信号DHsync与第N+1行的水平同步信号DHsync之间的期间即水平同步期间TDH成为基准期间TH与ΔT1之和。其结果是,能够在液晶面板42与信号DHsync同步地进行预充电或极性反转等,并进行N行的显示,并且能够使水平同步期间TDH比基准期间TH更长期化。
另外,在上述第1实施方式中,由于使水平同步信号DHsync的前沿长期化,因此,能将后沿期间设定为恒定的期间,并能按照通常的规定来设置进行预充电或极性反转等的期间。
而且,在上述实施方式中,为了使面型图像传感器15的垂直同步信号SVsync的周期与液晶面板42的垂直同步信号DVsync的周期一致,在液晶面板42的信息显示区域R2中以成为比被摄体图像显示区域R1短的水平同步期间的方式输出了水平同步信号SHsync,但是也可以通过其他的方法使垂直同步信号SVsync的周期与液晶面板42的垂直同步信号DVsync的周期一致。例如,在通常的摄影装置中,由于面型图像传感器15的行数比液晶面板42的行数多,因此,在假设于特定的垂直同步期间内应该确保的水平同步期间为均等的情况下,液晶面板42的水平同步信号DHsync变得比面型图像传感器15的水平同步信号SHsync短。因此,即使在将液晶面板42的水平同步信号DHsync长期化的情况下,也很少因为该长期化而需要延长液晶面板42的垂直同步期间。另外,在由于使水平同步信号DHsync长期化的缘故,使液晶面板42的垂直同步信号DVsync变得比面型图像传感器15的垂直同步信号SVsync长的情况下,也可以通过使面型图像传感器15的垂直同步信号SVsync长期化,来使垂直同步信号DVsync与垂直同步信号SYsync同步。
而且,在上述实施方式中,虽然采用了获取按每行表示图像数据的生成处理中的尺寸调整处理是否结束的进度信息的构成,但是,即使在图像数据的生成处理的最终步骤不是尺寸调整处理的情况下,只要能获取成为最终步骤的处理的进度信息即可。另外,如果以可忽视图像数据的生成处理的最终步骤的处理时间的程度进行高速处理,或能以一定时间进行处理,从而能预测最终步骤的结束,则只要设置成获取成为最终步骤之前的步骤(例如,处理时间可变动的步骤)的处理的进度信息即可。而且,在图像数据的生成处理中,在包括参照多行的数据来生成1行的数据的图像处理步骤的情况下,也可以设置成获取该步骤的进度信息的构成。如上所述,图像数据的生成处理结束的定时,既可以根据进度信息来计算,也可以作为获取进度信息的定时来确定。
图6表示具有获取进度信息的构成的摄影装置1,上述进度信息是针对参照多行的数据来生成1行的数据的多个图像处理步骤。在图6中,与图1相同的构成用相同的符号表示。图6所示的摄影装置1的时序发生器300可获取进度信息,上述进度信息表示:来自面型图像传感器15的输出数据的输出已结束的行;以及图像数据生成部20的颜色再现处理部20b、伽马校正部20d和尺寸调整处理部20e的各自中的数据的生成处理已结束的行。另外,时序发生器300经过显示控制部300b的处理,能输出触发信号(例如水平同步信号),该触发信号用于针对像素内插部20a、滤波处理部20c和尺寸调整处理部20e分别开始1行的数据的生成处理。
即,在图6所示的实施方式中,可事先确定的是:如果从面型图像传感器15输出第K行的输出数据,则在像素内插部20a中,可执行第L行的数据的处理,经像素内插部20a以及颜色再现处理部20b的线顺序的处理后的结果是,第L行的数据的处理结束后,在滤波处理部20c中,可执行第M行的数据的处理。另外,还可以事先确定的是:经滤波处理部20c以及伽马校正部20d的线顺序的处理的结果是,第M行的数据的处理结束后,在尺寸调整处理部20e中,可开始第N行的图像数据的生成处理。
并且,时序发生器300,根据时序发生器300输出的规定的周期的水平同步信号SHsync来确定从面型图像传感器15输出了第K行的输出数据。在确定了从面型图像传感器15输出了第K行的输出数据的情况下,时序发生器300向像素内插部20a输出触发信号并开始第L行的数据处理。而且,在通过进度信息获取部300a确定了在颜色再现处理部20b中已结束第L行的数据的处理的情况下,时序发生器300向滤波处理部20c输出触发信号并开始第M行的数据处理。而且,在通过进度信息获取部300a确定了在伽马校正部20d中已结束第M行的数据的处理的情况下,时序发生器300向尺寸调整处理部20e输出触发信号并开始第N行的图像数据的生成处理。
并且,如果通过尺寸调整处理部20e确定了第N行的图像数据的生成处理已结束,则时序发生器300与上述实施方式同样地输出用于进行第N行的显示的水平同步信号DHsync。即,在图像数据生成部20中,在将2行以上的数据记录到行缓存器中之后能开始某一行的数据生成的图像处理步骤中,判定所需要的最低限度的行数的数据的生成处理是否已结束,在该生成处理结束的时刻,开始接下来的图像处理步骤。根据该构成,在为了执行各步骤而完成必要的数据的准备之前,无需开始对各行的处理,而在各行的数据准备好之后,能立即开始对各行的处理。其结果是,执行各图像处理步骤时的待机时间被最小化。另外,在本实施方式中,由于可将所需的最低限度的行数的数据暂时记录在行缓存器52a~52d中,因此,能够使行缓存器52a~52d的容量最小化。
而且,在上述实施方式中,虽然显示部40是使用液晶面板的EVF,但是,显示部40即可以是EVF以外的显示部、例如使用了安装在摄影装置1的背面的液晶面板的显示部,也可以是使用液晶面板以外的方式的显示部。另外,摄影装置1既可以是具有反射镜的单反照相机,也可以是电影摄影机,也可以是具有拍摄功能的便携式电话等装置。而且,在上述面型图像传感器15中,彩色滤光片虽然呈拜耳排列,但是,本发明也可以应用于使用由拜耳排列以外的排列构成的传感器的摄影装置中。而且,行缓存器52d既可以是行缓存器,也可以是具有用于记录1帧的图像数据的记录容量的VRAM。根据该构成,可进行基于成为显示对象的图像数据的各种处理。而且,水平同步期间可以比基准期间更长期化,作为该基准期间,可设想成各种期间。例如,可将面型图像传感器15的水平同步信号SHsync的周期、图像数据的生成周期等作为基准期间。而且,从时序发生器30到显示部40的各种信号的传送方式可采用各种方式,可以利用HDMI(高清晰度多媒体接口:High-Definition MultimediaInterface)等方式进行传送。另外,也可以使上述实施方式的方向相反,例如,在水平方向上,既可以从左到右进行显示,也可以从右到左进行显示。
而且,OSD数据既可以是在显示部的信息显示区域中表示成为显示对象的规定信息的图像数据,也可以是将拍摄条件以外的各种信息、例如显示安装在摄影装置1上的电池的剩余量的信息等作为成为显示对象的规定的信息。而且,用于将垂直同步信号SVsync与DVsync的周期设为相同并且恒定的状态的构成可以采用上述构成以外的各种构成。例如,可以构成为:在进行被摄体显示区域R1的显示之后,将为了在信息显示区域R2中显示OSD数据而能设定的最小的期间作为信息显示区域R2的水平同步期间,由此,在垂直同步信号DVsync的输出定时之前,结束液晶面板42的所有行的显示,在待机了剩余的期间之后,在规定的输出定时,输出垂直同步信号DVsync。
附图标记的说明:
1…摄影装置
10…光学系统
11…透镜
12…光圈
13…快门
14…低通滤波器
15…面型图像传感器
20…图像数据生成部
20a…像素内插部
20b…颜色再现处理部
20c…滤波处理部
20d…伽马校正部
20e…尺寸调整处理部
201…图像数据输出部
30…时序发生器
30a…进度信息获取部
30b…显示控制部
40…显示部
41…液晶面板驱动器
42…液晶面板
52a…行缓存器
52b…行缓存器
52c…行缓存器
52d…行缓存器
55…操作部

Claims (4)

1.一种摄影装置,其特征在于,具有:
摄影传感器,其基于第1水平同步信号和第1垂直同步信号,拍摄被摄体;
图像数据生成部,其基于上述摄影传感器的摄影数据来生成上述图像数据;和
显示部,其基于第2水平同步信号和第2垂直同步信号,显示上述图像数据,
在上述第2水平同步信号被长期化,上述第2垂直同步信号比上述第1垂直同步信号长的情况下,将上述第1垂直同步信号长期化,使上述第1垂直同步信号与上述第2垂直同步信号同步。
2.根据权利要求1所述的摄影装置,其特征在于,
上述图像数据生成部生成规定的单位的图像数据,
上述显示部按每个上述规定的单位的图像数据进行显示。
3.根据权利要求2所述的摄影装置,其特征在于,
上述规定单位为1行。
4.一种专用集成电路,其特征在于,具备:
图像数据生成部,其与摄影传感器及显示部一起被使用,上述摄影传感器基于第1水平同步信号和第1垂直同步信号来拍摄被摄体,上述显示部基于第2水平同步信号和第2垂直同步信号来显示图像数据,该图像数据生成部基于上述摄影传感器的摄影数据,来生成上述图像数据,
在上述第2水平同步信号被长期化,上述第2垂直同步信号比上述第1垂直同步信号长的情况下,将上述第1垂直同步信号长期化,使上述第1垂直同步信号与上述第2垂直同步信号同步。
CN201610416840.5A 2010-05-18 2011-05-17 摄影装置、专用集成电路 Active CN106057146B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2010-113978 2010-05-18
JP2010113978A JP5029725B2 (ja) 2010-05-18 2010-05-18 撮影装置
JP2010214841A JP5158165B2 (ja) 2010-09-27 2010-09-27 撮影装置、表示タイミング制御回路
JP2010-214841 2010-09-27
CN201110132534.6A CN102256051B (zh) 2010-05-18 2011-05-17 摄影装置、显示定时控制电路

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201110132534.6A Division CN102256051B (zh) 2010-05-18 2011-05-17 摄影装置、显示定时控制电路

Publications (2)

Publication Number Publication Date
CN106057146A CN106057146A (zh) 2016-10-26
CN106057146B true CN106057146B (zh) 2019-06-28

Family

ID=44313582

Family Applications (3)

Application Number Title Priority Date Filing Date
CN201610416840.5A Active CN106057146B (zh) 2010-05-18 2011-05-17 摄影装置、专用集成电路
CN201110132534.6A Active CN102256051B (zh) 2010-05-18 2011-05-17 摄影装置、显示定时控制电路
CN201110133757.4A Active CN102256060B (zh) 2010-05-18 2011-05-18 摄影装置及显示定时控制电路

Family Applications After (2)

Application Number Title Priority Date Filing Date
CN201110132534.6A Active CN102256051B (zh) 2010-05-18 2011-05-17 摄影装置、显示定时控制电路
CN201110133757.4A Active CN102256060B (zh) 2010-05-18 2011-05-18 摄影装置及显示定时控制电路

Country Status (3)

Country Link
US (4) US9159297B2 (zh)
EP (1) EP2388772B1 (zh)
CN (3) CN106057146B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2388771B1 (en) 2010-05-18 2019-10-16 Seiko Epson Corporation Image-displaying device and display control circuit
US9159297B2 (en) 2010-05-18 2015-10-13 Seiko Epson Corporation Image-displaying device and display timing control circuit
JP5163702B2 (ja) * 2010-06-16 2013-03-13 セイコーエプソン株式会社 撮影装置およびタイミング制御回路
JP5251926B2 (ja) 2010-06-16 2013-07-31 セイコーエプソン株式会社 撮影装置およびタイミング制御回路
JP5806511B2 (ja) * 2011-05-31 2015-11-10 オリンパス株式会社 撮像装置、撮像方法
JP5929712B2 (ja) 2012-11-06 2016-06-08 セイコーエプソン株式会社 撮影装置、撮影装置の制御方法
US9319590B2 (en) 2012-11-21 2016-04-19 Seiko Epson Corporation Image capturing device including display control section that causes display data to be displayed in first and second display regions of display screen, and method for controlling image capturing device
JP6524606B2 (ja) 2014-03-25 2019-06-05 セイコーエプソン株式会社 表示制御装置及び表示装置
JP6354243B2 (ja) 2014-03-25 2018-07-11 セイコーエプソン株式会社 撮像装置、画像処理装置、表示制御装置、及び撮像表示装置
JP6515455B2 (ja) 2014-07-22 2019-05-22 セイコーエプソン株式会社 撮像装置及び撮像表示装置
JP6645047B2 (ja) * 2014-08-08 2020-02-12 セイコーエプソン株式会社 撮像装置、画像処理装置、及び、撮像表示装置
JP6582644B2 (ja) * 2014-08-11 2019-10-02 セイコーエプソン株式会社 撮像装置、撮像表示装置、及び、車両
JP6601020B2 (ja) 2014-08-11 2019-11-06 セイコーエプソン株式会社 撮像表示装置
JP6578677B2 (ja) 2015-03-06 2019-09-25 セイコーエプソン株式会社 撮影装置
JP6536126B2 (ja) * 2015-03-31 2019-07-03 株式会社ニコン 撮像素子および撮像装置
JP6645279B2 (ja) 2016-03-11 2020-02-14 セイコーエプソン株式会社 撮影装置
JP6620615B2 (ja) 2016-03-11 2019-12-18 セイコーエプソン株式会社 撮影装置
CN110876015B (zh) * 2018-08-31 2021-04-13 北京小米移动软件有限公司 确定图像分辨率的方法及装置、电子设备及存储介质
CN110876014B (zh) * 2018-08-31 2022-04-08 北京小米移动软件有限公司 图像处理方法及装置、电子设备及存储介质

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1407792A (zh) * 2001-09-07 2003-04-02 三洋电机株式会社 摄像装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05191817A (ja) 1992-01-13 1993-07-30 Toshiba Corp 投写型テレビジョン受像機の自動コンバーゼンス補正回路
JP3243932B2 (ja) 1994-04-22 2002-01-07 ソニー株式会社 アクティブマトリクス表示装置
WO1996007175A1 (en) * 1994-08-31 1996-03-07 S3 Incorporated Apparatus for correction of video tearing
US5617113A (en) 1994-09-29 1997-04-01 In Focus Systems, Inc. Memory configuration for display information
JP2954043B2 (ja) 1996-11-15 1999-09-27 日本電気アイシーマイコンシステム株式会社 Osd装置
JP3296780B2 (ja) * 1998-05-11 2002-07-02 三洋電機株式会社 ディジタルカメラ
JP4132435B2 (ja) * 1999-07-07 2008-08-13 三菱電機株式会社 ビデオカメラ
JP2001113039A (ja) 1999-10-20 2001-04-24 Snk Corp ゲーム機及びゲーム機のデータ処理方法
KR100373818B1 (ko) * 2000-08-01 2003-02-26 삼성전자주식회사 리얼 사이즈 디스플레이 시스템
JP2002135643A (ja) * 2000-10-19 2002-05-10 Fuji Photo Film Co Ltd 電子カメラ
JP4017498B2 (ja) * 2002-11-05 2007-12-05 松下電器産業株式会社 撮像装置
JP3986945B2 (ja) 2002-11-11 2007-10-03 シャープ株式会社 画像拡大装置
JP2004325821A (ja) 2003-04-25 2004-11-18 Hitachi Ltd 表示装置
KR100542768B1 (ko) * 2003-06-21 2006-01-20 엘지.필립스 엘시디 주식회사 액정표시장치의 구동장치
JP2005073077A (ja) 2003-08-26 2005-03-17 Sharp Corp 固体撮像装置
US7868890B2 (en) * 2004-02-24 2011-01-11 Qualcomm Incorporated Display processor for a wireless device
JP2005275357A (ja) 2004-02-27 2005-10-06 Sharp Corp 映像表示装置及び映像表示方法
JP2006078505A (ja) 2004-08-10 2006-03-23 Sony Corp 表示装置および方法
JP5055705B2 (ja) * 2005-03-17 2012-10-24 カシオ計算機株式会社 撮像装置
JP4320658B2 (ja) * 2005-12-27 2009-08-26 ソニー株式会社 撮像装置、制御方法、並びにプログラム
JP4727457B2 (ja) 2006-03-08 2011-07-20 富士フイルム株式会社 撮影装置
JP4917345B2 (ja) 2006-04-21 2012-04-18 オリンパスイメージング株式会社 同期信号生成装置、デジタルカメラ、及び同期信号生成方法
JP4912141B2 (ja) * 2006-12-26 2012-04-11 キヤノン株式会社 撮像表示装置、撮像表示制御方法及びシステム
US7813633B2 (en) 2007-07-31 2010-10-12 Ricoh Company, Ltd. Imaging device and imaging method
JP2010113978A (ja) 2008-11-07 2010-05-20 Kojima Press Industry Co Ltd 自動車室内用のプッシュ式スイッチ
JP5308880B2 (ja) * 2009-03-13 2013-10-09 オリンパス株式会社 撮像装置
JP2010214841A (ja) 2009-03-18 2010-09-30 Seiko Epson Corp 液体噴射ヘッド及び液体噴射装置並びにアクチュエーター装置
US9159297B2 (en) * 2010-05-18 2015-10-13 Seiko Epson Corporation Image-displaying device and display timing control circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1407792A (zh) * 2001-09-07 2003-04-02 三洋电机株式会社 摄像装置

Also Published As

Publication number Publication date
EP2388772B1 (en) 2018-04-18
US20150381897A1 (en) 2015-12-31
CN102256060B (zh) 2015-12-02
US20110285694A1 (en) 2011-11-24
EP2388772A3 (en) 2012-07-18
CN106057146A (zh) 2016-10-26
CN102256060A (zh) 2011-11-23
CN102256051B (zh) 2016-07-06
US9159297B2 (en) 2015-10-13
EP2388772A2 (en) 2011-11-23
CN102256051A (zh) 2011-11-23
US20150042860A1 (en) 2015-02-12
US9218787B2 (en) 2015-12-22
US8937673B2 (en) 2015-01-20
US20110285894A1 (en) 2011-11-24
US10187576B2 (en) 2019-01-22

Similar Documents

Publication Publication Date Title
CN106057146B (zh) 摄影装置、专用集成电路
CN105847687B (zh) 信号处理装置及摄影装置
CN106128404B (zh) 摄像装置、摄像装置的控制方法、控制装置
CN106131410B (zh) 摄影装置及控制装置
CN106161998B (zh) 摄影装置
CN102281396A (zh) 摄影装置和显示控制电路
CN102665040A (zh) 定时发生器、摄影装置以及点时钟输出方法
JP5029725B2 (ja) 撮影装置
CN109981978A (zh) 摄像装置
JP5310647B2 (ja) 撮影装置
JP5582229B2 (ja) カメラ、表示装置および画像処理装置
JP5482475B2 (ja) 画像処理装置、表示装置及び撮影装置
JP6481701B2 (ja) 撮影表示装置、制御方法、制御装置、表示装置及び撮影装置
JP6103106B2 (ja) 撮影表示装置、その撮影制御方法、制御装置、表示装置および撮影装置。
JP5924382B2 (ja) 撮像装置、表示装置および画像処理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant