CN105811979A - 一种带校正的逐次逼近模数转换器及其校正方法 - Google Patents
一种带校正的逐次逼近模数转换器及其校正方法 Download PDFInfo
- Publication number
- CN105811979A CN105811979A CN201610120732.3A CN201610120732A CN105811979A CN 105811979 A CN105811979 A CN 105811979A CN 201610120732 A CN201610120732 A CN 201610120732A CN 105811979 A CN105811979 A CN 105811979A
- Authority
- CN
- China
- Prior art keywords
- electric capacity
- corrected
- switching
- dac
- result
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1028—Calibration at two points of the transfer characteristic, i.e. by adjusting two reference values, e.g. offset and gain error
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/145—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in series-connected stages
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明公开了一种带校正的逐次逼近模数转换器及其校正方法。基于共模电压复位的全差分结构DAC,电容的失配误差通过模拟后台校正技术消除。对于理想的二进制电容阵列,一个电容的权重与其低位所有电容的权重之和是相等的,但是电容失配导致它们有所不同。该校正技术通过冗余切换,实现待校正电容与其低位所有电容之和的权重比较,根据待校正电容冗余切换和正常切换两次切换的结果以及待校正电容的切换方向,在后台更新和存储每一位待校正电容的校正码字,并在ADC转换时通过一个校正DAC把校正码字的累加值转换成模拟量耦合到主DAC上。系统对需要校正的所有电容依次进行校正并循环。
Description
技术领域
本发明属于模拟数字转换技术领域,尤其涉及一种模数转换器及其处理方法。
背景技术
传统的电荷重分配型SARADC中的数模转换器(DAC)由电容阵列构成。作为SARADC组成的关键单元之一,二进制加权电容阵列构成的数模转换器(DAC)的精度直接决定着整个模数转换器(ADC)的精度。在现有工艺情况下,各种器件以及走线的寄生电阻和寄生电容,以及工艺制造过程中的误差,使得DAC相邻位的电容之间的二倍关系不够精确,极大的限制了ADC精度的提高。
为了提高ADC的精度,许多校正技术被提出。校正技术可以分为前台校正和后台校正两大类。对于前台校正,需要一个校正DAC,在校正模式下,在电路上电后对需要校正的各个电容的大小依次进行量化,根据一定的校正算法提取所需的校正系数,并存储起来。在正常转换模式下,将校正系数累加起来,通过校正DAC的输出将电容的失配量从主DAC的输出中减去,从而达到消除电容失配的目的。前台校正的缺点是校正打断了ADC的正常量化。
随着CMOS器件尺寸的缩小,数字后台校正与模拟前台校正相比,变得越来越流行,它在数字域计算数字权重并通过数字权重的加减得到数字输出。比起前台校正技术,数字后台校正的优点是在后台操作,不会打断ADC的正常量化;但是,数字校正电路的面积和功耗值得注意,因为数字权重的内部编码长度需要比ADC的精度大得多。所以本专利提出一种模拟后台校正技术,既保留了数字后台校正不打断ADC正常量化的优点,又避免了数字校正面积和功耗大的缺点。
发明内容
针对上述现有技术的不足之处,本发明提供一种带校正的逐次逼近模数转换器及其校正方法,对主DAC中高段部分的电容阵列进行校正,以减小由寄生电容和工艺制造误差带来的电容间的失配,从而提高模数转换器的精度。
为了实现上述目的,本发明的技术方案是:
一种带校正的逐次逼近模数转换器,该模数转换器包括:主DAC、比较器、SAR控制电路;其中主DAC进行信号采样,然后通过比较器进行比较,最后由SAR控制电路根据比较结果输出最终转换结果;其特征在于该模数转换器还包括:存储器、误差累加器、校正DAC、冗余切换控制电路,校正DAC通过电容Cc耦合到主DAC上,电容Cc的大小根据需要校正的范围确定;该ADC每次对信号采样过后,除了每位电容进行正常切换之外,由冗余切换控制电路控制主DAC中的待校正电容进行一次冗余切换,冗余切换的时间在待校正电容正常切换之前并且在待校正电容的高一位电容正常切换之后,冗余切换的对象为:位数低于待校正电容的所有低位电容,根据待校正电容冗余切换和正常切换两次切换的结果以及待校正电容的切换方向更新校正码字并存入存储器,由误差累加器对存储器中的校正码字进行累加,并在下一次采样时由校正DAC根据校正码字的累加值对主DAC中对应的电容进行校正。
进一步的,所述校正DAC每次对主DAC中待校正电容的校正量为固定值,它的大小为:其中Cmain,tot为主DAC阵列的所有电容值之和,Ccal,tot为校正DAC阵列所有电容值之和。
进一步的,所述主DAC包括:高段位和低段位,其中高段位包括:高位、冗余电容、低位;对电容校正时只针对高段位中的高位电容进行校正。
具体的来说一种带模拟后台校正的全差分逐次逼近模数转换器,包括两列匹配的开关电容阵列构成的DAC、比较器、SAR控制电路、存储器、加法器以及冗余切换控制电路。其中DAC模块的主DAC为分段结构,高段与低段之间通过电容Cs连接,校正DAC通过电容Cc耦合到主DAC上。主DAC的高段电容阵列有H+L+1位,高H位为需要校正的电容,高H位与低L位之间有一个冗余电容CHR,它的容值与高H位电容中的最小电容CH容值相等,他的作用是在冗余切换时代替主DAC高段的低L位电容以及低段的所有电容的切换,从而简化开关控制逻辑,减小数字校正电路的面积和功耗;主DAC的低段电容阵列有T位;校正DAC为S位的二进制结构。
对主DAC所有电容进行编号,记Ci(i=1,2,3,…,H+L)和CHR为主DAC高段电容,其中Ci=2H+L-iC,CHR=2LC,CHR为冗余电容,位于CH和CH+1之间;记Cj(j=H+L+1,…,H+L+T)为主DAC低段电容。用Ci(LB)来表示Ci的所有低位电容之和(除Ci外),Ci(LB)=CHR,i=H;Ci(LB)=Ci+1+…+CH+CHR,i=1,2,3,…,H-1。两组相同的DAC以全差分的形式接入比较器的正、负输入端,用DAC_p、DAC_n对两列DAC加以区别,下面切换过程的描述都是以DAC_p为例,DAC_n的切换过程与DAC_p互补。
定义以下符号:Vref代表A/D转换器的参考电压;Vcm代表共模电平,其值Vcm=0.5Vref;Vip、Vin、Vi表示待量化的输入差分信号,Vi=Vip-Vin;bi、biR分别表示电容Ci-1正常切换、冗余切换决定的Ci的切换方向,如果电容Ci要从Vcm切换到Vref则bi或者biR等于1,如果电容Ci要从Vcm切换到gnd则bi或者biR等于0;VDAC,i、VDAC,iR分别表示待校正电容Ci正常切换和冗余切换后差分DAC输出的参考电压,即差分DAC的输出电压与输入信号Vi的差;Vmis,i为电容Ci的校正码字,初始值为0。
为校正电容阵列的失配误差,一种与电路结构配套的模拟后台校正方法被应用到A/D转换器中。A/D转化器采样保持后进行量化,电容从高到低逐位进行切换。不被校正的电容正常切换,待校正的电容切换时,在正常切换之前增加一次冗余切换。根据待校正电容Ci冗余切换和正常切换两次切换的结果以及待校正电容的切换方向(Ci从Vcm切换到Vref还是gnd),在后台更新和存储每一位待校正电容的校正码字。在ADC转换时,正在切换的电容的校正码字与其所有高位电容的校正码字通过误差累加器相加后通过校正DAC进行数模转换,耦合到主DAC上,实现对该电容的模拟权重修正。初始态待校正的电容为最高位C1,之后随着每一次采样的进行,校正在待校正的电容之间依次进行并循环。
一种逐次逼近模数转换器的校正方法,该方法包括:
步骤1:模数转换器第1次采样,共模电压复位的结果决定了最高位电容的正常切换方向,此时模数转换器中主DAC的最高位电容为待校正电容,针对待校正电容进行一次冗余切换,比较器输出第一个结果;
其中冗余切换的方法为:如果最待校正电容的正常切换要接到电源电压Vref,那么冗余切换时待校正电容保持接在共模电压Vcm,其余位数低于待校正电容的低位电容接到Vref;如果待校正电容的正常切换要接到地电位gnd,那么冗余切换时待校正电容保持接在共模电压Vcm,其余位数低于待校正电容的低位电容接到gnd;
步骤2:根据之前共模电压复位的结果对模数转换器中的主DAC中的最高位电容进行一次正常切换,比较器输出第二个结果;
步骤3:根据步骤1和步骤2的比较结果及最高位电容的正常切换方向,获取最高位电容的误差方向;
其中获取误差方向的方法为:如果冗余切换结果、正常切换结果分别为0和1且待校正电容的正常切换是接到电源电压Vref或冗余切换结果、正常切换结果分别为1和0且待校正电容的正常切换是接到gnd,则判断待校正电容容值小于其余位数低于待校正电容的低位电容值之和;如果冗余切换结果、正常切换结果分别为1和0且待校正电容的正常切换是接到电源电压Vref或冗余切换结果、正常切换结果分别为0和1且待校正电容的正常切换是接到gnd,则判断待校正电容容值大于其余位数低于待校正电容的低位电容值之和;
步骤4:除了最高位的其他所有电容依次进行正常切换,得到ADC每一位的输出结果;
步骤5:进行第2次采样,该次采样中次高位电容为待校正电容,根据步骤3的结果对最高位电容进行校正,并对最高位电容进行正常切换;
步骤6:模数转换器中的主DAC的次高位电容进行一次冗余切换,切换后比较器输出第一个结果;
步骤7:模数转换器中的主DAC的次高位电容进行一次正常切换,比较器输出第二个比较结果;
步骤8:采用与上述步骤3的相同方法,根据步骤6和步骤7的比较结果及次高位电容的切换方向,获取次高位电容的误差方向;
步骤9:剩下的所有电容依次进行正常切换,得到ADC每一位的输出结果;
步骤10:第3次采样时,待校正的电容为第三高位的电容;首先对位数高于待校正电容的高位电容由高到低依次正常切换,其中当切换某位电容前需要根据之前获得结果只对该位电容和位数高于该位电容的其它电容进行校正;
步骤11:对第三高位电容进行一次冗余切换,切换后比较器输出第一个结果;
步骤12:模数转换器中的主DAC的第三高位电容进行一次正常切换,比较器输出第二个比较结果;
步骤13:采用与上述步骤3的相同方法,根据步骤11和步骤12的比较结果及第三高位电容的切换方向,获得第三高位电容的误差方向;
步骤14:采用与上述步骤1到步骤13的相同方法进行模数转换器的后续采样比较及后续电容的校正;
步骤15:待校正的各个电容经过多次循环切换校正后电容值趋于收敛,完成整个电容校正过程。
进一步的,所述校正方法中每次校正电容时的校正量是固定的。
进一步的,所述主DAC包括:高段位和低段位,其中高段位包括:高位、冗余电容、低位;对电容校正时只针对高段位中的高位电容进行切换和校正。
本发明的有益效果:本发明所使用的DAC结构采用全差分共模电压复位DAC实现,避免了传统DAC在量化过程中过多的开关切换,且可实现双极性信号的转换;DAC电容阵列的失配误差通过校正技术予以消除,增加了A/D转换器的转换精度。
附图说明
图1为提出的模拟后台校正逐次逼近模数转换器系统框图;
图2为带校正功能的DAC结构示意图(只画出P端,N端与P端结构完全相同);
图3为实施案例中带校正功能的DAC结构示意图;
图4为实施案例中待校正电容冗余切换和正常切换所有可能出现的切换过程示意图;
图5为实施案例中系统SNDR随校正次数变化曲线图;
图6为实施案例中校正前SNDR和校正收敛后SNDR的对比图;
具体实施方式
下面结合附图,给出本发明的具体实施案例。需要说明的是:实施案例中的参数并不影响本发明的一般性。
DAC阵列是由主DAC和校正DAC构成(如图3所示)。其中主DAC是二进制分段电容结构,高段有8位二进制电容和一个冗余电容,低段有3位二进制电容;校正DAC是7位二进制电容结构。主DAC高段冗余电容C5R的位置在主DAC高段的高5位与低3位之间,它的容值与高5位电容中最小电容C5容值相等,它的作用是在冗余切换时代替主DAC高段的低3位电容以及低段的所有电容的切换,从而简化开关控制逻辑,减小数字校正电路的面积和功耗。其中需要校正的电容是C1,C2,C3,C4,C5。
对主DAC所有电容进行编号,记Ci(i=1,2,3,…,8)和C5R为主DAC高段电容,其中Ci=28-iC,C5R=8C,C5R为冗余电容,位于C5和C6之间;记Cj(j=9,10,11)为主DAC低段电容。用Ci(LB)来表示Ci的所有低位电容之和(除Ci外),Ci(LB)=C5R,i=5;Ci(LB)=Ci+1+…+C5+C5R,i=1,2,3,4。两组相同的DAC以全差分的形式接入比较器的正、负输入端。考虑到校正范围与校正步长,取Cc=2C,考虑到校正完成后ADC性能的稳定性,校正DAC取7位二进制阵列结构。假设当前待校正的电容为C3。
电路上电复位后,DAC进入采样阶段,DAC_p所有电容自由端接Vip,公共端接Vcm。采样后进入保持阶段,所有电容自由端接Vcm,公共端与Vcm断开。DAC_n与DAC_p进行互补切换,比较器完成第一次比较,判断差分输入信号的正负。假设第一次比较结果b1=1,说明差分输入信号Vi>0,按逐次逼近的思想,下一次比较应将Vi同0.5Vref作比较,因此应减小DAC_n的输出,增大DAC_p的输出,故电容C1切换前它的校正码字通过校正DAC数模转换耦合到主DAC上改变电容C1的模拟权重:假设C1的校正码字为5,则它的绝对值对应的7位二进制码字为0000101,所以校正DAC的P端/N端的C5C和C7C两个电容接到Vref/gnd,而其他电容仍然接在Vcm;假设C1的校正码字为-5,则它的绝对值对应的7位二进制码字为0000101,所以校正DAC的P端/N端的C5C和C7C两个电容接到gnd/Vref,而其他电容仍然接在Vcm。模拟权重校正完成后后DAC_p的最高位电容从Vcm接到Vref,互补地,DAC_n最高位电容从Vcm接到gnd;假设第一次比较结果b1=0,说明差分输入信号Vi<0,按逐次逼近的思想,下一次比较应将Vi同-0.5Vref作比较,因此应增大DAC_n的输出,减小DAC_p的输出,故电容C1的校正码字按相同的方法耦合到主DAC上改变电容C1的模拟权重,然后DAC_n的最高位电容从Vcm接到Vref,互补地,DAC_p最高位电容从Vcm接到gnd。最高位电容C1的切换结果b2按上述相同的方式决定次高位电容C2的切换。
然后C2以相同方式切换,只是C2切换时把C1和C2的校正码字相加然后通过校正DAC数模转换耦合到主DAC上得到比较结果b3。由于C3是待校正电容,所以C3先进行一次冗余切换得到比较结果b4R,再进行一次正常切换得到比较结果b4。在冗余切换前,C1,C2,C3的校正码字相加然后通过校正DAC数模转换耦合到主DAC上,更新C1,C2,C3的模拟权重。在冗余切换时与C3比较的电容是C4+C5+C5R。
假设b3=1,那么冗余切换时C4,C5,C5R从Vcm切换到Vref,而C3仍然接Vcm,主DAC产生参考电压VDAC,3R。正常切换时C3从Vcm切换到Vref,其他所有电容保持接在原电位,主DAC产生参考电压VDAC,3。如果C3小于C3(LB),那么VDAC,3也小于VDAC,3R,一旦输入信号Vi落在VDAC,3到VDAC,3R的区间内,则b4=1且b4R=0(如图4(a)所示)。这种情况下,C3的权重应该用一个正值去补偿,使其接近C3(LB)的权重,因此C3的校正码字Vmis,3需要加1。如果冗余切换时C3大于C3(LB),那么VDAC,3也大于VDAC,3R,一旦输入信号Vi落在VDAC,3到VDAC,3R的区间内,则b4=0且b4R=1(如图4(b)所示)。这种情况下,C3的权重应该用一个负值去补偿,使其接近C3(LB)的权重,因此C3的校正码字Vmis,3需要减1。
假设b3=0,那么冗余切换时C4,C5,C5R从Vcm切换到gnd,而C3仍然接Vcm,主DAC产生参考电压VDAC,3R。正常切换时C3从Vcm切换到gnd,其他所有电容保持接在原电位,主DAC产生参考电压VDAC,3。冗余切换时,如果C3小于C3(LB),那么VDAC,3大于VDAC,3R,一旦输入信号Vi落在VDAC,3到VDAC,3R的区间内,则b4=0且b4R=1(如图4(c)所示)。这种情况下,C3的权重应该用一个正值去补偿,使其接近Ci(LB)的权重,因此C3的校正码字Vmis,3需要加1。如果冗余切换时C3大于C3(LB),那么VDAC,3小于VDAC,3R,一旦输入信号Vi落在VDAC,3到VDAC,3R的区间内,则b4=1且b4R=0(如图4(d)所示)。这种情况下,C3的权重应该用一个负值去补偿,使其接近C3(LB)的权重,因此C3的校正码字Vmis,3需要减1。
待校正电容C3的校正码字Vmis,3在后台更新并存储。下一位电容C4正常切换,切换前,C1,C2,C3,C4的校正码字相加然后通过校正DAC数模转换耦合到主DAC上,更新C1,C2,C3,C4的模拟权重。电容C5按照与C4相同的方法进行模拟权重的更新和电容的切换。电容C6~C11切换前,都需要把C1~C5的校正码字之和通过校正DAC数模转换耦合到主DAC上,保留电容C1~C5模拟权重的校正结果。
C1,C2,C3,C4,C5是需要校正的电容,为了保证ADC的转换速度,每次采样只有一个电容被校正。当上述五个电容中任意一个待校正时,切换过程都是在更新该电容模拟权重之后先进行一次冗余切换再进行一次正常切换,校正码字采用上文所述的方法计算。第一次采样时校正电容C1,第二次采样时校正电容C2,随着采样的进行校正在C1到C5之间依次进行然后循环,它们的校正码字在不断地迭代更新。
类似于LMS算法,校正在多次采样后收敛,提出的校正技术可以实现所有相邻待校正电容的模拟权重逼近精确二倍关系。需要注意的是,该校正算法会引入增益误差,但是并不影响ADC的线性度。
针对本实施案例的仿真分析中,假定单位电容C的容值服从高斯分布,标准差为0.5%,仿真得到系统的SNDR随校正次数的变化如图5所示,校正前和校正后FFT得到的频谱如图6所示。可以发现SNDR校正前后从58.7dB变为到68.8dB,SFDR校正前后从67.2dB变为到88.5dB,证明提出的校正算法实现了对电容失配的校正,提高了ADC的动态性能。
以上实例仅为本发明的优选例子,本发明的使用并不局限于该实例,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (6)
1.一种带校正的逐次逼近模数转换器,该模数转换器包括:主DAC、比较器、SAR控制电路;其中主DAC进行信号采样,然后通过比较器进行比较,最后由SAR控制电路根据比较结果输出最终转换结果;其特征在于该模数转换器还包括:存储器、误差累加器、校正DAC、冗余切换控制电路,校正DAC通过电容Cc耦合到主DAC上,电容Cc的大小根据需要校正的范围确定;该ADC每次对信号采样过后,除了每位电容进行正常切换之外,由冗余切换控制电路控制主DAC中的待校正电容进行一次冗余切换,冗余切换的时间在待校正电容正常切换之前并且在待校正电容的高一位电容正常切换之后,冗余切换的对象为:位数低于待校正电容的所有低位电容,根据待校正电容冗余切换和正常切换两次切换的结果以及待校正电容的切换方向更新校正码字并存入存储器,由误差累加器对存储器中的校正码字进行累加,并在下一次采样时由校正DAC根据校正码字的累加值对主DAC中对应的电容进行校正。
2.如权利要求1所述的一种带校正的逐次逼近模数转换器,其特征在于所述校正DAC每次对主DAC中待校正电容的校正量为固定值,它的大小为:其中Cmain,tot为主DAC阵列的所有电容值之和,Ccal,tot为校正DAC阵列所有电容值之和。
3.如权利要求1所述的一种带校正的逐次逼近模数转换器,其特征在于所述主DAC包括:高段位和低段位,其中高段位包括:高位、冗余电容、低位;对电容校正时只针对高段位中的高位电容进行校正。
4.一种逐次逼近模数转换器的校正方法,该方法包括:
步骤1:模数转换器第1次采样,共模电压复位的结果决定了最高位电容的正常切换方向,此时模数转换器中主DAC的最高位电容为待校正电容,针对待校正电容进行一次冗余切换,比较器输出第一个结果;
其中冗余切换的方法为:如果最待校正电容的正常切换要接到电源电压Vref,那么冗余切换时待校正电容保持接在共模电压Vcm,其余位数低于待校正电容的低位电容接到Vref;如果待校正电容的正常切换要接到地电位gnd,那么冗余切换时待校正电容保持接在共模电压Vcm,其余位数低于待校正电容的低位电容接到gnd;
步骤2:根据之前共模电压复位的结果对模数转换器中的主DAC中的最高位电容进行一次正常切换,比较器输出第二个结果;
步骤3:根据步骤1和步骤2的比较结果及最高位电容的正常切换方向,获取最高位电容的误差方向;
其中获取误差方向的方法为:如果冗余切换结果、正常切换结果分别为0和1且待校正电容的正常切换是接到电源电压Vref或冗余切换结果、正常切换结果分别为1和0且待校正电容的正常切换是接到gnd,则判断待校正电容容值小于其余位数低于待校正电容的低位电容值之和;如果冗余切换结果、正常切换结果分别为1和0且待校正电容的正常切换是接到电源电压Vref或冗余切换结果、正常切换结果分别为0和1且待校正电容的正常切换是接到gnd,则判断待校正电容容值大于其余位数低于待校正电容的低位电容值之和;
步骤4:除了最高位的其他所有电容依次进行正常切换,得到ADC每一位的输出结果;
步骤5:进行第2次采样,该次采样中次高位电容为待校正电容,根据步骤3的结果对最高位电容进行校正,并对最高位电容进行正常切换;
步骤6:模数转换器中的主DAC的次高位电容进行一次冗余切换,切换后比较器输出第一个结果;
步骤7:模数转换器中的主DAC的次高位电容进行一次正常切换,比较器输出第二个比较结果;
步骤8:采用与上述步骤3的相同方法,根据步骤6和步骤7的比较结果及次高位电容的切换方向,获取次高位电容的误差方向;
步骤9:剩下的所有电容依次进行正常切换,得到ADC每一位的输出结果;
步骤10:第3次采样时,待校正的电容为第三高位的电容;首先对位数高于待校正电容的高位电容由高到低依次正常切换,其中当切换某位电容前需要根据之前获得结果只对该位电容和位数高于该位电容的其它电容进行校正;
步骤11:对第三高位电容进行一次冗余切换,切换后比较器输出第一个结果;
步骤12:模数转换器中的主DAC的第三高位电容进行一次正常切换,比较器输出第二个比较结果;
步骤13:采用与上述步骤3的相同方法,根据步骤11和步骤12的比较结果及第三高位电容的切换方向,获得第三高位电容的误差方向;
步骤14:采用与上述步骤1到步骤13的相同方法进行模数转换器的后续采样比较及后续电容的校正;
步骤15:待校正的各个电容经过多次循环切换校正后电容值趋于收敛,完成整个电容校正过程。
5.如权利要求4所述的一种逐次逼近模数转换器的校正方法,其特征在于所述校正方法中每次校正电容时的校正量为固定值。
6.如权利要求4所述的一种逐次逼近模数转换器的校正方法,其特征在于所述主DAC包括:高段位和低段位,其中高段位包括:高位、冗余电容、低位;对电容校正时只针对高段位中的高位电容进行切换和校正。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610120732.3A CN105811979B (zh) | 2016-03-03 | 2016-03-03 | 一种带校正的逐次逼近模数转换器及其校正方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610120732.3A CN105811979B (zh) | 2016-03-03 | 2016-03-03 | 一种带校正的逐次逼近模数转换器及其校正方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105811979A true CN105811979A (zh) | 2016-07-27 |
CN105811979B CN105811979B (zh) | 2019-04-05 |
Family
ID=56465950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610120732.3A Active CN105811979B (zh) | 2016-03-03 | 2016-03-03 | 一种带校正的逐次逼近模数转换器及其校正方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105811979B (zh) |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106230437A (zh) * | 2016-07-29 | 2016-12-14 | 电子科技大学 | 一种基于数理统计的tiadc偏置误差校正方法 |
CN106899300A (zh) * | 2017-02-15 | 2017-06-27 | 电子科技大学 | 一种用于逐次逼近模数转换器的冗余循环平均方法 |
CN106953638A (zh) * | 2017-03-22 | 2017-07-14 | 电子科技大学 | 一种比较器输入寄生电容的校正电路 |
CN106992781A (zh) * | 2017-03-27 | 2017-07-28 | 电子科技大学 | 二进制电荷重分配型逐次逼近模数转换器的预测量化方法 |
CN107346975A (zh) * | 2017-06-23 | 2017-11-14 | 西安微电子技术研究所 | 一种sar型adc的高精度校准装置 |
CN108233925A (zh) * | 2016-12-21 | 2018-06-29 | 电子科技大学 | 分段预量化旁路逐次逼近模数转换器 |
WO2018176326A1 (zh) * | 2017-03-30 | 2018-10-04 | 深圳市汇顶科技股份有限公司 | 模数转换电路和方法 |
CN110048716A (zh) * | 2018-01-16 | 2019-07-23 | 清华大学 | 数模转换器 |
CN110138386A (zh) * | 2019-04-30 | 2019-08-16 | 厦门大学 | 一种比较器失调漂移后台校正电路和方法 |
CN111431529A (zh) * | 2019-12-11 | 2020-07-17 | 成都铭科思微电子技术有限责任公司 | 具有电容失配校正功能的逐次逼近型模数转换器 |
CN107302359B (zh) * | 2017-06-21 | 2020-10-16 | 中国电子科技集团公司第二十四研究所 | 高精度逐次逼近结构adc的变权重子dac校正方法 |
CN112332843A (zh) * | 2020-10-27 | 2021-02-05 | 北京智芯微电子科技有限公司 | 电容阵列、sar型模数转换器及电容校准方法 |
CN113839672A (zh) * | 2021-09-14 | 2021-12-24 | 无锡英迪芯微电子科技股份有限公司 | 一种利用冗余电容模拟域自校准逐次逼近模数转换器 |
CN114614821A (zh) * | 2022-03-30 | 2022-06-10 | 深圳齐芯半导体有限公司 | 基于差分结构的sar adc失调误差校正方法及电路 |
CN116505946A (zh) * | 2023-06-21 | 2023-07-28 | 江苏润石科技有限公司 | Sar adc的模拟域校准方法、装置及sar adc |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104242935A (zh) * | 2014-09-15 | 2014-12-24 | 电子科技大学 | 一种sar adc分段电容失配的校正方法 |
CN104917527A (zh) * | 2015-06-30 | 2015-09-16 | 东南大学 | 应用于单端sar adc的电容失配校准电路及其校准方法 |
US20150263756A1 (en) * | 2014-03-14 | 2015-09-17 | Mediatek Inc. | Calibration and noise reduction of analog to digital converters |
-
2016
- 2016-03-03 CN CN201610120732.3A patent/CN105811979B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150263756A1 (en) * | 2014-03-14 | 2015-09-17 | Mediatek Inc. | Calibration and noise reduction of analog to digital converters |
CN104242935A (zh) * | 2014-09-15 | 2014-12-24 | 电子科技大学 | 一种sar adc分段电容失配的校正方法 |
CN104917527A (zh) * | 2015-06-30 | 2015-09-16 | 东南大学 | 应用于单端sar adc的电容失配校准电路及其校准方法 |
Non-Patent Citations (2)
Title |
---|
LING DU等: "A digital background calibration technique for SAR ADC based on capacitor swapping", 《IEICE ELECTRONICS EXPRESS》 * |
汪正锋等: "一种基于电压窗口技术的超低功耗SAR ADC", 《电子学报》 * |
Cited By (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106230437B (zh) * | 2016-07-29 | 2019-09-24 | 电子科技大学 | 一种基于数理统计的tiadc偏置误差校正方法 |
CN106230437A (zh) * | 2016-07-29 | 2016-12-14 | 电子科技大学 | 一种基于数理统计的tiadc偏置误差校正方法 |
CN108233925A (zh) * | 2016-12-21 | 2018-06-29 | 电子科技大学 | 分段预量化旁路逐次逼近模数转换器 |
CN106899300A (zh) * | 2017-02-15 | 2017-06-27 | 电子科技大学 | 一种用于逐次逼近模数转换器的冗余循环平均方法 |
CN106899300B (zh) * | 2017-02-15 | 2020-05-12 | 电子科技大学 | 一种用于逐次逼近模数转换器的冗余循环平均方法 |
CN106953638A (zh) * | 2017-03-22 | 2017-07-14 | 电子科技大学 | 一种比较器输入寄生电容的校正电路 |
CN106992781A (zh) * | 2017-03-27 | 2017-07-28 | 电子科技大学 | 二进制电荷重分配型逐次逼近模数转换器的预测量化方法 |
WO2018176326A1 (zh) * | 2017-03-30 | 2018-10-04 | 深圳市汇顶科技股份有限公司 | 模数转换电路和方法 |
US10411725B2 (en) | 2017-03-30 | 2019-09-10 | Shenzhen GOODIX Technology Co., Ltd. | Analog-to-digital conversion circuit and method |
CN107302359B (zh) * | 2017-06-21 | 2020-10-16 | 中国电子科技集团公司第二十四研究所 | 高精度逐次逼近结构adc的变权重子dac校正方法 |
CN107346975A (zh) * | 2017-06-23 | 2017-11-14 | 西安微电子技术研究所 | 一种sar型adc的高精度校准装置 |
CN110048716A (zh) * | 2018-01-16 | 2019-07-23 | 清华大学 | 数模转换器 |
CN110048716B (zh) * | 2018-01-16 | 2021-02-05 | 清华大学 | 数模转换器 |
CN110138386A (zh) * | 2019-04-30 | 2019-08-16 | 厦门大学 | 一种比较器失调漂移后台校正电路和方法 |
CN110138386B (zh) * | 2019-04-30 | 2020-12-25 | 厦门大学 | 一种比较器失调漂移后台校正电路和方法 |
CN111431529A (zh) * | 2019-12-11 | 2020-07-17 | 成都铭科思微电子技术有限责任公司 | 具有电容失配校正功能的逐次逼近型模数转换器 |
CN111431529B (zh) * | 2019-12-11 | 2023-06-06 | 成都铭科思微电子技术有限责任公司 | 具有电容失配校正功能的逐次逼近型模数转换器 |
CN112332843A (zh) * | 2020-10-27 | 2021-02-05 | 北京智芯微电子科技有限公司 | 电容阵列、sar型模数转换器及电容校准方法 |
CN112332843B (zh) * | 2020-10-27 | 2022-01-14 | 北京智芯微电子科技有限公司 | 电容阵列、sar型模数转换器及电容校准方法 |
CN113839672A (zh) * | 2021-09-14 | 2021-12-24 | 无锡英迪芯微电子科技股份有限公司 | 一种利用冗余电容模拟域自校准逐次逼近模数转换器 |
CN113839672B (zh) * | 2021-09-14 | 2023-08-01 | 无锡英迪芯微电子科技股份有限公司 | 一种利用冗余电容模拟域自校准逐次逼近模数转换器 |
CN114614821A (zh) * | 2022-03-30 | 2022-06-10 | 深圳齐芯半导体有限公司 | 基于差分结构的sar adc失调误差校正方法及电路 |
CN114614821B (zh) * | 2022-03-30 | 2023-10-20 | 广东齐芯半导体有限公司 | 基于差分结构的sar adc失调误差校正方法及电路 |
CN116505946A (zh) * | 2023-06-21 | 2023-07-28 | 江苏润石科技有限公司 | Sar adc的模拟域校准方法、装置及sar adc |
CN116505946B (zh) * | 2023-06-21 | 2023-10-13 | 江苏润石科技有限公司 | Sar adc的模拟域校准方法、装置及sar adc |
Also Published As
Publication number | Publication date |
---|---|
CN105811979B (zh) | 2019-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105811979A (zh) | 一种带校正的逐次逼近模数转换器及其校正方法 | |
CN110350918A (zh) | 一种基于最小均方算法的数字后台校正方法 | |
CN104242935B (zh) | 一种sar adc分段电容失配的校正方法 | |
CN104917527B (zh) | 应用于单端sar adc的电容失配校准电路及其校准方法 | |
JP5554675B2 (ja) | 逐次比較a/d変換器 | |
CN103281083B (zh) | 带数字校正的逐次逼近全差分模数转换器及其处理方法 | |
CN102859882B (zh) | 具有积分非线性度校正的逐次逼近寄存器模拟/数字转换器 | |
CN104917524A (zh) | 模数转换器 | |
KR101478544B1 (ko) | 아날로그 디지털 변환기의 커패시터 부정합 효과를 줄이기 위한 커패시터 분할 및 교환을 통한 디지털 배경 보정 장치 및 방법. | |
CN113037287B (zh) | 一种高精度逐次逼近性模数转换器的后台校准方法及系统 | |
CN114389613B (zh) | 一种分段式逐次逼近型adc的电容失配校准方法 | |
CN111130550B (zh) | 一种逐次逼近寄存器型模数转换器及其信号转换方法 | |
CN111953347B (zh) | 一种适用于两步式单斜模数转换器的校正方法 | |
CN111431529B (zh) | 具有电容失配校正功能的逐次逼近型模数转换器 | |
CN105049049A (zh) | 一种提高逐次逼近模数转换器dnl/inl的电容交换方法 | |
CN113839672B (zh) | 一种利用冗余电容模拟域自校准逐次逼近模数转换器 | |
CN112803946B (zh) | 应用于高精度逐次逼近型adc的电容失配和失调电压校正方法 | |
CN113839673A (zh) | 一种新型数字域自校准逐次逼近模数转换器 | |
CN105049050A (zh) | 一种用于逐次逼近模数转换器的电荷重分配方法 | |
CN112838866B (zh) | 校准逻辑控制电路及方法、逐次逼近型模数转换器 | |
CN106899300A (zh) | 一种用于逐次逼近模数转换器的冗余循环平均方法 | |
CN113938135B (zh) | 逐次逼近型模数转换器及校准方法 | |
CN104467846A (zh) | 一种自适应电荷再分布模数转换器、转换方法及校准方法 | |
CN104467847B (zh) | 冗余自适应电荷再分布模数转换器的校准方法 | |
Cao et al. | A background digital calibration of split-capacitor 16-bit SAR ADC with sub-binary architecture |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |