CN105743512A - 一种基于高速串行器的输入电路结构 - Google Patents
一种基于高速串行器的输入电路结构 Download PDFInfo
- Publication number
- CN105743512A CN105743512A CN201610061973.5A CN201610061973A CN105743512A CN 105743512 A CN105743512 A CN 105743512A CN 201610061973 A CN201610061973 A CN 201610061973A CN 105743512 A CN105743512 A CN 105743512A
- Authority
- CN
- China
- Prior art keywords
- signal
- circuit
- clock
- output
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Manipulation Of Pulses (AREA)
Abstract
一种基于高速串行器的输入电路结构,本发明涉及信号转换领域,其旨在解决现有串行器存在采集时钟对原数据开窗区域选取不合理,相同串行器中不同的时钟发生器采集时钟频率不匹配并导致输出数据误差较大,同时存在芯片输入端阈值电压逻辑1/0固定等技术问题。该结构主要包括第一时钟发生器:输出第一时钟信号,用于构建信号采集时间窗口;第一多路复用电路:其采样时钟端口接收第一时钟发生器输出的第一时钟信号,输入端接收并行源信号且输出端输出混合信号;反馈时钟发生器。本发明用于信号的高速串行。
Description
技术领域
本发明涉及信号转换领域,具体涉及一种基于高速串行器的输入电路结构。
背景技术
串行器接收并行数据并将它转换成串行比特流;输入信号一般是8位并行数据,通常在上串行输出链路传输时还会利用某种编码方案将8位数据转换成10位数据。解串器则是一个相反的过程。它接收串行数据,必要时进行解码,再转换为并行格式的数据。解串器还要恢复数据时钟,并把时钟和数据一起转发给后续的元件。SerDes中这2个互补的元件提供了一种将原始并行数据转换成串行数据从而进行高效传输的有效方式;在SerDes中还有一个锁相环(PLL)模块,它接收系统参考时钟,并将它倍频到相应的数据速率。独立的取样器模块将使用这个倍频过的时钟锁定输入的串行数据。
在工业应用领域中,不同的系统需要不同的逻辑1/0阈值电压。在有些PLC中,电压小于5V意味着逻辑0,而大于15V意味着逻辑1,同时在有些伺服驱动器中,电压小于1V意味着逻辑0,而大于4V意味着逻辑1,此时如果将PLC直接与伺服驱动器连接则会产生很大问题。
现有的串行器,特别是,集成电路中采用一些光耦器件,影响了运行速率,并且耗电量也会上升;并且光耦串行装置使用寿命不长,容易造成卡顿;存在时钟抖动和数据抖动;缺乏检测校验接口。
发明内容
针对上述现有技术,本发明目的在于提供一种基于高速串行器的输入电路结构,其旨在解决现有串行器存在采集时钟对原数据开窗区域选取不合理,相同串行器中不同的时钟发生器采集时钟频率不匹配并导致输出数据误差较大,同时存在芯片输入端阈值电压逻辑1/0固定等技术问题。
为达到上述目的,本发明采用的技术方案如下:
一种基于高速串行器的输入电路结构,包括并行源信号,还包括第一时钟发生器:输出第一时钟信号,用于构建信号采集时间窗口;第一多路复用电路:其采样时钟端口接收第一时钟发生器输出的第一时钟信号,输入端接收并行源信号且输出端输出混合信号;反馈时钟发生器:接收第一时钟发生器输出的第一时钟信号以获得基准时钟,输出反馈时钟信号,用于构建延时信号采集时间窗口;第二多路复用电路:其采样时钟端口接收反馈时钟发生器输出的反馈时钟信号,输入端接收第一多路复用电路输出的混合信号且输出端输出串行信号;第二时钟发生器:输出第二时钟信号,用于构建恢复信号采集时间窗口;时钟数据恢复电路:具有半数字内外环结构,其内环路接收第二时钟发生器输出的第二时钟信号接收串行信号,输出相对于串行信号半频率的并行信号;数字输入电路:接收第二多路复用电路输出的串行信号,其中包括分压电路、比较电路和参考电压电路,分压电路将串行信号限幅后发送给比较电路,参考电压电路向比较电路提供能够变化的反相参考电压。
上述方案中,所述的比较电路,其输出端还连接有RISC架构的8位闪存单片机。
上述方案中,所述的参考电压电路,包括单刀双掷开关。提供可调的阈值电压输入。
上述方案中,第三多路复用电路:其采样时钟端口接收反馈时钟发生器输出的反馈时钟信号,输入端接收高低逻辑电平且输出端输出差分信号。反馈时钟信号生成过程中会存在较大的损耗,第三多路复用器对输入信号进行钳制和差分,使得反馈时钟信号对于下位电路有更高的识别度,增加器件响应速度。
上述方案中,所述的反馈时钟发生器,包括相位检测电路:接收并比较反向的第一时钟信号和差分信号,输出第一比较信号;升压-降压电路:接收第一比较信号,输出控制电压信号;复位电路:输出开关信号至升压-降压电路;分频电路:接收第一时钟信号,输出半频率的第一时钟信号;延时电路:接收控制电压信号以调整延时时间,并接收分频电路输出的时钟信号,输出反馈时钟信号。相位检测电路将一个相位内的反转的第一时钟信号比对第三多路复用电路输出端差分信号,具体地,将反转的第一时钟信号的上升沿与第三多路复用电路的差分信号的边沿。当相位检测电路输出的比较信号为逻辑高电平,即说明反转的第一时钟信号与第三多路复用电路的差分信号不匹配。延时电路的延时范围会对控制电压范围造成影响,具体地,降低延时电路的阶次,减少延时时间范围,能够降低电路复杂度和电量消耗,并且进一步降低噪声和抖动;抖动降低后,能够增加对多路复用电路施加的采集时间窗口,数据能够更多更快地通过转换器件。
上述方案中,优选地,所述的复位电路,包括第一比较器:输出第二比较信号;第二比较器:输出第三比较信号;第一或门:接收第一比较信号和第二比较信号;与第一或门依次串联的第一反相器,第二反相器和缓冲器;第二或门:其输入端连接有第一或门的输出端和第二反相器的输出端;第三反相器:其输入端连接第二或门的输出端;第一三极管:基极连接第三反相器的输出端,发射极连接电路高电端;第二三极管:基极连接第二或门的输出端,发射极连接电路低电端;第一节点为第一或门的输出端,连接至延时电路;第二节点为缓冲器的输出端,连接至升压-降压电路的输出端;第三节点为第一三极管的集电极电位端,连接至第三多路复用电路;第四节点为参考电压电位点。复位电路输出的开关信号基于升压-降压电路输出的控制电压水平。升压-降压电路具有高阈值电压和低阈值电压,当控制电压水平低于低阈值电压且高于高阈值电压,复位电路关闭升压-降压电路,并将控制电压水平重置为介于低阈值电压和高阈值电压之间,具体地,重置为电源电压的50%。高阈值电压范围和低阈值电压范围分别为电源电压0至30%和85%至100%。复位电路对延时电路的控制,能够进一步控制对第一多路复用电路的采样开窗时间,提升了系统对数据波形的识别和判决速度。
上述方案中,优选地,第二时钟信号速率为第一时钟信号的二分之一。提供时钟数据恢复电路的系统时钟。
与现有技术相比,本发明的有益效果为:通过数据信号自反馈对采集时钟进行调制以控制采集窗口宽度,获得更加合理的并行信号转串行信号自反馈调制电路结构;数据波形上升沿时间和下降沿时间显著降低;提升并行数据转换串行数据的运行速度,降低系统损耗与波形抖动;阈值电压可提供不同参考电压,阈值电压逻辑1/0可调。
附图说明
图1为本发明模块连接关系示意图;
图2为本发明复位电路的实施例;
图3为本发明延时电路的实施例。
具体实施方式
本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征,步骤以外,均可以以任何方式组合。
下面结合附图对本发明做进一步说明:
图1为本发明模块连接关系示意图,一种基于高速串行器的输入电路结构,第一时钟发生器和第二时钟发生器,考虑具体实施环境,可使用电子系统中处理器的标准脉冲输出端进行代替。在信号转换运行过程中,第一时钟信号和串行信号在反馈时钟发生器的等效延时锁相环中被锁定,串行信号时钟速率为第一时钟信号时钟速率或反转的第一时钟信号时钟速率的一半。
实施例1
图2为本发明复位电路的实施例,本实施例中反相器U4和反相器U5为最简延时器件,可选用所述的延时电路替换反相器U4和反相器U5以获得更好的初始化功能。替换后,第四节点为参考电压输入节点,其大小取决于选用的比较器和比较器所需要设定的阈值电压,或门U3基于比较器U1和比较器U2输出的第二比较信号、第三比较信号,生成第一控制信号,或门U3输出的第一控制信号发送至第一节点。延时电路将第一控制信号延时,延时区间取决于第四节点输入的参考电压,具体地,延时时间取决于第四节点输入的参考电压差的大小和参考电压差加载到第一控制信号上所用的时间。
实施例2
图3为本发明延时电路的实施例,串联的缓冲器U9-U12,分级次被接入可调电容C1-C3;第五节点和第七节点为输入节点,第六节点为输出节点;第七节点接入升压-降压电路,升压-降压电路控制可调电容的容值,缓冲器U9-U12产生相位延迟。
实施例3
所述的升压-降压电路,即BOOST电路,可根据实际使用电路所占空间体积情况进行缩小替换;如,当需要更小的电路空间体积时,可以换选为电荷泵。电荷泵,其储能器件可以是电容,输出端为多个串联且关于输出端对称的沟道互补式三极管的集电极和发射极,输入端为多个三极管的基极,根据需要实现的逻辑在基极加入一定的逻辑门,实现电荷泵;相对于BOOST电路,电荷泵布板体积相对小,电路结构不需要电感,噪声小,响应速度极快。
实施例4
所述的参考电压电路包括一单刀双掷(SPDT)开关,该SPDT开关的切换可以导通与预置的第一反相参考电压(VCC_3)或第二反相参考电压(VCC_4)的连接,从而将所连接的该第一反相参考电压(VCC_3)或该第二反相参考电压(VCC_4)向所述比较电路提供,作为用以确定逻辑1/0的反相参考电压。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何属于本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。
Claims (6)
1.一种基于高速串行器的输入电路结构,包括并行源信号,其特征在于,还包括
第一时钟发生器:输出第一时钟信号,用于构建信号采集时间窗口;
第一多路复用电路:其采样时钟端口接收第一时钟发生器输出的第一时钟信号,输入端接收并行源信号且输出端输出混合信号;
反馈时钟发生器:接收第一时钟发生器输出的第一时钟信号以获得基准时钟,输出反馈时钟信号,用于构建延时信号采集时间窗口;
第二多路复用电路:其采样时钟端口接收反馈时钟发生器输出的反馈时钟信号,输入端接收第一多路复用电路输出的混合信号且输出端输出串行信号;
数字输入电路:接收第二多路复用电路输出的串行信号,其中包括分压电路、比较电路和参考电压电路,分压电路将串行信号限幅后发送给比较电路,参考电压电路向比较电路提供能够变化的反相参考电压。
2.根据权利要求1所述的一种基于高速串行器的输入电路结构,其特征在于,还包括
第三多路复用电路:其采样时钟端口接收反馈时钟发生器输出的反馈时钟信号,输入端接收高低逻辑电平且输出端输出差分信号。
3.根据权利要求1所述的一种基于高速串行器的输入电路结构,其特征在于,所述的比较电路,其输出端还连接有RISC架构的8位闪存单片机。
4.根据权利要求1所述的一种基于高速串行器的输入电路结构,其特征在于,所述的参考电压电路,包括单刀双掷开关。
5.根据权利要求1所述的一种基于高速串行器的输入电路结构,其特征在于,所述的反馈时钟发生器,包括
相位检测电路:接收并比较反向的第一时钟信号和差分信号,输出第一比较信号;
升压-降压电路:接收第一比较信号,输出控制电压信号;
复位电路:输出开关信号至升压-降压电路;
分频电路:接收第一时钟信号,输出半频率的第一时钟信号;
延时电路:接收控制电压信号以调整延时时间,并接收分频电路输出的时钟信号,输出反馈时钟信号。
6.根据权利要求5所述的一种基于高速串行器的输入电路结构,其特征在于,所述的复位电路,包括
第一比较器:输出第二比较信号;
第二比较器:输出第三比较信号;
第一或门:接收第一比较信号和第二比较信号;
与第一或门依次串联的第一反相器,第二反相器和缓冲器;
第二或门:其输入端连接有第一或门的输出端和第二反相器的输出端;
第三反相器:其输入端连接第二或门的输出端;
第一三极管:基极连接第三反相器的输出端,发射极连接电路高电端;
第二三极管:基极连接第二或门的输出端,发射极连接电路低电端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610061973.5A CN105743512A (zh) | 2016-01-29 | 2016-01-29 | 一种基于高速串行器的输入电路结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610061973.5A CN105743512A (zh) | 2016-01-29 | 2016-01-29 | 一种基于高速串行器的输入电路结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105743512A true CN105743512A (zh) | 2016-07-06 |
Family
ID=56247024
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610061973.5A Pending CN105743512A (zh) | 2016-01-29 | 2016-01-29 | 一种基于高速串行器的输入电路结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105743512A (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101867430A (zh) * | 2010-06-21 | 2010-10-20 | 苏州橙芯微电子科技有限公司 | 应用于低功耗串行数据传输的复用/解复用架构 |
CN102281053A (zh) * | 2010-06-04 | 2011-12-14 | 马克西姆综合产品公司 | 高速数模转换器和模数转换器用带延迟锁相环的数据接口 |
CN102801414A (zh) * | 2012-08-23 | 2012-11-28 | 电子科技大学 | 用于半速率时钟数据恢复电路的bang-bang鉴相器 |
CN202975699U (zh) * | 2012-11-08 | 2013-06-05 | 西门子公司 | 一种plc的数字输入电路 |
US20140043174A1 (en) * | 2012-08-10 | 2014-02-13 | Fujitsu Limited | Parallel-to-serial converter circuit |
CN103633988A (zh) * | 2012-08-20 | 2014-03-12 | 快捷半导体(苏州)有限公司 | 保护性多路复用器电路、操作选通门的方法及选通门系统 |
CN103997338A (zh) * | 2014-05-29 | 2014-08-20 | 华为技术有限公司 | 延时器及延时锁相环电路 |
CN204810136U (zh) * | 2015-06-08 | 2015-11-25 | 陈灵燕 | 无源缓冲电路 |
CN205545213U (zh) * | 2016-01-29 | 2016-08-31 | 成都科创谷科技有限公司 | 一种基于高速串行器的输入电路结构 |
-
2016
- 2016-01-29 CN CN201610061973.5A patent/CN105743512A/zh active Pending
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102281053A (zh) * | 2010-06-04 | 2011-12-14 | 马克西姆综合产品公司 | 高速数模转换器和模数转换器用带延迟锁相环的数据接口 |
CN101867430A (zh) * | 2010-06-21 | 2010-10-20 | 苏州橙芯微电子科技有限公司 | 应用于低功耗串行数据传输的复用/解复用架构 |
US20140043174A1 (en) * | 2012-08-10 | 2014-02-13 | Fujitsu Limited | Parallel-to-serial converter circuit |
CN103633988A (zh) * | 2012-08-20 | 2014-03-12 | 快捷半导体(苏州)有限公司 | 保护性多路复用器电路、操作选通门的方法及选通门系统 |
CN102801414A (zh) * | 2012-08-23 | 2012-11-28 | 电子科技大学 | 用于半速率时钟数据恢复电路的bang-bang鉴相器 |
CN202975699U (zh) * | 2012-11-08 | 2013-06-05 | 西门子公司 | 一种plc的数字输入电路 |
CN103997338A (zh) * | 2014-05-29 | 2014-08-20 | 华为技术有限公司 | 延时器及延时锁相环电路 |
CN204810136U (zh) * | 2015-06-08 | 2015-11-25 | 陈灵燕 | 无源缓冲电路 |
CN205545213U (zh) * | 2016-01-29 | 2016-08-31 | 成都科创谷科技有限公司 | 一种基于高速串行器的输入电路结构 |
Non-Patent Citations (2)
Title |
---|
FPGATALK: "理解SerDes 之一", 《HTTP://BLOG.SINA.COM.CN/S/BLOG_AEC06AAC01013M5G.HTML》 * |
张刚: "《CMOS集成锁相环电路设计》", 31 July 2013, 北京:清华大学出版社 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102577232B1 (ko) | 하이브리드 클럭 데이터 복원 회로 및 수신기 | |
KR102511077B1 (ko) | 선형 조합을 이용한 비선형 확산 스펙트럼 프로파일 생성기 | |
CN104113342A (zh) | 用于高速数模转换器的高速数据同步电路 | |
CN103888130A (zh) | 时钟数据恢复电路、数据接收设备及数据传输和接收系统 | |
CN101277178A (zh) | 数据与时脉回复电路与栅式数字控制振荡器 | |
CN103944543A (zh) | 相位比较电路和数据接收单元 | |
CN103141029B (zh) | 采样器电路 | |
CN105743514A (zh) | 一种带有反馈并行数据接口的高速串行器 | |
CN205596103U (zh) | 一种基于保护性多路复用器的串行电路 | |
CN205490493U (zh) | 一种带有反馈并行数据接口的高速串行器 | |
CN105553470A (zh) | 一种基于半速率时钟恢复电路的串行器 | |
CN101867376B (zh) | 时钟同步电路 | |
CN205596095U (zh) | 一种基于半速率时钟恢复电路的串行器 | |
CN205545213U (zh) | 一种基于高速串行器的输入电路结构 | |
CN103051171B (zh) | 降低电磁干扰的控制电路 | |
CN104615571A (zh) | 可编程高速差分接口 | |
CN204031123U (zh) | 一种应用于锁相环中的基于采样技术的鉴相器和电荷泵电路 | |
CN205545214U (zh) | 一种基于瞬时电压抑制的缓冲串行电路 | |
CN105743512A (zh) | 一种基于高速串行器的输入电路结构 | |
CN107733402B (zh) | 面向近阈值低电压的时序监测单元及监测系统 | |
CN108449085A (zh) | 锁相环和电子系统 | |
CN108988853B (zh) | 数字辅助锁定电路 | |
CN101719767A (zh) | 一种快速响应的锁相环 | |
CN102931981A (zh) | 一种超低功耗锁相环电路 | |
CN202841098U (zh) | 高速输入输出接口及其接收电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20160706 |
|
WD01 | Invention patent application deemed withdrawn after publication |