CN105262487B - 一种用于tiadc系统时钟失配误差的校准模块及其校准方法 - Google Patents
一种用于tiadc系统时钟失配误差的校准模块及其校准方法 Download PDFInfo
- Publication number
- CN105262487B CN105262487B CN201510693038.6A CN201510693038A CN105262487B CN 105262487 B CN105262487 B CN 105262487B CN 201510693038 A CN201510693038 A CN 201510693038A CN 105262487 B CN105262487 B CN 105262487B
- Authority
- CN
- China
- Prior art keywords
- clock
- signal
- sampling
- module
- subchannel adc
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
本发明公布了一种用于TIADC时钟失配误差的校准模块及其校准方法,其特征包括延时模块、减法器模块、时钟采样模块、误差判断模块以及可变延时线模块;以第1个子通道ADC的采样时钟信号作为参考时钟信号,在其余M‑1个子通道ADC的采样时钟信号和M‑1个子通道ADC的采样保持电路之间分别设置有一个时钟校准模块;从而由M‑1个时钟校准模块构成校准模块。本发明适用于任意通道数的TIADC系统校准且适用于整个Nyquist采样频率以内的信号,能简单的获得各通道的时钟失配误差并进行高效的补偿,从而以较小的硬件开销快速准确地实现TIADC的时钟失配误差校准。
Description
技术领域
本发明涉及模拟数字转换领域,更具体地说是一种多通道时间交织模数转换器时钟失配误差校准模块及其校准方法。
背景技术
随着数字信号处理技术在医疗仪器、通信、消费电子等领域的广泛应用,作为连接模拟世界和数字世界之间桥梁的模数转换器显得尤其重要。然而随着深亚微米CMOS工艺向更低电源电压、更小特征尺寸方向发展将使采用传统结构的高精度、高速模数转换器的设计变得越发困难。
多通道时间交叉模数转换器通过并行采集技术可以突破工艺因素带来的限制,使模数转换器的速度成倍的提高,但由于制造过程中工艺的偏差,时间交织ADC的各个子通道间存在各种各样的失配,这些失配会大大降低了ADC的性能。
通道间误差主要包括失调误差、增益误差、时钟失配误差三种。通过调研已有的许多校准算法,不难发现对于失调误差和增益误差的校准已有一定的研究,而对于时间误差的校准,由于其检测的复杂性,使其校准相对困难,已成为当今研究的重点。
在校准时钟失配误差方面,已有多种方法被提出。S.Jamal和D.Fu等人提出的基于相关运算(correlation-based algorithms)对时钟失配误差进行校准(A 10-b 120-Msample/s time-interleaved analog-to-digital converter with digitalbackground calibration),然而这种方案只适用于两通道的TIADC,无法向更多通道甚至任意通道扩展。Chung-Yi Wang和Jieh-Tsorng Wu等人提出在通道之间做过零检测来提取通道间的时钟失配误差(“A Background Timing-Skew Calibration Technique forTime-InterleavedAnalog-to-Digital Converters”Chung-Yi Wang,Student Member,IEEE,and Jieh-Tsorng Wu,Member,IEEE),然而这种方案对于输入信号的频率有限制,高频情况下校准效果不理想。Roger Petigny和Hugo Gicquel等人提出增加一个与TIADC子通道精度相似的的参考通道来进行校准(“Background Time Skew Calibration for Time-InterleavedADC Using Phase Detection Method”),然而这种方案对于参考通道的要求比较高,硬件消耗较高。Arash Shahmansoori等人提出采用DTFT滤波对时钟失配误差进行校准(“Consecutive adaptive blind estimation oftiming offsets for arbitrarychannel time-interleaved ADCs”),但这种方案只能对各通道的时钟失配误差进行依次校准,校准速率较低。目前已有的方法都存在着不足。
发明内容
本发明为了克服现有技术存在的不足之处,提供一种用于TIADC时钟失配误差的校准模块及其校准方法,以期能够适用于任意通道数的TIADC系统校准且适用于整个Nyquist采样频率以内的信号校准,并能对各通道的时钟失配误差进行高效的补偿,从而以较小的硬件开销快速准确地实现TIADC的时钟失配误差校准。
本发明为解决技术问题采用如下技术方案:
本发明一种用于TIADC系统时钟失配误差的校准模块,所述TIADC系统是由模数转换模块和数据复合模块构成,所述模数转换模块是由M个采样保持电路和M个子通道ADC组成;所述M个采样保持电路分别由M个采样时钟信号进行控制;所述M个采样时钟信号是由所述TIADC系统的采样时钟通过分频器分频获得的;单个子通道ADC的采样时钟周期是所述TIADC系统的采样时钟周期的M倍;其特点是:
以第1个子通道ADC的采样时钟信号clk1作为参考时钟信号,在其余M-1个子通道ADC的采样时钟信号和M-1个子通道ADC的采样保持电路之间分别设置有一个时钟校准模块;从而由M-1个时钟校准模块构成校准模块;
所述M-1个时钟校准模块中的第i-1个时钟校准模块是由第i-1个延时模块、第i-1个减法器模块、第2i-3个和第2(i-1)个时钟采样模块、第i-1个误差判断模块和第i-1个可变延时线模块组成;2≤i≤M;
所述第i-1个延时模块是将所述参考时钟信号clk1延时i-1次系统的采样时钟周期后,获得第i-1个延时信号clk1_delayi;所述第i-1个延时信号clk1_delayi与第i子通道ADC的理想采样时钟信号对齐;
所述第i-1个减法器模块是将所述第i-1个延时信号clk1_delayi与第i个采样时钟信号clki做减法运算后,获得第i-1个输出信号outi;
所述第2i-3和第2(i-1)个时钟采样模块是利用所述第i-1个延时信号clk1_delayi与第i个采样时钟信号clki分别对所述第i-1个输出信号outi进行采样,获得的采样输出信号outi1和outii传递给所述第i-1个误差判断模块;
所述第i-1个误差判断模块对所述采样输出信号outi1和outii进行对比,判断第i个子通道ADC的时钟失配误差正负情况,从而获得第i-1个判断信号choosei;
所述第i-1个可变延时线模块根据所述第i-1个判断信号choosei采用可变延时线的控制方式对第i个采样时钟信号clki的时钟失配误差进行补偿;从而获得第i个子通道ADC的校准信号clki_out;
所述校准模块将M-1个子通道ADC的校准信号依次输出给所述模数转换模块;
所述模数转换模块根据所接收的参考时钟信号clk1和M-1个子通道ADC的校准信号对模拟输入信号X(t)进行采样,从而获得M个子通道ADC的输出结果;
所述数据复合模块将所述模数转换模块的M个输出结果进行合并,从而获得一路数字输出信号Y(n)。
本发明一种用于TIADC系统时钟失配误差的校准方法的特点是按如下步骤进行:
步骤1、定义所述TIADC系统的采样时钟为clk,所述采样时钟clk的时钟周期为Ts,通过分频器对所述采样时钟clk进行分频后,获得的M个时钟信号分别为clk1、clk2…clki…clkM,即:
所述第1个子通道ADC的采样时钟为clk1;
所述第2个子通道ADC的采样时钟为clk2;
· ·
· ·
· ·
所述第i个子通道ADC的采样时钟为clki;
· ·
· ·
· ·
所述第M个子通道ADC的采样时钟为clkM;
步骤2、对所述第1个子通道ADC的采样时钟clk1分别进行i-1次时钟周期Ts的延时,2≤i≤M,从而获得M-1个延时信号分别为:
第1个延时信号为clk1_delay2;
第2个延时信号为clk1_delay3;
· ·
· ·
· ·
第i-1个延时信号为clk1_delayi;
· ·
· ·
· ·
第M-1个延时信号为clk1_delayM;
步骤3、将所述第1个延时信号clk1_delay2与所述第2个子通道ADC的采样时钟clk2进行减法运算的输出为out2;
将所述第2个延时信号clk1_delay3与所述第3个子通道ADC的采样时钟clk3进行减法运算的输出为out3;
·
·
·
将所述第i-1个延时信号clk1_delayi与所述第i个子通道ADC的采样时钟clki进行减法运算的输出为outi;
·
·
·
将所述第M-1个延时信号clk1_delayM与所述第M个子通道ADC的采样时钟clkM进行减法运算的输出为outM;
步骤4、将所述第1个延时信号和所述第2个子通道ADC的采样时钟clk2对所述减法运算的输出out2进行时钟采样,获得的结果为out21和out22;
将所述第2个延时信号和所述第3个子通道ADC的采样时钟clk3对所述减法运算的输出out3进行时钟采样,获得的结果为out31和out33;
·
·
·
将所述第i-1个延时信号和所述第i个子通道ADC的采样时钟clki对所述减法运算的输出outi进行时钟采样,获得的结果为outi1和outii;
·
·
·
将所述第M-1个延时信号和所述第M个子通道ADC的采样时钟clkM对所述减法运算的输出outM进行时钟采样,获得的结果为outM1和outMM;
步骤5、将所述第2i-3个和第2(i-1)个时钟采样输出结果outi1和outii进行对比,判断所述第i个子通道ADC的采样时钟clki是否存在时钟失配误差,
若outi1=1且outii=0,则表示所述第i个子通道ADC的采样时钟clki存在正时钟失配误差,并输出choosei=1;
若outi1=0且outii=-1,则表示所述第i个子通道ADC的采样时钟clki存在负时钟失配误差,并输出choosei=-1;
若outi1=0且outii=0,则表示所述第i个子通道ADC的采样时钟clki不存在时钟失配误差,并输出choosei=0;
步骤6、若choosei=1,则将所述第i个子通道ADC的采样时钟clki减去一个单位延时后输出校准信号clki_out;
若choosei=-1,则将所述第i个子通道ADC的采样时钟clki增加一个单位延时后输出校准信号clki_out;
若choosei=0,则保持所述第i个子通道ADC的采样时钟clki并直接输出;从而获得更新的M-1个采样时钟信号;
步骤7、以所述参考信号clk1和更新的M-1个采样时钟信号作为新的M个时钟信号,并返回步骤1顺序执行,从而实现所述TIADC系统时钟失配误差的校准。
与已有技术相比,本发明有益效果体现在:
1、本发明校准方法简单,仅通过延时模块、减法器模块、时钟采样模块即可估计出时钟失配误差的正负情况,无需复杂的乘法器模块,具有计算复杂度低,易于硬件实现,硬件资源消耗少的优点;
2、传统TIADC的时钟失配误差校准通常是用各子通道ADC的输出估计出时钟失配误差,再通过数字的方法对各子通道ADC的输出进行补偿或者是通过模拟的方法对各子通道ADC的输入时钟进行补偿。而本发明的校准方法直接对各时钟进行校准,再用校准后的时钟对各子通道ADC进行采样,校准效果好,校准速率快;
3、本发明的校准方法的误差估计和补偿都是在时钟上进行,因此校准算法对输入信号的频率没有特殊要求,可以对整个Nyquist采样频率以内的信号进行有效校准,且校准效果良好,具有适用范围广的特点;
4、传统的一些校准方法只能对各通道的时钟失配误差依次进行校准,并不能同时校准。而本校准方法通过对第1子通道ADC的时钟进行分别延时,从而能够同时对各通道的时钟失配误差进行校准,这样大大的提升了校准速率;
5、传统的一些校准方法在各通道ADC输出几十万个周期甚至几百万个周期之后才能估计出时钟失配误差,收敛速度慢,这大大影响了整个校准速率。而本校准方法只需要几个子通道时钟周期就能够估计出时钟失配误差正负情况,校准速率快。
附图说明
图1a是已有的TIADC原理框图;
图1b是已有的M通道TIADC的采样时钟图;
图2是本发明在M通道TIADC应用场合的校准框图;
图3是本发明中时钟失配误差校准原理图;
图4是已有的TIADC的理想时钟信号示意图;
图5a是存在正时钟失配误差时,对第1通道的采样时钟信号延时i-1次系统时钟周期后的情况图;
图5b是存在负时钟失配误差时,对第1通道的采样时钟信号延时i-1次系统时钟周期后的情况图;
图6a是存在正时钟失配误差时,减法运算的输出图;
图6b是存在负时钟失配误差时,减法运算的输出图;
图7a是存在正时钟失配误差时,两个时钟采样模块的结果图;
图7b是存在负时钟失配误差时,两个时钟采样模块的结果图;
图8是已有的可变延时线模块补偿原理图;
图9本发明在四通道TIADC应用场合的校准框图;
图10a是本发明在输入信号的归一化频率为0.13时,四通道TIADC未校准前的输出信号频谱图;
图10b是本发明在输入信号的归一化频率为0.13时,四通道TIADC经校准后的输出信号频谱图;
图11a是本发明在输入信号的归一化频率为0.48时,四通道TIADC未校准前的输出信号频谱图;
图11b是本发明在输入信号的归一化频率为0.48时,四通道TIADC经校准后的输出信号频谱图。
具体实施方式
本实施例中,一种用于TIADC系统时钟失配误差的校准模块中的TIADC系统是由模数转换模块和数据复合模块构成,如图1a所示,其中,模数转换模块是由M个采样保持电路和M个子通道ADC组成;M个采样保持电路分别由M个采样时钟信号进行控制;如图1b所示,M个采样时钟信号是由TIADC系统的采样时钟clk通过分频器分频获得的;单个子通道ADC的采样时钟周期是TIADC系统的采样时钟周期的M倍;
以第1个子通道ADC的采样时钟信号clk1作为参考时钟信号,对其余M-1个子通道ADC的采样时钟信号进行校准,在除第1个子通道ADC以外的M-1个采样时钟信号,即在其余M-1个子通道ADC的采样时钟信号和M-1个子通道ADC的采样保持电路之间分别设置有一个时钟校准模块;从而由M-1个时钟校准模块构成校准模块,如图2所示;
M-1个时钟校准模块中的第i-1个时钟校准模块是由第i-1个延时模块、第i-1个减法器模块、第2i-3个和第2(i-1)个时钟采样模块、第i-1个误差判断模块和第i-1个可变延时线模块组成;2≤i≤M;从而使得M-1个时钟校准模块中包含M-1个延时模块、M-1个减法器模块、2(M-1)个时钟采样模块、M-1个误差判断模块和M-1个可变延时线模块组成,如图3所示;
第i-1个延时模块是将参考时钟信号clk1延时i-1次系统的采样时钟周期后,获得第i-1个延时信号clk1_delayi;第i-1个延时信号clk1_delayi与第i子通道ADC的理想采样时钟信号对齐,参考时钟信号clk1和第i个子通道的理想采样时钟clki如图4所示,当第i个子通道采样时钟信号clki存在时钟失配误差时,对第1通道的采样时钟信号延时i-1次系统时钟周期后的情况如图5a和图5b所示;
第i-1个减法器模块是将第i-1个延时信号clk1_delayi与第i个采样时钟信号clki做减法运算后,获得第i-1个输出信号outi,如图6a和图6b所示;
第2i-3和第2(i-1)个时钟采样模块是利用第i-1个延时信号clk1_delayi与第i个采样时钟信号clki分别对第i-1个输出信号outi进行采样,获得的采样输出信号outi1和outii,如图7a和图7b所示;
第i-1个误差判断模块对采样输出信号outi1和outii进行对比,判断第i个子通道ADC的时钟失配误差正负情况,从而获得第i-1个判断信号choosei;
第i-1个可变延时线模块根据第i-1个判断信号choosei采用可变延时线的控制方式对第i个采样时钟信号clki的时钟失配误差进行补偿;从而获得第i个子通道ADC的校准信号clki_out;
校准模块将M-1个子通道ADC的校准信号依次输出给模数转换模块;
模数转换模块根据所接收的参考时钟信号clk1和M-1个子通道ADC的校准信号对模拟输入信号X(t)进行采样,从而获得M个子通道ADC的输出结果;
数据复合模块将模数转换模块的M个输出结果进行合并,从而获得一路数字输出信号Y(n)。
本实施例中,将本发明应用在4通道,采样速率1GHz的TIADC为例,构成TIADC的通道数M=4,采样速率Fs=1GHz,各个子通道的采样速率为Fsub=Fs/4=250MHz,校准算法框图如图9所示;
以第1个子通道ADC的时钟信号clk1作为参考时钟,其他通道的时钟信号作为待校准通道的时钟信号。对clk1延时i-1次系统的采样时钟周期后,获得clk1_delayi,再用clk1_delayi与第i个子通道ADC的采样时钟clki做减法运算,获得输出信号outi,再利用clk1_delayi与clki分别对outi进行采样,获得采样输出信号outi1和outii,对比采样输出信号的不同从而估计该通道的时钟失配误差正负情况,获得判断信号choosei,最后通过choosei控制可变延时线达到校准clki的时钟失配误差的效果;具体是按如下步骤进行:
步骤1、定义TIADC系统的采样时钟为clk,采样时钟clk的时钟周期为Ts,通过分频器对采样时钟clk进行分频后,获得的M个时钟信号分别为clk1、clk2…clki…clkM,即:
第1个子通道ADC的采样时钟为clk1;
第2个子通道ADC的采样时钟为clk2;
· ·
· ·
· ·
第i个子通道ADC的采样时钟为clki;
· ·
· ·
· ·
第M个子通道ADC的采样时钟为clkM;
步骤2、对第1个子通道ADC的采样时钟clk1分别进行i-1次时钟周期Ts的延时,2≤i≤M,从而获得M-1个延时信号分别为:
第1个延时信号为clk1_delay2;
第2个延时信号为clk1_delay3;
· ·
· ·
· ·
第i-1个延时信号为clk1_delayi;
· ·
· ·
· ·
第M-1个延时信号为clk1_delayM;
步骤3、将第1个延时信号clk1_delay2与第2个子通道ADC的采样时钟clk2进行减法运算的输出为out2;
将第2个延时信号clk1_delay3与第3个子通道ADC的采样时钟clk3进行减法运算的输出为out3;
·
·
·
将第i-1个延时信号clk1_delayi与第i个子通道ADC的采样时钟clki进行减法运算的输出为outi;
·
·
·
将第M-1个延时信号clk1_delayM与第M个子通道ADC的采样时钟clkM进行减法运算的输出为outM;
步骤4、将第1个延时信号和第2个子通道ADC的采样时钟clk2对减法运算的输出out2进行时钟采样,获得的结果为out21和out22;
将第2个延时信号和第3个子通道ADC的采样时钟clk3对减法运算的输出out3进行时钟采样,获得的结果为out31和out33;
·
·
·
将第i-1个延时信号和第i个子通道ADC的采样时钟clki对减法运算的输出outi进行时钟采样,获得的结果为outi1和outii;
·
·
·
将第M-1个延时信号和第M个子通道ADC的采样时钟clkM对减法运算的输出outM进行时钟采样,获得的结果为outM1和outMM;
步骤5、将第2i-3个和第2(i-1)个时钟采样输出结果outi1和outii进行对比,判断第i个子通道ADC的采样时钟clki是否存在时钟失配误差,
若outi1=1且outii=0,则表示第i个子通道ADC的采样时钟clki存在正时钟失配误差,并输出choosei=1;
若outi1=0且outii=-1,则表示第i个子通道ADC的采样时钟clki存在负时钟失配误差,并输出choosei=-1;
若outi1=0且outii=0,则表示第i个子通道ADC的采样时钟clki不存在时钟失配误差,并输出choosei=0;
步骤6、利用choosei控制第i-1个可变延时线,通过改变反相器nmos管的源级电压从而改变反相器的输入与输出之间的延时,如图8所示,单位延时由时钟满足TIADC的最大抖动时间来计算。令0≤V1<V2≤VDD,最初可变延时线中间某处开关kL(1≤L≤n)处于闭合状态,其余处开关处于断开状态,即始终只有一处开关处于闭合状态,当choosei=1时,开关闭合处移至kL-1处,即第i个子通道ADC的采样时钟clki减少一个单位延时后输出校准信号clki_out;当choosei=-1时,开关闭合处移至kL+1处,即i个子通道ADC的采样时钟clki增加一个单位延时后输出校准信号clki_out;;当choosei=0时,开关闭合处移保持不变;每隔固定时间开关判断一次,保持第i个子通道ADC的采样时钟clki并直接输出;最终使校准后的输出时钟clki_out逼近理想时钟;从而获得更新后的M-1个采样时钟信号;
步骤7、以参考信号clk1和更新的M-1个采样时钟信号作为新的M个时钟信号,并返回步骤1顺序执行,从而实现TIADC系统时钟失配误差的校准。
图11a是所实施例输入信号归一化频率为0.48的系统未经校准前的输出信号频谱图,可以看出,有时间失配造成的杂散频谱存在。
图11b是所实施例输入信号归一化频率为0.48的系统经过校准后的输出信号频谱图,可以看出,时间失配造成的杂散频谱已被消除,系统性能得到了明显的提高。
图10a和图10b是所实施例系统的输入信号归一化频率在0.13和0.48时校准前后的输出频谱图,可以看出该系统对整个Nyquist采样频率以内的信号都可以实现校准,具有很广的使用性。
Claims (2)
1.一种用于TIADC系统时钟失配误差的校准模块,所述TIADC系统是由模数转换模块和数据复合模块构成,所述模数转换模块是由M个采样保持电路和M个子通道ADC组成;所述M个采样保持电路分别由M个采样时钟信号进行控制;所述M个采样时钟信号是由所述TIADC系统的采样时钟通过分频器分频获得的;单个子通道ADC的采样时钟周期是所述TIADC系统的采样时钟周期的M倍;其特征是:
以第1个子通道ADC的采样时钟信号clk1作为参考时钟信号,在其余M-1个子通道ADC的采样时钟信号和M-1个子通道ADC的采样保持电路之间分别设置有一个时钟校准模块;从而由M-1个时钟校准模块构成校准模块;
所述M-1个时钟校准模块中的第i-1个时钟校准模块是由第i-1个延时模块、第i-1个减法器模块、第2i-3个和第2(i-1)个时钟采样模块、第i-1个误差判断模块和第i-1个可变延时线模块组成;2≤i≤M;
所述第i-1个延时模块是将所述参考时钟信号clk1延时i-1次系统的采样时钟周期后,获得第i-1个延时信号clk1_delayi;所述第i-1个延时信号clk1_delayi与第i子通道ADC的理想采样时钟信号对齐;
所述第i-1个减法器模块是将所述第i-1个延时信号clk1_delayi与第i个采样时钟信号clki做减法运算后,获得第i-1个输出信号outi;
所述第2i-3个时钟采样模块是利用所述第i-1个延时信号clk1_delayi对所述第i-1个输出信号outi进行采样,获得的采样输出信号outi1传递给所述第i-1个误差判断模块;所述第2(i-1)个时钟采样模块是利用所述第i个采样时钟信号clki对所述第i-1个输出信号outi进行采样,获得的采样输出信号outii传递给所述第i-1个误差判断模块;
所述第i-1个误差判断模块对所述采样输出信号outi1和outii进行对比,判断第i个子通道ADC的时钟失配误差正负情况,从而获得第i-1个判断信号choosei;
所述第i-1个可变延时线模块根据所述第i-1个判断信号choosei采用可变延时线的控制方式对第i个采样时钟信号clki的时钟失配误差进行补偿;从而获得第i个子通道ADC的校准信号clki_out;
所述校准模块将M-1个子通道ADC的校准信号依次输出给所述模数转换模块;
所述模数转换模块根据所接收的参考时钟信号clk1和M-1个子通道ADC的校准信号对模拟输入信号X(t)进行采样,从而获得M个子通道ADC的输出结果;
所述数据复合模块将所述模数转换模块的M个输出结果进行合并,从而获得一路数字输出信号Y(n)。
2.一种用于TIADC系统时钟失配误差的校准方法,其特征是按如下步骤进行:
步骤1、定义所述TIADC系统的采样时钟为clk,所述采样时钟clk的时钟周期为Ts,通过分频器对所述采样时钟clk进行分频后,获得的M个时钟信号分别为clk1、clk2…clki…clkM,即:
第1个子通道ADC的采样时钟为clk1;
第2个子通道ADC的采样时钟为clk2;
第i个子通道ADC的采样时钟为clki;
第M个子通道ADC的采样时钟为clkM;
步骤2、对所述第1个子通道ADC的采样时钟clk1分别进行i-1次时钟周期Ts的延时,2≤i≤M,从而获得M-1个延时信号分别为:
第1个延时信号为clk1_delay2;
第2个延时信号为clk1_delay3;
第i-1个延时信号为clk1_delayi;
第M-1个延时信号为clk1_delayM;
步骤3、将所述第1个延时信号clk1_delay2与所述第2个子通道ADC的采样时钟clk2进行减法运算的输出为out2;
将所述第2个延时信号clk1_delay3与所述第3个子通道ADC的采样时钟clk3进行减法运算的输出为out3;
将所述第i-1个延时信号clk1_delayi与所述第i个子通道ADC的采样时钟clki进行减法运算的输出为outi;
将所述第M-1个延时信号clk1_delayM与所述第M个子通道ADC的采样时钟clkM进行减法运算的输出为outM;
步骤4、将所述第1个延时信号和所述第2个子通道ADC的采样时钟clk2对所述减法运算的输出out2进行时钟采样,获得的结果为out21和out22;
将所述第2个延时信号和所述第3个子通道ADC的采样时钟clk3对所述减法运算的输出out3进行时钟采样,获得的结果为out31和out33;
将所述第i-1个延时信号和所述第i个子通道ADC的采样时钟clki对所述减法运算的输出outi进行时钟采样,获得的结果为outi1和outii;
将所述第M-1个延时信号和所述第M个子通道ADC的采样时钟clkM对所述减法运算的输出outM进行时钟采样,获得的结果为outM1和outMM;
步骤5、将所述第2i-3个和第2(i-1)个时钟采样输出结果outi1和outii进行对比,判断所述第i个子通道ADC的采样时钟clki是否存在时钟失配误差,
若outi1=1且outii=0,则表示所述第i个子通道ADC的采样时钟clki存在正时钟失配误差,并输出choosei=1;
若outi1=0且outii=-1,则表示所述第i个子通道ADC的采样时钟clki存在负时钟失配误差,并输出choosei=-1;
若outi1=0且outii=0,则表示所述第i个子通道ADC的采样时钟clki不存在时钟失配误差,并输出choosei=0;
步骤6、若choosei=1,则将所述第i个子通道ADC的采样时钟clki减去一个单位延时后输出校准信号clki_out;
若choosei=-1,则将所述第i个子通道ADC的采样时钟clki增加一个单位延时后输出校准信号clki_out;
若choosei=0,则保持所述第i个子通道ADC的采样时钟clki并直接输出;从而获得更新的M-1个采样时钟信号;
步骤7、以参考信号clk1和更新的M-1个采样时钟信号作为新的M个时钟信号,并返回步骤1顺序执行,从而实现所述TIADC系统时钟失配误差的校准。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510693038.6A CN105262487B (zh) | 2015-10-22 | 2015-10-22 | 一种用于tiadc系统时钟失配误差的校准模块及其校准方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510693038.6A CN105262487B (zh) | 2015-10-22 | 2015-10-22 | 一种用于tiadc系统时钟失配误差的校准模块及其校准方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105262487A CN105262487A (zh) | 2016-01-20 |
CN105262487B true CN105262487B (zh) | 2018-06-29 |
Family
ID=55102023
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510693038.6A Expired - Fee Related CN105262487B (zh) | 2015-10-22 | 2015-10-22 | 一种用于tiadc系统时钟失配误差的校准模块及其校准方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105262487B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105915221B (zh) * | 2016-04-08 | 2020-03-27 | 中国科学技术大学 | 一种tiadc系统及方法 |
CN106992784B (zh) * | 2017-04-06 | 2020-03-31 | 电子科技大学 | 基于校正方向判定的时间交织adc用采样时间失配校正方法 |
CN107302357B (zh) * | 2017-05-15 | 2020-10-30 | 中山大学 | 一种双通道tiadc线性频响失配和非线性失配的联合校正方法 |
CN108832927B (zh) * | 2018-05-30 | 2023-12-22 | 北京新岸线移动多媒体技术有限公司 | 一种tiadc自校准系统 |
CN108923783B (zh) * | 2018-06-12 | 2023-12-22 | 北京新岸线移动多媒体技术有限公司 | 一种tiadc误差检测系统 |
EP3872994A4 (en) | 2018-11-16 | 2021-11-03 | Huawei Technologies Co., Ltd. | ERROR CORRECTION PROCESS AND ANALOG / DIGITAL CONVERTER INTERLACED IN TIME |
CN110572249B (zh) * | 2019-08-29 | 2021-07-13 | 电子科技大学 | 一种用于高速tiadc的同步自动校准方法 |
CN112104370B (zh) * | 2020-09-25 | 2022-05-03 | 无锡英诺赛思科技有限公司 | 高精度模数转换器转换速度提升电路 |
TWI778590B (zh) * | 2021-04-21 | 2022-09-21 | 創意電子股份有限公司 | 類比數位轉換器裝置與校正電路控制方法 |
CN113759784B (zh) * | 2021-09-10 | 2023-04-11 | 国网江苏省电力有限公司淮安供电分公司 | 一种自动时间补偿校正方法及同步采样通用模组 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103312329A (zh) * | 2013-05-23 | 2013-09-18 | 电子科技大学 | 用于时间交织adc采样时间失配的校正方法及校正器 |
CN103944568A (zh) * | 2014-04-08 | 2014-07-23 | 北京时代民芯科技有限公司 | 一种用于多通道时间交织模数转换器的采样时钟产生电路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7292170B2 (en) * | 2005-06-13 | 2007-11-06 | Texas Instruments Incorporated | System and method for improved time-interleaved analog-to-digital converter arrays |
US7961123B2 (en) * | 2009-07-09 | 2011-06-14 | Texas Instruments Incorporated | Time-interleaved analog-to-digital converter |
-
2015
- 2015-10-22 CN CN201510693038.6A patent/CN105262487B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103312329A (zh) * | 2013-05-23 | 2013-09-18 | 电子科技大学 | 用于时间交织adc采样时间失配的校正方法及校正器 |
CN103944568A (zh) * | 2014-04-08 | 2014-07-23 | 北京时代民芯科技有限公司 | 一种用于多通道时间交织模数转换器的采样时钟产生电路 |
Also Published As
Publication number | Publication date |
---|---|
CN105262487A (zh) | 2016-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105262487B (zh) | 一种用于tiadc系统时钟失配误差的校准模块及其校准方法 | |
CN104901695B (zh) | 一种用于tiadc采样时间误差的校准模块及其校准方法 | |
US7808408B2 (en) | Minimizing adverse effects of skew between two analog-to-digital converters | |
US8487803B1 (en) | Pipelined analog-to-digital converter having reduced power consumption | |
CN109143832B (zh) | 一种高精度多通道的时间数字转换器 | |
EP2429080B1 (en) | Analog-to-digital converter having a single set of comparators for a multi-stage sampling circuit and method therefor | |
JP2008011189A (ja) | タイム・インターリーブa/d変換装置 | |
CN110266311A (zh) | 一种tiadc系统失配误差校准方法、装置、设备及介质 | |
CN107070450A (zh) | 基于电荷域信号处理的多通道dac相位误差校准电路 | |
US20150070203A1 (en) | Mixed-signal circuitry | |
CN111917413B (zh) | 一种ti-adc通道间时序偏差校准方法 | |
CN109361390A (zh) | 用于时间交织adc通道间采样时间误差校正模块及方法 | |
CN106788429B (zh) | 基于电荷域信号处理的dac失调误差校准电路 | |
CN104734711A (zh) | 一种用于tiadc通道间增益误差的校准模块及其校准方法 | |
Li et al. | A background correlation-based timing skew estimation method for time-interleaved ADCs | |
CN106992784B (zh) | 基于校正方向判定的时间交织adc用采样时间失配校正方法 | |
CN106341133A (zh) | 一种双通道时间交错异步流水线快闪型模数转换器 | |
CN104168022B (zh) | 一种基于离散时间增量型σδadc的x射线ccd读出系统 | |
Han et al. | An All-Digital Background Calibration Technique for M-Channel Downsampling Time-Interleaved ADCs Based on Interpolation | |
CN109361389B (zh) | 一种分时交替模数转换器多通道失配误差校准方法和系统 | |
CN108832927B (zh) | 一种tiadc自校准系统 | |
CN102170290B (zh) | 一种可提高转换精度的电流模式模数转换器 | |
CN101594148B (zh) | 一种电流内插结构的Flash ADC | |
CN103618552B (zh) | 一种基于高速总线实现模拟信号采样的系统及方法 | |
CN114527928A (zh) | 数据采集卡、数据采集系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20180629 Termination date: 20201022 |
|
CF01 | Termination of patent right due to non-payment of annual fee |