CN104915317A - 用于识别存储器件的装置及用于识别预定从属组件的方法 - Google Patents

用于识别存储器件的装置及用于识别预定从属组件的方法 Download PDF

Info

Publication number
CN104915317A
CN104915317A CN201510382501.5A CN201510382501A CN104915317A CN 104915317 A CN104915317 A CN 104915317A CN 201510382501 A CN201510382501 A CN 201510382501A CN 104915317 A CN104915317 A CN 104915317A
Authority
CN
China
Prior art keywords
slave component
selection signal
level
master controller
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510382501.5A
Other languages
English (en)
Inventor
徐寅彰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Development Co LP
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN104915317A publication Critical patent/CN104915317A/zh
Pending legal-status Critical Current

Links

Classifications

    • EFIXED CONSTRUCTIONS
    • E06DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
    • E06BFIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
    • E06B9/00Screening or protective devices for wall or similar openings, with or without operating or securing mechanisms; Closures of similar construction
    • E06B9/52Devices affording protection against insects, e.g. fly screens; Mesh windows for other purposes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04HBUILDINGS OR LIKE STRUCTURES FOR PARTICULAR PURPOSES; SWIMMING OR SPLASH BATHS OR POOLS; MASTS; FENCING; TENTS OR CANOPIES, IN GENERAL
    • E04H13/00Monuments; Tombs; Burial vaults; Columbaria
    • E04H13/006Columbaria, mausoleum with frontal access to vaults

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Structural Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Physics & Mathematics (AREA)
  • Civil Engineering (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Insects & Arthropods (AREA)
  • Pest Control & Pesticides (AREA)
  • Small-Scale Networks (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Information Transfer Systems (AREA)
  • Remote Monitoring And Control Of Power-Distribution Networks (AREA)

Abstract

本发明提供一种用于识别存储器件的装置和用于识别预定从属组件的方法,该装置包括:多个具有相同固定地址的从属组件;主控制器,用于向所述从属组件提供电源以及用于输出信号以选择预定的从属组件;电源控制单元,响应于该选择信号以控制向所述从属组件提供的电源。该装置可以通过使用多个具有相同固定地址的从属组件来降低生产成本,减少制造过程中的复杂度,并提供了在使用包括存储器件在内的可更换部件的装置中对可更换部件更容易的管理。另外,无需改动现有的I2C接口总线(为标准接口)就可以使用相同固定地址。

Description

用于识别存储器件的装置及用于识别预定从属组件的方法
本案是申请日为2007年1月10日、申请号为200710001496.4、发明名称为“用于识别存储器件的装置”的发明专利申请的分案申请。
技术领域
本发明的各方面涉及包含多个具有相同固定地址的电可擦除可编程只读存储器的存储装置,更具体地,涉及用于识别存储器件的装置和方法,在其中输出信号以从多个具有相同固定地址的从属组件中选择预定的从属组件,并控制电源仅向所选择的从属组件提供电源,以便可以识别所选择的从属组件。
背景技术
当包括打印机、多功能外围设备和复印机在内的成像装置或其它装置使用诸如墨粉和显影剂的可更换部件时,使用用户可更换单元存储器(CRUM)来管理包括产品的基本信息以及使用历史记录在内的关于所述可更换部件的信息。其中,所述CRUM包含多个具有相同固定地址的电可擦除可编程只读存储器(EEPROM)。所述CRUM被独立地辨认和识别。
图1A是用于识别存储器件的传统装置的电路图。
该传统装置包括:主控制器100,其控制I2C接口以辨认和识别包含在多个CRUM中的多个EEPROM;以及多个从属组件,所述多个从属组件是由主控制器100控制的EEPROM。其中,主控制器100通过I2C总线连接到并联连接的第一从属组件110和第二从属组件120,该总线包括VCC、SCL、SDA和GND端子。
该I2C总线包括:VCC和GND线,向第一和第二从属组件110和120提供电源;SCL线,提供时钟信号以使第一和第二从属组件110和120与主控制器100同步;以及SDA线,为如图1C所示的I2C接口的数据线。其中,主控制器100首先发送启动位以与第一和第二从属组件110和120通信。接着,主控制器100发送与多个从属组件中主控制器100想要与之通信的从属组件对应的固定地址。例如,对于第一从属组件110,该地址为‘000’;而对于第二从属组件120,该地址为‘001’。然后,主控制器100发送一个R/W位以进行读/写,并接着发送或接收主命令或数据来进行通信。
在该传统装置中,由于第一和第二从属组件110和120实现为大规模生产的可更换部件,将第一和第二从属组件110和120连接到主控制器100以具有不同的固定地址很困难而且耗费大,如图1A所示。因此,存在高生产成本的问题。如果为了解决此问题而将连接到主控制器100的第一和第二从属组件110和120配置成具有相同的固定地址,如图1B所示,存在一个问题就是无法通过现有的标准I2C总线识别特定的从属组件以及进行通信。
发明内容
本发明的各方面提供一种用于识别存储器件的装置,在其中输出信号以从多个具有相同固定地址的从属组件中选择预定的从属组件,并控制电源仅向所选择的从属组件提供电源,以便可以识别所选择的从属组件。
根据本发明的一个方面,提供一种用于识别存储器件的装置,包括:多个具有相同固定地址的从属组件;主控制器,向所述从属组件供电并输出选择预定的从属组件的信号;电源控制单元,响应于该选择信号控制向所述从属组件提供的电源。
所述电源控制单元可以(尽管不是必须)控制电源,使得仅向该信号所选择的从属组件提供所述电源。
所述电源控制单元可以(尽管不是必须)包括:开关,安装在从所述主控制器连接到所述从属组件以传递所提供的电源的线路上;以及开关控制单元,响应于所述选择信号以控制所述开关。
所述开关控制单元可以(尽管不是必须)控制所述开关,使得仅有连接到根据该选择信号所选择的从属组件的开关被连接。
所述开关控制单元可以(尽管不是必须)使用逻辑电路或解码器向所述每个开关发送该选择信号。
根据本发明的另一个方面,提供一种用于识别存储器件的装置,包括:主控制器,输出信号以选择预定的从属组件;多个从属组件,具有相同固定地址从属组件,并接收该选择信号作为电源;连接单元,将所述主控制器连接到所述每个从属组件。
所述连接单元可以(尽管不是必须)使用配置用于辨认所述从属组件的逻辑电路或解码器传递该选择信号。
具体来讲,按照本发明的第一个方面,提供了一种用于识别存储器件的装置,该装置包括:多个具有相同固定地址的从属组件;主控制器,用于通过分别连接到所述多个从属组件的电源端子的选择信号线输出一个或多个选择信号以选择多个从属组件中预定的从属组件以便与之通信,并向所述多个从属组件输出电源;以及连接单元,基于所述一个或多个选择信号控制对所述预定从属组件的选择,使得从主控制器输出的电源被仅仅提供给所述多个从属组件中的所述预定从属组件,其中所述主控制器识别向其提供主控制器输出的电源的、所述多个从属组件中的所述预定从属组件并与之通信。
具体来讲,按照本发明的第二个方面,提供了一种用于识别多个具有相同固定地址的从属组件中的预定的从属组件的方法,该方法包括:通过分别连接到所述多个从属组件的电源端子的选择信号线输出一个或多个选择信号,以选择所述预定的从属组件以便与之通信;向所述多个从属组件输出电源;基于所述一个或多个选择信号选择所述预定从属组件,以便仅向所述多个从属组件中的该预定的从属组件提供电源;以及识别向其提供从主控制器输出的电源的、所述多个从属组件中的所述预定从属组件。
具体来讲,按照本发明的第三个方面,提供了一种用于识别存储器件的装置,该装置包括:具有固定地址的第一从属组件;具有与所述第一从属组件相同的固定地址的第二从属组件;主控制器,通过连接到所述第一从属组件的电源端子的第一选择信号线输出具有第一电平的选择信号以选择所述第一从属组件并向所述第一从属组件提供电源,而通过连接到所述第二从属组件的电源端子的第二选择信号线输出具有第二电平的选择信号以选择所述第二从属组件并向所述第二从属组件提供电源;以及连接单元,用于在第一电平和第二电平之间控制所述选择信号的电平,使得来自主控制器的电源根据所述选择信号被仅仅提供给所述第一从属组件和所述第二从属组件中的一个从属组件,其中所述主控制器识别向其提供来自主控制器的电源的、所述第一从属组件和所述第二从属组件中的该从属组件并与之通信。
具体地,本发明提供一种用于识别存储器件的装置,该装置包括:多个具有相同固定地址的从属组件,每一个从属组件包括电源端子;主控制器,包括输出电源的电源端子和从多个从属组件中选择一个从属组件的至少一个选择端子,以通过分别连接到所述多个从属组件的电源端子的选择信号线输出一个或多个选择信号以选择多个从属组件中的一个从属组件以便与之通信,并向所述多个从属组件输出电源;以及连接单元,直接将主控制器的电源端子连接到基于一个或多个选择信号选择的一个从属组件的电源端子,使得从主控制器输出的电源被仅仅提供给所述多个从属组件中的预定的一个从属组件。其中所述主控制器识别向其提供主控制器输出的电源的、所述多个从属组件中的所述预定的一个从属组件并与之通信。
本发明还提供一种用于识别多个具有相同固定地址的从属组件中的预定的从属组件的方法,该方法包括:通过分别连接到所述多个从属组件的电源端子的选择信号线输出一个或多个选择信号,以选择预定的一个从属组件以便与之通信;基于所述一个或多个选择信号选择所述预定的一个从属组件;直接将主控制器的电源端子连接到仅该选择的一个从属组件的电源端子;将主控制器的电源端子输出的电源提供给仅该选择的一个从属组件的电源端子;以及识别向其提供从主控制器输出的电源的、所述多个从属组件中的所述预定的一个从属组件。
本发明还提供一种用于识别存储器件的装置,该装置包括:包括电源端子并具有固定地址的第一从属组件;包括电源端子并具有与所述第一从属组件相同的固定地址的第二从属组件;主控制器,包括输出电源的电源端子和选择第一从属组件或第二从属组件的选择端子,通过连接到所述第一从属组件的电源端子的第一选择信号线输出具有第一电平的选择信号以选择所述第一从属组件并向所述第一从属组件提供电源,而通过连接到所述第二从属组件的电源端子的第二选择信号线输出具有第二电平的选择信号以选择所述第二从属组件并向所述第二从属组件提供电源;以及连接单元,用于在第一电平和第二电平之间控制所述选择信号的电平,直接将主控制器的电源端子连接到基于选择信号选择的第一从属组件或第二从属组件的电源端子,使得来自主控制器的电源根据所述选择信号被仅仅提供给所述第一从属组件和所述第二从属组件中的一个从属组件。其中所述主控制器识别向其提供来自主控制器的电源的、所述第一从属组件和所述第二从属组件中的该一个从属组件并与之通信。
本发明的其它方面和/或优点将在下面的描述中被部分阐述,并且其部分方面根据其描述将是显而易见的,或者是可以通过对本发明的实践而学习到的。
附图说明
通过下面结合附图对所述实施例进行描述,本发明的这些和/或其它方面和优点将变得显而易见和更加易于理解,其中:
图1A是用于识别存储器件的传统装置的电路图;
图1B是用于识别其中从属组件具有相同固定地址的存储器件的装置的电路图;
图1C是示出I2C接口的数据结构的视图;
图2是根据本发明的实施例的用于识别存储器件的装置的电路图;
图3是根据本发明的另一个实施例的用于识别存储器件的装置的电路图;
图4是根据本发明的另一个实施例的用于识别存储器件的装置的电路图;
图5是根据本发明的另一个实施例的用于识别存储器件的装置的电路图;
图6是根据本发明的另一个实施例的用于识别存储器件的装置的电路图;以及
图7是根据本发明的另一个实施例的用于识别存储器件的装置的电路图。
具体实施方式
现在将对本发明的实施例进行详细介绍,并在附图中示出其示例,其中,全文中相似的附图标记表示相似的元素。下面参照附图对所述实施例进行描述以解释本发明。
图2是根据本发明的实施例的用于识别存储器件的装置的电路图。该装置包括:第一从属组件200、第二从属组件201、主控制器210以及电源控制单元220。
根据本发明各方面的该装置使用的I2C总线包括VCC、SCL、SDA和GND信号线,尽管并不限于此。其中,VCC线提供驱动第一和第二从属组件200和201(为电可擦除可编程只读存储器(EEPROM))所需的电源。SCL线用于提供时钟信号以使第一和第二从属组件200和201与主控制器210同步。SDA线为如图1C所示的I2C接口的数据线。GND线作为地线使用。
第一和第二从属组件200和201(为EEPROM)由主控制器210控制。第一和第二从属组件200和201包含VCC、SCL、SDA和GND输入端子。其中,第一和第二从属组件200和201为具有通过A0、A1和A2端子与‘000’对应的相同固定地址的EEPROM。
控制所述I2C接口的主控制器210包含VCC、SCL、SDA、GND和CS输出端子。其中,主控制器210通过VCC输出端子向第一和第二从属组件200和201提供电源,并输出转换启动(CS)信号以在连接到主控制器210的第一和第二从属组件200和201中间选择特定的从属组件。
响应于由主控制器210输出的CS信号,电源控制单元220控制由主控制器210通过VCC信号线向第一和第二从属组件200和201提供的电源。电源控制单元220包括:第一开关221、第二开关222以及开关控制单元225。
第一开关221安装在VCC信号线上,VCC信号通过该VCC信号线从主控制器210的VCC输出端子传送到第一从属组件200的VCC输入端子。第一开关221闭合或断开,以接通或切断主控制器210的VCC输出端子与第一从属组件200的VCC输入端子的连接。
第二开关222安装在VCC信号线上,VCC信号通过该VCC信号线从主控制器210的VCC输出端子传送到第二从属组件201的VCC输入端子。第二开关222闭合或断开,以接通或切断主控制器210的VCC输出端子与第二从属组件201的VCC输入端子的连接。
开关控制单元225响应于所述CS信号控制第一和第二开关221和222。其中,开关控制单元225控制第一和第二开关221和222,以便仅将连接到在第一和第二从属组件200和201中根据该CS信号所选择的从属组件的、第一和第二开关221和222其中的一个从属组件的开关闭合。然而,应当理解,根据本发明的另一个方面,可以断开该连接到所选择的从属组件的开关。
开关控制单元225将所述CS信号直接发送到第一开关221,并通过反相器将该CS信号发送到第二开关222。于是,开关控制单元225控制第一和第二开关221和222使得只有根据该CS信号所选择的从属组件被连接。从而,主控制器210可以辨认该选择的从属组件并与该选择的从属组件通信。例如,当主控制器210输出对应于低电平的所述CS信号,则该低电平信号被发送到第一开关221,而通过所述反相器产生的高电平信号被发送到第二开关222,使得第一开关221断开的同时第二开关222闭合。从而,主控制器210仅识别第二从属组件201并与第二从属组件201通信。
图3是根据本发明的实施例的用于识别存储器件的装置的电路图。该用于识别存储器件的装置包括:第一从属组件200、第二从属组件201、主控制器210以及连接单元300。
用于该识别存储器件的装置的I2C总线包括VCC、SCL、SDA和GND信号线。其中,SCL线提供时钟信号以使主控制器210与第一和第二从属组件200和201(为EEPROM)同步。SDA线为如图1C所示的I2C接口的数据线。GND线为地线。
第一和第二从属组件200和201(为EEPROM)由主控制器210控制。第一和第二从属组件200和201从主控制器210接收CS信号作为操作所需的电源。第一和第二从属组件200和201包括VCC、SCL、SDA和GND输入端子,尽管并不限于此。其中,第一和第二从属组件200和201为具有通过A0、A1和A2与‘000’对应的相同固定地址的EEPROM。
控制所述I2C接口的主控制器210包括VCC、SCL、SDA、GND和CS输出端子,尽管并不必要也并不限于此。其中,主控制器210输出所述CS信号以在连接到主控制器210的第一和第二从属组件200和201中间选择预定的从属组件。
如图3所示,连接单元300将主控制器210的CS输出端子连接到第一和第二从属组件200和201的VCC输入端子,而不是将主控制器210的VCC输出端子连接到第一和第二从属组件200和201的VCC输入端子。从而,第一和第二从属组件200和201使用由主控制器210输出的所述CS信号作为用于操作的电源。
这里,连接单元300将主控制器210的CS输出端子直接连接到第一从属组件200的VCC输入端子,并通过反相器连接到第二从属组件201的VCC输入端子。从而,主控制器210可以辨认由主控制器210所选择的从属组件并与所选择的从属组件通信。例如,当主控制器210输出对应于高电平的所述CS信号时,则该高电平信号被发送到第一从属组件200,而通过所述反相器产生的低电平信号被发送到第二从属组件201,使得向第一从属组件200提供电源的同时不向第二从属组件201提供电源。从而,主控制器210仅识别第一从属组件200并与第一从属组件200通信。
如果将图3中示出的本发明的实施例与图2中示出的实施例进行比较,根据图3中示出的实施例,去除了第一和第二开关221和222以减少元件的数量并简化元件的连接,使生产成本和故障可能性得以下降。从而,I21C中通信的可靠性得到改善。另外,尽管在远离主控制器210的第一和第二从属组件200和201之间需要很长的信号线,由于可以减少信号线的数量,因而生产成本降低,而且通信的可靠性得到改善。
图4是根据本发明的另一个实施例的用于识别存储器件的装置的电路图。该用于识别存储器件的装置包括:第一至第八从属组件200至207、主控制器400以及电源控制单元410。
第一至第八从属组件200至207(为EEPROM)由主控制器400控制。第一至第八从属组件200至207中每个从属组件包含VCC、SCL、SDA和GND输入端子。其中,第一至第八从属组件200至207为具有通过A0、A1和A2与‘000’对应的相同固定地址的EEPROM。
主控制器400控制所述I2C接口。主控制器400包含VCC、SCL、SDA、GND、CS0、CS1和CS2输出端子。其中,主控制器400输出CS0、CS1和CS2信号以在连接到主控制器400的第一至第八从属组件200至207中间选择预定的从属组件。
响应于由主控制器400所输出的CS0、CS1和CS2信号,电源控制单元410控制由主控制器400通过VCC信号线向第一至第八从属组件200至207提供的电源。其中,电源控制单元410包括第一至第八开关421至428以及开关控制单元429。
第一至第八开关421至428安装在VCC信号线上,VCC信号通过该VCC信号线从主控制器400的VCC输出端子传送到第一至第八从属组件200至207的VCC输入端子。第一至第八开关421至428闭合或断开,以接通或切断主控制器400的VCC输出端子与第一至第八从属组件200至207的VCC输入端子的连接。
开关控制单元429响应于CS0、CS1和CS2信号控制第一至第八开关421至428使得第一至第八开关421至428中的每个开关闭合或断开。其中,开关控制单元429控制第一至第八开关421至428,以便将连接到根据CS0、CS1和CS2信号所选择的从属组件的开关断开。然而,应当理解,根据本发明的另一个方面,该连接到所选择的从属组件的开关可以闭合,诸如图2所示出的实施例。
开关控制单元429如图4所示借助让CS0、CS1和CS2信号通过包含多个与门和反相器的逻辑电路来控制第一至第八开关421至428,使得只有一个选择的从属组件被连接。从而,主控制器400可以辨认该选择的从属组件并与该选择的从属组件通信。例如,当从主控制器400输出的CS0、CS1和CS2信号分别为低、高和高电平时,则只有第四开关424断开,而第一至第三开关421至423和第五至第八开关425至428闭合。从而,主控制器400仅识别第四从属组件203并与第四从属组件203通信。
可以将多于或少于八个的从属组件200至207连接到主控制器400。从属组件通过在电源控制单元410中使用诸如CS1、CS2至CSN信号的N个CS信号以及包含多个与门和反相器的逻辑电路来提供和控制2N个开关,可以将2N个从属组件连接到主控制器400。
图5是根据本发明的另一个实施例的用于识别存储器件的装置的电路图。图5中示出的该用于识别存储器件的装置包括:第一至第八从属组件200至207、主控制器500以及电源控制单元520。
第一至第八从属组件200至207(为EEPROM)由主控制器500控制。第一至第八从属组件200至207包含VCC、SCL、SDA和GND输入端子。其中,第一至第八从属组件200至207为具有通过A0、A1和A2与‘000’对应的相同固定地址的EEPROM。
主控制器500控制I2C接口。主控制器500包含VCC、SCL、SDA、GND、CS0、CS1和CS2输出端子。其中,主控制器500输出CS0、CS1和CS2信号以在连接到主控制器500的第一至第八从属组件200至207中间选择预定的从属组件。
响应于由主控制器500所输出的CS0、CS1和CS2信号,电源控制单元520控制由主控制器500通过VCC信号线向第一至第八从属组件200至207提供的电源。其中,电源控制单元520包括第一至第八开关521至528以及开关控制单元529。
第一至第八开关521至528安装在VCC信号线上,VCC信号通过该VCC信号线从主控制器500的VCC输出端子传送到第一至第八从属组件200至207的VCC输入端子,以便闭合或断开所述第一至第八开关而接通或切断所述VCC输出与输入端子的连接。
开关控制单元529响应于CS0、CS1和CS2信号控制第一至第八开关521至528。其中,开关控制单元529控制第一至第八开关521至528,以便将连接到在第一至第八从属组件200至207中根据CS0、CS1和CS2信号所选择的从属组件的开关断开。然而,应当理解,根据本发明的另一个方面,该连接到所选择的从属组件的开关可以闭合,诸如图2所示出的实施例。
开关控制单元529借助让CS0、CS1和CS2信号通过包含3至8解码器530的逻辑电路来控制第一至第八开关521至528,使得只有所选择的从属组件被连接。从而,主控制器500可以仅辨认该选择的从属组件并与该选择的从属组件通信。例如,当输出的CS0、CS1和CS2信号分别为高、高和低电平时,则只有第五开关525断开,而第一至第四开关521至524和第六至第八开关526至528闭合。从而,主控制器500仅识别第五从属组件204并与第五从属组件204通信。
可以将多于或少于八个的从属组件200至207连接到主控制器500。从属组件通过在电源控制单元520中使用诸如CS1、CS2至CSN信号的N个CS信号以及N至2N解码器来提供和控制2N个开关,可以将2N个从属组件连接到主控制器500。
图6是根据本发明的另一个实施例的用于识别存储器件的装置的电路图。图6中示出的该用于识别存储器件的装置包括:第一至第八从属组件200至207、主控制器600以及连接单元610。
第一至第八从属组件200至207(为EEPROM)由主控制器600控制,并从主控制器600接收CS0、CS1和CS2信号作为操作所需的电源。第一至第八从属组件200至207包含VCC、SCL、SDA和GND输入端子。其中,第一至第八从属组件200至207为具有通过A0、A1和A2与‘000’对应的相同固定地址的EEPROM。
主控制器600控制I2C接口。主控制器600包含VCC、SCL、SDA、GND、CS0、CS1和CS2输出端子。其中,主控制器600输出CS0、CS1和CS2输出信号以在连接到主控制器600的第一至第八从属组件200至207中间选择预定的从属组件。
如图6所示,连接单元610将主控制器600的CS0、CS1和CS2输出端子连接到第一至第八从属组件200至207的每个VCC输入端子,而不是将主控制器600的VCC输出端子连接到第一至第八从属组件200至207的VCC输入端子。从而,第一至第八从属组件200至207使用由主控制器600输出的CS0、CS1和CS2信号作为用于操作的电源。
在此,如图6所示,连接单元610通过包含多个与门和反相器的逻辑电路将主控制器600连接到第一至第八从属组件200至207。从而,主控制器600可以仅识别由主控制器600所选择的从属组件并仅与该选择的从属组件通信。例如,当从主控制器600输出的CS0、CS1和CS2信号分别为低、高和低电平时,则由于包含在连接单元610中的与门和反相器的作用,高电平信号被传送到第三从属组件202,而低电平信号被传送到第一、第二和第四至第八从属组件200、201和203至207。结果就是,仅向第三从属组件202提供电源,而不向第一、第二和第四至第八从属组件200、201和203至207提供电源。因此,主控制器600仅识别第三从属组件202并与第三从属组件202通信。
从而,当CS0、CS1和CS2信号分别对应于低、低和低电平时,主控制器600仅识别第一从属组件200并仅与第一从属组件200通信。当CS0、CS1和CS2信号分别对应于低、低和高电平时,主控制器600仅识别第二从属组件201并仅与其通信。当CS0、CS1和CS2信号分别对应于低、高和低电平时,主控制器600仅识别第三从属组件202并仅与其通信。当CS0、CS1和CS2信号分别对应于低、高和高电平时,主控制器600仅识别第四从属组件203并仅与其通信。当CS0、CS1和CS2信号分别对应于高、低和低电平时,主控制器600仅识别第五从属组件204并仅与其通信。当CS0、CS1和CS2信号分别对应于高、低和高电平时,主控制器600仅识别第六从属组件205并仅与其通信。当CS0、CS1和CS2信号分别对应于高、高和低电平时,主控制器600仅识别第七从属组件206并仅与其通信。当CS0、CS1和CS2信号分别对应于高、高和高电平时,主控制器600仅识别第八从属组件207并仅与其通信。然而,应当理解,根据本发明的一个方面,可以使用与上面所用的电平反相的电平信号来达到同样的结果,例如,通过加入附加的反相器来实现。也就是,例如,当CS0、CS1和CS2信号分别对应于高、高和高电平时,主控制器600仅识别第一从属组件200并仅与其通信。
可以将多于或少于八个的从属组件200至207连接到主控制器600。可以通过在连接单元610中提供诸如CS1、CS2至CSN的N个CS信号以及包含多个与门和反相器的逻辑电路来将2N个从属组件连接到主控制器600。
图7是根据本发明的另一个实施例的用于识别存储器件的装置的电路图。图7中示出的该用于识别存储器件的装置包括:第一至第八从属组件200至207、主控制器700以及连接单元710。
第一至第八从属组件200至207(为EEPROM)由主控制器700控制,并从主控制器700接收CS0、CS1和CS2信号作为用于操作的电源。第一至第八从属组件200至207包含VCC、SCL、SDA和GND输入端子。其中,第一至第八从属组件200至207为具有通过A0、A1和A2与‘000’对应的相同固定地址的EEPROM。
主控制器700控制I2C接口。主控制器700包含VCC、SCL、SDA、GND、CS0、CS1和CS2输出端子,尽管并不必要也并不限于此。其中,主控制器700输出CS0、CS1和CS2信号以在连接到主控制器700的第一至第八从属组件200至207中间选择预定的从属组件。
如图7所示,连接单元710将主控制器700的CS0、CS1和CS2输出端子连接到第一至第八从属组件200至207的每个VCC输入端子,而不是将主控制器700的VCC输出端子连接到从属组件的VCC输入端子。从而,第一至第八从属组件200至207使用由主控制器700输出的CS0、CS1和CS2信号作为用于操作的电源。
如图7所示,连接单元710包含3至8解码器720,并将主控制器700连接到第一至第八从属组件200至207。从而,主控制器700可以仅识别由主控制器700所选择的从属组件并仅与其通信。例如,当主控制器700输出低电平的CS0信号、高电平的CS1信号和低电平的CS2信号,则高电平信号通过包含在连接单元710中的解码器720被传送到第三从属组件202,而低电平信号被传送到第一、第二和第四至第八从属组件200、201和203至207,使得仅向第三从属组件202提供电源,而不向第一、第二和第四至第八从属组件200、201和203至207提供电源。结果就是,主控制器700仅识别第三从属组件202并与其通信。
从而,当CS0、CS1和CS2信号分别对应于低、低和低电平时,主控制器700仅识别第一从属组件200并仅与其通信。当CS0、CS1和CS2信号分别对应于低、低和高电平时,主控制器700仅识别第二从属组件201并仅与其通信。当CS0、CS1和CS2信号分别对应于低、高和低电平时,主控制器700仅识别第三从属组件202并仅与其通信。当CS0、CS1和CS2信号分别对应于低、高和高电平时,主控制器700仅识别第四从属组件203并仅与其通信。当CS0、CS1和CS2信号分别对应于高、低和低电平时,主控制器700仅识别第五从属组件204并仅与其通信。当CS0、CS1和CS2信号分别对应于高、低和高电平时,主控制器700仅识别第六从属组件205并仅与其通信。当CS0、CS1和CS2信号分别对应于高、高和低电平时,主控制器700仅识别第七从属组件206并仅与其通信。当CS0、CS1和CS2信号分别对应于高、高和高电平时,主控制器700仅识别第八从属组件207并仅与其通信。然而,应当理解,根据本发明的一个方面,可以使用与上面所用的电平反相的电平信号来达到同样的结果,例如,通过加入附加的反相器来实现。也就是,例如,当CS0、CS1和CS2信号分别对应于高、高和高电平时,主控制器700仅识别第一从属组件200并仅与其通信。
可以将多于或少于八个的从属组件200至207连接到主控制器700。可以通过提供N个CS信号以及包含在连接单元710中的N至2N解码器来将2N个从属组件连接到主控制器700。
根据本发明的各方面,提供一种装置,在其中输出信号以从多个具有相同固定地址的从属组件中选择预定的从属组件,并控制仅向所选择的从属组件提供电源,以便识别所选择的从属组件。
从而,该装置可以通过使用多个具有相同固定地址的从属组件来降低生产成本,减少制造过程中的复杂度,并提供了在使用包括存储器件在内的可更换部件的装置中对可更换部件更容易的管理。另外,在该装置中,无需改动现有的I2C接口总线(为标准接口)就可以使用相同固定地址。
虽然已经对本发明的一些实施例作了展示和描述,但是本领域技术人员应当理解,在不背离本发明的原理和精神的情况下,可以对这些实施例做出改变,由下面所附权利要求书及其等价物来限定本发明的范围。
对相关申请的交叉引用
本申请要求于2006年1月12日提交到韩国知识产权局的韩国专利申请No.2006-3494的权益,该申请公开的全部内容通过参照而被合并于此。

Claims (27)

1.一种用于识别存储器件的装置,该装置包括:
多个具有相同固定地址的从属组件,每一个从属组件包括电源端子;
主控制器,包括输出电源的电源端子和从多个从属组件中选择一个从属组件的至少一个选择端子,以通过分别连接到所述多个从属组件的电源端子的选择信号线输出一个或多个选择信号以选择多个从属组件中的一个从属组件以便与之通信,并向所述多个从属组件输出电源;以及
连接单元,直接将主控制器的电源端子连接到基于一个或多个选择信号选择的一个从属组件的电源端子,使得从主控制器输出的电源被仅仅提供给所述多个从属组件中的预定的一个从属组件,
其中所述主控制器识别向其提供主控制器输出的电源的、所述多个从属组件中的所述预定的一个从属组件并与之通信。
2.如权利要求1所述的装置,其中,所述连接单元包括:
电源控制单元,响应于所述一个或多个选择信号以控制向所述多个从属组件提供的电源,使得仅向所述预定从属组件提供电源,而且通过有别于所述一个或多个选择信号的电源传输信号提供所述电源。
3.如权利要求2所述的装置,其中,所述电源控制单元包括:
在多条电源传输线上提供的多个开关,其将所述主控制器连接到所述多个从属组件以发送所述电源传输信号;以及
开关控制单元,响应于所述一个或多个选择信号以控制所述多个开关,使得所述多条电源传输线中仅有连接到所述预定从属组件的一条电源传输线发送所述电源传输信号。
4.如权利要求3所述的装置,其中,所述开关控制单元根据所述一个或多个选择信号控制所述多个开关,使得所述多个开关中与所述预定从属组件对应的且安装在所述一条电源传输线上的一个开关处于闭合位置,以便允许所述主控制器与所述预定从属组件通信并允许所述主控制器向所述预定从属组件提供电源。
5.如权利要求4所述的装置,其中,所述开关控制单元包括一个或多个反相器和/或一个或多个与门,以控制所述一个或多个选择信号的电平,使得当接收到具有第一电平的所述一个或多个选择信号时所述一个开关处于闭合位置。
6.如权利要求5所述的装置,其中,所述一个或多个选择信号是N个选择信号,所述多个从属组件是2N个从属组件,所述多个开关是2N个开关。
7.如权利要求5所述的装置,其中,
所述多个从属组件包括第一从属组件和第二从属组件;
所述多个开关包括与所述第一从属组件对应的第一开关以及与所述第二从属组件对应的第二开关;
所述主控制器输出具有第一电平或第二电平的一个选择信号以选择预定的从属组件以便与之通信;以及
所述一个或多个反相器包括一个反相器,其安装在将所述一个选择信号从所述主控制器传送到所述第二开关的选择信号传输线上,以对所述主控制器输出的所述一个选择信号的第一电平或第二电平进行转换,
其中,当所述主控制器输出具有第一电平的所述一个选择信号时,所述第一开关接收到具有第一电平的所述一个选择信号,而所述第二开关接收到具有第二电平的所述一个选择信号;并且当所述主控制器输出具有第二电平的所述一个选择信号时,所述第一开关接收到具有第二电平的所述一个选择信号,而所述第二开关接收到具有第一电平的所述一个选择信号。
8.如权利要求4所述的装置,其中,所述开关控制单元包括逻辑电路和/或解码器,用以控制所述一个或多个选择信号的电平,使得当接收到具有第一电平的所述一个或多个选择信号时所述一个开关处于闭合位置。
9.如权利要求8所述的装置,其中,所述一个或多个选择信号是N个选择信号,所述多个从属组件是2N个从属组件,所述多个开关是2N个开关,而所述解码器是N至2N解码器。
10.如权利要求1所述的装置,其中,仅向所述预定的从属组件提供所述电源,而且通过所述一个或多个选择信号提供所述电源。
11.如权利要求10所述的装置,其中,所述连接单元包括一个或多个反相器和/或一个或多个与门,用以控制所述一个或多个选择信号的电平,使得具有第一电平的所述一个或多个选择信号向所述预定从属组件提供电源,以允许所述主控制器与所述预定从属组件通信;而具有第二电平的所述一个或多个选择信号则不向所述预定从属组件提供电源,以阻止所述主控制器与所述预定从属组件通信。
12.如权利要求11所述的装置,其中,所述一个或多个选择信号是N个选择信号,而所述多个从属组件是2N个从属组件。
13.如权利要求11所述的装置,其中,
所述多个从属组件包括第一从属组件和第二从属组件;
所述主控制器输出具有第一电平或第二电平的一个选择信号以选择预定的从属组件以便与之通信;以及
所述一个或多个反相器包括一个反相器,其安装在将所述一个选择信号从所述主控制器传送到所述第二从属组件的选择信号传输线上,以对所述主控制器输出的所述一个选择信号的第一电平或第二电平进行转换,
其中,当所述主控制器输出具有第一电平的所述一个选择信号时,所述第一从属组件接收到具有第一电平的所述一个选择信号,而所述第二从属组件接收到具有第二电平的所述一个选择信号;并且当所述主控制器输出具有第二电平的所述一个选择信号时,所述第一从属组件接收到具有第二电平的所述一个选择信号,而所述第二从属组件接收到具有第一电平的所述一个选择信号。
14.如权利要求10所述的装置,其中,所述连接单元包括逻辑电路和/或解码器,以控制所述一个或多个选择信号的电平,使得具有第一电平的所述一个或多个选择信号向所述预定从属组件提供电源,以允许所述主控制器与所述预定从属组件通信;而具有第二电平的所述一个或多个选择信号则不向所述预定从属组件提供电源,以阻止所述主控制器与所述预定从属组件通信。
15.如权利要求14所述的装置,其中,所述一个或多个选择信号是N个选择信号,所述多个从属组件是2N个从属组件,而所述解码器是N至2N解码器。
16.一种用于识别多个具有相同固定地址的从属组件中的预定的从属组件的方法,该方法包括:
通过分别连接到所述多个从属组件的电源端子的选择信号线输出一个或多个选择信号,以选择预定的一个从属组件以便与之通信;
基于所述一个或多个选择信号选择所述预定的一个从属组件;
直接将主控制器的电源端子连接到仅该选择的一个从属组件的电源端子;
将主控制器的电源端子输出的电源提供给仅该选择的一个从属组件的电源端子;以及
识别向其提供从主控制器输出的电源的、所述多个从属组件中的所述预定的一个从属组件。
17.如权利要求16所述的方法,其中,所述提供电源的步骤包括通过输入到所述多个从属组件的多条电源传输线,借助有别于所述一个或多个选择信号的电源传输信号输送所述电源。
18.如权利要求17所述的方法,其中,所述提供电源的步骤进一步包括:
控制所述一个或多个选择信号的电平;
当在所述多条电源传输线中的第一电源传输线上提供的第一开关接收到具有第一电平的所述一个或多个选择信号时,连接所述多条电源传输线中的第一电源传输线;以及
当该第一开关接收到具有第二电平的所述一个或多个选择信号时,断开所述多条电源传输线中的第一电源传输线。
19.如权利要求18所述的方法,其中,该控制所述一个或多个选择信号的电平的步骤包括:
使用多个反相器和/或多个与门对所述一个或多个选择信号的电平进行转换,使得位于所述多条电源传输线中输入到所述预定从属组件的一条电源传输线上的开关接收到具有第一电平的所述一个或多个选择信号,而位于所述多条电源传输线中输入到另一个从属组件的另一条电源传输线上的另一个开关则接收到具有第二电平的所述一个或多个选择信号。
20.如权利要求18所述的方法,其中,该控制所述一个或多个选择信号的电平的步骤包括:
使用逻辑电路和/或解码器对所述一个或多个选择信号的电平进行转换,使得位于所述多条电源传输线中输入到所述预定从属组件的一条电源传输线上的开关接收到具有第一电平的所述一个或多个选择信号,而位于所述多条电源传输线中输入到另一个从属组件的另一条电源传输线上的另一个开关则接收到具有第二电平的所述一个或多个选择信号。
21.一种用于识别存储器件的装置,该装置包括:
包括电源端子并具有固定地址的第一从属组件;
包括电源端子并具有与所述第一从属组件相同的固定地址的第二从属组件;
主控制器,包括输出电源的电源端子和选择第一从属组件或第二从属组件的选择端子,通过连接到所述第一从属组件的电源端子的第一选择信号线输出具有第一电平的选择信号以选择所述第一从属组件并向所述第一从属组件提供电源,而通过连接到所述第二从属组件的电源端子的第二选择信号线输出具有第二电平的选择信号以选择所述第二从属组件并向所述第二从属组件提供电源;以及
连接单元,用于在第一电平和第二电平之间控制所述选择信号的电平,直接将主控制器的电源端子连接到基于选择信号选择的第一从属组件或第二从属组件的电源端子,使得来自主控制器的电源根据所述选择信号被仅仅提供给所述第一从属组件和所述第二从属组件中的一个从属组件,
其中所述主控制器识别向其提供来自主控制器的电源的、所述第一从属组件和所述第二从属组件中的该一个从属组件并与之通信。
22.如权利要求21所述的装置,其中,借助有别于所述选择信号的第一电源传输信号来提供所述电源并通过第一电源传输线由所述第一从属组件接收所述电源,而且借助有别于所述选择信号的第二电源传输信号提供所述电源并通过第二电源传输线由所述第二从属组件接收所述电源。
23.如权利要求22所述的装置,其中,所述连接单元包括:
第一开关,用于接收所述选择信号,并基于该接收的选择信号的电平连接到所述第一从属组件的该第一电源传输线或从所述第一从属组件的该第一电源传输线断开;
第二开关,用于接收所述选择信号,并基于该接收的选择信号的电平连接到所述第二从属组件的该第二电源传输线或从所述第二从属组件的该第二电源传输线断开;以及
反相器,用于对所述第二开关接收的所述选择信号的电平进行转换,
其中,当所述主控制器输出具有第一电平的所述选择信号时,所述第一开关接收具有第一电平的所述选择信号,所述第一开关连接所述第一电源传输线,所述第二开关接收具有第二电平的所述选择信号,所述第二开关断开所述第二电源传输线;并且当所述主控制器输出具有第二电平的所述选择信号时,所述第一开关接收具有第二电平的所述选择信号,所述第一开关断开所述第一电源传输线,所述第二开关接收具有第一电平的所述选择信号,所述第二开关连接所述第二电源传输线。
24.如权利要求22所述的装置,其中,所述连接单元包括:
第一开关,用于接收所述选择信号,并基于该接收的选择信号的电平连接到所述第一从属组件的该第一电源传输线或从所述第一从属组件的该第一电源传输线断开;
第二开关,用于接收所述选择信号,并基于该接收的选择信号的电平连接到所述第二从属组件的该第二电源传输线或从所述第二从属组件的该第二电源传输线断开;以及
逻辑电路和/或解码器,用于对所述第二开关接收的所述选择信号的电平进行转换,
其中,当所述主控制器输出具有第一电平的所述选择信号时,所述第一开关接收具有第一电平的所述选择信号,所述第一开关连接所述第一电源传输线,所述第二开关接收具有第二电平的所述选择信号,所述第二开关断开所述第二电源传输线;并且当所述主控制器输出具有第二电平的所述选择信号时,所述第一开关接收具有第二电平的所述选择信号,所述第一开关断开所述第一电源传输线,所述第二开关接收具有第一电平的所述选择信号,所述第二开关连接所述第二电源传输线。
25.如权利要求21所述的装置,其中,通过具有第一电平的所述选择信号提供所述电源。
26.如权利要求25所述的装置,其中,所述连接单元包括用于对所述选择信号的电平进行转换的反相器,
其中,当所述主控制器输出具有第一电平的所述选择信号时,所述第一从属组件接收具有第一电平的所述选择信号,而所述第二从属组件接收具有第二电平的所述选择信号;并且当所述主控制器输出具有第二电平的所述选择信号时,所述第一从属组件接收具有第二电平的所述选择信号,而所述第二从属组件接收具有第一电平的所述选择信号。
27.如权利要求25所述的装置,其中,所述连接单元包括用于对所述选择信号的电平进行转换的逻辑电路和/或解码器,
其中,当所述主控制器输出具有第一电平的所述选择信号时,所述第一从属组件接收具有第一电平的所述选择信号,而所述第二从属组件接收具有第二电平的所述选择信号;并且当所述主控制器输出具有第二电平的所述选择信号时,所述第一从属组件接收具有第二电平的所述选择信号,而所述第二从属组件接收具有第一电平的所述选择信号。
CN201510382501.5A 2006-01-12 2007-01-10 用于识别存储器件的装置及用于识别预定从属组件的方法 Pending CN104915317A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR3494/06 2006-01-12
KR1020060003494A KR100772389B1 (ko) 2006-01-12 2006-01-12 메모리 인식 장치
CNA2007100014964A CN101000488A (zh) 2006-01-12 2007-01-10 用于识别存储器件的装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNA2007100014964A Division CN101000488A (zh) 2006-01-12 2007-01-10 用于识别存储器件的装置

Publications (1)

Publication Number Publication Date
CN104915317A true CN104915317A (zh) 2015-09-16

Family

ID=38234063

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201510382501.5A Pending CN104915317A (zh) 2006-01-12 2007-01-10 用于识别存储器件的装置及用于识别预定从属组件的方法
CNA2007100014964A Pending CN101000488A (zh) 2006-01-12 2007-01-10 用于识别存储器件的装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNA2007100014964A Pending CN101000488A (zh) 2006-01-12 2007-01-10 用于识别存储器件的装置

Country Status (3)

Country Link
US (1) US7814249B2 (zh)
KR (1) KR100772389B1 (zh)
CN (2) CN104915317A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111880387A (zh) * 2018-12-03 2020-11-03 惠普发展公司,有限责任合伙企业 与可更换部件相关联的方法及逻辑电路封装以及可更换盒
CN112105508A (zh) * 2018-04-18 2020-12-18 惠普发展公司,有限责任合伙企业 用于从具有第一和第二周期的时钟信号提取功率的crum装置

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407316B (zh) * 2008-03-12 2013-09-01 Inventec Corp 解決具有相同定址位址之兩i2c從屬裝置間產生衝突的裝置
CN101533380A (zh) * 2008-03-12 2009-09-16 鸿富锦精密工业(深圳)有限公司 多设备连接系统
US20090319708A1 (en) * 2008-06-19 2009-12-24 Yu-Ping Ho Electronic system and related method with time-sharing bus
US9122809B2 (en) * 2008-07-01 2015-09-01 Hewlett-Packard Development Company, L.P. Segmenting bus topology
KR101501467B1 (ko) 2008-10-01 2015-03-12 삼성전자주식회사 현상기 장착 상태를 체크하는 화상형성장치 및 그 방법
US20100312934A1 (en) * 2009-06-05 2010-12-09 Taiwan Semiconductor Manufacturing Company, Ltd. System and Method for Multi-Protocol Bus Communications
CN101763331B (zh) * 2010-01-18 2014-04-09 中兴通讯股份有限公司 一种实现i2c总线控制的系统及方法
TWI474179B (zh) * 2010-04-28 2015-02-21 Hon Hai Prec Ind Co Ltd 多設備連接系統
CN102859514B (zh) * 2010-04-30 2016-04-06 惠普发展公司,有限责任合伙企业 处理器之间的管理数据传输
CN101853000B (zh) * 2010-06-02 2012-05-23 珠海赛纳打印科技股份有限公司 一带多成像盒芯片、使用该芯片的方法、成像系统及成像盒
TWI404331B (zh) * 2010-06-09 2013-08-01 Hon Hai Prec Ind Co Ltd 數位介面感測裝置
TWI403908B (zh) * 2010-06-09 2013-08-01 Hon Hai Prec Ind Co Ltd 數位介面感測裝置
CN102081586A (zh) * 2011-01-25 2011-06-01 鸿富锦精密工业(深圳)有限公司 多i2c插槽电路系统及传送i2c信号的方法
JP2013257465A (ja) * 2012-06-13 2013-12-26 Sumitomo Electric Ind Ltd 光トランシーバ
CN103530261A (zh) * 2013-10-30 2014-01-22 广东威创视讯科技股份有限公司 一种访问多个具有相同i2c地址从机的电路和管理方法
KR102187781B1 (ko) * 2013-12-09 2020-12-08 삼성디스플레이 주식회사 I2c 라우터 시스템
US9658644B2 (en) * 2014-10-06 2017-05-23 S-Printing Solution Co., Ltd. CRUM unit mountable in consumable unit of image forming apparatus and image forming apparatus using the same
CN106598891B (zh) * 2015-10-15 2021-04-30 恩智浦美国有限公司 集成电路间i2c总线系统中的从设备报警信号
JP6905499B2 (ja) * 2018-10-18 2021-07-21 矢崎総業株式会社 通信システム
US11768788B2 (en) * 2019-07-23 2023-09-26 Hewlett-Packard Development Company, L.P. Bus endpoint isolation
CN110491332A (zh) * 2019-09-30 2019-11-22 京东方科技集团股份有限公司 驱动器、显示装置及其使用方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003141062A (ja) * 2001-11-05 2003-05-16 Sharp Corp Iicバス制御システム
JP2003242048A (ja) * 2002-02-14 2003-08-29 Hitachi Ltd バスシステム
CN1534500A (zh) * 2003-04-01 2004-10-06 智邦科技股份有限公司 使用集成电路间总线为接口的电子系统及其数据传输方法
US6944695B1 (en) * 2002-03-25 2005-09-13 Hewlett-Packard Development Company, L.P. Method and apparatus for connecting devices to a bus

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5828601A (en) * 1993-12-01 1998-10-27 Advanced Micro Devices, Inc. Programmed reference
JPH0884154A (ja) 1994-09-13 1996-03-26 Sony Corp バスラインシステム
JPH08263368A (ja) * 1995-03-28 1996-10-11 Nec Shizuoka Ltd 情報処理装置
US5892933A (en) * 1997-03-31 1999-04-06 Compaq Computer Corp. Digital bus
US6728811B2 (en) * 1998-03-23 2004-04-27 Hitachi, Ltd. Input/output device for connection and disconnection of active lines
JP2000165420A (ja) 1998-11-30 2000-06-16 Nec Kofu Ltd バスシステム
KR20010102793A (ko) * 2000-05-08 2001-11-16 김현두 부팅 드라이브 선택이 가능한 장치 및 이 장치를 포함하는컴퓨터 시스템
KR20020002557A (ko) * 2000-06-30 2002-01-10 박종섭 메모리 어드레스 맵의 재배치가 가능한 컴퓨터 시스템
ATE521940T1 (de) * 2000-12-11 2011-09-15 Linear Techn Inc Schaltung und verfahren zur verbindung von bussystemen
US6351618B1 (en) * 2000-12-20 2002-02-26 Xerox Corporation Method of using a security system for replaceable cartridges for printing machines
US7391788B2 (en) * 2002-11-01 2008-06-24 Broadcom Corporation Method and system for a three conductor transceiver bus
US7206878B2 (en) * 2003-01-08 2007-04-17 International Business Machines Corporation Voltage level bus protocol for transferring data
JP4182801B2 (ja) 2003-04-24 2008-11-19 日本電気株式会社 マルチプロセサシステム
JP2005234932A (ja) * 2004-02-20 2005-09-02 Oki Electric Ind Co Ltd マトリックス状バス接続システムとその低電力方法
WO2005106689A1 (en) * 2004-04-29 2005-11-10 Koninklijke Philips Electronics N.V. Bus system for selectively controlling a plurality of identical slave circuits connected to the bus and method therefore
US7401222B2 (en) * 2004-12-16 2008-07-15 Xerox Corporation Method of authentication of memory device and device therefor

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003141062A (ja) * 2001-11-05 2003-05-16 Sharp Corp Iicバス制御システム
JP2003242048A (ja) * 2002-02-14 2003-08-29 Hitachi Ltd バスシステム
US6944695B1 (en) * 2002-03-25 2005-09-13 Hewlett-Packard Development Company, L.P. Method and apparatus for connecting devices to a bus
CN1534500A (zh) * 2003-04-01 2004-10-06 智邦科技股份有限公司 使用集成电路间总线为接口的电子系统及其数据传输方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112105508A (zh) * 2018-04-18 2020-12-18 惠普发展公司,有限责任合伙企业 用于从具有第一和第二周期的时钟信号提取功率的crum装置
US11301871B2 (en) 2018-04-18 2022-04-12 Hewlett-Packard Development Company, L.P. CRUM apparatus to extract power from clock signal having first and second periods
CN112105508B (zh) * 2018-04-18 2022-09-02 惠普发展公司,有限责任合伙企业 用于从具有第一和第二周期的时钟信号提取功率的crum装置
CN111880387A (zh) * 2018-12-03 2020-11-03 惠普发展公司,有限责任合伙企业 与可更换部件相关联的方法及逻辑电路封装以及可更换盒
US11068434B2 (en) 2018-12-03 2021-07-20 Hewlett-Packard Development, L.P. Logic circuitry for a replicable print cartridge
CN111880387B (zh) * 2018-12-03 2021-10-15 惠普发展公司,有限责任合伙企业 与可更换部件相关联的方法及逻辑电路封装以及可更换盒
US11256654B2 (en) 2018-12-03 2022-02-22 Hewlett-Packard Development Company, L.P. Logic circuitry for print cartridges
US11513993B2 (en) 2018-12-03 2022-11-29 Hewlett-Packard Development Company, L.P. Logic circuitry
US11513992B2 (en) 2018-12-03 2022-11-29 Hewlett-Packard Development Company, L.P. Logic circuitry for print material supply cartridges

Also Published As

Publication number Publication date
US7814249B2 (en) 2010-10-12
US20070162671A1 (en) 2007-07-12
KR100772389B1 (ko) 2007-11-01
KR20070075102A (ko) 2007-07-18
CN101000488A (zh) 2007-07-18

Similar Documents

Publication Publication Date Title
CN104915317A (zh) 用于识别存储器件的装置及用于识别预定从属组件的方法
CN101853214B (zh) 存储装置
JP2834330B2 (ja) データストリームモード切換機能を備えたメモリ装置
US7287703B2 (en) Removable memory cards including USB and other controllers, connectors, and methods of operating same
KR100330531B1 (ko) 다중 메모리 기억 및 드라이버 리시버 기술에 사용되는데이터 버스 구조와 이 구조를 동작시키는 방법
US9205683B2 (en) Image forming apparatus and a communication method with trays thereof
CN1573723B (zh) 通过多端口串行的通信方法和装置
JP5789759B2 (ja) 情報処理装置、不揮発性記憶装置、情報処理システム及び不揮発性メモリコントローラ
CN104834619B (zh) 一种i2c总线电路、实现方法以及电子设备
CN103559863A (zh) Led灯板和led显示屏
CN105529003A (zh) 液晶显示系统、液晶显示方法及主控单元
CN100478935C (zh) Pcie通道扩展装置、系统及其配置方法
CN112838635A (zh) 一种接口电路与智能设备
KR20000005301A (ko) 주국과 적어도 하나의 종국을 갖는 통신시스템
CN100483375C (zh) 多媒体模块卡、用于操作它的设备和集成多媒体系统
CN114385527A (zh) 硬盘兼容平台、主板及控制方法
EP1706861A1 (en) Display apparatus and a method of controlling the same
JP2017123156A (ja) ホスト装置、スレーブ装置及びリムーバブルシステム
US9837136B2 (en) Addressing, command protocol, and electrical interface for non-volatile memories utilized in recording usage counts
US20080250177A1 (en) Memory device including connector for independently interfacing host and memory devices
CN210324176U (zh) 存储器芯片及集成电路
CN105159041A (zh) 一种纸盒及图像形成装置
CN105223792A (zh) 纸盒、图像形成装置以及为纸盒设置设备地址的方法
KR100482815B1 (ko) Lcd 모듈의 구동 시스템 및 방법
US20120185640A1 (en) Controller and method for controlling memory and memory system

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20170309

Address after: Gyeonggi Do, South Korea

Applicant after: Ace Print Solutions Ltd

Address before: Gyeonggi Do, South Korea

Applicant before: Samsung Electronics Co., Ltd.

TA01 Transfer of patent application right
CB02 Change of applicant information

Address after: Gyeonggi Do, South Korea

Applicant after: HP printer Korea Co., Ltd.

Address before: Gyeonggi Do, South Korea

Applicant before: Ace Print Solutions Ltd

CB02 Change of applicant information
TA01 Transfer of patent application right

Effective date of registration: 20191118

Address after: American Texas

Applicant after: Hewlett-Packard Development Corporation, Limited Liability Partnership

Address before: Han Guojingjidao

Applicant before: HP printer Korea Co., Ltd.

TA01 Transfer of patent application right
RJ01 Rejection of invention patent application after publication

Application publication date: 20150916

RJ01 Rejection of invention patent application after publication