CN104766587A - 扫描驱动电路及其驱动方法、阵列基板、显示装置 - Google Patents
扫描驱动电路及其驱动方法、阵列基板、显示装置 Download PDFInfo
- Publication number
- CN104766587A CN104766587A CN201510217777.8A CN201510217777A CN104766587A CN 104766587 A CN104766587 A CN 104766587A CN 201510217777 A CN201510217777 A CN 201510217777A CN 104766587 A CN104766587 A CN 104766587A
- Authority
- CN
- China
- Prior art keywords
- signal
- shift register
- clock
- clock signal
- drive circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0283—Arrangement of drivers for different directions of scanning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供了一种扫描驱动电路及其驱动方法、阵列基板、显示装置,其中的扫描驱动电路包括:连接具有第一时钟周期的一组时钟信号的第一移位寄存器,用于逐行地输出第一扫描信号;连接具有第二时钟周期的另一组时钟信号的第二移位寄存器,用于逐行地输出第二扫描信号;连接具有第三时钟周期的第一时钟信号的逻辑运算器,并与第一移位寄存器及第二移位寄存器相连,用于输出多行的补偿信号;任一行的补偿信号在本行的第二扫描信号为第一电平时与第一时钟信号具有同样的波形,在本行的第二扫描信号为第二电平时与本行的第一扫描信号具有同样的波形;第三时钟周期小于第二时钟周期。本发明可以解决传统GOA电路无法提供补偿信号的问题。
Description
技术领域
本发明涉及显示技术领域,具体涉及一种扫描驱动电路及其驱动方法、阵列基板、显示装置。
背景技术
随着薄膜晶体管液晶显示器(Thin Film Transistor Liquid CrystalDisplay,TFT-LCD)的迅速发展,各生产厂家争相采用新技术提高产品的市场竞争力以及降低产品成本。其中,GOA(Gate Driver On Array,阵列基板行驱动)技术作为新技术的代表,将行方向上的扫描驱动电路集成在阵列基板上,避免了在外接电路板上制作驱动芯片,从而减少生产工艺程序,降低产品工艺成本,提高TFT-LCD面板的集成度。
但是,在将GOA技术应用至OLED(Organic Light-EmittingDisplay,有机电激光显示)类型的显示装置中时,GOA电路可能会出于结构和功能方面的限制而不能提供显示驱动所需的全部信号。具体来说,对于一些具有阈值电压补偿功能的OLED像素电路,需要使用沿行方向上逐行输出的补偿信号(通常由按照时间先后顺序的若干个第一类脉冲和一个第二类脉冲组成),而这样的补偿信号是传统的GOA电路无法提供的。基于这一问题,现有技术通常还需要在外接电路板上制作用于生成该补偿信号的芯片,使得生产工艺复杂、产品成本增加。
发明内容
针对现有技术中的缺陷,本发明提供一种扫描驱动电路及其驱动方法、阵列基板、显示装置,可以解决传统GOA电路无法提供补偿信号的问题。
第一方面,本发明提供了一种扫描驱动电路,包括:
第一移位寄存器,所述第一移位寄存器连接具有第一时钟周期的一组时钟信号,用于在该组时钟信号的驱动下逐行地输出第一扫描信号;
第二移位寄存器,所述第二移位寄存器连接具有第二时钟周期的另一组时钟信号,用于在该组时钟信号的驱动下逐行地输出第二扫描信号;
逻辑运算器,所述逻辑运算器连接具有第三时钟周期的第一时钟信号,并与所述第一移位寄存器及所述第二移位寄存器相连,用于输出多行的补偿信号;任一行的补偿信号在本行的第二扫描信号为第一电平时与所述第一时钟信号具有同样的波形,在本行的第二扫描信号为第二电平时与本行的第一扫描信号具有同样的波形;所述第三时钟周期小于所述第二时钟周期。
可选地,对应于任一行的补偿信号,所述逻辑运算器包括第一与运算单元、第二与运算单元、非运算单元以及或运算单元,
所述第一与运算单元连接所述第一时钟信号以及所述第二移位寄存器,用于对所述第一时钟信号和本行的第二扫描信号进行逻辑与运算,得到第一运算信号;
所述非运算单元连接所述第二移位寄存器,用于对本行的第二扫描信号进行逻辑非运算,得到第二运算信号;
所述第二与运算单元连接所述非运算单元以及所述第一移位寄存器,用于对本行的第一扫描信号和来自所述非运算单元的第二运算信号进行逻辑与运算,得到第三运算信号;
所述或运算单元连接所述第一与运算单元和第二与运算单元,用于对来自所述第一与运算单元的第一运算信号和来自所述第二与运算单元的第三运算信号进行逻辑或运算,得到本行的补偿信号。
可选地,所述第一移位寄存器包括依次相连的多级第一移位寄存器单元,除第一级之外的任一级所述第一移位寄存器单元用于在所述具有第一时钟周期的一组时钟信号的驱动下将来自上一级移位寄存器单元的上一行的第一扫描信号延迟输出为本行的第一扫描信号;
所述第二移位寄存器包括依次相连的多级第二移位寄存器单元,除第一级之外的任一级所述第二移位寄存器单元用于在所述具有第二时钟周期的一组时钟信号的驱动下将来自上一级移位寄存器单元的上一行的第二扫描信号延迟输出为本行的第二扫描信号。
可选地,所述逻辑运算器包括多个子逻辑运算器,任一所述子逻辑运算器对应于一级所述第一移位寄存器单元和一级所述第二移位寄存器单元;所述子逻辑运算器包括第一晶体管、第二晶体管、反相器和输出端子,
所述第一晶体管的栅极连接所述第二移位寄存器单元所输出的第二扫描信号,源极和漏极中的一个连接所述具有第三时钟周期的第一时钟信号,另一个连接所述输出端子;
所述反相器的输入端连接所述第二移位寄存器单元所输出的第二扫描信号,输出端连接所述第二晶体管的栅极;
所述第二晶体管的源极和漏极中的一个连接所述第一移位寄存器单元所输出的第一扫描信号,另一个连接所述输出端子。
可选地,所述第一移位寄存器单元与所述第二移位寄存器单元具有相同的电路结构。
可选地,所述具有第一时钟周期的一组时钟信号包括相位依次相差1/m个第一时钟周期的m个时钟信号;
所述具有第二时钟周期的一组时钟信号包括相位依次相差1/n个第二时钟周期的n个时钟信号;
所述m和所述n均为大于等于2的整数。
可选地,所述第三时钟周期、所述m和所述n根据所述补偿信号的波形进行设定。
第二方面,本发明还提供了一种上述任意一种的扫描驱动电路的驱动方法,包括:
在第二时钟信号的一个上升沿之前向所述第二移位寄存器输入第一起始信号,以使所述第二移位寄存器开始逐行地输出第二扫描信号;所述第二时钟信号是所述第二移位寄存器所连接的一组时钟信号中的一个时钟信号;
在所述第二时钟信号的所述上升沿之后向所述第一移位寄存器输入第二起始信号,以使所述第一移位寄存器开始逐行地输出第一扫描信号;任一行的所述第二扫描信号由第一电平转为第二电平的时刻不晚于该行的第一扫描信号开始输出的时刻。
第三方面,本发明还提供了一种阵列基板,包括上述任意一种的扫描驱动电路。
第四方面,本发明还提供了一种显示装置,包括上述任意一种的阵列基板或者上述任意一种的扫描驱动电路。
由上述技术方案可知,本发明所提供的扫描驱动电路可以在合适的信号时序设置下生成具有特定波形的补偿信号。具体来说,补偿信号在部分时间内的波形与时钟信号的波形重合,在其他时间内的波形与扫描信号的波形重合,因而可以包括若干个第一类脉冲(来自时钟信号)和一个第二类脉冲(来自扫描信号),为多种OLED像素电路提供所需的补偿信号。
与现有技术相比,本发明可以在传统GOA电路的基础上添加适当的电路结构来实现,不需要在外接电路板上制作驱动芯片,从而可以减少生产工艺程序、降低产品工艺成本,提高OLED面板的集成度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例中一种扫描驱动电路的结构框图;
图2是本发明一个实施例中一种扫描驱动电路中的逻辑运算器的结构示意图;
图3是本发明一个实施例中一种扫描驱动电路的电路结构图;
图4是图3所述的扫描驱动电路中子逻辑运算器的电路结构图;
图5是本发明一个实施例中一种扫描驱动电路的电路时序图;
图6是本发明一个实施例中一种第一移位寄存器单元的电路结构图;
图7是本发明一个实施例中一种扫描驱动电路的驱动方法的步骤流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1是本发明一个实施例中一种扫描驱动电路的结构框图。参见图1,该电路包括第一移位寄存器11、第二移位寄存器12和逻辑运算器13。其中:
第一移位寄存器11连接具有第一时钟周期T1的一组时钟信号CLKA,用于在该组时钟信号CLKA的驱动下逐行地输出第一扫描信号GA。第二移位寄存器12连接具有第二时钟周期T2的另一组时钟信号CLKB,用于在该组时钟信号CLKB的驱动下逐行地输出第二扫描信号GB。
逻辑运算器13连接具有第三时钟周期T3的第一时钟信号CLK1(第三时钟周期T3小于上述第二时钟周期T2,也就是说CLK1所具有的频率大于CLKB中所有时钟信号所具有的频率),并与上述第一移位寄存器11及上述第二移位寄存器12相连,用于输出多行的补偿信号SC。未在图1中示出的是,第N行(N为任意的不小于1的整数)的补偿信号SC_N在本行的第二扫描信号GB_N为第一电平VH时与上述第一时钟信号CLK1具有同样的波形,在本行的第二扫描信号GB_N为第二电平VL时与本行的第一扫描信号GA_N具有同样的波形。应理解的是,具有上述特点的补偿信号SC可以通过对第一扫描信号GA、第二扫描信号GB以及第一时钟信号CLK1的逻辑运算得到,因而上述逻辑运算器13可以通过任何具有相应逻辑运算功能的电路结构来实现,本发明对此不做限制。
可以理解的是,扫描驱动电路需要分别向多行像素提供相应的输出信号,因此“行”实际上是对扫描驱动电路的输出信号的单元划分。假设扫描驱动电路对应于Ln行的像素,那么上述“多行的第一扫描信号”、“多行的第二扫描信号”以及“多行的补偿信号”所具有的行数可以分别是La(La≤Ln)、Lb(Lb≤Ln)和Lc(Lc≤min(La,Lb)),其中min(a,b)代表a和b中的较小值。当然,La、Lb、Lc可以是上述范围内的任意正整数,并可以同时等于Ln。本领域技术人员可以根据实际需要选取La、Lb、Lc的具体数值,并可以适应性地设置上述第一移位寄存器11、第二移位寄存器12和逻辑运算器13的具体结构,本发明对此不做限制。
还需要说明的是,对于上述第一扫描信号GA与第二扫描信号GB,扫描驱动电路可以仅供逻辑运算器13使用而不进行输出,也可以如图1所示的那样与补偿信号SC一并进行输出,本发明对此不做限制。
可以看出,本发明实施例所提供的扫描驱动电路可以在合适的信号时序设置下生成具有特定波形的补偿信号。具体来说,补偿信号在部分时间内的波形与时钟信号的波形重合,在其他时间内的波形与扫描信号的波形重合,因而可以包括若干个第一类脉冲(来自时钟信号)和一个第二类脉冲(来自扫描信号),为多种OLED像素电路提供所需的补偿信号。
与现有技术相比,本发明可以在传统GOA电路的基础上添加适当的电路结构来实现,不需要在外接电路板上制作驱动芯片,从而可以减少生产工艺程序、降低产品工艺成本,提高OLED面板的集成度。
作为一种示例,图2是本发明一个实施例中一种扫描驱动电路中的逻辑运算器的结构示意图。参见图2,对应于任一行的补偿信号SC_N,本发明实施例中的逻辑运算器13包括第一与运算单元13a、第二与运算单元13b、非运算单元13c以及或运算单元13d,其中:
第一与运算单元13a连接上述第一时钟信号CLK1以及上述第二移位寄存器12,用于对上述第一时钟信号CLK1和本行的第二扫描信号GB_N进行逻辑与运算,得到第一运算信号S1。可以看出,在逻辑运算关系上,有S1=CLK1·GB_N。
非运算单元13c连接上述第二移位寄存器12,用于对本行的第二扫描信号GB_N进行逻辑非运算,得到第二运算信号S2。可以看出,在逻辑运算关系上,有
第二与运算单元13b连接上述非运算单元13c以及上述第一移位寄存器13a,用于对本行的第一扫描信号GA_N和来自上述非运算单元13c的第二运算信号S2进行逻辑与运算,得到第三运算信号S3。可以看出,在逻辑运算关系上,有
或运算单元13d连接上述第一与运算单元13a和第二与运算单元13b,用于对来自上述第一与运算单元13a的第一运算信号S1和来自上述第二与运算单元13b的第三运算信号S3进行逻辑或运算,得到本行的补偿信号SC_N。可以看出,在逻辑运算关系上,有:
可以看出,上述逻辑运算关系与上文的描述“第N行(N为任意的不小于1的整数)的补偿信号SC_N在本行的第二扫描信号GB_N为第一电平VH时与上述第一时钟信号CLK1具有同样的波形,在本行的第二扫描信号GB_N为第二电平VL时与本行的第一扫描信号GA_N具有同样的波形”是一致的。其中,本发明实施例中将上述第一电平VH设为高电平的“1”、第二电平VL设为低电平的“0”。然而应当理解的是,上述第一电平VH与第二电平VL可以根据实际需要进行设置,而不仅限于本发明实施例所示出的情形。由此可见,上述逻辑运算器13的功能可以由包括若干个逻辑运算单元的电路实现。
作为一更具体的示例,图3是本发明一个实施例中一种扫描驱动电路的电路结构图。参见图3,本发明实施例中的第一移位寄存器11包括依次相连的多级第一移位寄存器单元(如图3中的U1_1、U1_2、…、U1_N-1、U1_N、…、U1_Lc),除第一级之外的任一级上述第一移位寄存器单元U1_N用于在上述具有第一时钟周期T1的一组时钟信号CLKA的驱动下将来自上一级移位寄存器单元U1_N-1的上一行的第一扫描信号GA_N-1延迟输出为本行的第一扫描信号GA_N。
类似地,本发明实施例中的第二移位寄存器12包括依次相连的多级第二移位寄存器单元(如图3中的U2_1、U2_2、…、U2_N-1、U2_N、…、U2_Lc),除第一级之外的任一级上述第二移位寄存器单元U2_N用于在上述具有第二时钟周期T2的一组时钟信号CLKB的驱动下将来自上一级移位寄存器单元U2_N-1的上一行的第二扫描信号GB_N-1延迟输出为本行的第二扫描信号GB_N。
基于上述设置,可以通过第一移位寄存器单元的级联实现上述第一移位寄存器的功能,并通过第二移位寄存器单元的级联实现上述第二移位寄存器的功能。
另外,本发明实施例中的逻辑运算器13包括多个子逻辑运算器(如图3中的U3_1、U3_2、…、U3_N-1、U3_N、…、U2_Lc),对于任意的N不小于2,子逻辑运算器U3_N与上述第一时钟信号CLK1相连,并与第一移位寄存器单元U1_N及第二移位寄存器单元U2_N相连,用于输出第N行的补偿信号SC_N。也就是说,任一子逻辑运算器都分别对应于一级上述第一移位寄存器单元和一级上述第二移位寄存器单元。
更具体地,图4是图3所述的扫描驱动电路中子逻辑运算器的电路结构图。参见图4,子逻辑运算器U3_N(N为不小于2的任意正整数)包括第一晶体管T1、第二晶体管T2、反相器13b和输出端子So,其中:
第一晶体管T1的栅极连接上述第二移位寄存器单元U2_N所输出的第二扫描信号GB_N,源极和漏极中的一个连接上述具有第三时钟周期T3的第一时钟信号CLK1,另一个连接上述输出端子So。
反相器13b的输入端连接上述第二移位寄存器单元U2_N所输出的第二扫描信号GB_N,输出端连接上述第二晶体管T2的栅极。
第二晶体管T2的源极和漏极中的一个连接上述第一移位寄存器单元U1_N所输出的第一扫描信号GA_N,另一个连接上述输出端子So。
在上述子逻辑运算器U3_N中,通过两个晶体管T1和T2实现了上述两个逻辑与运算,并通过输出端子So的连接关系实现了上述逻辑或运算,最终可以通过简单的电路结构实现上述逻辑运算器的功能。该电路中的每一器件均可以集成在阵列基板上,可以在制作流程中避免外接电路板上制作驱动芯片的工艺。
可以理解的是,图2中所示的电路结构同样可以用于构成一个子逻辑运算器,且图4所示出的电路结构可以视作图2所示出的逻辑门电路的一种具体实现方式。当然,基于图2所示出的结构,本领域技术人员还可以通过选择每一单元的具体电路结构得到其他形式下的子逻辑运算器,本发明对此不做限制。
在上述任意一种扫描驱动电路结构的基础上,上述具有第一时钟周期T1的一组时钟信号CLKA可以包括相位依次相差1/m个第一时钟周期的m个时钟信号CLKA_1、CLKA_2、……、CLKA_m;上述具有第二时钟周期T2的一组时钟信号CLKB包括相位依次相差1/n个第二时钟周期的n个时钟信号CLKB_1、CLKB_2、……、CLKB_n。其中,m和n均为大于等于2的整数。基于此,第一移位寄存器11与第二移位寄存器12均可以工作在多相时钟信号下,较单相时钟信号而言具有更高的可靠性。当然,上述具有第一时钟周期T1的一组时钟信号CLKA也可以仅包括一个时钟信号,上述具有第二时钟周期T2的一组时钟信号CLKB仅包括一个时钟信号,其并不影响本发明技术方案的实施。
具体地,上述第三时钟周期T3、上述m和上述n根据上述补偿信号的波形来进行设定。以m=2,n=8的情况为例,图5是本发明一个实施例中一种扫描驱动电路的电路时序图,参见图5:
上述第三时钟周期T3是上述第一时钟周期T1的一半,而第一时钟周期T1是上述第二时钟周期T2的四分之一。从而,在GB_1为高电平的期间,第一时钟信号CLK1会输出八个脉冲(因为第三时钟周期T3是第二时钟周期T2的八分之一),而SC_1在此期间就会与第一时钟信号CLK1具有相同的波形(也就是八个上述“第一类脉冲”)。而在适当的设置下,GB_1的下降沿可以与GA_1的上升沿对齐,从而使得SC_1包括与GA_1相应的一个脉冲(也就是一个上述“第二类脉冲”),从而形成如图5中SC_1所示的补偿信号波形。以上述过程为例,其他补偿信号的生成均是通过类似地过程来形成的。由此可见,第三时钟周期T3与第二时钟周期T2之间的比值决定了补偿信号中会具有多少个第一类脉冲(由第一时钟信号CLK1提供);CLKA中所有的时钟信号则会通过对第一移位寄存器11的驱动来决定补偿信号中会具有什么样的第二类脉冲。因此,本领域技术人员可以依次对上述扫描驱动电路中的各项参量进行调整以获得所需要的补偿信号。
需要说明的是,上述第三时钟周期T3需要小于第二时钟周期T2才能使补偿信号具有至少一个第一类脉冲,而满足这一条件的前提下第一时钟周期T1、第二时钟周期T2和第三时钟周期T3则可以根据需要任意设置。
另一方面,上述第一移位寄存器单元与上述第二移位寄存器单元可以具有相同的电路结构。举例来说,图6是本发明一个实施例中一种第一移位寄存器单元的电路结构图。参见图6,该第一移位寄存器单元U1_N包括第一薄膜晶体管M1、第二薄膜晶体管M2、第三薄膜晶体管M3、第四薄膜晶体管M4、第一电容Ca、第二电容Cb以及电阻R1。其中,M1可以在GA_N-1的高电平到来时开启,并上拉M3栅极处的电位;接下来M1、M2、M4均关闭而CLKA_1转为高电平时,第一电容Ca的电压保持作用下M3栅极处的电位被进一步上拉,同时可以使GA_N也转为高电平。而当GA_N+1转为高电平时,M2和M4就会处于开启状态下拉M3栅极处的电位以及GA_N处的电位,从而使得GA_N恢复为低电平。同时,第二电容Cb和电阻R1可以对输出信号进行滤波,实现GA_N处信号的稳定。由此,该第一移位寄存器单元U1_N可以完成一次“低电平-高电平-低电平”的输出,也就是“在上述具有第一时钟周期T1的一组时钟信号CLKA的驱动下将来自上一级移位寄存器单元U1_N-1的上一行的第一扫描信号GA_N-1延迟输出为本行的第一扫描信号GA_N”,其他移位寄存器单元同理。
而对应于图5中的电路时序,具有如6所示的电路结构的第一移位寄存器单元U1_1、U1_2、…、U1_N-1、U1_N、…、U1_Lc会依次连接CLKA_1、CLKA_2、CLKA_1、CLKA_2、……。而具有如6所示的电路结构的第二移位寄存器单元U2_1、U2_2、…、U2_N-1、U2_N、…、U2_Lc则会依次连接CLKB_1、CLKB_2、CLKB_3、……、CLKB_7、CLKB_8、CLKB_1、CLKB_2、CLKB_3、……。基于此,如图5所示的第一起始信号STV_A输入到U1_1的M1栅极上时,第一移位寄存器11就会如图5中GA_1、GA_2、GA_3所示的那样在CLKA_1和CLKA_2的驱动下逐行地输出第一扫描信号GA。而在如图5所示的第二起始信号STV_B输入到U2_1的M1栅极上时,第二移位寄存器12就会如图5中GB_1、GB_2、GB_3所示的那样在CLKB_1至CLKA_8的驱动下逐行地输出第二扫描信号GB。
基于同样的发明构思,图7是本发明一个实施例中一种扫描驱动电路的驱动方法的步骤流程图,该扫描驱动电路可以是上述任意一种的扫描驱动电路。参见图7,该方法包括:
步骤701:在第二时钟信号的一个上升沿之前向所述第二移位寄存器输入第一起始信号,以使所述第二移位寄存器开始逐行地输出第二扫描信号;所述第二时钟信号是所述第二移位寄存器所连接的一组时钟信号中的一个时钟信号;
步骤702:在所述第二时钟信号的所述上升沿之后向所述第一移位寄存器输入第二起始信号,以使所述第一移位寄存器开始逐行地输出第一扫描信号;任一行的所述第二扫描信号由第一电平转为第二电平的时刻不晚于该行的第一扫描信号开始输出的时刻。
可以看出,上述图5以及相关的记载可以视为本发明实施例的一种具体示例,在此不再赘述。
基于同样的发明构思,本发明实施例提供一种阵列基板,包括上述任意一种的扫描驱动电路。举例来说,该阵列基板可以是GOA(GateDriver On Array,阵列基板行驱动)类型的阵列基板,从而包括如图4所示的或非门电路的扫描驱动电路可以形成在该阵列基板上。由于该阵列基板包括上述任意一种的扫描驱动电路,因而可以解决同样的技术问题,达到类似的技术效果。
基于同样的发明构思,本发明实施例提供一种显示装置,包括上述任意一种的阵列基板(比如GOA类型的阵列基板),或者上述任意一种的扫描驱动电路(比如设置在阵列基板周边的电路板上)。需要说明的是,本实施例中的显示装置可以为:显示面板、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。由于该显示装置均包括上述任意一种的扫描驱动电路或上述任意一种的阵列基板,因而可以解决同样的技术问题,达到类似的技术效果。
由上述技术方案可知,本发明所提供的扫描驱动电路可以在合适的信号时序设置下生成具有特定波形的补偿信号。具体来说,补偿信号在部分时间内的波形与时钟信号的波形重合,在其他时间内的波形与扫描信号的波形重合,因而可以包括若干个第一类脉冲(来自时钟信号)和一个第二类脉冲(来自扫描信号),为多种OLED像素电路提供所需的补偿信号。
在本发明的描述中需要说明的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
本发明的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
类似地,应当理解,为了精简本发明公开并帮助理解各个发明方面中的一个或多个,在上面对本发明的示例性实施例的描述中,本发明的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该公开的方法解释呈反映如下意图:即所要求保护的本发明要求比在每个权利要求中所明确记载的特征更多的特征。更确切地说,如下面的权利要求书所反映的那样,发明方面在于少于前面公开的单个实施例的所有特征。因此,遵循具体实施方式的权利要求书由此明确地并入该具体实施方式,其中每个权利要求本身都作为本发明的单独实施例。
应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。
Claims (10)
1.一种扫描驱动电路,其特征在于,包括:
第一移位寄存器,所述第一移位寄存器连接具有第一时钟周期的一组时钟信号,用于在该组时钟信号的驱动下逐行地输出多行的第一扫描信号;
第二移位寄存器,所述第二移位寄存器连接具有第二时钟周期的另一组时钟信号,用于在该组时钟信号的驱动下逐行地输出多行的第二扫描信号;
逻辑运算器,所述逻辑运算器连接具有第三时钟周期的第一时钟信号,并与所述第一移位寄存器及所述第二移位寄存器相连,用于输出多行的补偿信号;任一行的补偿信号在本行的第二扫描信号为第一电平时与所述第一时钟信号具有同样的波形,在本行的第二扫描信号为第二电平时与本行的第一扫描信号具有同样的波形;所述第三时钟周期小于所述第二时钟周期。
2.根据权利要求1所述的扫描驱动电路,其特征在于,对应于任一行的补偿信号,所述逻辑运算器包括第一与运算单元、第二与运算单元、非运算单元以及或运算单元,
所述第一与运算单元连接所述第一时钟信号以及所述第二移位寄存器,用于对所述第一时钟信号和本行的第二扫描信号进行逻辑与运算,得到第一运算信号;
所述非运算单元连接所述第二移位寄存器,用于对本行的第二扫描信号进行逻辑非运算,得到第二运算信号;
所述第二与运算单元连接所述非运算单元以及所述第一移位寄存器,用于对本行的第一扫描信号和来自所述非运算单元的第二运算信号进行逻辑与运算,得到第三运算信号;
所述或运算单元连接所述第一与运算单元和第二与运算单元,用于对来自所述第一与运算单元的第一运算信号和来自所述第二与运算单元的第三运算信号进行逻辑或运算,得到本行的补偿信号。
3.根据权利要求1所述的扫描驱动电路,其特征在于,所述第一移位寄存器包括依次相连的多级第一移位寄存器单元,除第一级之外的任一级所述第一移位寄存器单元用于在所述具有第一时钟周期的一组时钟信号的驱动下将来自上一级移位寄存器单元的上一行的第一扫描信号延迟输出为本行的第一扫描信号;
所述第二移位寄存器包括依次相连的多级第二移位寄存器单元,除第一级之外的任一级所述第二移位寄存器单元用于在所述具有第二时钟周期的一组时钟信号的驱动下将来自上一级移位寄存器单元的上一行的第二扫描信号延迟输出为本行的第二扫描信号。
4.根据权利要求3所述的扫描驱动电路,其特征在于,所述逻辑运算器包括多个子逻辑运算器,任一所述子逻辑运算器分别对应于一级所述第一移位寄存器单元和一级所述第二移位寄存器单元;所述子逻辑运算器包括第一晶体管、第二晶体管、反相器和输出端子,
所述第一晶体管的栅极连接所述第二移位寄存器单元所输出的第二扫描信号,源极和漏极中的一个连接所述具有第三时钟周期的第一时钟信号,另一个连接所述输出端子;
所述反相器的输入端连接所述第二移位寄存器单元所输出的第二扫描信号,输出端连接所述第二晶体管的栅极;
所述第二晶体管的源极和漏极中的一个连接所述第一移位寄存器单元所输出的第一扫描信号,另一个连接所述输出端子。
5.根据权利要求3所述的扫描驱动电路,其特征在于,所述第一移位寄存器单元与所述第二移位寄存器单元具有相同的电路结构。
6.根据权利要求1至5中任意一项所述的扫描驱动电路,其特征在于,所述具有第一时钟周期的一组时钟信号包括相位依次相差1/m个第一时钟周期的m个时钟信号;
所述具有第二时钟周期的一组时钟信号包括相位依次相差1/n个第二时钟周期的n个时钟信号;
所述m和所述n均为大于等于2的整数。
7.根据权利要求6所述的扫描驱动电路,其特征在于,所述第三时钟周期、所述m和所述n根据所述补偿信号的波形进行设定。
8.一种如权利要求1至7中任意一项所述的扫描驱动电路的驱动方法,其特征在于,包括:
在第二时钟信号的一个上升沿之前向所述第二移位寄存器输入第一起始信号,以使所述第二移位寄存器开始逐行地输出第二扫描信号;所述第二时钟信号是所述第二移位寄存器所连接的一组时钟信号中的一个时钟信号;
在所述第二时钟信号的所述上升沿之后向所述第一移位寄存器输入第二起始信号,以使所述第一移位寄存器开始逐行地输出第一扫描信号;任一行的所述第二扫描信号由第一电平转为第二电平的时刻不晚于该行的第一扫描信号开始输出的时刻。
9.一种阵列基板,其特征在于,包括如权利要求1至7中任意一项所述的扫描驱动电路。
10.一种显示装置,其特征在于,包括如权利要求9所述的阵列基板或者如权利要求1至7中任意一项所述的扫描驱动电路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510217777.8A CN104766587B (zh) | 2015-04-30 | 2015-04-30 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
US15/101,184 US9837024B2 (en) | 2015-04-30 | 2015-09-24 | Scan driving circuit and driving method thereof, array substrate and display apparatus |
PCT/CN2015/090552 WO2016173197A1 (zh) | 2015-04-30 | 2015-09-24 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
EP15890572.9A EP3291215B1 (en) | 2015-04-30 | 2015-09-24 | Scanning driving circuit and driving method therefor, array substrate and display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510217777.8A CN104766587B (zh) | 2015-04-30 | 2015-04-30 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104766587A true CN104766587A (zh) | 2015-07-08 |
CN104766587B CN104766587B (zh) | 2016-03-02 |
Family
ID=53648373
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510217777.8A Active CN104766587B (zh) | 2015-04-30 | 2015-04-30 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9837024B2 (zh) |
EP (1) | EP3291215B1 (zh) |
CN (1) | CN104766587B (zh) |
WO (1) | WO2016173197A1 (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016173197A1 (zh) * | 2015-04-30 | 2016-11-03 | 京东方科技集团股份有限公司 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
CN107369414A (zh) * | 2017-09-21 | 2017-11-21 | 联想(北京)有限公司 | 一种控制方法、显示屏及电子设备 |
CN107978276A (zh) * | 2018-01-19 | 2018-05-01 | 昆山国显光电有限公司 | 级电路、扫描驱动器及显示装置 |
WO2019041584A1 (zh) * | 2017-09-04 | 2019-03-07 | 深圳市华星光电半导体显示技术有限公司 | 用于发光二极管显示的扫描驱动电路及显示面板 |
CN110011533A (zh) * | 2019-04-11 | 2019-07-12 | 京东方科技集团股份有限公司 | 倍压电路单元、多级倍压电路及其控制方法和存储介质 |
CN113763885A (zh) * | 2021-09-24 | 2021-12-07 | 京东方科技集团股份有限公司 | 显示面板、栅极驱动电路、移位寄存单元及其驱动方法 |
US20210407397A1 (en) * | 2020-06-30 | 2021-12-30 | Shanghai Tianma Am-Oled Co.,Ltd. | Shift register and shift register circuit thereof, display panel and electronic device |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10565935B2 (en) | 2017-09-04 | 2020-02-18 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | Scan driving circuit for OLED and display panel |
CN107731147B (zh) * | 2017-10-25 | 2020-03-31 | 深圳市华星光电半导体显示技术有限公司 | 扫描驱动器及扫描驱动器的驱动方法 |
KR102676642B1 (ko) | 2018-09-28 | 2024-06-21 | 삼성디스플레이 주식회사 | 표시 장치 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1677575A (zh) * | 2004-03-31 | 2005-10-05 | Lg.菲利浦Lcd株式会社 | 移位寄存器及其驱动方法 |
JP2009098429A (ja) * | 2007-10-17 | 2009-05-07 | Sony Corp | 表示装置と電子機器 |
CN103985362A (zh) * | 2013-10-31 | 2014-08-13 | 上海中航光电子有限公司 | 栅极驱动电路及液晶显示器件 |
CN104269134A (zh) * | 2014-09-28 | 2015-01-07 | 京东方科技集团股份有限公司 | 一种栅极驱动器、显示装置及栅极驱动方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4484065B2 (ja) * | 2004-06-25 | 2010-06-16 | 三星モバイルディスプレイ株式會社 | 発光表示装置,発光表示装置の駆動装置及び発光表示装置の駆動方法 |
KR100624317B1 (ko) * | 2004-12-24 | 2006-09-19 | 삼성에스디아이 주식회사 | 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법 |
KR100635500B1 (ko) * | 2005-05-24 | 2006-10-17 | 삼성에스디아이 주식회사 | 시프트 레지스터 및 이를 포함하는 유기 전계발광 표시장치 |
EP1777688B1 (en) * | 2005-10-21 | 2014-08-27 | InnoLux Corporation | Systems for controlling pixels |
KR100796137B1 (ko) * | 2006-09-12 | 2008-01-21 | 삼성에스디아이 주식회사 | 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치 |
JP5326850B2 (ja) * | 2009-06-18 | 2013-10-30 | セイコーエプソン株式会社 | 発光装置、発光装置の駆動方法および電子機器 |
TWI493557B (zh) * | 2011-04-28 | 2015-07-21 | Au Optronics Corp | 移位暫存器電路 |
CN104766587B (zh) * | 2015-04-30 | 2016-03-02 | 京东方科技集团股份有限公司 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
-
2015
- 2015-04-30 CN CN201510217777.8A patent/CN104766587B/zh active Active
- 2015-09-24 WO PCT/CN2015/090552 patent/WO2016173197A1/zh active Application Filing
- 2015-09-24 EP EP15890572.9A patent/EP3291215B1/en active Active
- 2015-09-24 US US15/101,184 patent/US9837024B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1677575A (zh) * | 2004-03-31 | 2005-10-05 | Lg.菲利浦Lcd株式会社 | 移位寄存器及其驱动方法 |
JP2009098429A (ja) * | 2007-10-17 | 2009-05-07 | Sony Corp | 表示装置と電子機器 |
CN103985362A (zh) * | 2013-10-31 | 2014-08-13 | 上海中航光电子有限公司 | 栅极驱动电路及液晶显示器件 |
CN104269134A (zh) * | 2014-09-28 | 2015-01-07 | 京东方科技集团股份有限公司 | 一种栅极驱动器、显示装置及栅极驱动方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016173197A1 (zh) * | 2015-04-30 | 2016-11-03 | 京东方科技集团股份有限公司 | 扫描驱动电路及其驱动方法、阵列基板、显示装置 |
US9837024B2 (en) | 2015-04-30 | 2017-12-05 | Boe Technology Group Co., Ltd. | Scan driving circuit and driving method thereof, array substrate and display apparatus |
WO2019041584A1 (zh) * | 2017-09-04 | 2019-03-07 | 深圳市华星光电半导体显示技术有限公司 | 用于发光二极管显示的扫描驱动电路及显示面板 |
CN107369414A (zh) * | 2017-09-21 | 2017-11-21 | 联想(北京)有限公司 | 一种控制方法、显示屏及电子设备 |
CN107369414B (zh) * | 2017-09-21 | 2020-02-21 | 联想(北京)有限公司 | 一种控制方法、显示屏及电子设备 |
CN107978276A (zh) * | 2018-01-19 | 2018-05-01 | 昆山国显光电有限公司 | 级电路、扫描驱动器及显示装置 |
CN107978276B (zh) * | 2018-01-19 | 2019-08-23 | 昆山国显光电有限公司 | 级电路、扫描驱动器及显示装置 |
CN110011533A (zh) * | 2019-04-11 | 2019-07-12 | 京东方科技集团股份有限公司 | 倍压电路单元、多级倍压电路及其控制方法和存储介质 |
US20210407397A1 (en) * | 2020-06-30 | 2021-12-30 | Shanghai Tianma Am-Oled Co.,Ltd. | Shift register and shift register circuit thereof, display panel and electronic device |
CN113763885A (zh) * | 2021-09-24 | 2021-12-07 | 京东方科技集团股份有限公司 | 显示面板、栅极驱动电路、移位寄存单元及其驱动方法 |
WO2023045668A1 (zh) * | 2021-09-24 | 2023-03-30 | 京东方科技集团股份有限公司 | 显示面板、栅极驱动电路、移位寄存单元及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
EP3291215A4 (en) | 2018-10-17 |
EP3291215B1 (en) | 2020-09-09 |
CN104766587B (zh) | 2016-03-02 |
EP3291215A1 (en) | 2018-03-07 |
US20170124955A1 (en) | 2017-05-04 |
WO2016173197A1 (zh) | 2016-11-03 |
US9837024B2 (en) | 2017-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104766587B (zh) | 扫描驱动电路及其驱动方法、阵列基板、显示装置 | |
CN104700806B (zh) | 一种移位寄存器、栅极驱动电路、显示面板及显示装置 | |
CN102881248B (zh) | 栅极驱动电路及其驱动方法和显示装置 | |
CN205282054U (zh) | 一种移位寄存器单元、栅极驱动电路及显示面板 | |
CN202838908U (zh) | 栅极驱动电路、阵列基板和显示装置 | |
CN103413531B (zh) | 一种移位寄存器单元、栅极驱动电路及显示器件 | |
CN104299589B (zh) | 移位寄存器单元电路、移位寄存器、驱动方法及显示装置 | |
CN105096902A (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
CN105469738A (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
CN104835476A (zh) | 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板 | |
CN104952417A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
CN103985366B (zh) | 栅极驱动电路、阵列基板及显示装置 | |
CN104252853A (zh) | 移位寄存器单元及驱动方法、栅极驱动电路及显示器件 | |
CN103093825B (zh) | 一种移位寄存器及阵列基板栅极驱动装置 | |
CN104732939A (zh) | 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法 | |
CN104809978A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN103915074B (zh) | 一种移位寄存器单元、栅极驱动装置和显示面板 | |
CN105047172A (zh) | 移位寄存器、栅极驱动电路、显示屏及其驱动方法 | |
CN104835466B (zh) | 扫描驱动电路、阵列基板、显示装置及驱动方法 | |
CN103106881A (zh) | 一种栅极驱动电路、阵列基板及显示装置 | |
CN105976749A (zh) | 一种移位寄存器、栅极驱动电路及显示面板 | |
CN102708779A (zh) | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 | |
CN102930814A (zh) | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 | |
CN102867475A (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
CN105096808A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
EXSB | Decision made by sipo to initiate substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |