CN104620311B - 存储器控制装置和便携终端 - Google Patents
存储器控制装置和便携终端 Download PDFInfo
- Publication number
- CN104620311B CN104620311B CN201380046534.1A CN201380046534A CN104620311B CN 104620311 B CN104620311 B CN 104620311B CN 201380046534 A CN201380046534 A CN 201380046534A CN 104620311 B CN104620311 B CN 104620311B
- Authority
- CN
- China
- Prior art keywords
- mentioned
- time point
- during
- period
- write activity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/60—Memory management
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/001—Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Multimedia (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Controls And Circuits For Display Device (AREA)
- Image Input (AREA)
Abstract
本发明的存储器控制装置具备:判定部(34),其判定在危险期间内是否存在写入动作的开始时点;以及延迟控制部(32),其在写入动作的开始时点被判定为存在于危险期间内的情况下,使写入动作和读出动作中的动作速度较快的一方动作的开始时点延迟规定的延迟期间。
Description
技术领域
本发明涉及对帧存储器写入从主处理器传输的数据,将写入到该帧存储器的数据读出并向LCD(Liquid Crystal Display:液晶显示器)等显示面板传输的存储器控制装置、具备该存储器控制装置的便携终端、存储器控制程序以及记录有该存储器控制程序的计算机可读取的记录介质。
背景技术
一般地,在从主处理器(以下,简单地称为“主机”)向LCD等显示面板传输图像数据的情况下,图像数据是在暂时保存到LCDC(LCD Controller:LCD控制器)内的帧存储器(以下,简单地称为“存储器”)后向显示面板输出。由此,在没有显示数据的更新时,无需从主机传输图像数据。
然而,在如播放视频这样的无缝处理中,从主机向LCDC(帧缓冲器)输入(写入)图像数据和从LCDC向显示面板输出(读出)图像数据是大致同时并行地进行的。
因此,在无法完全补偿图像数据的传输速度的差异的情况下,会发生向显示面板输出存储在存储器中的不完整的图像数据的所谓的撕裂(Tearing)的图像数据的超越现象。另外,发生了撕裂时的不完整的图像数据向显示面板的输出会成为图像显示时的闪烁的原因。
作为抑制这种撕裂的现有技术,有专利文献1所公开的帧率转换装置。该帧率转换装置具备:存储器控制单元,其对共用的存储器进行数据的输入输出;超越预测单元,其预测会发生数据超越存储器的输入输出的帧;以及存储器写入控制单元,其在由超越预测单元预测出会发生超越的情况下,停止向存储器的写入。
另一方面,在专利文献2中公开了用于更新缓冲区的方法。该方法是用于通过第1处理器与第2处理器之间的通信链接来传送定时信息的方法。另外,在该方法中,通信链接为休眠模式,为了将定时信息传送到第2处理器而在第1处理器中调度时间事件。另外,在该方法中,在时间事件发生时使利用第1处理器的链接唤醒开始,在第2处理器中检测链接唤醒,使用检测出的链接唤醒定时,按所传送的定时信息使第1处理器与第2处理器同步化。
现有技术文献
专利文献
专利文献1:日本公开专利公报“特开2005-124167号(2005年05月12日公开)”
专利文献2:日本公开专利公报“特开2011-41290号(2011年02月24日公开)”
发明内容
发明要解决的问题
然而,上述现有技术中存在以下的问题。
以往,如上所述,在仅单帧的帧缓冲器中同时并行地进行写入和读出。因此,在显示用的帧缓冲器中,无法使显示输出用的读出定时停止。因此,在上述专利文献等所记载的技术中:
(1)一直等到预测为不会发生撕裂的定时为止,才开始写入,或者
(2)在预测为会发生撕裂的定时要开始写入的情况下,只能放弃写入。
例如,在上述(1)的情况下,每次主机更新显示用的图像数据时,均要等到安全的定时为止,在最坏的情况下,有可能发生最大为1帧的等待时间。另外,其弊端是,在用于更新图像数据的数据传输结束之前,无法将主机侧的帧缓冲器释放,因此存在以下问题:即使将主机侧设为双缓冲区结构,在到开始生成下下次的图像数据之前也需要等待时间,从而成为发生丢帧的原因。另外,即使在接下来没有图像数据的更新的情况下,在传输结束之前也无法使主机侧的动作停止,因此还存在一定时间内会白白消耗功率的问题。
另一方面,在上述(2)的情况下,只能放弃写入,因此存在会发生丢帧的问题。
本发明是鉴于上述现有的问题而完成的,其目的在于,提供能够避免丢帧,使主机在等待时间时的功率消耗等浪费的消耗功率减小的存储器控制装置等。
用于解决问题的方案
为了解决上述的问题,本发明的一方式所涉及的存储器控制装置是执行对帧存储器写入从主机传输的数据的写入动作和将写入到上述帧存储器的上述数据读出并传输给显示控制部的读出动作的存储器控制装置,其特征在于,具备:判定部,其在作为上述读出动作的从开始至结束的期间的读出期间的长度和作为上述写入动作的从开始至结束的期间的写入期间的长度不同的情况下,判定在至少基于上述读出期间与上述写入期间之差而预先决定的危险期间内是否存在上述写入动作的开始时点;以及延迟部,其在上述判定部判定为上述写入动作的开始时点存在于上述危险期间内的情况下,使上述读出动作和上述写入动作中的动作速度较快的一方动作的上述开始时点延迟基于上述读出期间与上述写入期间之差而预先决定的规定的延迟期间。
发明效果
根据本发明的一方式,起到如下效果:能够避免丢帧,使主机在等待时间时的功率消耗等浪费的消耗功率减小。另外,虽然是附带性效果,但在主机想要呈现显示的时刻能无等待时间地呈现显示,因此,还起到如下效果:使动态图像的帧之间的时间波动消失,使运动抖动(Motion Judder)现象消失。
通过以下所示的记载将充分了解本发明的其它目的、特征、以及优点。另外,在参照附图的以下的说明中将明白本发明的优点。
附图说明
图1是示出本发明中的存储器控制装置的一实施方式的框图。
图2是示出本发明中的便携终端(具备上述存储器控制装置)的一实施方式的框图。
图3是示出上述存储器控制装置的动作的例子的时序图,(a)示出写入动作的开始时点不在危险期间内的情况下的动作的例子,(b)示出写入动作的开始时点在危险期间内的情况下的动作的例子,(c)示出写入动作的开始时点在从危险期间结束后至读出动作的结束时点之间的情况下的动作的例子,(d)示出与预定的读出动作的开始时点大致同时地开始从主机向LCD控制器的数据传输时的动作的一例。
图4是示出上述存储器控制装置的动作的例子的时序图,(a)示出与预定的读出动作的开始时点大致同时地开始从主机向LCD控制器的数据传输时的动作的另一例,(b)示出其又一例。
图5是示出上述存储器控制装置的动作的例子的时序图,(a)示出REQ信号等的传输的开始请求时点不在危险期间内的情况下的动作的例子,(b)示出REQ信号等的传输的开始请求时点在危险期间内的情况下的动作的例子。
图6是示出上述存储器控制装置的动作的例子的时序图,(a)示出REQ信号等的传输的开始请求时点在从危险期间结束后至读出动作的结束时点之间的情况下的动作的例子,(b)示出在即将到达预定的读出动作的开始时点之前存在REQ信号等的传输的开始请求时点的情况下的动作的一例,(c)示出其另一例。
图7是关于上述存储器控制装置的动作,示出自动休眠驱动的动作的一例的时序图。
图8是示出上述存储器控制装置的动作的流程的流程图,(a)是示出主机侧的握手(handshake)控制的一例的流程图,(b)是示出LCD控制器侧的握手控制的一例的流程图。
图9是示出上述存储器控制装置的动作的流程的流程图,(a)是示出主机侧的握手控制的另一例的流程图,(b)是示出LCD控制器侧的握手控制的另一例的流程图。
图10是示出上述存储器控制装置的动作的流程的流程图,(a)是示出主机侧的握手控制的又一例的流程图,(b)是示出LCD控制器侧的握手控制的又一例的流程图。
图11是关于上述存储器控制装置的动作,示出LCD控制器侧的延迟控制的一例的流程图。
图12是关于上述存储器控制装置的动作,示出LCD控制器侧的延迟控制的另一例的流程图。
具体实施方式
基于图1~图12,如下说明本发明的一实施方式。对于在以下的特定的项目中说明的构成以外的构成,有时根据需要而省略说明,但在其它项目中已说明的情况下,与其构成是相同的。另外,为了便于说明,对于与各项目所示的部件具有相同的功能的部件,标注相同的附图标记,适当省略其说明。
〔图像传输系统1〕
首先,基于图1,对作为本发明的一实施方式的图像传输系统1进行说明。图1是示出图像传输系统1的构成的框图。
如图1所示,图像传输系统1具备主处理器2、LCD控制器3和LCD4。本实施方式的图像传输系统1是执行对后述的帧存储器31写入从主处理器2传输的图像数据(数据)的写入动作和将写入到帧存储器31的图像数据读出并传输给LCD4的读出动作的装置。此外,在本说明书中,从图像传输系统1将LCD4除外的方式也相当于本发明的存储器控制装置的一实施方式。
(主处理器2)
主处理器2是装置主体(例如,图2所示的便携终端10等)的主处理器(CPU;CentralProcessing Unit:中央处理单元),掌管装置主体的全面控制(处理),并且将传输给LCD4的图像数据和REQ(Request:请求)信号等各种信号、handshake标志和BTA(Bus Turnaround;总线占有权)等各种控制指令以及VSS(Vertical Sync Start:垂直同步开始)数据包和BS(Blanking Start:消隐开始)数据包等各种数据包等提供(传输)给LCD控制器3。
(LCD控制器3)
LCD控制器3进行从图像数据的输入输出机构、主处理器2传输的图像数据向帧存储器31的写入动作和从帧存储器31将图像数据读出并传输给LCD4的读出动作等各种处理。
如图1所示,LCD控制器3至少具备帧存储器31、延迟控制部(延迟部)32、期间控制部(期间调整部)33、判定部(判定单元)34、控制寄存器35。
(帧存储器31)
帧存储器31是能够存储从主处理器2传输的1帧的图像数据的图像存储器。
(延迟控制部32)
延迟控制部32用于在通过后述的判定部34判定为写入动作的开始时点存在于后述的规定的危险期间内的情况下,使读出动作和写入动作中的动作速度较快的一方动作的开始时点延迟后述的规定的延迟期间。在此,读出期间Tout是读出动作从开始至结束的期间。另一方面,写入期间Tin是写入动作从开始至结束的期间。
(期间控制部33)
其次,基于图1和图7,对期间控制部33的动作进行说明。图7是示出自动休眠驱动的动作的一例的时序图。
期间控制部33用于调整图像数据的读出动作的每1帧期间的前廊期间(设定VF期间;垂直前廊期间)的长度。此外,期间控制部33的动作的详细内容后述。在此,所谓“前廊期间”,是指从垂直消隐期间开始到垂直同步信号开始为止的期间。
如果没有主处理器2的图像数据的更新,则本实施方式的期间控制部33能够以如下方式调整后述的前廊期间VF(n):从最小值VF(min)至最大值VF(max)为止按每个VF(step)帧周期使VF期间增加VF(inc)。另一方面,如果有主处理器2的图像数据的更新,则本实施方式的期间控制部33使前廊期间VF(n)回到最小值VF(min)。此外,若设VF(inc)=0,则也能够将设定VF期间在每1帧始终设为恒定值。
更具体地说,如图7所示,能够以使得VF(n)=VF(n-1)+VF(inc)〔n为整数;VF(inc)为VF的增量〕的关系成立的方式调整“前廊期间”的长度。另外,VF(step)是固定的VF(n)的每1帧的连续输出次数。
例如,在图7所示的(A)中,示出固定为VF(0)=VF(min)且VF(step)=2的情况,VF(min)的前廊期间连续2次地输出。
另外,在图7所示的(B)中,示出固定为VF(1)=VF(0)+VF(inc)=VF(min)+VF(inc)且VF(step)=2的情况,VF(1)的前廊期间连续2次地输出。
而且,在图7所示的(C)中,示出固定为VF(2)=VF(1)+VF(inc)且VF(step)=2的情况,VF(2)的前廊期间连续2次地输出。此外,若设VF(inc)=0,则VF期间在每1帧始终为恒定值。
(判定部34)
判定部34除了在读出期间Tout的长度和写入期间Tin的长度不同的情况下判定在危险期间内是否存在写入动作的开始时点以外,还用于进行写入动作的开始时点是否在从危险期间的开始时点或者危险期间的结束时点至读出动作的结束时点之间等各种判定处理。
(控制寄存器35)
控制寄存器35用于存储来自主处理器2的各种控制指令或将所存储的控制指令发送给主处理器2。作为控制指令,可举出各部(电路)的参数设定等所使用的各种数据,例如图像大小、行大小、频率、传输等待时间、用于算出危险期间的规定值等。例如,作为控制寄存器35交付给主处理器2的控制指令的例子,能够示例出后述的handshake标志等。
(LCD4)
LCD4(显示控制部)用于显示从主处理器2通过LCD控制器3传输的图像数据。
此外,本实施方式的LCD4例如是使用了氧化物半导体的液晶面板(以下记为“氧化物半导体液晶面板”。氧化物例如为含有铟、镓、锌的氧化物等)。
〔图像传输系统1的特征性动作〕
(写入期间Tin>读出期间Tout的情况)
其次,基于图3、图4和图11,对在写入期间Tin>读出期间Tout的情况下的图像传输系统1的特征性动作进行说明。首先,在说明图像传输系统1的特征性动作之前,对以下的动作的说明中重要的用语的定义进行说明。
所谓“危险期间”(图中用“危险”示出),是指以读出动作的结束时点为基准,至少基于读出期间Tout与写入期间Tin之差而预先决定的期间。此外,在此,之所以说“至少”,是考虑了危险期间=(读出期间Tout与写入期间Tin之差)+(规定的余量)的情况。不过,在以下的说明中,为了简单,设危险期间=|读出期间Tout-写入期间Tin|=写入期间Tin-读出期间Tout来进行说明。
另外,所谓“延迟期间”,是指基于读出期间Tout与写入期间Tin之差而预先决定的期间。此外,优选“延迟期间”为大于或等于读出期间Tout与写入期间Tin之差的期间。例如,也可以是“延迟期间”=|读出期间Tout-写入期间Tin|+(规定的余量)=写入期间Tin-读出期间Tout+(规定的余量)。此外,以下,为了简单,设“延迟期间”=|读出期间Tout-写入期间Tin|=写入期间Tin-读出期间Tout来进行说明。
(是否在危险期间内的判定和延迟控制的流程)
图3是示出图像传输系统1的动作的例的时序图。
首先,图3的(a)示出写入动作的开始时点(用该图所示的“DSI输入”的向下箭头所指的位置示出的时点或者接收到必定在后述的图像数据的写入动作之前传输的信息的时点)不在危险期间内的情况下的动作的例子。另一方面,图3的(b)示出写入动作的开始时点在危险期间内的情况下的动作的例子。
图3的(b)所示的例子示出读出动作的动作速度>写入动作的动作速度的情况下(写入期间Tin>读出期间Tout的情况)的动作。此时,在判定部34判定为写入动作的开始时点存在于危险期间内的情况下,本实施方式的延迟控制部32使生成向LCD控制器3传输图像数据时的行地址的行计数器暂时停止上述延迟期间,由此,使读出动作的开始时点〔该图的用“TG DE(定时发生器(Timing Generator)的数据使能(Data Enable))”示出的脉冲的上升时点〕延迟。
由此,在读出动作的动作速度>写入动作的动作速度的情况下,读出动作的开始时点被延迟至少包含大致与其差对应的期间=|读出期间Tout-写入期间Tin|的规定的延迟期间,从而能避免在出现撕裂的可能性高的期间开始读出。
(写入动作的开始时点在从危险期间结束后至读出动作的结束时点之间的情况下的流程)
其次,图3的(c)示出写入动作的开始时点在从危险期间结束后至读出动作的结束时点之间的情况下的动作的例子。
在判定部34判定为写入动作的开始时点存在于从危险期间的结束时点至图像数据的前帧的图像数据的读出动作的结束时点之间的情况下,图1所示的期间控制部33缩短前廊期间(设定VF期间)的长度,由此,将图像数据的读出动作的开始时点提前。
据此,能够将所写入的数据在经过尽可能短的时间后输出。
另一方面,在判定部34未判定为写入动作的开始时点存在于从危险期间的结束时点至图像数据的前帧的图像数据的读出动作的结束时点之间的情况下,图1所示的期间控制部33使前廊期间的长度与前帧的长度相同或者比前帧长(参照图7和上述的期间控制部33的动作说明)。据此,在没有数据写入的情况下,能够自动地成为低消耗功率。
(与预定的读出开始时点大致同时地开始传输图像数据时的流程)
其次,图3的(d)示出与预定的读出动作的开始时点大致同时地开始从主处理器2向LCD控制器3传输图像数据时的动作的一例。
在此,是写入动作的开始时点为表示读出动作的开始的垂直同步信号的开始时点之后且为读出动作的开始之前的情况。在该情况下也是与图3的(b)的情况同样,判断为写入动作的开始时点在危险期间内,使行计数器的动作暂时停止延迟期间。在该情况下,虽然也能防止撕裂,但输出的垂直同步信号的宽度或者后廊期间会延长延迟期间的量,而在这样的情况下,会成为使得后级的电路特别是LCD4内的LCD驱动电路(未图示)误动作的原因。这样,有时不希望VP(垂直同步信号的宽度)和VB(垂直后廊期间)发生变动,而VP期间和VB期间不发生变动且能够享有本发明的效果的实施方式在以下的图4中示出。
其次,图4是示出图像传输系统1的动作的另一例的时序图。另外,图4的(a)示出与预定的读出动作的开始时点大致同时地开始从主机向LCD控制器3传输数据时的动作的另一例,图4的(b)示出其又一例。
在此,首先,将“危险期间”设定得稍短。具体地说,“危险期间”被设定为从读出动作的结束时点回溯了写入期间的长度而得到的时点至垂直同步信号Vsync的开始时点为止的期间。
另外,延迟控制部32以使得写入动作的垂直同步信号的宽度(VP)与垂直后廊期间(VB)之和〔VP+VB(in)〕的期间比读出动作的垂直同步信号的宽度与垂直后廊期间之和〔VP+VB(out)〕的期间长的方式,使写入动作的开始时点延迟。
具体地说,在图4的(a)所示的例子中,使从DSI输入的开始时点(写入动作的开始时点)至图像传输开始为止的期间=VP+VB(in),以使得VP+VB(in)>VP+VB(out)的方式设定了定时。
另一方面,在图4的(b)所示的例子中,延长将从控制寄存器35发送给主处理器2的handshake标志从“1”变更为“0”为止的期间的长度,由此,在VP+VB(out)的期间内,不开始主处理器2的图像数据的传输而进行待机。
据此,既能够防止撕裂,又能够避免输出的垂直后廊期间和垂直同步信号脉冲期间发生变动。
(延迟控制的整个流程)
其次,基于图11,对写入期间Tin>读出期间Tout的情况下的LCD控制器3侧的延迟控制的整个流程进行说明。图11是关于图像传输系统1的动作,示出LCD控制器3侧的延迟控制的一例的流程图。
在该图所示的步骤S71(以下,简单地记为“S71”)中,LCD控制器3等待来自主处理器2的图像输入开始事件的发生而前进至S72。所谓“图像输入开始事件”,例如是接收必定在图像数据的写入动作之前传输的信息。在本实施方式中,作为其一例,对该信息为MIPI(Mobile Industry Processor Interface:移动行业处理器接口)视频模式的DSI(DisplaySerial Interface:显示串行接口)视频模式中的VSS(Vertical Sync Start:垂直同步开始)数据包的情况进行说明,但不限于此。
例如,作为“必定在数据的写入动作之前传输的信息”的具体例子,除此之外,还能够示例出MIPI指令模式的DCS(display command set:显示指令集)指令中的write memorystart(写入存储器开始)指令、并行/LVDS(Low-Voltage Differential Signaling:低电压差分信号)输入中的垂直同步信号Vsync的开始、DP(Display Port:显示端口)中的BS(Blanking Start:消隐开始)数据包等。
在S72中,判定部34判定写入动作的开始时点(图3、4所示的DSI输入的向下的箭头的时点)是否在从危险期间的开始时点至读入动作的结束时点之间。其结果是,在写入动作的开始时点在从危险期间的开始时点至读入动作的结束时点之间的情况下,前进至S73(“是”)。另一方面,在写入动作的开始时点不在从危险期间的开始时点至读入动作的结束时点之间的情况下,前进至S74(“否”)。
在S73中,期间控制部33将上述的设定VF期间变更为VF(n)=VF(min),前进至S74。
在S74中,判定部34判定写入动作的开始时点(图3、4所示的DSI输入的向下的箭头的时点)是否在危险期间内。其结果是,在写入动作的开始时点在危险期间内的情况下,前进至S75(“是”)。另一方面,在写入动作的开始时点不在危险期间内的情况下,返回S71(“否”)。
在S75中,延迟控制部32使生成将图像数据传输给LCD控制器3时的行地址的行计数器暂时停止上述的延迟期间,由此使读出动作的开始时点延迟,因此前进至S76。
在S76中,图像传输系统1待机上述的延迟期间和设定VF期间的量。
在经过上述的延迟期间后且经过设定VF期间后,前进至S77。
在S77中,延迟控制部32解除行计数器的暂时停止,使行计数器的动作重新开始。
(写入期间Tin<读出期间Tout的情况)
其次,基于图5、图6、图8~图10和图12,对写入期间Tin<读出期间Tout的情况下的图像传输系统1的特征性动作进行说明。
在以下的说明中,设“危险期间”=|读出期间Tout-写入期间Tin|=读出期间Tout-写入期间Tin来进行说明,但不限于此。例如,也可以是“危险期间”=(读出期间Tout-写入期间Tin)+(规定的余量)。
(是否在危险期间内的判定和延迟控制的流程)
图5是示出图像传输系统1的动作的例的时序图。
首先,图5的(a)示出High(高电平)的REQ信号(REQ=High)不在危险期间内的情况下的动作的例子。另一方面,图5的(b)示出REQ=High在危险期间内的情况下的动作的例子。
图5的(b)所示的例子示出读出动作的动作速度<写入动作的动作速度的情况下(写入期间Tin<读出期间Tout的情况下)的动作。
如该图所示,在判定部34判定为REQ=High存在于危险期间内的情况下,在图1所示的主处理器2和LCD控制器3之间的规定的顺序控制中,将针对后述的请求信息的、许可信息的授受延迟至不是危险期间为止,由此,使写入动作的开始时点延迟。
例如,在图5的(b)所示的例子中,
(1)延长从将后述的handshake标志的值设为“1”至使其回到“0”为止的期间,
(2)延长将HVBLK脉冲信号设为“High”至使其回到“Low(低电平)”为止的期间,
(3)延长HVBLK信号的“High”的时间,
(4)延长从REQ=Low→High的请求信息至返回ACK=Low→High的许可信息为止的期间,通过(1)至(4)等控制,使写入动作的开始时点延迟。
由此,在读出动作的动作速度<写入动作的动作速度(写入期间Tin<读出期间Tout)的情况下,写入动作的开始时点被延迟危险期间的时间,从而能避免在出现撕裂的可能性高的期间开始写入。
此外,所谓“规定的顺序控制”,是指如下控制:当在主处理器2和LCD控制器3之间,针对请求写入动作的开始的请求信息的、许可写入动作的开始的许可信息的授受结束时,开始从主处理器2向帧存储器31传输数据。更具体地说,能够列举出:基于控制寄存器35的轮询(polling;handshake标志)的顺序控制;基于MIPI指令模式的总线轮转(BusTurnAround)功能(BTA;总线占有权)的顺序控制;基于REQ(Request:请求)信号/ACK(acknowledge:确认)信号的顺序控制;基于在危险期间内不变化(切换)的HVBLK脉冲信号的顺序控制;基于通过电平来通知危险期间的HVBLK电平信号的顺序控制;使用基于非同步总线的情况下的非同步总线等待功能的顺序控制,使从主处理器2向帧缓冲器31的写入动作的开始等待的控制。
另外,所谓“轮询(polling)”,是指如下通信和处理方式:在通信、软件中,为了避免竞争,或判断(监视)发送和接收的准备状况,或将处理同步,对多个设备、程序依次定期地进行询问,在满足一定的条件的情况下进行发送和接收或进行处理。
而且,作为“请求信息/许可信息”的例子,能够示例出上述的handshake标志、总线占有权(BTA)、REQ信号/ACK信号、HVBLK脉冲信号、HVBLK电平信号等。以下,对这些“请求信息/许可信息”的例子的详细内容进行说明。
(handshake标志)
主处理器2在要传输图像数据时,使控制寄存器35的handshake标志的值从“0”变为“1”,向LCD控制器3传递请求信息。另一方面,接收到请求信息的LCD控制器3在做好来自主处理器2的数据传输的准备时,使控制寄存器35的handshake标志从“1”回到“0”,向主处理器2传递许可信息。主处理器2在传递请求信息后通过轮询来监视控制寄存器35的handshake标志,一旦识别出已接收到许可信息后,主处理器2就开始向LCD控制器3传输图像数据。通常,通过调整从handshake标志的值变为“1”至回到“0”为止的期间,能够使写入动作的开始时点(DSI输入的开始时点)延迟。
图8的(a)是示出主处理器2侧的握手控制的一例(控制寄存器35的情况)的流程图,图8的(b)是示出LCD控制器3侧的握手控制的一例(控制寄存器35的情况)的流程图。
如图8的(a)所示,在要进行图像数据的更新(画面更新)的情况下,前进至S11。在S11中,主处理器2使控制寄存器35的handshake标志的值从“0”变为“1”,将请求信息传递给LCD控制器3,前进至S12。
在S12中,主处理器2确认handshake标志的值是否为“1”。其结果是,在handshake标志的值为“1”的情况下,返回S12。另一方面,在handshake标志的值不为“1”的情况下(为“0”的情况),前进至S13,开始向LCD控制器3传输图像数据。
其次,如图8的(b)所示,在S21中待机至图像数据的写入请求信息(handshake标志=“1”)到来,一旦请求信息到来后,就前进至S22。
在S22中,判定部34判定写入请求的时点是否在危险期间内。其结果是,在写入请求的时点在危险期间内的情况下,返回S22(“是”)。在危险期间的时间内一直停留于S22,在变为不是危险期间的时点前进至S23(“否”)。
在S23中,控制寄存器35将handshake标志的值设为“0”,许可主处理器2进行传输。
(BTA)
主处理器2在要传输图像数据时,使用BTA功能将总线占有权交给LCD控制器3,将请求信息传递给LCD控制器3。接收到请求信息的LCD控制器3在做好来自主处理器2的数据传输的准备时,将TE(Tearing Effect:撕裂效果)事件发送给主处理器2,将总线占有权返还给主处理器2,传递许可信息。主处理器2一旦识别出已接收到许可信息后,就开始数据传输。
图9的(a)是示出主处理器2侧的握手控制的一例(BTA的情况)的流程图,图9的(b)是示出LCD控制器3侧的握手控制的一例(BTA的情况)的流程图。
如图9的(a)所示,在要进行图像数据的更新(画面更新)的情况下,前进至S31。在S31中,主处理器2将总线占有权交付给LCD控制器3,前进至S32。
在S32中,确认主处理器2是否已从LCD控制器3接收到TE事件。其结果是,在主处理器2已从LCD控制器3接收到TE事件的情况下,前进至S33(“是”)。另一方面,在主处理器2未从LCD控制器3接收到TE事件的情况下,返回S32。
在S33中,主处理器2开始向LCD控制器3传输图像数据。
其次,如图9的(b)所示,在S41中,LCD控制器3待机至从主处理器2接收到总线占有权为止,然后前进至S42。
在S42中,判定部34判定写入请求的时点是否在危险期间内。其结果是,在写入请求的时点在危险期间内的情况下,返回S42(“是”)。在危险期间的时间内一直停留于S42,在变为不是危险期间的时点,前进至S43(“否”)。
在S43中,LCD控制器3向主处理器2发送TE事件,将总线占有权返还给主处理器2。
(REQ信号/ACK信号)
其次,基于图10,对使用了REQ信号/ACK信号的握手控制的流程进行说明。
图10的(a)是示出主处理器2侧的握手控制的一例(REQ信号/ACK信号的情况)的流程图,图10的(b)是示出LCD控制器3侧的握手控制的一例(REQ信号/ACK信号的情况)的流程图。
如图10的(a)所示,在要进行图像数据的更新(画面更新)的情况下,前进至S51。在S51中,主处理器2将REQ信号设为High(REQ=High)并将其发送给LCD控制器3,前进至S52。
在S52中,主处理器2从LCD控制器3确认ACK信号是否为Low(ACK=Low)。其结果是,若ACK=Low,则返回S52(“是”)。另一方面,若ACK≠Low(即,ACK=High),则前进至S53(“否”)。
在S53中,主处理器2使REQ信号回到REQ=Low,前进至S54。
在S54中,主处理器2开始向LCD控制器3传输图像。
其次,如图10的(b)所示,在S61中,LCD控制器3待机至从主处理器2接收到REQ=High为止,然后前进至S62。
在S62中,当从主处理器2接收到REQ=High时,判定部34判定写入请求的时点是否在危险期间内。其结果是,在写入请求的时点在危险期间内的情况下,返回S62(“是”)。在危险期间的时间内一直停留于S62,在变为不是危险期间的时点,前进至S63(“否”)。
在S63中,LCD控制器3将ACK信号设为High(ACK=High)并将其发送给主处理器2,前进至S64。
在S64中,LCD控制器3等待来自主处理器2的VSS数据包的发送,然后前进至S65。
在S65中,LCD控制器3使ACK信号回到Low(ACK=Low)。
(HVBLK脉冲信号)
LCD控制器3按预先决定的周期输出从上升到High至返回到Low为止的期间为极短的时间的单发的HVBLK脉冲信号,在危险期间维持HVBLK脉冲信号=High,经过危险期间后,返回HVBLK脉冲信号=Low。主处理器2等待HVBLK脉冲信号的边缘(下降)并确认电平,一旦确认了边缘(Low)后,就开始传输图像数据。
(HVBLK电平信号)
LCD控制器3在危险期间维持HVBLK电平=High,在其它期间以HVBLK电平=Low进行电平输出。主处理器2对HVBLK电平进行轮询(监视),若HVBLK电平=Low,则开始传输图像数据。
(写入动作的开始时点在从危险期间结束后至读出动作的结束时点之间的情况下的流程)
其次,图6的(a)示出写入动作的开始时点在从危险期间结束后至读出动作的结束时点之间的情况下的动作的例子。
在判定部34判定为写入动作的开始时点存在于从危险期间的结束时点至图像数据的前帧的图像数据的读出动作的结束时点之间的情况下,图1所示的期间控制部33缩短前廊期间(设定VF期间)的长度,由此,将图像数据的读出动作的开始时点提前。此外,在本实施方式中,设定VF期间设定为最小值VF(min)。据此,能够将所写入的图像数据在经过尽可能短的时间后输出。
另一方面,在判定部34未判定为写入动作的开始时点存在于从危险期间的结束时点至图像数据的前帧的图像数据的读出动作的结束时点之间的情况下,图1所示的期间控制部33使前廊期间的长度与前帧的长度相同或者比前帧长。据此,在没有数据写入的情况下,能够自动地成为低消耗功率。
(与预定的读出开始时点大致同时地发送REQ信号时的流程)
其次,图6的(b)是示出图像传输系统1的动作的另一例的时序图。另外,图6的(b)示出在即将到达预定的读出动作的开始时点之前从主处理器2对LCD控制器3发送REQ=High时的动作的例子,图6的(c)示出其又一例。
在图6的(b)中,是写入动作的开始时点为表示读出动作的开始的垂直同步信号的开始时点之后且为读出动作的开始之前的情况。在该情况下也是与图5的(a)的情况同样,判断为写入动作的开始请求的时点不在危险期间内,主处理器2立刻接收许可信息。其后,主处理器2开始图像传输,但在开始该图像传输之前,读出动作的开始预定定时已到来的情况下,暂时停止行计数器,LCD控制器3等待主处理器2开始图像传输。一旦来自主处理器2的数据传输开始后,LCD控制器3重新开始行计数器动作,开始读入动作。在该情况下,虽然也能防止撕裂,但输出的垂直同步信号的宽度或者后廊期间会延长延迟期间的量,而在这样的情况下,会成为使后级的电路特别是LCD4内的LCD驱动电路误动作的原因。这样,有时不希望VP(垂直同步信号的宽度)和VB(垂直后廊期间)发生变动,而VP期间和VB期间不发生变动且能够享有本发明的效果的实施方式在以下的图6的(c)中示出。
在此,首先,将“危险期间”设定得稍长。具体地说,“危险期间”被设定为从垂直同步信号Vsync的开始时点至从读出动作的结束时点回溯了写入期间的长度而得到的时点为止的期间。
另外,延迟控制部32使写入动作的开始时点延迟危险期间的量。
具体地说,在图6的(c)所示的例子中,
(1)延长从将后述的handshake标志的值设为“1”至使其回到“0”为止的期间,
(2)延长从将HVBLK脉冲信号设为“High”至使其回到“Low”为止的期间,
(3)延长HVBLK信号的“High”的时间,
(4)延长从REQ=Low→High的请求信息至返回ACK=Low→High的许可信息为止的期间,通过(1)至(4)等控制,使写入动作的开始时点延迟。
据此,既能够防止撕裂,又能够避免输出的垂直后廊期间和垂直同步信号脉冲期间发生变动。
(延迟控制的整个流程)
其次,基于图12,对写入期间Tin<读出期间Tout的情况下的LCD控制器3侧的延迟控制的整个流程进行说明。图12是关于图像传输系统1的动作,示出LCD控制器3侧的延迟控制的一例的流程图。
在该图所示的S81中,等待来自主处理器2的图像输入开始请求,并等待至不是危险期间为止,然后将许可信息返回给主处理器2,前进至S82。在S82中,LCD控制器3等待来自主处理器2的图像输入开始事件(例如,必定在图像数据的写入动作之前传输的信息的授受)的发生,然后前进至S83。在本实施方式中,作为其一例,说明该信息为MIPI视频模式的DSI视频模式中的VSS数据包的情况,但不限于此。
在S83中,判定部34判定写入动作的开始时点(图5的(a)和图5的(b)所示的DSI输入的向下的箭头的时点)是否在危险期间内。其结果是,在写入动作的开始时点在危险期间内的情况下,前进至S84(“是”)。另一方面,在写入动作的开始时点不在危险期间内的情况下,返回S81(“否”)。
在S84中,延迟控制部32使生成将图像数据传输给LCD控制器3时的行地址的行计数器暂时停止,由此,使读出动作的开始时点延迟,前进至S85。
在S85中,判定部34待机至确认图像数据输入的开头的时点为止,前进至S86。
在S86中,延迟控制部32解除行计数器的暂时停止,使行计数器的动作重新开始,返回S81。
如上所示,在写入期间Tin<读出期间Tout的情况下,也可以通过上述的握手控制和行计数器的暂时停止来进行延迟控制。在该情况下,虽然能防止撕裂,但输出的垂直同步信号的宽度或者后廊期间会延长延迟期间的量,有时不希望如此,而如图6的(c)所示,只要以包含VP期间和VB期间的方式将危险期间设定得较长,就能够不使VP期间和VB期间发生变动地防止撕裂。
(图像传输系统1的效果)
根据图像传输系统1,在读出动作的动作速度>写入动作的动作速度的情况下,读出动作的开始时点被延迟基于与其差对应的期间(=读出期间与写入期间之差)而预先决定的规定的延迟期间。另一方面,在读出动作的动作速度<写入动作的动作速度的情况下,写入动作的开始时点被延迟基于大致与其差对应的期间而预先决定的规定的延迟期间。因此,能避免在出现撕裂的可能性高的期间开始写入动作或者读出动作。从而,能够在危险期间以外不产生等待时间地避免撕裂,因此,主处理器2更新图像数据时,不需要每次都使图像数据的传输待机至安全的定时为止。因此,不会像以往那样产生浪费的等待时间。
另外,由于不产生浪费的等待时间,因此,不会像以往那样发生丢帧或消耗如主处理器2在等待时间时的功率消耗那样的浪费的消耗功率。
据此,能够避免丢帧,使主处理器2在等待时间时的功率消耗等浪费的消耗功率减小。
另外,虽然是附带性效果,但在主处理器2想要呈现显示的时刻能无等待时间地呈现显示,因此,还起到如下效果:使动态图像的帧之间的时间波动消失,使运动抖动现象消失。
〔便携终端10〕
其次,基于图2,对作为本发明的另一实施方式的便携终端10进行说明。图2是示出具备上述的图像传输系统1的便携终端10的整体构成的框图。
该图所示,便携终端10除了具备上述的图像传输系统1以外,还具备SDRAM、闪存(Flash Memory)、相机传感器、相机ISP、RF、模拟基带、Bluetooth(注册商标)、WLAN、GPS(Global Positioning System:全球定位系统)、DTV调谐器、键、各种传感器等,但图像传输系统1以外的构成与本发明的本质没有太大关系,因此,在此省略说明。
(便携终端10的效果)
本实施方式的便携终端10具备上述的图像传输系统1,因此能够实现如下便携终端:能够避免丢帧,使主处理器2在等待时间时的功率消耗等浪费的消耗功率减小。
〔基于软件的实现例〕
最后,图像传输系统1的各功能块特别是LCD控制器3的各功能块可以通过形成于集成电路(IC芯片)上的逻辑电路以硬件方式实现,也可以使用CPU(Central ProcessingUnit:中央处理单元)以软件方式实现。
在后一种情况下,图像传输系统1具备执行实现各功能的程序的指令的CPU、存储有上述程序的ROM(Read Only Memory:只读存储器)、展开上述程序的RAM(Random AccessMemory:随机存取存储器)、存储上述程序和各种数据的存储器等存储装置(记录介质)等。并且,本发明的目的也可以通过以下方式达到:将以计算机可读取的方式记录有作为实现上述的功能的软件的图像传输系统1的控制程序的程序代码(可执行程序、中间代码程序、源程序)的记录介质提供给上述图像传输系统1,该计算机(或者CPU、MPU)将记录介质所记录的程序代码读出并执行。
作为上述记录介质,能够使用非暂时性有形介质(non-transitory tangiblemedium),例如磁带、盒带等带类,包含软(フロッピー(注册商标))盘/硬盘等磁盘、CD-ROM/MO/MD/DVD/CD-R等光盘的盘类,IC卡(包含存储卡)/光卡等卡类,掩模ROM/EPROM/EEPROM(注册商标)/闪存ROM等半导体存储器类,或者PLD(Programmable logic device:可编程逻辑设备)、FPGA(Field Programmable Gate Array:现场可编程门阵列)等逻辑电路类等。
另外,也可以将图像传输系统1构成为能与通信网络连接,通过通信网络提供上述程序代码。该通信网络只要能传输程序代码即可,没有特别限定。例如,例如能利用互联网、内联网、外联网、LAN、ISDN、VAN、CATV通信网、虚拟专用网(virtual private network)、电话线路网、移动通信网、卫星通信网等。另外,构成该通信网络的传输介质只要是能传输程序代码的介质即可,也不限于特定的构成或者种类的介质。例如,能利用IEEE1394、USB、电力线传送、有线电视线路、电话线、ADSL(Asymmetric Digital Subscriber Line:非对称数字用户线)线路等有线,也能利用如IrDA、远程控制这样的红外线、Bluetooth(注册商标)、IEEE802.11无线、HDR(High Data Rate:高数据传输率)、NFC(Near Field Communication:近场通信)、DLNA(Digital Living Network Alliance:数字生活网络联盟)(注册商标)、便携式电话网、卫星线路、地面波数字网等无线。此外,本发明也能通过以电子传输的方式将上述程序代码具体化的嵌入于载波的计算机数据信号的方式实现。
〔总结〕
本发明的方式1所涉及的存储器控制装置是执行对帧存储器写入从主机传输的数据的写入动作和将写入到上述帧存储器的上述数据读出并传输给显示控制部的读出动作的存储器控制装置,优选该存储器控制装置具备:判定部,其在作为上述读出动作的从开始至结束的期间的读出期间的长度和作为上述写入动作的从开始至结束的期间的写入期间的长度不同的情况下,判定在至少基于上述读出期间与上述写入期间之差而预先决定的危险期间内是否存在上述写入动作的开始时点;以及延迟部,其在上述判定部判定为上述写入动作的开始时点存在于上述危险期间内的情况下,使上述读出动作和上述写入动作中的动作速度较快的一方动作的上述开始时点延迟基于上述读出期间与上述写入期间之差而预先决定的规定的延迟期间。
根据上述构成,判定部在读出期间的长度和写入期间的长度不同的情况下,判定在预先决定的危险期间内是否存在写入动作的开始时点。另外,延迟部在写入动作的开始时点被判定为存在于危险期间内的情况下,使读出动作和写入动作中的动作速度较快的一方动作的开始时点延迟基于读出期间与写入期间之差而预先决定的规定的延迟期间。
由此,在读出动作的动作速度>写入动作的动作速度的情况下,读出动作的开始时点被延迟基于与其差对应的期间(=读出期间与写入期间之差)而预先决定的规定的延迟期间。另一方面,在读出动作的动作速度<写入动作的动作速度的情况下,写入动作的开始时点被延迟基于大致与其差对应的期间而预先决定的规定的延迟期间。因此,能避免在出现撕裂的可能性高的期间开始写入动作或者读出动作。从而,能够在危险期间以外不产生浪费的等待时间地避免撕裂,因此,主机更新数据时,不需要每次都使数据的传输待机至安全的定时为止。因此,不会像以往那样产生等待时间。
另外,由于不产生等待时间,因此,不会像以往那样发生丢帧或消耗如主机在等待时间时的功率消耗那样的浪费的消耗功率。
据此,能够避免丢帧,使主机在等待时间时的功率消耗等浪费的消耗功率减小。
另外,虽然是附带性效果,但在主机想要呈现显示的时刻能无等待时间地呈现显示,因此,还起到如下效果:使动态图像的帧之间的时间波动消失,使运动抖动现象消失。
在此,所谓“危险期间”,是指(以读出动作的结束时点为基准,)至少基于读出期间与写入期间之差而预先决定的期间。此外,之所以说“至少”,是考虑了危险期间=(读出期间与写入期间之差)+(规定的余量)的情况。
另外,所谓“延迟期间”,是基于读出期间与写入期间之差而预先决定的期间。此外,优选“延迟期间”是大于或等于读出期间与写入期间之差的期间,例如,可以是“延迟期间”=(读出期间与写入期间之差),也可以是“延迟期间”=(读出期间与写入期间之差)+(规定的余量)。
另外,本发明的方式2所涉及的存储器控制装置也可以是:在上述方式1中,在上述读出动作的动作速度比上述写入动作的动作速度快的情况下,上述危险期间被设定为从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点至上述读出动作的开始时点为止的期间,上述延迟部在上述写入动作的开始时点被判定为存在于上述危险期间内的情况下,使生成将上述数据传输给上述显示控制部时的行地址的行计数器暂时停止上述延迟期间,由此使上述读出动作的开始时点延迟。
根据上述的构成,在读出动作的动作速度>写入动作的动作速度的情况下且写入动作的开始时点被判定为存在于危险期间内的情况下,使行计数器暂时停止上述延迟期间,由此使读出动作的开始时点延迟。
由此,在读出动作的动作速度>写入动作的动作速度的情况下,读出动作的开始时点被延迟至少包含大致与其差对应的期间的规定的延迟期间,从而能避免在出现撕裂的可能性高的期间开始读出。
另外,本发明的方式3所涉及的存储器控制装置也可以是:在上述方式1中,在上述写入动作的动作速度比上述读出动作的动作速度快的情况下,上述危险期间被设定为从上述读出动作的开始时点至从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点为止的期间,上述延迟部在上述写入动作的开始时点被判定为存在于上述危险期间内的情况下,当在上述主机和上述显示控制部之间,针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受结束时,在开始从上述主机向上述帧存储器传输上述数据的顺序控制中,使针对上述请求信息的上述许可信息的授受延迟至不是上述危险期间为止,由此使上述写入动作的开始时点延迟。
根据上述的构成,在读出动作的动作速度<写入动作的动作速度的情况下且写入动作的开始时点被判定为存在于危险期间内的情况下,在主机和显示控制部之间的规定的顺序控制中,使请求信息和许可信息的授受中的至少任一方延迟至不是上述危险期间为止,由此使写入动作的开始时点延迟。
由此,在读出动作的动作速度<写入动作的动作速度的情况下,写入动作的开始时点被延迟至不是危险期间为止,从而能避免在出现撕裂的可能性高的期间开始写入。
此外,所谓“规定的顺序控制”,是指如下控制:当在主机和显示控制部之间,针对请求写入动作的开始的请求信息的、许可开始上述写入动作的许可信息的授受结束时,开始从主机向帧存储器传输上述数据。更具体地说,能够列举出:基于控制寄存器的轮询(polling;handshake标志)的顺序控制;基于MIPI(Mobile Industry ProcessorInterface:移动行业处理器接口)指令模式的BTA(Bus Turnaround:总线轮转;总线占有权)的顺序控制;基于REQ(Request:请求)信号/ACK(acknowledge:确认)信号的顺序控制、基于在危险期间内不变化(切换)的脉冲信号的顺序控制;基于通过电平来通知危险期间的电平信号的顺序控制;使用基于非同步总线的情况下的非同步总线等待功能的顺序控制,使从主机向帧缓冲器的写入动作的开始等待的控制。
另外,所谓“轮询(polling)”,是指如下通信和处理方式:在通信、软件中,为了避免竞争,或判断发送和接收的准备状况,或将处理同步,对多个设备、程序依次定期地进行询问,在满足一定的条件的情况下进行发送和接收或进行处理。
作为“请求信息/许可信息”的例子,能够示例出handshake标志、总线占有权(BTA)、REQ信号/ACK信号、脉冲信号、电平信号等。
另外,本发明的方式4所涉及的存储器控制装置也可以是:在上述方式3中,上述判定部还判定在从上述主机和上述显示控制部之间进行了针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受的时点至开始从上述主机向上述帧存储器传输上述数据为止的期间是否存在上述读出动作的开始时点,上述延迟部在上述判定部判定为上述读出动作的开始时点存在于从针对上述请求信息的、上述许可信息的授受结束的时点至开始传输上述数据为止的期间的情况下,使生成将上述数据传输给上述显示控制部时的行地址的行计数器暂时停止至开始传输上述数据为止。
根据上述构成,在读出动作的开始时点被判定为存在于从针对请求信息的、许可信息的授受结束的时点至开始传输数据为止的期间的情况下,使行计数器暂时停止至开始传输上述数据为止。由此,能够避免在开始写入数据之前,该数据已开始被读出。
另外,本发明的方式5所涉及的存储器控制装置也可以是:在上述方式2中,上述判定部在上述危险期间内在接收到必定在上述数据的写入动作之前传输的信息的时点,判定为在上述危险期间内开始了上述数据的写入动作。
根据上述构成,能够避免在开始读出数据之前已开始写入数据。
在此,作为“必定在数据的写入动作之前传输的信息”的具体例子,能够示例出MIPI视频模式的DSI(Display Serial Interface:显示串行接口)视频模式中的VSS(Vertical Sync Start:垂直同步开始)数据包、MIPI指令模式的DCS(display commandset:显示命令集)指令中的开始写入存储器(write memory start)指令、并行/LVDS(Low-Voltage Differential Signaling:低电压差分信号)输入中的垂直同步信号Vsync的开始、DP(Display Port:显示端口)中的BS(Blanking Start:消隐开始)数据包等。
另外,本发明的方式6所涉及的存储器控制装置也可以是:在上述方式1~5的任一方式中,具备对上述数据的上述读出动作的每1帧期间的前廊期间的长度进行调整的期间调整部,上述判定部判定在从上述危险期间的结束时点至上述数据的前帧的数据的读出动作的结束时点为止的期间是否存在上述写入动作的开始时点,上述期间调整部在上述判定部判定为上述写入动作的开始时点存在于从上述危险期间的结束时点至上述数据的前帧的数据的读出动作的结束时点为止的期间的情况下,使上述前廊期间的长度与前帧的长度相同或者比前帧短,由此将上述数据的读出动作的开始时点提前,在上述判定部未判定为上述写入动作的开始时点存在于从上述危险期间的结束时点至上述数据的前帧的数据的读出动作的结束时点为止的期间的情况下,使上述前廊期间的长度与前帧的长度相同或者比前帧长。
根据上述构成,判定部判定在从危险期间的结束时点至数据的前帧的数据的读出动作的结束时点为止的期间是否存在写入动作的开始时点。另外,期间调整部在写入动作的开始时点被判定为存在于从危险期间的结束时点至数据的前帧的数据的读出动作的结束时点为止的期间的情况下,使前廊期间的长度与前帧的长度相同或者比前帧短,由此将上述数据的读出动作的开始时点提前。另一方面,在判定部未判定为写入动作的开始时点存在于从危险期间的结束时点至数据的前帧的数据的读出动作的结束时点为止的期间的情况下,使前廊期间的长度与前帧的长度相同或者比前帧长。由此,能够将所写入数据在经过尽可能短的时间后输出。另外,在没有数据写入的情况下,能够自动地成为低消耗功率。
另外,本发明的方式7所涉及的存储器控制装置也可以是:在上述方式1~6的任一方式中,上述判定部判定在从上述危险期间的结束时点至上述读出动作的结束时点为止的期间是否存在上述写入动作的开始时点,上述延迟部在上述判定部判定为上述写入动作的开始时点存在于从上述危险期间的结束时点至上述读出动作的结束时点为止的期间的情况下,使上述读出动作的开始时点延迟上述延迟期间。
根据上述构成,判定部判定在从危险期间的结束时点至读出动作的结束时点为止的期间是否存在写入动作的开始时点。另外,延迟部在写入动作的开始时点被判定为存在于从危险期间的结束时点至读出动作的结束时点为止的期间的情况下,使读出动作的开始的时点延迟延迟期间。
由此,能够避免在数据的写入结束之前该数据的读出已结束。
另外,本发明的方式8所涉及的存储器控制装置也可以是:在上述方式2中,在上述读出动作的动作速度比上述写入动作的动作速度快的情况下,上述危险期间被设定为从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点至垂直同步信号的开始时点为止的期间,上述延迟部以使得上述写入动作的垂直前廊期间与垂直同步信号脉冲期间之和的期间比上述读出动作的垂直前廊期间与垂直同步信号脉冲期间之和的期间长的方式,使上述写入动作的开始时点延迟。
根据上述构成,危险期间被设定为从读出动作的结束时点回溯了写入期间的长度而得到的时点至垂直同步信号的开始时点为止的期间。另外,延迟部以使得写入动作的垂直后廊期间与垂直同步信号脉冲期间之和的期间比读出动作的垂直后廊期间与垂直同步信号脉冲期间之和的期间长的方式,使写入动作的开始时点延迟。由此,既能够防止撕裂,又能够避免输出的垂直后廊期间和垂直同步信号脉冲期间发生变动。
另外,本发明的方式9所涉及的存储器控制装置也可以是:在上述方式2中,在上述读出动作的动作速度比上述写入动作的动作速度快的情况下,上述危险期间被设定为从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点至垂直同步信号的开始时点为止的期间,当在上述主机和上述显示控制部之间,针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受结束时,开始从上述主机向上述帧存储器传输上述数据。
根据上述构成,危险期间被设定为从读出动作的结束时点回溯了写入期间的长度而得到的时点至垂直同步信号的开始时点为止的期间。另外,当在主机和显示控制部之间,针对请求写入动作的开始的请求信息的、许可写入动作的开始的许可信息的授受结束时,开始从主机向帧存储器传输上述数据。由此,既能够防止撕裂,又能够避免输出的垂直后廊期间和垂直同步信号脉冲期间发生变动。
另外,本发明的方式10所涉及的存储器控制装置也可以是:在上述方式3中,在上述写入动作的动作速度比上述读出动作的动作速度快的情况下,上述危险期间被设定为从垂直同步信号的开始时点至从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点为止的期间,当在上述主机和上述显示控制部之间,针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受结束时,开始从上述主机向上述帧存储器传输上述数据。
根据上述构成,危险期间被设定为从垂直同步信号的开始时点至从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点为止的期间。另外,当在主机和显示控制部之间,针对请求写入动作的开始的请求信息的、许可写入动作的开始的许可信息的授受结束时,开始从主机向帧存储器传输数据。由此,既能够防止撕裂,又能够避免输出的垂直后廊期间和垂直同步信号脉冲期间发生变动。
优选本发明的方式11所涉及的便携终端具备上述方式1~10中任一方式的存储器控制装置。
根据上述构成,能够实现如下便携终端:能够避免丢帧,使主机在等待时间时的功率消耗等浪费的消耗功率减小。
此外,上述存储器控制装置中的各部也可以分别通过计算机来实现,在该情况下,通过使计算机作为上述各部进行动作来利用计算机实现上述存储器控制装置的存储器控制程序和记录有该存储器控制程序的计算机可读取的记录介质也在本发明的范畴内。
〔本发明的另一种表述〕
本发明还能够如下表述。
即,本发明的(始终可更新的)帧缓冲器可以是:预先设定为图像输入速度比图像输出速度快或慢,在图像输入速度比向液晶的输出速度慢的情况下,在预先设定的“危险期间”内开始了图像输入的情况下,使输出行计数器根据图像输入定时暂时停止。由此,无论何时开始图像输入,均不发生撕裂。
另外,本发明的帧缓冲器也可以是:在图像输入速度比图像输出速度快的情况下,在预先设定的“危险期间”内要开始图像输入时,等待至过了危险期间之后,主机侧进行握手。由此,不发生撕裂地开始图像输入,在危险期间以外不等待。
另外,本发明的帧缓冲器也可以是:在与输出开始定时大致同时地要开始图像输入时,为了在图像输入前可靠地停止图像数据的读出动作,使用实际的图像数据到来之前的各种触发,将图像的读出及时停止(寸止め)。例如,通过将MIPI视频模式的情况下VSS(VSync Start:垂直同步开始)数据包、MIPI指令模式的情况下DCS指令的开始写入存储器(write memory start)指令、并行/LVDS输入的情况下Vsync信号的开始、DP(DisplayPort:显示端口)的情况下BS(Blanking Start:消隐开始)数据包等设为触发,能够可靠地防止撕裂。
另外,本发明的帧缓冲器也可以是:使用基于寄存器轮询的握手、MIPI指令模式的情况下基于总线轮转(BusTurnAround)功能的握手、基于REQ/ACK信号的握手、基于在危险期间内不切换的脉冲信号的握手、基于通过电平通知危险期间的电平信号的握手、非同步总线的情况下基于非同步等待功能的握手作为图像输入速度比图像输出速度快的情况下的握手方法,使图像输入的开始等待。
为了驱动使用了氧化物半导体的液晶面板(以下记为“氧化物半导体液晶面板”。氧化物例如为含有铟、镓、锌的氧化物等),也可以是使图像输出定时的垂直同步期间的前廊期间在没有图像输入时自动地按每一帧增加设定的量,逐渐使图像输出周期变慢,在发生了图像输入之后立即将VF期间重置为最小设定期间。由此,在有画面更新时立即使其反映到显示中,在没有画面更新时自动地使液晶驱动周期变慢,实现自动地降低消耗功率的功能。此外,在使用背光源自动控制等需要使显示输出一段时间的功能的情况下,也可以将自动使周期变慢的功能关闭。
另外,本发明的帧缓冲器也可以是:在图像输入速度比向液晶的输出速度慢的情况下,将在从危险期间的结束时点至图像输出结束为止的期间开始图像传输作为重置设定VF期间的条件,等待预先设定的延迟期间之后开始图像数据的读出动作。由此,能够可靠地在画面更新后立即使其反映到液晶显示中,还能够防止撕裂。
如上所示,本发明的帧缓冲器为如下方式:在图像输入速度比向液晶的输出速度慢的情况下,无论何时开始图像输入,均不发生撕裂。由此,能够防止丢帧,能够延长使主机侧休眠的时间,能够降低整体的消耗功率。
另外,在图像输入速度比图像输出速度快的情况下,通过使主机侧进行握手,也能够不发生撕裂,缩短等待时间。
而且,也可以在有画面更新时立即使其反映到显示中,在没有画面更新时自动地使液晶驱动周期变慢。由此,实现自动地降低消耗功率的功能。由此,能够自动控制适合氧化物半导体液晶面板的驱动方法。
另外,也可以使用背光源自动控制等。
(自动休眠驱动)
另外,本发明的帧缓冲器也可以是:在没有图像输入时,从VF(min)至VF(max)为止,按每个VF(step)帧周期使设定VF期间增加VF(inc)(自动休眠驱动)。
另外,本发明的帧缓冲器也可以是:在有图像输入后立即将设定VF期间变更为VF(min)(自动刷新)。
另外,本发明的帧缓冲器也可以是:在图像处理电路中使用时等,固定为VF(min)的模式(通常刷新)。
(输入速度基准)
另外,本发明的帧缓冲器也可以是:设定为“Tin>Tout”或“Tin<Tout”(输入快或慢的基准)。
(图像输入慢时)
另外,本发明的帧缓冲器也可以是:将预定读出期间的跟前“Tin-Tout+余量”设定为危险期间(设定输出TG基准、危险期间)。
另外,本发明的帧缓冲器也可以是:一旦在“危险期间中”开始图像传输后,就从输出TG的行计数器停止、输出延迟设定等待向VP转移(计数器停止基准)。
另外,本发明的帧缓冲器也可以是:在图像输入开始的判定为DSI视频模式的情况下,转向VSS数据包(从接收到VSS至开始图像输入为止停止行计数器)(及时停止触发;MIPI视频模式)。
另外,本发明的帧缓冲器也可以是:在图像输入开始的判定为DSI指令模式的情况下,转向开始写入存储器(write memory start)指令(从开始写入存储器(write memorystart)指令至开始图像输入为止停止行计数器)(及时停止触发;MIPI指令模式)。
另外,本发明的帧缓冲器也可以是:在图像输入开始的判定为并行/LVDS的情况下,转向Vsync的开始(从Vsync的开始至开始图像输入为止停止行计数器)(及时停止触发;并行/LVDS)。
另外,本发明的帧缓冲器也可以是:在图像输入开始的判定为DP的情况下,转向BS数据包(从BS数据包至开始图像输入为止停止行计数器)(及时停止触发;DP)。
另外,本发明的帧缓冲器也可以是:一旦在“危险期间结束~图像输出结束”的期间内开始图像传输后,从输出延迟设定等待(且经过VF(min)期间后)向VP转移(自动刷新基准)。
另外,本发明的帧缓冲器也可以是:在开始图像输入后,进行“Tin-Tout+余量”的输出延迟设定(设定输出延迟)。
另外,本发明的帧缓冲器也可以是:将“危险期间”的结束定时设定到输出TG的Vsync的开始为止,以使得VP+VB(in)>VP+VB(out)的方式设定定时。
另外,本发明的帧缓冲器也可以是:将“危险期间”的结束定时设定到输出TG的Vsync的开始为止,通过VP+VB(out)的期间寄存器握手使主机等待。
(图像输入快时)
另外,本发明的帧缓冲器也可以是:将预定读出期间的前一半“Tin-Tout+余量”设定为危险期间(危险期间设定)。
另外,本发明的帧缓冲器也可以是:以使得发送侧进行握手,在“危险期间”内不开始传输图像数据的方式进行控制(握手控制)。
另外,本发明的帧缓冲器也可以是:从REQ信号至ACK信号后,一旦直至有图像输入为止的图像的读出定时到来后,就停止行计数器,通过开始图像输入来重新开始(等待ACK后的输出)。
另外,本发明的帧缓冲器也可以是:在主机写入handshake=1后,如果不是“危险期间”,则使handshake=0(清零),主机进行寄存器轮询而根据handshake=0开始传输图像数据(寄存器握手)。
另外,本发明的帧缓冲器也可以是:一旦在“危险期间”内开始传输图像数据后,就通过总线轮转(Bus Turnaround)功能使传输的开始等待(通过BTA等待<MIPI指令模式>)。
另外,本发明的帧缓冲器也可以是:在主机输出REQ=High后,如果不是危险期间,则在输出ACK=1后,主机进行端子轮询而根据ACK=1开始传输图像数据(REQ/ACK信号)。
另外,本发明的帧缓冲器也可以是:使危险期间=High,并且以设定周期进行脉冲输出,主机进行边缘等待+电平确认,然后开始传输图像数据(脉冲信号)。
另外,本发明的帧缓冲器也可以是:使危险期间=High,并且以Low进行电平输出,主机进行电平轮询,然后开始传输图像数据(电平信号)。
〔附记事项〕
本发明不限于上述各实施方式,能在权利要求所示的范围内进行各种变更。即,将在不同的实施方式中分别公开的技术手段适当组合而得到的实施方式也包含于本发明的技术范围内。而且,通过将各实施方式中分别公开的技术手段组合,能够得到新的技术特征。
工业上的可利用性
本发明能够应用于执行对帧存储器写入从主处理器传输的数据的写入动作和将写入到帧存储器的数据读出并传输给显示面板的读出动作的存储器控制装置等。
附图标记说明
1 图像传输系统
2 主处理器
3 LCD控制器
4 LCD
10 便携终端
31 帧存储器
32 延迟控制部(延迟部)
33 期间控制部(期间调整部)
34 判定部(判定单元)
35 控制寄存器
Tin 写入期间
Tout 读出期间
Claims (12)
1.一种存储器控制装置,执行对帧存储器写入从主机传输的数据的写入动作和将写入到上述帧存储器的上述数据读出并传输给显示控制部的读出动作,其特征在于,具备:
判定部,其在作为上述读出动作的从开始至结束的期间的读出期间的长度和作为上述写入动作的从开始至结束的期间的写入期间的长度不同的情况下,判定在至少基于上述读出期间与上述写入期间之差而预先决定的危险期间内是否存在上述写入动作的开始时点;以及
延迟部,其在上述判定部判定为上述写入动作的开始时点存在于上述危险期间内的情况下,使上述读出动作和上述写入动作中的动作速度较快的一方动作的上述开始时点延迟基于上述读出期间与上述写入期间之差而预先决定的规定的延迟期间。
2.根据权利要求1所述的存储器控制装置,其特征在于,
在上述读出动作的动作速度比上述写入动作的动作速度快的情况下,
上述危险期间
被设定为从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点至上述读出动作的开始时点为止的期间,
上述延迟部
在上述写入动作的开始时点被判定为存在于上述危险期间内的情况下,
使生成将上述数据传输给上述显示控制部时的行地址的行计数器暂时停止上述延迟期间,由此使上述读出动作的开始时点延迟。
3.根据权利要求1所述的存储器控制装置,其特征在于,
在上述写入动作的动作速度比上述读出动作的动作速度快的情况下,
上述危险期间
被设定为从上述读出动作的开始时点至从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点为止的期间,
上述延迟部
在上述写入动作的开始时点被判定为存在于上述危险期间内的情况下,
当在上述主机和上述显示控制部之间,针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受结束时,在开始从上述主机向上述帧存储器传输上述数据的顺序控制中,
使针对上述请求信息的、许可信息的授受延迟至不是上述危险期间为止,由此使上述写入动作的开始时点延迟。
4.根据权利要求3所述的存储器控制装置,其特征在于,
上述判定部还
判定在从上述主机和上述显示控制部之间进行了针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受的时点至开始从上述主机向上述帧存储器传输上述数据为止的期间,是否存在上述读出动作的开始时点,
上述延迟部
在上述判定部判定为上述读出动作的开始时点存在于从针对上述请求信息的、上述许可信息的授受结束的时点至开始传输上述数据为止的期间的情况下,使生成将上述数据传输给上述显示控制部时的行地址的行计数器暂时停止至开始传输上述数据为止。
5.根据权利要求2所述的存储器控制装置,其特征在于,
上述判定部
在上述危险期间内在接收到必定在上述数据的写入动作之前传输的信息的时点,判定为在上述危险期间内开始了上述数据的写入动作。
6.根据权利要求1至5中的任一项所述的存储器控制装置,其特征在于,
具备对上述数据的上述读出动作的每1帧期间的前廊期间的长度进行调整的期间调整部,
上述判定部
判定在从上述危险期间的结束时点至上述数据的前帧的数据的读出动作的结束时点为止的期间是否存在上述写入动作的开始时点,
上述期间调整部
在上述判定部判定为上述写入动作的开始时点存在于从上述危险期间的结束时点至上述数据的前帧的数据的读出动作的结束时点为止的期间的情况下,使上述前廊期间的长度与前帧的长度相同或者比前帧短,由此将上述数据的读出动作的开始时点提前,
在上述判定部未判定为上述写入动作的开始时点存在于从上述危险期间的结束时点至上述数据的前帧的数据的读出动作的结束时点为止的期间的情况下,使上述前廊期间的长度与前帧的长度相同或者比前帧长。
7.根据权利要求1至5中的任一项所述的存储器控制装置,其特征在于,
上述判定部
判定在从上述危险期间的结束时点至上述读出动作的结束时点为止的期间是否存在上述写入动作的开始时点,
上述延迟部
在上述判定部判定为上述写入动作的开始时点存在于从上述危险期间的结束时点至上述读出动作的结束时点为止的期间的情况下,使上述读出动作的开始时点延迟上述延迟期间。
8.根据权利要求6所述的存储器控制装置,其特征在于,
上述判定部
判定在从上述危险期间的结束时点至上述读出动作的结束时点为止的期间是否存在上述写入动作的开始时点,
上述延迟部
在上述判定部判定为上述写入动作的开始时点存在于从上述危险期间的结束时点至上述读出动作的结束时点为止的期间的情况下,使上述读出动作的开始时点延迟上述延迟期间。
9.根据权利要求2所述的存储器控制装置,其特征在于,
在上述读出动作的动作速度比上述写入动作的动作速度快的情况下,
上述危险期间
被设定为从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点至垂直同步信号的开始时点为止的期间,
上述延迟部
以使得上述写入动作的垂直前廊期间与垂直同步信号脉冲期间之和的期间比上述读出动作的垂直前廊期间与垂直同步信号脉冲期间之和的期间长的方式,使上述写入动作的开始时点延迟。
10.根据权利要求2所述的存储器控制装置,其特征在于,
在上述读出动作的动作速度比上述写入动作的动作速度快的情况下,
上述危险期间
被设定为从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点至垂直同步信号的开始时点为止的期间,
当在上述主机和上述显示控制部之间,针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受结束时,开始从上述主机向上述帧存储器传输上述数据。
11.根据权利要求3所述的存储器控制装置,其特征在于,
在上述写入动作的动作速度比上述读出动作的动作速度快的情况下,
上述危险期间
被设定为从垂直同步信号的开始时点至从上述读出动作的结束时点回溯了上述写入期间的长度而得到的时点为止的期间,
当在上述主机和上述显示控制部之间,针对请求开始上述写入动作的请求信息的、许可开始上述写入动作的许可信息的授受结束时,开始从上述主机向上述帧存储器传输上述数据。
12.一种便携终端,其特征在于,
具备权利要求1至11中的任一项所述的存储器控制装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012-197787 | 2012-09-07 | ||
JP2012197787A JP2014052548A (ja) | 2012-09-07 | 2012-09-07 | メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体 |
PCT/JP2013/073018 WO2014038451A1 (ja) | 2012-09-07 | 2013-08-28 | メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104620311A CN104620311A (zh) | 2015-05-13 |
CN104620311B true CN104620311B (zh) | 2016-10-12 |
Family
ID=50237063
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201380046534.1A Expired - Fee Related CN104620311B (zh) | 2012-09-07 | 2013-08-28 | 存储器控制装置和便携终端 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9799090B2 (zh) |
JP (1) | JP2014052548A (zh) |
CN (1) | CN104620311B (zh) |
WO (1) | WO2014038451A1 (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6199070B2 (ja) * | 2013-04-26 | 2017-09-20 | シャープ株式会社 | メモリ制御装置、および携帯端末 |
KR102398027B1 (ko) * | 2015-07-03 | 2022-05-17 | 삼성전자주식회사 | 전자 장치의 동적 프리뷰 디스플레이 방법 및 그 전자 장치 |
KR102465444B1 (ko) * | 2015-12-01 | 2022-11-09 | 엘지디스플레이 주식회사 | 터치 겸용 디스플레이 시스템 |
WO2017170630A1 (ja) * | 2016-04-01 | 2017-10-05 | シャープ株式会社 | 表示装置、表示装置の制御方法、および制御プログラム |
CN109218510B (zh) * | 2017-07-04 | 2021-01-01 | 北京小米移动软件有限公司 | 息屏显示方法、装置及计算机可读存储介质 |
JP7101532B2 (ja) * | 2018-04-27 | 2022-07-15 | シャープ株式会社 | 表示制御装置、表示装置及び表示制御方法 |
US11176386B2 (en) * | 2019-07-08 | 2021-11-16 | Nxp Usa, Inc. | System and method for continuous operation of vision/radar systems in presence of bit errors |
GB2618879B (en) * | 2020-01-06 | 2024-02-14 | Displaylink Uk Ltd | Managing display data |
GB2590926B (en) * | 2020-01-06 | 2023-04-12 | Displaylink Uk Ltd | Managing display data |
EP4107719A4 (en) * | 2020-02-21 | 2023-10-11 | Qualcomm Incorporated | REDUCED DISPLAY PROCESSING UNIT TRANSFER TIME TO COMPENSATE FOR GRAPHICS PROCESSING UNIT RENDERING DELAY |
US20210280148A1 (en) * | 2020-03-03 | 2021-09-09 | Mediatek Inc. | Dynamic frame rate mechanism for display device |
TWI749628B (zh) * | 2020-07-09 | 2021-12-11 | 瑞昱半導體股份有限公司 | 縮放控制器、顯示裝置與資料處理方法 |
KR20220081161A (ko) * | 2020-12-08 | 2022-06-15 | 삼성전자주식회사 | 디스플레이 구동 회로 및 이의 동작 방법 |
JP2023062267A (ja) * | 2021-10-21 | 2023-05-08 | 株式会社Joled | 制御装置、表示装置及び制御方法 |
US12007838B2 (en) * | 2022-07-29 | 2024-06-11 | Micron Technology, Inc. | Accessing data using error correction operation(s) to reduce latency at a memory sub-system |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1347069A (zh) * | 2000-09-27 | 2002-05-01 | 三菱电机株式会社 | 矩阵型显示装置 |
CN1484438A (zh) * | 2002-08-12 | 2004-03-24 | 松下电器产业株式会社 | 时钟变换装置、时钟变换方法、视频显示装置及其存储器地址设定方法 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06284311A (ja) * | 1993-03-25 | 1994-10-07 | Matsushita Electric Ind Co Ltd | フィールドシンクロナイザ |
JPH0946547A (ja) * | 1995-07-31 | 1997-02-14 | Sony Corp | 映像信号処理装置 |
JP2001013934A (ja) * | 1999-06-30 | 2001-01-19 | Hitachi Ltd | 記憶装置制御手段、制御方法及び処理装置 |
KR100878267B1 (ko) * | 2002-05-08 | 2009-01-13 | 삼성전자주식회사 | 액정 표시 장치 |
JP4047316B2 (ja) | 2003-09-25 | 2008-02-13 | キヤノン株式会社 | フレームレート変換装置、それに用いられる追い越し予測方法、表示制御装置及び映像受信表示装置 |
US8650304B2 (en) | 2004-06-04 | 2014-02-11 | Qualcomm Incorporated | Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system |
JP2008522496A (ja) | 2004-11-24 | 2008-06-26 | クゥアルコム・インコーポレイテッド | 通信リンクの両端でコマンドを同期実行するための方法およびシステム |
US8699330B2 (en) | 2004-11-24 | 2014-04-15 | Qualcomm Incorporated | Systems and methods for digital data transmission rate control |
US7315265B2 (en) | 2004-11-24 | 2008-01-01 | Qualcomm Incorporated | Double data rate serial encoder |
US8667363B2 (en) | 2004-11-24 | 2014-03-04 | Qualcomm Incorporated | Systems and methods for implementing cyclic redundancy checks |
US8539119B2 (en) | 2004-11-24 | 2013-09-17 | Qualcomm Incorporated | Methods and apparatus for exchanging messages having a digital data interface device message format |
US8692838B2 (en) | 2004-11-24 | 2014-04-08 | Qualcomm Incorporated | Methods and systems for updating a buffer |
US8723705B2 (en) | 2004-11-24 | 2014-05-13 | Qualcomm Incorporated | Low output skew double data rate serial encoder |
US8873584B2 (en) | 2004-11-24 | 2014-10-28 | Qualcomm Incorporated | Digital data interface device |
US20060161691A1 (en) | 2004-11-24 | 2006-07-20 | Behnam Katibian | Methods and systems for synchronous execution of commands across a communication link |
US7657668B2 (en) * | 2006-08-16 | 2010-02-02 | Qnx Software Systems (Wavemakers), Inc. | Clock synchronization of data streams |
JP2008154011A (ja) * | 2006-12-19 | 2008-07-03 | Matsushita Electric Ind Co Ltd | フレームシンクロナイザ回路 |
JP5315797B2 (ja) * | 2008-02-07 | 2013-10-16 | セイコーエプソン株式会社 | 画面表示制御装置 |
JP5335273B2 (ja) * | 2008-04-17 | 2013-11-06 | キヤノン株式会社 | メモリ制御装置及びメモリの制御方法 |
TWI424430B (zh) * | 2009-01-23 | 2014-01-21 | Realtek Semiconductor Corp | 控制畫面輸入與輸出之裝置與方法 |
-
2012
- 2012-09-07 JP JP2012197787A patent/JP2014052548A/ja active Pending
-
2013
- 2013-08-28 WO PCT/JP2013/073018 patent/WO2014038451A1/ja active Application Filing
- 2013-08-28 US US14/425,122 patent/US9799090B2/en active Active
- 2013-08-28 CN CN201380046534.1A patent/CN104620311B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1347069A (zh) * | 2000-09-27 | 2002-05-01 | 三菱电机株式会社 | 矩阵型显示装置 |
CN1484438A (zh) * | 2002-08-12 | 2004-03-24 | 松下电器产业株式会社 | 时钟变换装置、时钟变换方法、视频显示装置及其存储器地址设定方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104620311A (zh) | 2015-05-13 |
WO2014038451A1 (ja) | 2014-03-13 |
JP2014052548A (ja) | 2014-03-20 |
US9799090B2 (en) | 2017-10-24 |
US20150235343A1 (en) | 2015-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104620311B (zh) | 存储器控制装置和便携终端 | |
CN104603867B (zh) | 存储器控制装置和便携终端 | |
CN105144281B (zh) | 存储器控制装置和便携终端 | |
US7324114B2 (en) | Synchronization of image frame update | |
CN112384971B (zh) | 变化显示刷新率 | |
JP2008268971A (ja) | 画面上の画像フレームを更新する方法及び表示システム | |
WO2006112229A1 (ja) | 表示制御回路及び表示システム | |
CN113781949B (zh) | 图像显示方法、显示驱动芯片、显示屏模组及终端 | |
EP3764347A1 (en) | Image data output control device, display device, program, and recording medium therefor | |
US20130293779A1 (en) | Method and apparatus for quickly responding to signal | |
CN113741848B (zh) | 图像显示方法、ddic、显示屏模组及终端 | |
WO2023040592A1 (zh) | 图像数据传输方法、装置、终端及介质 | |
WO2023040593A1 (zh) | 图像数据传输方法、装置、终端及介质 | |
CN114189732B (zh) | 图像数据读写控制的方法及相关装置 | |
CN100438665C (zh) | 移动电话设备 | |
US9741319B2 (en) | Memory control device, mobile terminal, and computer-readable recording medium | |
US20070229482A1 (en) | Image data display control device | |
US9836811B2 (en) | Memory control device, mobile terminal, and computer-readable recording medium for controlling writing and reading of data to frame memory | |
CN107197182A (zh) | 一种在电视上显示屏幕菜单的方法、装置及电视 | |
EP3475836A1 (en) | Accelerated i3c master stop | |
CN114666029B (zh) | 校准控制方法、装置及电子设备 | |
CN116450555B (zh) | 通过串行外设接口通信的方法及装置 | |
CN104603868B (zh) | 存储器控制装置和便携终端 | |
WO2024066926A9 (zh) | 显示方法及装置 | |
US20230072161A1 (en) | Method of display control and related display driver circuit and application processor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20161012 Termination date: 20210828 |
|
CF01 | Termination of patent right due to non-payment of annual fee |