CN104620229A - 存储器控制装置、便携终端、存储器控制程序以及计算机可读取的记录介质 - Google Patents

存储器控制装置、便携终端、存储器控制程序以及计算机可读取的记录介质 Download PDF

Info

Publication number
CN104620229A
CN104620229A CN201380044428.XA CN201380044428A CN104620229A CN 104620229 A CN104620229 A CN 104620229A CN 201380044428 A CN201380044428 A CN 201380044428A CN 104620229 A CN104620229 A CN 104620229A
Authority
CN
China
Prior art keywords
mentioned
reading
frame memory
reading operation
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201380044428.XA
Other languages
English (en)
Other versions
CN104620229B (zh
Inventor
朝井淳毅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN104620229A publication Critical patent/CN104620229A/zh
Application granted granted Critical
Publication of CN104620229B publication Critical patent/CN104620229B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/08Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Information Transfer Systems (AREA)
  • Memory System (AREA)

Abstract

期间控制部(33)在判定部(34)判定为rp和wp之间的距离小于RDIST的情况下,进行使下一行的读出动作暂时停止的控制,直至rp和wp之间的距离成为RDIST以上为止。

Description

存储器控制装置、便携终端、存储器控制程序以及计算机可读取的记录介质
技术领域
本发明涉及对帧存储器写入从主处理器传输的数据,将写入到该帧存储器的数据读出并向LCD(Liquid Crystal Display:液晶显示器)等显示面板传输的存储器控制装置、具备该存储器控制装置的便携终端、存储器控制程序以及记录有该存储器控制程序的计算机可读取的记录介质。
背景技术
一般地,在从主处理器(以下,简单地称为“主机”)向LCD等显示面板传输图像数据的情况下,图像数据是在暂时保存到LCDC(LCD Controller:LCD控制器)内的帧存储器(以下,简单地称为“存储器”)后向显示面板输出。由此,在没有显示数据的更新时,不需要从主机传输图像数据。
然而,在如播放视频这样的无缝处理中,从主机向LCDC(帧缓冲器)输入(写入)图像数据和从LCDC向显示面板输出(读出)图像数据是大致同时并行地进行的。
因此,在无法完全补偿图像数据的传输速度的差异的情况下,会发生向显示面板输出存储在存储器中的不完整的图像数据的所谓撕裂(Tearing)的图像数据的超越现象。另外,发生了撕裂时的不完整的图像数据向显示面板的输出会成为图像显示时的闪烁的原因。
作为抑制这种撕裂的现有技术,有专利文献1所公开的帧率转换装置。该帧率转换装置具备:存储器控制单元,其对共用的存储器进行数据的输入输出;超越预测单元,其预测会发生数据对存储器的输入输出的超越的帧;以及存储器写入控制单元,其在由超越预测单元预测出会发生超越的情况下,停止向存储器的写入。
另一方面,在专利文献2中公开了用于更新缓冲器的方法。该方法是用于通过第1处理器与第2处理器之间的通信链接来传送定时信息的方法。另外,在该方法中,通信链接为休眠模式,为了将定时信息传送到第2处理器而在第1处理器中调度时间事件。另外,在该方法中,在时间事件发生时使利用第1处理器的链接唤醒开始,在第2处理器中检测链接唤醒,使用检测出的链接唤醒定时,按所传送的定时信息使第1处理器与第2处理器同步化。
其次,在专利文献3中公开了存储器访问控制装置。在该存储器访问控制装置中,写入处理电路在判断为上述存储器的可写入区域小于等于向上述存储器写入的数据大小时,停止数据的写入处理。
现有技术文献
专利文献
专利文献1:日本公开专利公报“特开2005-124167号(2005年05月12日公开)”
专利文献2:日本公开专利公报“特开2011-41290号(2011年02月24日公开)”
专利文献3:日本公开专利公报“特开2007-304832号(2007年11月22日公开)”
发明内容
发明要解决的问题
然而,上述专利文献1~3所记载的技术中有以下的问题。
例如,在这些技术中,如上所述,在仅单帧的帧缓冲器中同时并行地进行写入和读出。因此,在显示用的帧缓冲器中,无法使显示输出用的读出定时停止。因此,在这些文献所记载的技术中:
(1)一直等到预测为会发生撕裂的定时为止,才开始写入,或者
(2)在预测为会发生撕裂的定时要开始写入的情况下,只能放弃写入。
例如,在上述(1)的情况下,每次主机更新显示用的图像数据时,均要等到安全的定时为止,在最坏的情况下,有可能发生最大为1帧的等待时间。另外,其弊端是,在用于更新图像数据的数据传输结束之前,无法将主机侧的帧缓冲器释放,因此存在以下问题:即使将主机侧设为双缓冲器结构,在到开始生成下下次的图像数据之前也需要等待时间,从而成为发生丢帧的原因。另外,即使在接下来没有图像数据的更新的情况下,在传输结束之前也无法使主机侧的动作停止,因此还存在一定时间内会白白消耗功率的问题。
本发明是鉴于上述现有的问题而完成的,其目的在于,提供能够避免丢帧,使浪费的消耗功率减小,不发生撕裂的存储器控制装置等。
用于解决问题的方案
为了解决上述的问题,本发明的一方式所涉及的存储器控制装置执行对帧存储器写入从主机传输的数据的写入动作、和将写入到上述帧存储器的上述数据读出并传输给显示控制部的读出动作,其特征在于,具备:判定单元,其在作为上述读出动作的从开始至结束的期间的读出期间的长度比作为上述写入动作的从开始至结束的期间的写入期间的长度短的情况下,判定表示上述帧存储器中的当前时点的读出位置的读出指针、和表示上述帧存储器中的当前时点的写入位置的写入指针之间的距离是否小于规定的阈值;以及行读出控制单元,其在上述判定单元判定为上述读出指针和上述写入指针之间的距离小于规定的阈值的情况下,进行使上述数据的已结束读出的行的下一行的读出动作暂时停止的控制,直至上述读出指针和上述写入指针之间的距离成为上述规定的阈值以上为止。
发明效果
根据本发明的一方式,起到如下效果:能够避免丢帧,使浪费的消耗功率减小,不发生撕裂。
通过以下所示的记载将充分了解本发明的其它目的、特征、以及优点。另外,在参照附图的以下的说明中将明白本发明的优点。
附图说明
图1是示出本发明中的存储器控制装置的一实施方式的框图。
图2是示出本发明中的便携终端(具备上述存储器控制装置)的一实施方式的框图。
图3是示出上述存储器控制装置的特征性动作(暂时停止控制)的例子的时序图。
图4是用于说明上述暂时停止控制的图,(a)示出上述暂时停止控制中的读出指针(rp)和写入指针(wp)的推移的状态,(b)示出初始状态时的帧存储器的状态,(c)使读出动作暂时停止时的条件与rp和wp之间的距离的关系。
图5是关于上述存储器控制装置,示出Tin>Tout的情况下的上述存储器控制装置的特征性动作的一例的流程图。
图6是关于上述存储器控制装置,示出Tin>Tout的情况下的上述存储器控制装置的特征性动作的另一例的流程图。
具体实施方式
基于图1~图6,如下说明本发明的一实施方式。对于在以下的特定的项目中说明的构成以外的构成,有时根据需要而省略说明,但在其它项目中已说明的情况下,与其构成是相同的。另外,为了便于说明,对于与各项目所示的部件具有相同的功能的部件,标注相同的附图标记,适当省略其说明。
〔图像传输系统1〕
首先,基于图1,对作为本发明的一实施方式的图像传输系统1进行说明。图1是示出图像传输系统1的构成的框图。
如图1所示,图像传输系统1具备主处理器(主机;存储器控制装置)2、LCD控制器(存储器控制装置)3和LCD(显示控制部)4。本实施方式的图像传输系统1是执行对后述的帧存储器31写入从主处理器2传输的图像数据(数据)的写入动作、和将写入到帧存储器31的图像数据读出并传输给LCD 4的读出动作的装置。此外,在本说明书中,从图像传输系统1将LCD 4(和/或主处理器2)除外的方式也相当于本发明的存储器控制装置的一实施方式。
(主处理器2)
主处理器2是装置主体(例如,图2所示的便携终端10等)的主处理器(CPU;Central Processing Unit:中央处理单元),掌管装置主体的全面控制(处理),并且将传输给LCD 4的图像数据和REQ(Request:请求)信号等各种信号、handshake(握手)标志和BTA(Bus Turnaround;总线占有权)等各种控制指令以及VSS(VerticalSync Start:垂直同步开始)数据包和BS(Blanking Start:消隐开始)数据包等各种数据包等提供(传输)给LCD控制器3。
(LCD控制器3)
LCD控制器3进行从图像数据的输入输出机构、主处理器2传输的图像数据向帧存储器31的写入动作和从帧存储器31将图像数据读出并传输给LCD 4的读出动作等各种处理。
如图1所示,LCD控制器3至少具备帧存储器31、期间控制部(行读出控制单元)33、判定部(判定单元)34、控制寄存器35。
(帧存储器31)
帧存储器31是至少能够存储从主处理器2传输的1帧图像数据的图像存储器。
(期间控制部33)
期间控制部33通过延长水平同步信号(Hsync)的前廊期间(水平前廊期间)来进行使已经结束读出的行的下一行的读出动作暂时停止的控制,水平同步信号的前廊期间触发图像数据的每行的读出动作的开始。更具体地说,当延长前廊期间时,使上述的下一行的读出动作的开始时点延迟前廊期间所延长的量。即,能够使上述的下一行的读出动作暂时停止前廊期间所延长的量。在此,所谓“水平前廊期间”,是指从水平消隐期间开始至水平同步信号开始为止的期间。
另外,期间控制部33在后述的判定部34判定为表示帧存储器31中的当前时点的读出位置的读出指针(以下,简单地记为“rp”)和表示帧存储器31中的当前时点的写入位置的写入指针(以下,简单地记为“wp”)之间的距离小于“RDIST(规定的阈值)”的情况下,使图像数据的已结束读出的行的下一行的读出动作暂时停止至rp和wp之间的距离成为“RDIST”以上为止(以下,简单地称为“暂时停止控制”)。
(判定部34)
判定部34在读出期间Tout的长度比写入期间Tin的长度短的情况下,判定rp和wp之间的距离是否小于“RDIST”。
此外,优选判定部34在每个开始图像数据的各行的读出动作的时点判定rp和wp之间的距离是否小于“RDIST”。由此,不会在1行图像数据的读出中途进行暂时停止控制,因此,能够避免产生从处于读出中途的行的开头再次读出的处理等浪费的处理。
(控制寄存器35)
控制寄存器35用于存储来自主处理器2的各种控制指令或将所存储的控制指令发送给主处理器2。作为控制指令,可举出各部(电路)的参数设定等所使用的各种数据,例如图像大小、行大小、频率、传输等待时间、用于算出危险期间的规定值等。例如,作为控制寄存器35交付给主处理器2的控制指令的例子,能够示例出handshake(握手)标志等。
(关于handshake标志)
主处理器2在要传输图像数据时,使控制寄存器35的handshake标志的值从“0”变为“1”,向LCD控制器3传递请求信息。另一方面,接收到请求信息的LCD控制器3在做好来自主处理器2的数据传输的准备时,使控制寄存器35的handshake标志从“1”回到“0”,向主处理器2传递许可信息。主处理器2在传递请求信息后通过轮询来监视控制寄存器35的handshake标志,一旦识别出已接收到许可信息后,主处理器2就开始向LCD控制器3传输图像数据。通常,通过调整从handshake标志的值变为“1”至回到“0”为止的期间,能够使写入动作的开始时点〔DSI(Display Serial Interface:显示串行接口)输入的开始时点〕延迟。
(LCD 4)
LCD 4用于显示从主处理器2通过LCD控制器3传输的图像数据。
此外,优选本实施方式的LCD 4例如是使用了氧化物半导体的液晶面板(以下记为“氧化物半导体液晶面板”。氧化物例如为含有铟、镓、锌的氧化物等)。
〔图像传输系统1的特征性动作〕
在此,基于图3~6,对作为图像传输系统1的特征性动作的暂时停止控制的详细内容进行说明。
图3是示出图像传输系统1的特征性动作(暂时停止控制)的例子的时序图。
图3的(a)~(h)分别示出TG(Timing Generator:定时发生器)的垂直同步信号Vsync的输出波形、TG的水平同步信号Hsync的输出波形、TG的DE(Data Enable:数据使能)、来自帧存储器31的Read Data(读出数据)、对帧存储器31的Write Data(写入数据)、rp(Read Pointer:读出指针)、wp(Write Pointer:写入指针)、wp-rp(wp与rp之差)。
此外,在图3中,为了简单,示出帧存储器31的总记录容量在以行数为单位时,行数为7(行0~行6)的例子。然而,实际的帧存储器31的总记录容量至少是图像数据的总行数的量,远远多于7行。
在图3中,示出将成为暂时停止控制的指标的规定的阈值(距离)“RDIST”设定为“2”时的情形。
在图3的(h)所示的wp-rp小于“2(=RDIST)”即为“1”时,如图3的(d)所示,不输出Read Data(读出数据),读出动作暂时停止。换言之,wp-rp=1<2的期间为停止期间,在该期间,期间控制部33使水平同步信号Hsync的前廊期间延长(变长),暂时停止图像数据的已结束读出的行的下一行的读出动作。
另一方面,在图3的(h)所示的wp-rp为“2(=RDIST)”以上即为“2”和“3”时,如图3的(d)所示,输出Read Data(读出数据),进行读出动作。
此外,用图3的(h)所示的标记“x”表示的期间示出1帧(1个画面)的写入结束而未进行图像数据的更新的期间,在该期间中,不进行上述暂时停止控制,从帧存储器31照常读出Read Data(读出数据)。
即,判定部34还判定是否处于用图3的(h)所示的标记“x”表示的期间内,期间控制部33在判定部34判定为是用标记“x”表示的期间内的情况下,不进行上述暂时停止控制。
在此,在未进行图像数据的更新的状态(即,不需要改写帧存储器31所记录的图像数据的状态)下,无论何时开始读出动作,均不发生撕裂。因此,在上述的构成中,在判定为对帧存储器31未进行上述写入动作(是用“x”表示的期间内)的情况下,不进行暂时停止控制。由此,不会不必要地进行暂时停止控制,能够使浪费的消耗功率减小。
其次,图4是用于说明上述暂时停止控制的其它的图,图4的(a)示出上述暂时停止控制中的rp和wp的推移的状态。
图4的(a)所示的横轴的单位为时间,纵轴的单位在本实施方式中为帧存储器31中的图像数据的写入或者读出的行数。在该图中,“VW”表示垂直同步期间的宽度(在此是记录到帧存储器31的图像数据的总行数)。在该图所示的曲线中,示出随着时间的流逝的rp和wp的推移。
该图所示的rp的实线的曲线示出如下情形:在rp和wp之间的距离是“RDIST”以上的情况下,为具有倾斜度的曲线,继续进行图像数据(行)的读出动作。另一方面,示出如下情形:在rp和wp之间的距离小于“RDIST”的情况下,为倾斜度0的曲线,暂时停止图像数据(图像数据的读出动作已结束的行的下一行)的读出动作。
其次,基于图4的(b)和(c),对上述暂时停止控制与帧存储器31的记录状态的关系进行说明。图4的(b)概念性地示出初始状态时的帧存储器31的状态。另外,图4的(c)概念性地示出使读出动作暂时停止时的条件与rp和wp之间的距离的关系。在该图中,“HW”表示水平同步期间的宽度(在此,相当于记录到帧存储器31的1行图像数据的记录容量)。
如图4的(c)所示,如果确保了rp和wp之间的距离为“RDIST”以上,则不需要使读出动作暂时停止。另一方面,在rp和wp之间的距离小于“RDIST”的情况下,为了避免撕裂,需要使读出动作暂时停止。
在此,“rp和wp之间的距离”的单位能够使用帧存储器31的记录容量的单位或者与该记录容量的单位具有相关性的单位。例如,作为记录容量的单位,能够示例出“byte(字节)单位”、“bit(比特)单位”。另一方面,作为与该记录容量的单位具有相关性的单位,能够示例出向帧存储器31写入图像数据时的行数等。
另外,当用记录容量的单位表示“RDIST”时,例如用至少1行以上的图像数据的字节数、比特数来表示。另一方面,当用行数的单位表示“RDIST”时,例如用1以上的行数来表示。例如,在同时读出n行(n为自然数)进行处理的情况下,只要将“RDIST”的值设定为行数n即可。在本实施方式中,LCD控制器3为从图像数据的各行中每次读出1行的构成,示出了“RDIST”=2的例子。
此外,优选“RDIST”的单位与“rp和wp之间的距离”的单位相互一致,但不需要必定一致,在本说明书中,为了简单,在这些单位相互不同的情况下,假定能从其中一种单位的数值换算为另一种不同单位的数值,并适当进行了这种换算。另外,在该情况下,在判定部34进行判定时,在“RDIST”的单位与“rp和wp之间的距离”的单位相互不同的情况下,假定能从其中一种单位的数值换算为另一种不同单位的数值。
(暂时停止控制的整个流程)
其次,基于图5,对写入期间Tin>读出期间Tout的情况下的暂时停止控制的整个流程进行说明。图5是关于图像传输系统1的动作,示出Tin>Tout的情况下的暂时停止控制的一例的流程图。
在该图所示的步骤S11(以下,将“步骤”省略)中,判定部34判定(确定)是否是水平同步信号Hsync的下降的时点。其结果是,如果是水平同步信号Hsync的下降的时点,则前进至S12(“是”)。另一方面,如果不是水平同步信号Hsync的下降的时点,则返回S11(“否”)。
在S12中,判定部34判定(确定)是否是wp-rp≥(RDIST=2)。其结果是,在wp-rp≥(RDIST=2)的情况下,前进至S13(“是”)。另一方面,在不是wp-rp≥(RDIST=2)的情况下,停留在S12而成为暂时停止状态(“否”)。此时,Hsync的输出被延迟,因此,水平前廊期间被延长。
在S13中,LCD控制器3输出Hsync,重新开始从帧存储器31的图像数据的读出动作,进行上述的下一行的读出动作,在下一行的读出结束的时点,返回S11。
(暂时停止控制的整个流程的变形例)
其次,基于图6,对图5所示的暂时停止控制的整个流程的变形例进行说明。
此外,图6所示的流程在图5所示的暂时停止控制的整个流程的S11与S12之间新追加了S21和S22这一点上与上述的图5所示的流程不同,但其它各步骤的处理是如上所述的,因此,在此省略说明。
在S22中,判定部34判定(确定)是否在用图3的(h)所示的标记“x”表示的期间内(是否不在写入中、未开始写入动作或者未进行图像数据的更新)。其结果是,如果不是在用图3的(h)所示的标记“x”表示的期间内(如果已开始写入动作即已进行图像数据的更新),则前进至S12(“否”)。另一方面,如果是在用图3的(h)所示的标记“x”表示的期间内(如果未进行图像数据的更新),则前进至S13(“是”)。
在此,在未进行图像数据的更新的状态(即,不需要改写帧存储器31所记录的图像数据的状态)下,无论何时开始读出动作,均不发生撕裂。因此,在上述的流程中,在判定为对帧存储器31未进行上述写入动作(未开始或者结束后)的情况下,不进行暂时停止控制。由此,不会不必要地进行暂时停止控制,能够使浪费的消耗功率减小。
(图像传输系统1的效果)
根据本实施方式的图像传输系统1,只要在rp和wp之间的距离小于“RDIST”的情况下暂时停止上述的下一行的读出,在rp和wp之间的距离为“RDIST”以上的情况下,重新开始上述的下一行的读出,就能控制为使得rp不会超越wp,因此,不发生撕裂(暂时停止控制)。
另外,在以上的暂时停止控制中,按1帧的每行使图像数据的读出动作暂时停止,因此,仅用1帧的量的帧存储器(1面),就能够使主处理器2完全不等待地在任何时候执行写入动作。
而且,由于主处理器2不需要等待,因此,能够抑制发生抖动,防止丢帧,能够延长使主处理器2侧休眠的时间,能够降低整体的消耗功率。
据此,能够避免丢帧,使浪费的消耗功率减小,不发生撕裂。
另外,虽然是附带性效果,但例如在放大滤波处理等同时读出多行进行处理的情况下,能够在通过恰当地设定“RDIST”的值保证了应读出的图像数据已经存在于帧存储器31中的状态下执行读出动作。例如,在同时读出n行(n为自然数)进行处理的情况下,只要将“RDIST”的值设定为行数n即可。
而且,虽然在因水平同步信号Hsync的前廊期间的延长而导致图像数据的更新与LCD 4的驱动重叠时,水平同步信号Hsync的周期会不均匀,但会成为适合于使用了例如在图像数据的更新结束后进行数帧驱动而自动地使驱动周期变慢这样的氧化物半导体的液晶面板(以下,称为“氧化物半导体液晶面板”)的驱动方法。
〔便携终端10〕
其次,基于图2,对作为本发明的另一实施方式的便携终端10进行说明。图2是示出具备上述的图像传输系统1的便携终端10的整体构成的框图。
如该图所示,便携终端10除了具备上述的图像传输系统1以外,还具备SDRAM、闪存(Flash Memory)、相机传感器、相机ISP、RF、模拟基带、Bluetooth(注册商标)、WLAN、GPS(GlobalPositioning System:全球定位系统)、DTV调谐器、键、各种传感器等,但图像传输系统1以外的构成与本发明的本质没有太大关系,因此,在此省略说明。
(便携终端10的效果)
本实施方式的便携终端10具备上述的图像传输系统1,因此,能够实现如下便携终端:能够避免丢帧,使主处理器2在等待时间时的功率消耗等浪费的消耗功率减小,不发生撕裂。此外,其它效果如上述的(图像传输系统1的效果)的项目中所说明的那样,因此,在此省略。
〔本发明的另一种表述〕
本发明还能够如下表述。
即,优选在本发明的暂时停止控制中,在rp比wp慢的情况下,在各行的读出开始预定时刻,算出wp与rp之差,若其小于预先设定的“距离(RDIST)”,则暂时停止读出侧动作,延长水平同步信号Hsync的前廊期间。另外,优选当wp与rp之差为“距离(RDIST)”以上时,使读出动作重新开始,进行下一行的处理。其次,在主机完成预先设定的有效行数的写入后,也可以不停止读出动作(不进行暂时停止控制)。另外,在未发生来自主机的写入时(没有来自主机的画面更新时),也可以不进行停止读出动作的操作(不进行暂时停止控制)。
由此,在写入比读出慢的情况下,仅用1面的帧缓冲器,就能够使主机完全不等待地在任何时候写入,且不发生撕裂。
另外,由于主机不需要等待,因此,能够抑制发生抖动,能够防止丢帧,延长使主机侧休眠的时间,能够降低整体的消耗功率。
此外,虽然在画面更新与液晶驱动重叠时,水平同步信号Hsync的周期会不均匀,但对在画面更新结束后进行数帧驱动而自动地使驱动周期变慢的氧化物半导体液晶面板来说,是适合的驱动方法。
另外,在放大滤波处理等同时读出多行进行处理的情况下,能够在通过距离设定而保障了应读出的数据已经存在于帧缓冲器中之后进行动作。
〔总结〕
本发明的一方式所涉及的存储器控制装置(LCD控制器3)是执行对帧存储器写入从主机(主处理器2)传输的数据(图像数据)的写入动作、和将写入到上述帧存储器的上述数据读出并传输给显示控制部(LCD 4)的读出动作的存储器控制装置,优选上述存储器控制装置具备:判定单元(判定部34),其在作为上述读出动作的从开始至结束的期间的读出期间(Tout)的长度比作为上述写入动作的从开始至结束的期间的写入期间(Tin)的长度短的情况下,判定表示上述帧存储器中的当前时点的读出位置的读出指针(rp)和表示上述帧存储器中的当前时点的写入位置的写入指针(wp)之间的距离是否小于规定的阈值(RDIST);以及行读出控制单元(期间控制部33),其在上述判定单元判定为上述读出指针和上述写入指针之间的距离小于规定的阈值的情况下,进行使上述数据的已结束读出的行的下一行的读出动作暂时停止的控制,直至上述读出指针和上述写入指针之间的距离成为上述规定的阈值以上为止。
根据上述构成,在读出动作的动作速度>写入动作的动作速度的情况下,行读出控制单元在表示帧存储器中的当前时点的读出位置的读出指针(以下,简单地记为rp)和表示帧存储器中的当前时点的写入位置的写入指针(以下,简单地记为wp)之间的距离被判定为小于规定的阈值的情况下,使数据的已结束读出的行的下一行的读出动作暂时停止,直至rp和wp之间的距离成为规定的阈值以上为止(以下,简单地称为“暂时停止控制”)。
更具体地说,在rp和wp之间的距离小于规定的阈值的情况下,暂时停止数据的读出动作已结束的行的下一行的读出动作。另一方面,在rp和wp之间的距离为规定的阈值以上的情况下,开始上述下一行的读出动作。由此,能控制为使得rp不会超越wp,因此,不发生撕裂。
另外,按1帧的每行使数据的读出动作暂时停止,因此,仅用1帧的量的帧存储器(1面),就能够使主机完全不等待地在任何时候执行写入动作。
而且,由于主机不需要等待,因此,能够抑制发生抖动,能够防止丢帧,延长使主机侧休眠的时间,能够降低整体的消耗功率。
据此,能够避免丢帧,使浪费的消耗功率减小,不发生撕裂。
另外,虽然是附带性效果,但例如在放大滤波处理等同时读出多行进行处理的情况下,能够在通过恰当地设定规定的阈值而保障了应读出的数据已经存在于帧存储器中的状态下执行读出动作。
在此,“rp和wp之间的距离”的单位能够使用上述帧存储器的记录容量的单位或者与该记录容量的单位具有相关性的单位。例如,作为记录容量的单位,能够示例出“byte(字节)单位”、“bit(比特)单位”。另一方面,作为与该记录容量的单位具有相关性的单位,能够示例出向上述帧存储器写入上述数据时的行数等。
另外,当用记录容量的单位表示“规定的阈值”时,例如用至少1行以上的上述数据的字节数、比特数来表示。另一方面,当用行数的单位表示“规定的阈值”时,例如用1以上的行数来表示。
此外,优选“规定的阈值”的单位与“rp和wp之间的距离”的单位相互一致,但不需要必定一致,在本说明书中,为了简单,在这些单位相互不同的情况下,假定能从其中一种单位的数值换算为另一种不同单位的数值,并适当进行了这种换算。
另外,在本发明的一方式所涉及的存储器控制装置中,上述行读出控制单元也可以通过延长成为上述数据的每行的读出动作开始的触发的、水平同步信号的前廊期间,来进行使上述下一行的读出动作暂时停止的控制。
根据上述构成,虽然在因前廊期间的延长而导致数据的更新与显示控制部的驱动重叠时,水平同步信号的周期会不均匀,但会成为适合于使用了例如在数据的更新结束后进行数帧驱动而自动地使驱动周期变慢这样的氧化物半导体的液晶面板(以下,称为“氧化物半导体液晶面板”)的驱动方法。
另外,在本发明的一方式所涉及的存储器控制装置中,上述判定单元也可以在每个开始上述数据的各行的读出动作的时点,判定上述读出指针和上述写入指针之间的距离是否小于规定的阈值。
根据上述构成,在每个开始数据的各行的读出动作的时点,进行判定处理。因此,不会在1行数据的读出中途进行暂时停止控制,从而能够避免产生从处于读出中途的行的开头再次读出的处理等浪费的处理。
另外,在本发明的一方式所涉及的存储器控制装置中,优选上述判定单元还判定是否对上述帧存储器已进行上述写入动作,上述行读出控制单元在上述判定单元判定为对上述帧存储器未进行上述写入动作的情况下,不进行使上述下一行的读出动作暂时停止的控制。
在此,在未更新数据的状态(即,不需要改写帧存储器所记录的数据的状态)下,无论何时开始读出动作,均不发生撕裂。因此,在上述的构成中,在判定为对帧存储器未进行上述写入动作的情况下,不进行暂时停止控制。由此,不会不必要地进行暂时停止控制,能够使浪费的消耗功率减小。
另外,优选本发明的一方式所涉及的便携终端具备上述的任一存储器控制装置。
根据上述构成,能够实现如下便携终端:能够避免丢帧,使浪费的消耗功率减小,不发生撕裂。
〔附记事项〕
本发明不限于上述各实施方式,能在权利要求所示的范围内进行各种变更。即,将在不同的实施方式中分别公开的技术手段适当组合而得到的实施方式也包含于本发明的技术范围内。而且,通过将各实施方式中分别公开的技术手段组合,能够得到新的技术特征。
〔基于软件的实现例〕
最后,图像传输系统1的各功能块特别是LCD控制器3的各功能块可以通过形成于集成电路(IC芯片)上的逻辑电路以硬件方式实现,也可以使用CPU(Central Processing Unit:中央处理单元)以软件方式实现。
在后一种情况下,图像传输系统1具备执行实现各功能的程序(例如,存储器控制程序)的指令的CPU、存储有上述程序的ROM(Read Only Memory:只读存储器)、展开上述程序的RAM(RandomAccess Memory:随机存取存储器)、存储上述程序和各种数据的存储器等存储装置(记录介质)等。并且,本发明的目的也可以通过以下方式达到:将以计算机可读取的方式记录有作为实现上述的功能的软件的图像传输系统1的控制程序的程序代码(可执行程序、中间代码程序、源程序)的记录介质提供给上述图像传输系统1,该计算机(或者CPU、MPU)将记录介质所记录的程序代码读出并执行。
作为上述记录介质,能够使用非暂时性有形介质(non-transitory tangible medium),例如磁带、盒带等带类,包含软(フロッピー(注册商标))盘/硬盘等磁盘、CD-ROM/MO/MD/DVD/CD-R等光盘的盘类,IC卡(包含存储卡)/光卡等卡类,掩模ROM/EPROM/EEPROM(注册商标)/闪存ROM等半导体存储器类,或者PLD(Programmable logic device:可编程逻辑设备)、FPGA(Field Programmable Gate Array:现场可编程门阵列)等逻辑电路类等。
另外,也可以将图像传输系统1构成为能与通信网络连接,通过通信网络提供上述程序代码。该通信网络只要能传输程序代码即可,没有特别限定。例如,例如能利用互联网、内联网、外联网、LAN、ISDN、VAN、CATV通信网、虚拟专用网(virtual privatenetwork)、电话线路网、移动通信网、卫星通信网等。另外,构成该通信网络传输介质只要是能传输程序代码的介质即可,也不限于特定的构成或者种类的介质。例如,能利用IEEE1394、USB、电力线传送、有线电视线路、电话线、ADSL(Asymmetric DigitalSubscriber Line:非对称数字用户线)线路等有线,也能利用如IrDA、远程控制这样的红外线、Bluetooth(注册商标)、IEEE802.11无线、HDR(High Data Rate:高数据传输率)、NFC(Near FieldCommunication:近场通信)、DLNA(Digital Living NetworkAlliance:数字生活网络联盟)(注册商标)、便携式电话网、卫星线路、地面波数字网等无线。此外,本发明也能通过以电子传输的方式将上述程序代码具体化的嵌入于载波的计算机数据信号的方式实现。
工业上的可利用性
本发明能够应用于执行对帧存储器写入从主处理器传输的数据的写入动作、和将写入到帧存储器的数据读出并传输给显示面板的读出动作的存储器控制装置等。
附图标记说明
1    图像传输系统
2    主处理器(主机)
3    LCD控制器(存储器控制装置)
4    LCD(显示控制部)
10   便携终端
31   帧存储器
33   期间控制部(行读出控制单元)
34   判定部(判定单元)
Tin  写入期间
Tout 读出期间

Claims (7)

1.一种存储器控制装置,
执行对帧存储器写入从主机传输的数据的写入动作、和将写入到上述帧存储器的上述数据读出并传输给显示控制部的读出动作,其特征在于,具备:
判定单元,其在作为上述读出动作的从开始至结束的期间的读出期间的长度比作为上述写入动作的从开始至结束的期间的写入期间的长度短的情况下,判定表示上述帧存储器中的当前时点的读出位置的读出指针、和表示上述帧存储器中的当前时点的写入位置的写入指针之间的距离是否小于规定的阈值;以及
行读出控制单元,其在上述判定单元判定为上述读出指针和上述写入指针之间的距离小于规定的阈值的情况下,
进行使上述数据的已结束读出的行的下一行的读出动作暂时停止的控制,直至上述读出指针和上述写入指针之间的距离成为上述规定的阈值以上为止。
2.根据权利要求1所述的存储器控制装置,其特征在于,
上述行读出控制单元,
通过延长成为上述数据的每行的读出动作开始的触发的、水平同步信号的前廊期间,来进行使上述下一行的读出动作暂时停止的控制。
3.根据权利要求1或2所述的存储器控制装置,其特征在于,
上述判定单元在每个开始上述数据的各行的读出动作的时点,判定上述读出指针和上述写入指针之间的距离是否小于规定的阈值。
4.根据权利要求1至3中的任一项所述的存储器控制装置,其特征在于,
上述判定单元还判定是否对上述帧存储器已进行上述写入动作,
上述行读出控制单元在上述判定单元判定为对上述帧存储器未进行上述写入动作的情况下,不进行使上述下一行的读出动作暂时停止的控制。
5.一种便携终端,其特征在于,
具备权利要求1至4中的任一项所述的存储器控制装置。
6.一种存储器控制程序,
用于使计算机作为权利要求1至4中的任一项所述的存储器控制装置发挥功能,其特征在于,用于使计算机作为上述各单元发挥功能。
7.一种计算机可读取的记录介质,其特征在于,
记录有权利要求6所述的存储器控制程序。
CN201380044428.XA 2012-09-07 2013-08-28 存储器控制装置、便携终端 Expired - Fee Related CN104620229B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2012197792A JP2014052902A (ja) 2012-09-07 2012-09-07 メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体
JP2012-197792 2012-09-07
PCT/JP2013/073016 WO2014038449A1 (ja) 2012-09-07 2013-08-28 メモリ制御装置、携帯端末、メモリ制御プログラムおよびコンピュータ読み取り可能な記録媒体

Publications (2)

Publication Number Publication Date
CN104620229A true CN104620229A (zh) 2015-05-13
CN104620229B CN104620229B (zh) 2018-04-27

Family

ID=50237061

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201380044428.XA Expired - Fee Related CN104620229B (zh) 2012-09-07 2013-08-28 存储器控制装置、便携终端

Country Status (4)

Country Link
US (1) US9741319B2 (zh)
JP (1) JP2014052902A (zh)
CN (1) CN104620229B (zh)
WO (1) WO2014038449A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111966498A (zh) * 2020-08-27 2020-11-20 南京电研电力自动化股份有限公司 一种配电房物联网网关数据快速处理方法、系统及存储介质
CN115101025A (zh) * 2022-07-13 2022-09-23 珠海昇生微电子有限责任公司 一种支持虚拟帧缓冲的lcd控制电路及其控制方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017097226A (ja) * 2015-11-26 2017-06-01 キヤノン株式会社 画像処理装置、その制御方法、およびプログラム
KR102628629B1 (ko) * 2019-06-05 2024-01-23 삼성전자주식회사 반도체 장치

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4717950A (en) * 1985-10-17 1988-01-05 Ampex Corporation Signal phase control by memory cycle read/write groups unlock
US5517253A (en) * 1993-03-29 1996-05-14 U.S. Philips Corporation Multi-source video synchronization
US6054980A (en) * 1999-01-06 2000-04-25 Genesis Microchip, Corp. Display unit displaying images at a refresh rate less than the rate at which the images are encoded in a received display signal
US20040135789A1 (en) * 2003-01-06 2004-07-15 Samsung Electronics Co., Ltd. Memory management apparatus and method for preventing image tearing in video reproducing system
CN1925547A (zh) * 2005-08-29 2007-03-07 富士通株式会社 图像处理器、成像装置和图像处理系统
US20110219222A1 (en) * 2010-03-05 2011-09-08 International Business Machines Corporation Building Approximate Data Dependences with a Moving Window
JP2012128589A (ja) * 2010-12-14 2012-07-05 Fujitsu Semiconductor Ltd データ転送装置、データ転送方法、及び半導体装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5473148A (en) * 1993-08-11 1995-12-05 Olympus Optical Co., Ltd. Barcode symbol reading system capable of shortening time for reading and decoding
JPH1051744A (ja) * 1996-07-30 1998-02-20 Sumitomo Metal Ind Ltd 同期変換器
JPH11112964A (ja) * 1997-10-01 1999-04-23 Fuji Electric Co Ltd 画像伝送装置
JP2000308012A (ja) * 1999-04-22 2000-11-02 Mitsubishi Electric Corp 映像音声再生装置
JP4047316B2 (ja) 2003-09-25 2008-02-13 キヤノン株式会社 フレームレート変換装置、それに用いられる追い越し予測方法、表示制御装置及び映像受信表示装置
US8650304B2 (en) 2004-06-04 2014-02-11 Qualcomm Incorporated Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system
US8692838B2 (en) 2004-11-24 2014-04-08 Qualcomm Incorporated Methods and systems for updating a buffer
US8699330B2 (en) 2004-11-24 2014-04-15 Qualcomm Incorporated Systems and methods for digital data transmission rate control
US8723705B2 (en) 2004-11-24 2014-05-13 Qualcomm Incorporated Low output skew double data rate serial encoder
US8667363B2 (en) 2004-11-24 2014-03-04 Qualcomm Incorporated Systems and methods for implementing cyclic redundancy checks
US8873584B2 (en) 2004-11-24 2014-10-28 Qualcomm Incorporated Digital data interface device
EP2479920A3 (en) 2004-11-24 2012-09-05 Qualcomm Incorporated Methods and systems for updating a buffer
US20060161691A1 (en) 2004-11-24 2006-07-20 Behnam Katibian Methods and systems for synchronous execution of commands across a communication link
US8539119B2 (en) 2004-11-24 2013-09-17 Qualcomm Incorporated Methods and apparatus for exchanging messages having a digital data interface device message format
US7315265B2 (en) 2004-11-24 2008-01-01 Qualcomm Incorporated Double data rate serial encoder
JP4398499B2 (ja) * 2005-12-02 2010-01-13 パナソニック株式会社 バッファ制御装置およびバッファメモリ装置
JP2007304832A (ja) 2006-05-11 2007-11-22 Seiko Epson Corp メモリアクセス制御装置、メモリアクセスシステム、情報再生装置及び電子機器
JP5740949B2 (ja) * 2010-12-08 2015-07-01 富士通セミコンダクター株式会社 データ転送装置、データ転送方法、及び半導体装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4717950A (en) * 1985-10-17 1988-01-05 Ampex Corporation Signal phase control by memory cycle read/write groups unlock
US5517253A (en) * 1993-03-29 1996-05-14 U.S. Philips Corporation Multi-source video synchronization
US6054980A (en) * 1999-01-06 2000-04-25 Genesis Microchip, Corp. Display unit displaying images at a refresh rate less than the rate at which the images are encoded in a received display signal
US20040135789A1 (en) * 2003-01-06 2004-07-15 Samsung Electronics Co., Ltd. Memory management apparatus and method for preventing image tearing in video reproducing system
CN1925547A (zh) * 2005-08-29 2007-03-07 富士通株式会社 图像处理器、成像装置和图像处理系统
US20110219222A1 (en) * 2010-03-05 2011-09-08 International Business Machines Corporation Building Approximate Data Dependences with a Moving Window
JP2012128589A (ja) * 2010-12-14 2012-07-05 Fujitsu Semiconductor Ltd データ転送装置、データ転送方法、及び半導体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111966498A (zh) * 2020-08-27 2020-11-20 南京电研电力自动化股份有限公司 一种配电房物联网网关数据快速处理方法、系统及存储介质
CN111966498B (zh) * 2020-08-27 2023-08-25 南京电研电力自动化股份有限公司 一种配电房物联网网关数据快速处理方法、系统及存储介质
CN115101025A (zh) * 2022-07-13 2022-09-23 珠海昇生微电子有限责任公司 一种支持虚拟帧缓冲的lcd控制电路及其控制方法

Also Published As

Publication number Publication date
JP2014052902A (ja) 2014-03-20
US20150206513A1 (en) 2015-07-23
WO2014038449A1 (ja) 2014-03-13
CN104620229B (zh) 2018-04-27
US9741319B2 (en) 2017-08-22

Similar Documents

Publication Publication Date Title
CN104620311A (zh) 存储器控制装置、便携终端、存储器控制程序以及计算机可读取的记录介质
CN104603867A (zh) 存储器控制装置、便携终端、存储器控制程序以及计算机可读取的记录介质
US7747880B2 (en) Information processing apparatus and program for causing computer to execute power control method
KR101549819B1 (ko) 타겟 디바이스로 명령을 전송하기 위한 기술
CN105144281A (zh) 存储器控制装置和便携终端
US8615626B2 (en) Storage device and storage system
CN104620229A (zh) 存储器控制装置、便携终端、存储器控制程序以及计算机可读取的记录介质
JP2004118746A (ja) 電子機器および記憶装置の起動制御方法
CN110888520B (zh) 操作频率调整方法及装置
TW201822010A (zh) 資料儲存裝置與資料傳輸速率控制方法
CN110580095B (zh) 省电控制的方法、记忆装置及存储器控制器、电子装置
CN114189732B (zh) 图像数据读写控制的方法及相关装置
CN105739982A (zh) 一种系统休眠的方法及装置
US10268606B2 (en) Method, device and system for switching access modes for data storage device
TW200935297A (en) Non-volatile memory device, and method of accessing a non-volatile memory device
JP6554998B2 (ja) 情報処理装置、電力制御方法、プログラムおよび情報処理システム
JP5734034B2 (ja) 情報処理装置、情報処理装置の制御方法、およびプログラム
JP5741245B2 (ja) 画像処理装置、画像処理制御方法及び画像処理制御プログラム
CN111128247A (zh) 数据刻录方法、装置、计算设备和存储介质
US9836811B2 (en) Memory control device, mobile terminal, and computer-readable recording medium for controlling writing and reading of data to frame memory
US20030234868A1 (en) Image capture apparatus with variable image data transfer rate based on operating status
CN104603868B (zh) 存储器控制装置和便携终端
JP4862395B2 (ja) 情報処理装置及び情報処理装置の制御方法
US20140095739A1 (en) Communication device, communication method and computer-readable recording medium
JP2848099B2 (ja) 多重ドライブ制御方式

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180427

Termination date: 20210828

CF01 Termination of patent right due to non-payment of annual fee