CN104409381A - 一种金属线压焊异常的样品处理方法 - Google Patents
一种金属线压焊异常的样品处理方法 Download PDFInfo
- Publication number
- CN104409381A CN104409381A CN201410697337.2A CN201410697337A CN104409381A CN 104409381 A CN104409381 A CN 104409381A CN 201410697337 A CN201410697337 A CN 201410697337A CN 104409381 A CN104409381 A CN 104409381A
- Authority
- CN
- China
- Prior art keywords
- pressure welding
- metal wire
- metal
- chip
- wire pressure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
- H01L22/22—Connection or disconnection of sub-entities or redundant parts of a device in response to a measurement
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Automation & Control Theory (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Abstract
本发明公开了一种金属线压焊异常样品的处理方法,应用于半导体芯片测试结构样品中,所述半导体测试结构样品包括一封装底座和一芯片,其中,所述方法包括:步骤S1:在一金属线压焊异常的半导体测试结构样品中移除用于连接所述芯片上的金属垫和所述封装底座上的键合垫的金属线;步骤S2:采用检测探针测试所述任意两个焊球异常的金属垫之间的阻值;步骤S3:通过激光器轰击所述金属垫至所述芯片的其它金属层;步骤S4:使用所述检测探针测试阻值,判断所述金属垫与所述其它金属层是否断开;步骤S5:对所述样品进行重新压焊。本方法能够避免芯片测试结构金属线压焊异常,如焊球过大或偏移,导致的金属垫间的短路,利于稳定后续测试的工艺环境。
Description
技术领域
本发明涉及一种半导体工艺,尤其涉及一种应用于芯片测试结构金属线压焊异常的样品处理方法。
背景技术
芯片可靠性测试大致可分为硅片类和封装类。常见的测试用封装类芯片是一种陶瓷封装底座,芯片粘贴于中心位置,使用金线、铝线或铜线连接芯片上的金属垫和底座上的键合垫,键合垫与底座的各个引脚一一对应,最后通过连接引脚对测试结构进行电性测试及可靠性验证。金属线连接到键合垫和金属垫的方法使用压焊法。而在压焊过程中,可能会由于工艺条件不稳定等因素导致焊球过大、偏移,这些将会直接影响后续的测试及分析。对于在晶圆的切割道上的测试结构,焊球偏移或过大将会直接连接到芯片周围的金属层如保护环(Seal ring)上。导致各个金属垫间短路,无法进行后续的测试。重新制造同样工艺条件的晶圆将会花费大量的人力财力。如果用酸液腐蚀焊球,金属垫上的铝也会被腐蚀掉,无法进行后续重新压焊再测试。
发明内容
本发明公开了一种金属线压焊异常样品的处理方法,应用于半导体芯片测试结构样品中,所述半导体测试结构样品包括一封装底座和一芯片,其中,所述方法包括:步骤S1:在一金属线压焊异常的半导体测试结构样品中移除用于连接所述芯片上的金属垫和所述封装底座上的键合垫的金属线,以使所述封装底座和所述芯片之间电性分离;步骤S2:采用检测探针测试所述任意两个焊球异常的金属垫之间的阻值,通过所述阻值判断所述金属垫之间是否短路,如短路则执行下一个步骤S3;步骤S3:通过激光器轰击所述金属垫至所述芯片的其它金属层,且不伤害所述芯片测试结构;步骤S4:使用所述检测探针测试阻值,判断所述金属垫与所述其它金属层是否断开,若未断开则重复执行步骤S3直至所述金属垫与所述其它金属层断开,若断开则执行下一个步骤S5;步骤S5:对所述样品进行重新压焊。
上述的金属线压焊异常样品的处理方法,其中,所述检测探针根据接通的电流值以及检测得到的电压值获取所述阻值。
上述的金属线压焊异常样品的处理方法,其中,所述检测探针加载电压并检测电流。
上述的金属线压焊异常样品的处理方法,其中,所述激光器为半导体失效分析激光切割器。
上述的金属线压焊异常样品的处理方法,其中,所述芯片包括用于实验测试的半导体封装芯片。
上述的金属线压焊异常样品的处理方法,其中,所述金属线压焊异常包括焊球过大或偏移导致焊球和所述芯片周边的所述金属线连接。
综上所述,本方法能够避免芯片测试结构金属线压焊异常,如焊球过大或偏移,导致的金属垫间的短路,利于稳定后续测试的工艺环境。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明及其特征、外形和优点将会变得更明显。
图1是本发明金属线压焊异常的样品处理方法的工艺流程图。
具体实施方式
下面结合附图对本发明的具体实施方式作进一步的说明:
如图1所示,为本发明金属线压焊异常的样品处理方法的工艺流程图,所述芯片包括用于实验测试的半导体封装芯片,所述金属线压焊异常包括焊球过大或偏移导致焊球和所述芯片周边的所述金属线连接,其中,该方法包括:移除用于连接金属垫和键合垫的金属线,用以防止操作过程中产生静电破坏芯片;采用检测探针测试短路的所述金属垫之间的阻值;通过激光器轰击所述金属垫至所述芯片的其它金属层,如保护环(Seal ring)中焊球较窄的位置,将部分焊球直接轰击掉,以切断焊球和金属层之间的连接,切断过程以不损伤待测结构及对应金属垫为基础;使用所述检测探针测试阻值,判断所述金属垫与所述金属层是否断开,若未断开则重复执行上个步骤直至所述金属垫与所述金属层断开,若断开则执行下一个步骤;对所述样品进行重新压焊。
优选的,所述检测探针根据接通的电流值以及检测得到的电压值获取所述电阻值。所述检测探针加载电压并检测电流。检测所述检测探针的电流值;若所述电流值中有大于漏电标准值的电流值,则判断所述金属线异常或探针漏电,并排除所述连接线异常或所述探针漏电的故障;若所述电流值均小于或等于所述漏电标准值,则判断所述金属线正常并且所述检测探针无漏电。
优选的,所述激光器为半导体失效分析激光切割器。激光切割机是一种是用激光对芯片进行表面处理的机器,它可以在芯片表面进行特定图形的打孔操作,激光能量大小直接决定了打孔的深度,常应用于半导体行业。
综上所述,由于采用了上述技术方案,本方法能够避免芯片测试结构金属线压焊异常,如焊球过大或偏移,导致的金属垫间的短路,利于稳定后续测试的工艺环境。本领域技术人员应该理解,本领域技术人员结合现有技术以及上述实施例可以实现所述变化例,在此不予赘述。这样的变化例并不影响本发明的实质内容,在此不予赘述。
以上对本发明的较佳实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,其中未尽详细描述的设备和结构应该理解为用本领域中的普通方式予以实施;任何熟悉本领域的技术人员,在不脱离本发明技术方案范围情况下,都可利用上述揭示的方法和技术内容对本发明技术方案作出许多可能的变动和修饰,或修改为等同变化的等效实施例,这并不影响本发明的实质内容。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。
Claims (6)
1.一种金属线压焊异常样品的处理方法,应用于半导体芯片测试结构样品中,所述半导体测试结构样品包括一封装底座和一芯片,其特征在于,所述方法包括:
步骤S1:在一金属线压焊异常的半导体测试结构样品中移除用于连接所述芯片上的金属垫和所述封装底座上的键合垫的金属线,以使所述封装底座和所述芯片之间电性分离;
步骤S2:采用检测探针测试所述任意两个焊球异常的金属垫之间的阻值,通过所述阻值判断所述金属垫之间是否短路,如短路则执行下一个步骤S3;
步骤S3:通过激光器轰击所述金属垫至所述芯片的其它金属层;
步骤S4:使用所述检测探针测试阻值,判断所述金属垫与所述其它金属层是否断开,若未断开则重复执行步骤S3直至所述金属垫与所述其它金属层断开,若断开则执行下一个步骤S5;
步骤S5:对所述样品进行重新压焊。
2.根据权利要求1所述的金属线压焊异常样品的处理方法,其特征在于,所述检测探针根据接通的电流值以及检测得到的电压值获取所述阻值。
3.根据权利要求1所述的金属线压焊异常样品的处理方法,其特征在于,所述检测探针加载电压并检测电流。
4.根据权利要求1所述的金属线压焊异常样品的处理方法,其特征在于,所述激光器为半导体失效分析激光切割器。
5.根据权利要求1所述的金属线压焊异常样品的处理方法,其特征在于,所述芯片包括用于实验测试的半导体封装芯片。
6.根据权利要求1至5任意一项所述的金属线压焊异常样品的处理方法,其特征在于,所述金属线压焊异常包括焊球过大或偏移导致焊球和所述芯片周边的所述金属线连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410697337.2A CN104409381B (zh) | 2014-11-26 | 2014-11-26 | 一种金属线压焊异常的样品处理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410697337.2A CN104409381B (zh) | 2014-11-26 | 2014-11-26 | 一种金属线压焊异常的样品处理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104409381A true CN104409381A (zh) | 2015-03-11 |
CN104409381B CN104409381B (zh) | 2017-11-03 |
Family
ID=52646997
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410697337.2A Active CN104409381B (zh) | 2014-11-26 | 2014-11-26 | 一种金属线压焊异常的样品处理方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104409381B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113391181A (zh) * | 2021-05-24 | 2021-09-14 | 长江存储科技有限责任公司 | 一种检测晶圆测试探针卡状态的设备、晶圆结构和方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11179535A (ja) * | 1997-12-22 | 1999-07-06 | Sony Corp | 半田ごて |
JP2002009104A (ja) * | 2000-06-21 | 2002-01-11 | Fujitsu Ltd | ワイヤボンディング方法及び装置 |
CN1431691A (zh) * | 2002-01-10 | 2003-07-23 | 矽品精密工业股份有限公司 | 制造半导体封装件用打线方法及系统 |
CN101281303A (zh) * | 2008-05-19 | 2008-10-08 | 华映视讯(吴江)有限公司 | 液晶显示模块短路修复方法 |
JP2009164310A (ja) * | 2007-12-28 | 2009-07-23 | Sharp Corp | 電子部品リペア装置および電子部品リペア方法 |
-
2014
- 2014-11-26 CN CN201410697337.2A patent/CN104409381B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11179535A (ja) * | 1997-12-22 | 1999-07-06 | Sony Corp | 半田ごて |
JP2002009104A (ja) * | 2000-06-21 | 2002-01-11 | Fujitsu Ltd | ワイヤボンディング方法及び装置 |
CN1431691A (zh) * | 2002-01-10 | 2003-07-23 | 矽品精密工业股份有限公司 | 制造半导体封装件用打线方法及系统 |
JP2009164310A (ja) * | 2007-12-28 | 2009-07-23 | Sharp Corp | 電子部品リペア装置および電子部品リペア方法 |
CN101281303A (zh) * | 2008-05-19 | 2008-10-08 | 华映视讯(吴江)有限公司 | 液晶显示模块短路修复方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113391181A (zh) * | 2021-05-24 | 2021-09-14 | 长江存储科技有限责任公司 | 一种检测晶圆测试探针卡状态的设备、晶圆结构和方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104409381B (zh) | 2017-11-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102258739B1 (ko) | 하이브리드 적층 구조를 갖는 반도체 소자 및 그 제조방법 | |
US10613136B2 (en) | Apparatus comprising a semiconductor arrangement | |
US20220336413A1 (en) | Systems and methods related to wire bond cleaning and wire bonding recovery | |
US9633970B2 (en) | IGBT device and method for packaging whole-wafer IGBT chip | |
CN107728042A (zh) | 具有保护测试的集成电路及其测试方法 | |
US11029334B2 (en) | Low force wafer test probe | |
CN103779252B (zh) | 一种用于圆片级键合中颗粒污染的在线检测结构 | |
CN104409381A (zh) | 一种金属线压焊异常的样品处理方法 | |
US9735119B1 (en) | Conductive pads forming method | |
CN104037107B (zh) | 通孔链结构的失效分析方法 | |
CN108231619B (zh) | 用于功率半导体芯片的检测方法 | |
CN108344936A (zh) | 一种功率半导体器件的测试方法 | |
CN101750563B (zh) | 半导体器件中通孔或接触孔短路检测结构 | |
US10018668B2 (en) | Kill die subroutine at probe for reducing parametric failing devices at package test | |
US10935590B2 (en) | Electrically-verifiable fuses and method of fuse verification | |
CN103839776B (zh) | 半导体结构及其形成方法 | |
CN204011421U (zh) | 智能功率模块保护装置 | |
JP2008016707A (ja) | 半導体装置及びその検査方法 | |
CN218004850U (zh) | 半导体结构 | |
TWI662678B (zh) | 測試鍵結構 | |
JP5861822B2 (ja) | 半導体装置およびその試験方法 | |
CN219143031U (zh) | 一种双路芯片测试电路板及测试系统 | |
JP5590507B2 (ja) | 半導体集積回路 | |
JP2010056428A (ja) | チェックパターン及び実装評価装置 | |
CN116487277A (zh) | 一种芯片封装方法、芯片以及集成电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |