CN104051608B - 磁致电阻结构及其制造方法、及磁随机存取存储器件 - Google Patents

磁致电阻结构及其制造方法、及磁随机存取存储器件 Download PDF

Info

Publication number
CN104051608B
CN104051608B CN201410083532.6A CN201410083532A CN104051608B CN 104051608 B CN104051608 B CN 104051608B CN 201410083532 A CN201410083532 A CN 201410083532A CN 104051608 B CN104051608 B CN 104051608B
Authority
CN
China
Prior art keywords
magnetosphere
magnetoresistance
layer
magnetic
magnetospheric
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410083532.6A
Other languages
English (en)
Other versions
CN104051608A (zh
Inventor
金起园
金洸奭
李成喆
张荣万
皮雄焕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN104051608A publication Critical patent/CN104051608A/zh
Application granted granted Critical
Publication of CN104051608B publication Critical patent/CN104051608B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/14Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
    • G11C11/15Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type

Abstract

本发明公开了磁致电阻结构及其制造方法、及磁随机存取存储器件。一种磁致电阻结构包括:第一磁性层,其具有被固定的磁化方向;第二磁性层,其对应于第一磁性层,其中第二磁性层的磁化方向是可变的;以及磁致电阻(MR)增强层和中间层,二者都在第一磁性层和第二磁性层之间。一种磁随机存取存储器件可以包括前述磁致电阻结构。

Description

磁致电阻结构及其制造方法、及磁随机存取存储器件
技术领域
示例实施方式涉及磁致电阻结构、包括该磁致电阻结构的磁随机存取存储器件、和/或制造该磁致电阻结构的方法。
背景技术
随着高真空状态下的薄膜沉积技术和表面处理技术已快速发展,精确地生长制造磁随机存取存储器件中使用的在几纳米(nm)厚度内的磁性薄膜已变得可能。磁性薄膜的厚度被生长以致于与磁随机存取存储器件的自旋之间的交换相互作用距离相匹配。相应地,已经发现了在块体形式的磁性材料中没有观察到的若干现象,由此这些若干现象正被应用于家用器具和工业部件,例如,超高密度信息存储设备中用于记录信息的磁记录头或磁随机存取存储器(MRAM)。
磁随机存取存储器件是通过利用磁隧道结(MTJ)中的电阻变化存储数据的存储器件,磁隧道结是一种磁致电阻结构。磁致电阻结构形成为具有被钉扎层和自由层。磁致电阻结构的电阻随自由层的磁化方向而变化。例如,如果自由层的磁化方向与钉扎层的磁化方向相同,则磁致电阻结构可具有低电阻值。如果自由层的磁化方向与钉扎层的磁化方向相反,则磁致电阻结构可具有高电阻值。这样,如果磁随机存取存储器件的磁致电阻结构具有低电阻值,则该低电阻值可与例如数据“0”相应。如果磁随机存取存储器件的磁致电阻结构具有高电阻值,则该高电阻值可与数据“1”相应。
有必要实现高的磁致电阻(MR)率,以获得具有优异特性的磁随机存取存储器件。为了实现此目的,正在进行大量的研究。
发明内容
磁致电阻结构得以提供,所述磁致电阻结构具有优异的磁致电阻特性,并且可以允许高度的集成。
磁随机存取存储器件得以提供,其包括具有优异的磁致电阻特性并且可允许高度的集成的磁致电阻结构。
制造磁致电阻结构的方法得以提供。
根据示例实施方式,一种磁致电阻结构包括:第一磁性层,其具有被固定的磁化方向;第二磁性层,其对应于第一磁性层,其中第二磁性层的磁化方向是可变的;以及磁致电阻(MR)增强层和中间层,二者都在第一磁性层和第二磁性层之间。
第二磁性层的面积可以大于第一磁性层的面积。
MR增强层的面积和中间层的面积每个都可以大于第一磁性层的面积。
MR增强层可以覆盖第一磁性层的上表面和侧表面。
第二磁性层可以覆盖中间层的上表面。
MR增强层可以具有大约0.1nm至10nm的厚度。
第一磁性层和第二磁性层每个都可以包括具有水平的磁各向异性的材料。
第一磁性层和第二磁性层每个都可以包括具有垂直的磁各向异性的材料。
根据示例实施方式,一种磁随机存取存储器件包括:开关结构;以及连接到开关结构的磁致电阻结构,其中磁致电阻结构包括:具有被固定的磁化方向的第一磁性层;第二磁性层,其对应于第一磁性层,其中第二磁性层的磁化方向是可变的;以及磁致电阻(MR)增强层和中间层,二者都在第一磁性层和第二磁性层之间。
根据示例实施方式,一种形成磁致电阻结构的方法包括:形成第一磁性层;在第一磁性层上形成磁致电阻(MR)增强层和中间层;以及在中间层上形成第二磁性层,其中第二磁性层的面积大于第一磁性层的面积。
MR增强层可以覆盖第一磁性层的上表面和侧表面。
第一磁性层的形成可以包括:在第一磁性层的材料层上形成盖层和牺牲层;在牺牲层上形成掩模层;以及在蚀刻工艺中使用掩模层形成第一磁性层。
第一磁性层的形成可以包括:在第一磁性层上施加绝缘材料以形成钝化层;以及使用化学机械抛光(CMP)工艺去除牺牲层以暴露盖层。
根据示例实施方式,一种磁随机存取存储器件包括:第一磁性层,其具有被固定的磁化方向;第二磁性层,其可操作地连接到第一磁性层;以及至少一个磁致电阻增强层和至少一个中间层,其将第一磁性层与第二磁性层分隔开。第二磁性层在第一磁性层上方延伸,第二磁性层具有可变的磁化方向。
第二磁性层的面积可以大于第一磁性层的面积。
第一磁性层和第二磁性层可以具有相同的磁各向异性。
所述至少一个磁致电阻增强层可以覆盖第一磁性层的上表面和第一磁性层的侧表面中的至少一个,且所述至少一个中间层具有与所述至少一个磁致电阻增强层的轮廓共形的轮廓。
该磁随机存取存储器件还可以包括至少一个钝化层,所述至少一个钝化层覆盖第一磁性层的侧表面。所述至少一个钝化层和所述至少一个磁致电阻增强层可以共同形成第一磁性层上方的保护盖。
所述至少一个中间层可以堆叠在所述至少一个磁致电阻增强层上方,所述至少一个磁致电阻增强层可以接触第一磁性层。
第二磁性层的宽度可以大于第一磁性层的宽度。
附图说明
由以下结合附图做出的详细描述,示例实施方式将被更清楚地理解。图1-5表示如本文描述的非限制性示例实施方式。
图1是示出根据示例实施方式的磁致电阻结构的横截面的示意图;
图2是示出根据另一实施方式的磁致电阻结构的横截面的示意图;
图3A至3K是示出根据示例实施方式的磁致电阻结构的制造方法的图;
图4是曲线图,该曲线图示出根据示例实施方式和比较例形成的磁致电阻结构的磁致电阻(MR)率;以及
图5是示意图,该示意图示出根据示例实施方式的包括磁致电阻结构的磁随机存取存储器件的结构的横截面。
具体实施方式
现在将参考其中示出一些示例实施方式的附图更充分地描述若干示例实施方式。然而,在此公开的具体结构和功能细节仅是代表性的,用于描述示例实施方式。因此,本发明可以以许多替换形式实现,并且不应被解释为仅限于在此阐述的示例实施方式。因此,应当理解,不旨在将示例实施方式限制于公开的具体形式,相反,示例实施方式将覆盖落入本发明范围内的所有改进、等价物和替换。
在附图中,为了清楚可以夸大层和区域的厚度,并且在对附图的整个描述中相同的附图标记指代相同的元件。
虽然术语第一、第二等可以在本文中用来描述各种元件,但是这些元件不应受这些术语限制。这些术语只用于将一个元件与另一元件区分开。例如,第一元件能被称为第二元件,类似地,第二元件能被称为第一元件,而不背离示例实施方式的范围。当在本文中使用时,术语“和/或”包括相关列举项目中的一个或更多个项目的任何和所有组合。
将理解,如果一元件被称为“连接到”或“联接到”另一元件,则它能直接连接到或联接到另一元件,或者可以存在居间元件。相反,如果一元件被称为“直接连接到”或“直接联接到”另一元件,则没有居间元件存在。用于描述元件之间的关系的其他词语应当以类似的方式解释(例如,“在......之间”与“直接在......之间”,“相邻”与“直接相邻”等)。
这里使用的术语仅为了描述具体实施方式的目的,不旨在限制示例实施方式。当这里使用时,单数形式“一”和“该”也旨在包括复数形式,除非上下文清楚地另有所示。将进一步理解,如果在此使用,则术语“包括”和/或“包含”表明所述特征、整体、步骤、操作、元件和/或组分的存在,但是不排除一个或更多个其他特征、整体、步骤、操作、元件、组分和/或其组合的存在或添加。
为了描述的方便,这里可以使用空间关系术语(例如“下面”、“下方”、“下部”、“上方”、“上部”等)来描述如图所示的一个元件或者一个特征与另外的元件或特征之间的关系。将理解,空间关系术语旨在包含除了图中所绘的取向之外的装置在使用或操作中的不同取向。例如,如果图中的装置被翻转,则被描述为在其他元件或特征的“下方”或“下面”的元件于是将取向在所述其他元件或特征的“上方”。因此,例如,术语“下方”能包含下方和上方两个取向。装置也可以有其它取向(旋转90度,或以其它取向观看或参考),这里使用的空间关系描述语应被相应地解释。
在这里参考横截面图描述了示例实施方式,该图是理想化实施方式(和中间结构)的示意图。这样,可以预期作为例如制造技术和/或公差的结果的相对于图示的形状的变化。因此,示例实施方式不应解释为限于这里所示的区域的具体形状,而是可以包括例如由制造引起的形状的偏离。例如,被示为矩形的注入区可以具有圆化或弯曲的特征和/或在其边缘处的梯度(例如注入浓度的梯度),而不是从注入区到非注入区的突然变化。相似地,由注入形成的埋入区可以引起埋入区和注入可经过其发生的表面之间的区域中的某些注入。因此,图中示出的区域本质上是示意性的,它们的形状不必然示出器件的区域的实际形状,且不限制范围。
还应当注意,在一些替代实施中,被注明的功能/行为可以不按图中注明的顺序发生。例如,接连示出的两张图实际上可以基本同时被执行,或者有时可以按相反的顺序被执行,这取决于所涉及的功能/行为。
除非另有定义,这里使用的所有术语(包括技术术语和科学术语)具有与示例实施方式所属领域的普通技术人员通常理解的含义相同的含义。还可以理解,诸如通常使用的词典中定义的那些术语的术语应被解释为具有与它们在相关领域中的含义一致的含义,而不应在理想化或过于形式化的意义上被解释,除非在这里明确地如此界定。
如本发明团体理解的那样,根据此处描述的各种实施方式的器件和形成器件的方法可以在微电子器件诸如集成电路中实施,其中多个根据此处描述的各种实施方式的器件被集成在同一个微电子器件中。因而,此处示出的横截面视图可以在微电子器件中,在两个不同的方向上被复制,这两个方向不必正交。于是,实施根据此处描述的各种实施方式的器件的微电子器件的俯视图可以包括成阵列和/或二维图案的多个器件,该阵列和/或二维图案以微电子器件的功能性为基础。
根据此处描述的各种实施方式的器件可以根据微电子器件的功能性而被散布在其它器件之间。此外,根据此处描述的各种实施方式的微电子器件可以在第三方向上被复制,以提供三维集成电路,该第三方向可以正交于所述两个不同的方向。
因而,此处示出的横截面视图为沿俯视图中的两个不同方向和/或在透视图中的三个不同方向上延伸的,根据此处描述的各种实施方式的多个器件提供支持。例如,当在器件/结构的横截面视图中示出单个有源区时,所述器件/结构可以包括其上的多个有源区和晶体管结构(或在适当的情况下的存储单元结构、栅结构等),如将被所述器件/结构的俯视图所示的那样。
关于根据示例实施方式的磁致电阻结构和包括该磁致电阻结构的磁随机存取存储器件,现在将详细参考实施方式,所述实施方式的示例在附图中示出。
图1是示意图,该示意图示出根据示例实施方式的磁致电阻结构的横截面。
参考图1,根据示例实施方式,磁致电阻结构可包括第一磁性层13、被形成来对应于第一磁性层13的第二磁性层17、以及形成在第一磁性层13与第二磁性层17之间的磁致电阻(MR)增强层15和中间层16。
根据示例实施方式,第二磁性层17可以形成为具有比第一磁性层13更大的面积。另外,MR增强层15和中间层16均可形成为具有比第一磁性层13大的面积。MR增强层15和中间层16可以形成为具有三维(3D)结构,该三维结构围绕第一磁性层13的上表面和侧表面。中间层16可以形成为具有与MR增强层15的轮廓共形的轮廓。图1示出第二磁性层17仅形成在中间层16的上表面上的结构。然而,这仅是示例,第二磁性层17可以既形成在中间层16的侧表面上,又形成在中间层16的上表面上;并且在此情形下,MR增强层15可以覆盖第一磁性层13的上表面和第一磁性层13的侧表面中的至少一个。另外,钝化层14可以形成在第一磁性层13的侧表面和MR增强层15之间。
第一磁性层13可以是其磁化方向被固定的被钉扎层。第一磁性层13可以由铁磁材料形成,该铁磁材料由包括镍(Ni)、钴(Co)和铁(Fe)之中的至少一种材料的金属或合金形成。此外,第一磁性层13还可包括硼(B)、铬(Cr)、铂(Pt)或钯(Pd)。例如,第一磁性层13可以由镍铁(NiFe)、钴铁(CoFe)、镍铁硼(NiFeB)、钴铁硼(CoFeB)、镍铁硅硼(NiFeSiB)或钴铁硅硼(CoFeSiB)形成。另外,为了固定第一磁性层13的磁化方向,在第一磁性层13下面可以选择性地还包括钉扎层12。钉扎层12可以用反铁磁层或合成反铁磁(SAF)结构形成。如果反铁磁层用作钉扎层12,则反铁磁层可以用包括锰(Mn)的合金形成。例如,反铁磁层可以用铱锰(IrMn)、铁锰(FeMn)或镍锰(NiMn)合金形成。代替使用钉扎层12,第一磁性层13的形状各向异性也可被用来固定第一磁性层13的磁化方向。第一磁性层13可以形成在第一电极11上,使得电源可以施加到磁性层13。第一电极11可以形成在诸如衬底的下部结构10上。第一电极11可以形成为包括导电材料,诸如金属、导电金属氧化物或导电金属氮化物。
不同于第一磁性层13,第二磁性层17可以形成为使得第二磁性层17的磁化方向可以被改变。第二磁性层17可以由铁磁材料形成,该铁磁材料由包括Ni、Co和Fe之中的至少一种材料的金属或合金形成。此外,第二磁性层17还可包括B、Cr、Pt或Pd。例如,第二磁性层17可以由NiFe、CoFe、NiFeB、CoFeB、NiFeSiB或CoFeSiB形成。
MR增强层15用于提高磁致电阻结构的MR率。MR增强层15由Co、Fe和Ni中的至少一种材料形成。另外,MR增强层15可以由进一步包括B、Si、锆(Zr)或钛(Ti)的非晶磁性材料形成。MR增强层15可以被形成为具有大约0.1nm至10nm的厚度。
中间层16可以形成为包括绝缘材料,诸如镁(Mg)氧化物或铝(Al)氧化物。然而,中间层16不限于绝缘材料。中间层16可以由包括钌(Ru)、铜(Cu)、Al、金(Au)和银(Ag)之中的至少一种材料的导电材料形成。中间层16可以形成为具有几纳米的厚度,例如1nm至10nm。
钝化层14可以由绝缘材料——一般是用于电子器件的层间绝缘层的材料——形成。钝化层14可以由硅氧化物或硅氮化物形成。
图2是示意图,该示意图示出根据示例实施方式的磁致电阻结构的横截面。
参考图2,根据示例实施方式,磁致电阻结构可包括第一磁性层23、被形成来对应于第一磁性层23的第二磁性层27、以及形成在第一磁性层23和第二磁性层27之间的MR增强层25和中间层26。另外,第一钝化层24a和第二钝化层24b可以形成在第一磁性层23的侧面。
第一磁性层23可以是其磁化方向被固定的被钉扎层。为了固定第一磁性层23的磁化方向,在第一磁性层23下面可以选择性地还包括钉扎层22。钉扎层22可以用反铁磁层或SAF结构形成。取代使用钉扎层22,第一磁性层23的形状各向异性也可用来固定第一磁性层23的磁化方向。第一磁性层23可以形成在第一电极21上,使得电源可以被施加到第一磁性层23。第一电极21可以形成在诸如衬底的下部结构20上。第二磁性层27可以形成为具有比第一磁性层23大的面积。另外,MR增强层25和中间层26均可形成为具有比第一磁性层23大的面积。
有关图1所示的每个构件的材料的说明也可以应用于有关图2所示的具有相同名称的每个构件的材料的说明,诸如有关厚度的说明。
根据图1和图2所示的示例实施方式,作为示例,第一磁性层13和23以及第二磁性层17和27具有水平磁各向异性。然而,第一磁性层13和23以及第二磁性层17和27不限于此。第一磁性层13和23以及第二磁性层17和27也可具有垂直磁各向异性。如果第一磁性层13和23以及第二磁性层17和27具有垂直磁各向异性,则磁各向异性能可以是大约106至107erg/cc。在此情况下,第一磁性层13和23以及第二磁性层17和27可分别具有多层结构,其中由Co和Co合金中的至少一种形成的第一层和由Pt、Ni和Pd之中的至少一种形成的第二层被交替堆叠。不同地,第一磁性层13和23以及第二磁性层17和27中的每个可以是具有L10结构的铁铂(FePt)或钴铂(CoPt)层,或者由稀土元素或过渡金属形成的合金层。稀土元素可以是铽(Tb)和钆(Gd)中的至少一个。过渡金属可以是Ni、Fe和Co中的至少一个。
下面,通过参考图3A至图3K,描述制造根据示例实施方式的磁致电阻结构的方法。
图3A至图3K是示出制造根据示例实施方式的磁致电阻结构的方法的图。在下文,将描述制造图1所示的磁致电阻结构的方法。根据示例实施方式,可以用物理气相沉积(PVD)或化学气相沉积(CVD)法形成磁致电阻结构的每个层。
参考图3A,第一磁性层13的材料被施加到第一电极11的材料层上,第一电极11的材料层由诸如金属的导电材料形成。第一磁性层13可以由铁磁材料形成,该铁磁材料由包括Ni、Co和Fe之中的至少一种材料的金属或合金形成。另外,第一磁性层13还可包括B、Cr、Pt或Pd。例如,第一磁性层13可以由NiFe、CoFe、NiFeB、CoFeB、NiFeSiB或CoFeSiB形成。为了选择性地固定第一磁性层13的磁化方向,在形成第一磁性层13之前,钉扎层12可以首先形成为位于第一磁性层13之下。如果反铁磁层用作钉扎层12,则反铁磁层可以用包括Mn的合金形成。例如,反铁磁层可以用IrMn、FeMn或NiMn合金形成。盖层31形成在第一磁性层13的指定(或者预定)区域上,牺牲层32和掩模层33形成在盖层31上。
参考图3B,在除了被定义为磁致电阻结构的第一磁性层13的区域之外的区域上执行蚀刻工艺,使得第一磁性层13可具有与掩模层33和牺牲层32相同的宽度。离子束蚀刻(IBE)法可以用于该蚀刻工艺。
参考图3C,钝化层14和34可以形成在第一电极11和第一磁性层13上。钝化层14和34可以形成为包括第一钝化层14和第二钝化层34。钝化层14和34可以由彼此不同的材料形成,但是不限于此。钝化层14和34可以由诸如金属氧化物或金属氮化物的绝缘材料形成。例如,第一钝化层14可以由Mg氧化物形成,第二钝化层34可以由硅氧化物形成。
参考图3D,用例如化学机械抛光(CMP)工艺去除钝化层14和34的部分区域以及牺牲层32,从而露出盖层31形成的区域。
另外,参考图3E,用蚀刻工艺可以去除第二钝化层34。例如,通过使用反应离子蚀刻(RIE)工艺,可以去除第二钝化层34,由此可以暴露出第一钝化层14。如果执行CMP工艺或蚀刻工艺,则需要形成盖层31,以保护第一磁性层13。
参考图3F,盖层31被去除,然后可以顺序沉积MR增强层15、中间层16和第二磁性层17的材料。此处描述的磁致电阻结构根据针对图1描述的示例实施方式制造。因此,MR增强层15、中间层16和第二磁性层17的材料可以被沉积来围绕第一磁性层13的上表面和侧表面。
如果要形成根据图2所示的示例实施方式的磁致电阻结构,则第二钝化层34不被去除,仅盖层31自图3D所示的结构去除。然后,MR增强层15、中间层16和第二磁性层17的材料可以顺序地直接沉积在第一磁性层13和第二钝化层34上。
参考图3G,第二掩模层35形成在第二磁性层17上,以具有期望的宽度。然后,通过使用IBE法,可以再次执行蚀刻工艺。
参考图3H,中间层16和第二磁性层17可以通过用IBE法形成为具有期望的形状。因此,可以形成具有如图1所示的结构的磁致电阻结构。如果第二掩模层35形成为具有更宽的宽度,则第二磁性层17可以形成为围绕中间层16的上表面和侧表面。
另外,通过参考图3I至图3K描述形成电极连接结构的示例,该电极连接结构可施加电源到第一磁性层13和第二磁性层17。
参考图3I,通过施加诸如硅氧化物或硅氮化物的材料形成绝缘层36。然后,通过使用CMP工艺等暴露第二掩模层35,然后通过去除第二掩模层35暴露第二磁性层17(如图3J所示)。
然后,参考图3K,孔38穿过绝缘层36形成,由此第一电极11被暴露。然后,通过沉积导电材料,可以分别形成连接电极37和39。绝缘层可以进一步形成在孔38的侧表面,使得可以保持MR增强层15与连接电极39之间的绝缘。
图4是曲线图,该曲线图示出根据示例实施方式和比较示例形成的磁致电阻结构的磁致电阻(MR)率。图4所示的曲线图示出取决于MR增强层是否形成的MR率。
图4所示的对象样本包括以下磁致电阻结构,该磁致电阻结构中,PtMn层被形成为反铁磁层,CoFe层形成在PtMn层上作为第一磁性层,Ru层被形成为中间层,然后CoFeB层形成在Ru层上作为第二磁性层。在第二磁性层的表面上进一步形成Ru层。在图4中,“A”和“B”是不包括附加的MR增强层的样本,“C”和“D”是进一步包括MR增强层的样本,该MR增强层被形成为第一磁性层和中间层之间的CoFeB层。图4所示的曲线图中的水平轴表示每个样本的表面上形成的Ru层的厚度。射频(RF)蚀刻在样本“A”和“C”上执行大约120秒。RF蚀刻在样本“B”和“D”上执行大约180秒。然后,测量MR率。
图4表明,自包括MR增强层的“C”和“D”获得的传输介质要求(TMR)值极大地不同于自没有额外地包括MR增强层的“A”和“B”获得的TMR值。
根据示例实施方式,磁致电阻结构可以应用于各种类型的电子器件或磁器件。例如,磁致电阻结构可以应用于磁随机存取存储器件。
图5是示意图,该示意图示出包括根据示例实施方式的磁致电阻结构的磁随机存取存储器件的结构的横截面。
当前示例实施方式中的磁致电阻结构可以连接到开关结构。图5示出其中磁致电阻结构被连接到晶体管结构的磁随机存取存储器件。
参考图5,描述开关结构。包括栅绝缘层51和栅电极52的栅极结构形成在衬底50上。沟道可以形成在衬底50的在栅极结构下面的区域中,源极53a和漏极53b的区域可以形成在沟道的两侧。源极53a和漏极53b的位置可以互换。开关结构中的漏极53b也可经由穿过层间绝缘层54的连接电极55连接到图1所示的第一电极11。
如上所述,根据以上示例实施方式中的一个或更多个,提供了磁致电阻结构,其中第二磁性层被形成为具有比第一磁性层更宽的面积,并且其中包括了MR增强层;于是,该磁致电阻结构具有高MR率。另外,提供了具有高集成度的磁器件,其通过形成具有3D结构的磁致电阻结构来实现。
应当理解,在此描述的示例实施方式应当仅在说明的意义上被考虑,不是为了限制。例如,对本领域技术人员而言,图1和2所示的磁致电阻结构的诸多改进将会轻易地显然,而不脱离主旨和范围。例如,磁致电阻结构可以包括至少一个MR增强层和至少一个中间层。再例如,钝化层和MR增强层可以共同形成第一磁性层上方的保护盖。另外,根据示例实施方式,磁致电阻结构不仅可以应用于图5所示的磁随机存取存储器件,还可以应用于具有不同结构的存储器件或除了存储器件之外的磁器件。因此,本发明的范围不是由发明的详细说明限定,而是由所附权利要求限定,在该范围内的所有差异将被理解为被包括在本发明中。
本申请要求于2013年3月11日向韩国知识产权局提交的韩国专利申请No.10-2013-0025745的优先权,其公开通过引用全部结合在此。

Claims (18)

1.一种磁致电阻结构,包括:
第一磁性层,其具有被固定的磁化方向;
第二磁性层,其对应于所述第一磁性层,其中所述第二磁性层的磁化方向是可变的磁化方向;以及
磁致电阻增强层和中间层,所述磁致电阻增强层和中间层都在所述第一磁性层和所述第二磁性层之间,
其中所述第二磁性层的面积大于所述第一磁性层的面积。
2.如权利要求1所述的磁致电阻结构,其中所述磁致电阻增强层的面积和所述中间层的面积每个都大于所述第一磁性层的面积。
3.如权利要求2所述的磁致电阻结构,其中所述磁致电阻增强层覆盖所述第一磁性层的上表面和侧表面。
4.如权利要求3所述的磁致电阻结构,其中所述第二磁性层覆盖所述中间层的上表面。
5.如权利要求1所述的磁致电阻结构,其中所述磁致电阻增强层具有0.1nm至10nm的厚度。
6.如权利要求1所述的磁致电阻结构,其中所述第一磁性层和所述第二磁性层每个都包括具有水平磁各向异性的材料。
7.如权利要求1所述的磁致电阻结构,其中所述第一磁性层和所述第二磁性层每个都包括具有垂直磁各向异性的材料。
8.如权利要求1所述的磁致电阻结构,其中所述磁致电阻增强层由Co、Fe和Ni中的至少一种材料形成。
9.如权利要求8所述的磁致电阻结构,其中所述磁致电阻增强层由进一步包括B、Si、Zr或Ti的非晶磁性材料形成。
10.一种磁随机存取存储器件,包括:
开关结构;以及
磁致电阻结构,其被连接到所述开关结构,其中所述磁致电阻结构包括,
第一磁性层,其具有被固定的磁化方向;
第二磁性层,其对应于所述第一磁性层,所述第二磁性层的磁化方向是可变的;以及
磁致电阻增强层和中间层,所述磁致电阻增强层和中间层都在所述第一磁性层和所述第二磁性层之间,
其中所述第二磁性层的面积大于所述第一磁性层的面积。
11.如权利要求10所述的磁随机存取存储器件,其中所述磁致电阻增强层的面积和所述中间层的面积每个都大于所述第一磁性层的面积。
12.如权利要求11所述的磁随机存取存储器件,其中所述磁致电阻增强层覆盖所述第一磁性层的上表面和侧表面。
13.如权利要求12所述的磁随机存取存储器件,其中所述第二磁性层覆盖所述中间层的上表面。
14.如权利要求10所述的磁随机存取存储器件,其中所述磁致电阻增强层具有0.1nm至10nm的厚度。
15.如权利要求10所述的磁随机存取存储器件,其中所述第一磁性层和所述第二磁性层每个都包括具有水平的磁各向异性的材料。
16.如权利要求10所述的磁随机存取存储器件,其中所述第一磁性层和所述第二磁性层每个都包括具有垂直的磁各向异性的材料。
17.如权利要求10所述的磁随机存取存储器件,其中所述磁致电阻增强层由Co、Fe和Ni中的至少一种材料形成。
18.如权利要求17所述的磁随机存取存储器件,其中所述磁致电阻增强层由进一步包括B、Si、Zr或Ti的非晶磁性材料形成。
CN201410083532.6A 2013-03-11 2014-03-07 磁致电阻结构及其制造方法、及磁随机存取存储器件 Active CN104051608B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020130025745A KR102078849B1 (ko) 2013-03-11 2013-03-11 자기저항 구조체, 이를 포함하는 자기 메모리 소자 및 자기저항 구조체의 제조 방법
KR10-2013-0025745 2013-03-11

Publications (2)

Publication Number Publication Date
CN104051608A CN104051608A (zh) 2014-09-17
CN104051608B true CN104051608B (zh) 2018-01-02

Family

ID=50238290

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410083532.6A Active CN104051608B (zh) 2013-03-11 2014-03-07 磁致电阻结构及其制造方法、及磁随机存取存储器件

Country Status (4)

Country Link
US (1) US9570675B2 (zh)
EP (1) EP2779259B1 (zh)
KR (1) KR102078849B1 (zh)
CN (1) CN104051608B (zh)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102078849B1 (ko) * 2013-03-11 2020-02-18 삼성전자 주식회사 자기저항 구조체, 이를 포함하는 자기 메모리 소자 및 자기저항 구조체의 제조 방법
US10468590B2 (en) 2015-04-21 2019-11-05 Spin Memory, Inc. High annealing temperature perpendicular magnetic anisotropy structure for magnetic random access memory
US9728712B2 (en) 2015-04-21 2017-08-08 Spin Transfer Technologies, Inc. Spin transfer torque structure for MRAM devices having a spin current injection capping layer
US9853206B2 (en) 2015-06-16 2017-12-26 Spin Transfer Technologies, Inc. Precessional spin current structure for MRAM
US9773974B2 (en) * 2015-07-30 2017-09-26 Spin Transfer Technologies, Inc. Polishing stop layer(s) for processing arrays of semiconductor elements
US9741926B1 (en) 2016-01-28 2017-08-22 Spin Transfer Technologies, Inc. Memory cell having magnetic tunnel junction and thermal stability enhancement layer
US10454021B2 (en) 2016-01-29 2019-10-22 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and method of manufacturing the same
CN106782639B (zh) * 2017-01-22 2019-05-03 南京大学 一种CoPtx纳米复合结构电磁存储器件及制备方法
US10665777B2 (en) 2017-02-28 2020-05-26 Spin Memory, Inc. Precessional spin current structure with non-magnetic insertion layer for MRAM
US10672976B2 (en) 2017-02-28 2020-06-02 Spin Memory, Inc. Precessional spin current structure with high in-plane magnetization for MRAM
US10032978B1 (en) 2017-06-27 2018-07-24 Spin Transfer Technologies, Inc. MRAM with reduced stray magnetic fields
US10236048B1 (en) 2017-12-29 2019-03-19 Spin Memory, Inc. AC current write-assist in orthogonal STT-MRAM
US10236047B1 (en) 2017-12-29 2019-03-19 Spin Memory, Inc. Shared oscillator (STNO) for MRAM array write-assist in orthogonal STT-MRAM
US10360961B1 (en) 2017-12-29 2019-07-23 Spin Memory, Inc. AC current pre-charge write-assist in orthogonal STT-MRAM
US10199083B1 (en) 2017-12-29 2019-02-05 Spin Transfer Technologies, Inc. Three-terminal MRAM with ac write-assist for low read disturb
US10270027B1 (en) 2017-12-29 2019-04-23 Spin Memory, Inc. Self-generating AC current assist in orthogonal STT-MRAM
US10141499B1 (en) 2017-12-30 2018-11-27 Spin Transfer Technologies, Inc. Perpendicular magnetic tunnel junction device with offset precessional spin current layer
US10339993B1 (en) 2017-12-30 2019-07-02 Spin Memory, Inc. Perpendicular magnetic tunnel junction device with skyrmionic assist layers for free layer switching
US10319900B1 (en) 2017-12-30 2019-06-11 Spin Memory, Inc. Perpendicular magnetic tunnel junction device with precessional spin current layer having a modulated moment density
US10236439B1 (en) 2017-12-30 2019-03-19 Spin Memory, Inc. Switching and stability control for perpendicular magnetic tunnel junction device
US10255962B1 (en) 2017-12-30 2019-04-09 Spin Memory, Inc. Microwave write-assist in orthogonal STT-MRAM
US10229724B1 (en) 2017-12-30 2019-03-12 Spin Memory, Inc. Microwave write-assist in series-interconnected orthogonal STT-MRAM devices
US10468588B2 (en) 2018-01-05 2019-11-05 Spin Memory, Inc. Perpendicular magnetic tunnel junction device with skyrmionic enhancement layers for the precessional spin current magnetic layer
US11374170B2 (en) * 2018-09-25 2022-06-28 Applied Materials, Inc. Methods to form top contact to a magnetic tunnel junction
US10580827B1 (en) 2018-11-16 2020-03-03 Spin Memory, Inc. Adjustable stabilizer/polarizer method for MRAM with enhanced stability and efficient switching

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6208491B1 (en) * 1999-05-26 2001-03-27 International Business Machines Corporation Spin valve with improved capping layer structure
CN1610000A (zh) * 2003-10-21 2005-04-27 Tdk株式会社 磁阻效应元件、磁存储单元及磁存储器
CN101093721A (zh) * 2006-06-22 2007-12-26 株式会社东芝 磁阻元件和磁性存储器
CN102569642A (zh) * 2010-12-07 2012-07-11 三星电子株式会社 存储节点、包括该存储节点的磁存储器件及其制造方法

Family Cites Families (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5909345A (en) * 1996-02-22 1999-06-01 Matsushita Electric Industrial Co., Ltd. Magnetoresistive device and magnetoresistive head
US5731936A (en) * 1996-09-26 1998-03-24 International Business Machines Corporation Magnetoresistive (MR) sensor with coefficient enhancing that promotes thermal stability
JP2933056B2 (ja) * 1997-04-30 1999-08-09 日本電気株式会社 磁気抵抗効果素子並びにこれを用いた磁気抵抗効果センサ、磁気抵抗検出システム及び磁気記憶システム
US6153320A (en) * 1999-05-05 2000-11-28 International Business Machines Corporation Magnetic devices with laminated ferromagnetic structures formed with improved antiferromagnetically coupling films
US6271997B1 (en) * 1999-11-22 2001-08-07 International Business Machines Corporation Read head spin valve sensor with triple antiparallel coupled free layer structure
US6322640B1 (en) * 2000-01-24 2001-11-27 Headway Technologies, Inc. Multiple thermal annealing method for forming antiferromagnetic exchange biased magnetoresistive (MR) sensor element
US6456469B1 (en) * 2000-06-05 2002-09-24 International Business Machines Corporation Buffer layer of a spin valve structure
US6621667B1 (en) * 2000-08-15 2003-09-16 Seagate Technology Llc Giant magnetoresistive sensor with a multilayer cap layer
US6574079B2 (en) * 2000-11-09 2003-06-03 Tdk Corporation Magnetic tunnel junction device and method including a tunneling barrier layer formed by oxidations of metallic alloys
US6654211B2 (en) * 2001-04-06 2003-11-25 International Business Machines Corporation Read head including a spin valve sensor with a specular reflecting cap layer structure
EP1391942A4 (en) 2001-05-31 2007-08-15 Nat Inst Of Advanced Ind Scien TUNNEL MAGNETIC RESISTANCE ELEMENT
US6735060B2 (en) * 2001-06-20 2004-05-11 International Business Machines Corporation Spin valve sensor with a metal and metal oxide cap layer structure
KR100433936B1 (ko) 2001-06-30 2004-06-04 주식회사 하이닉스반도체 자기저항식 랜덤 액세스 메모리의 자성 터널링 접합층 형성 방법
US6667861B2 (en) * 2001-07-16 2003-12-23 International Business Machines Corporation Dual/differential GMR head with a single AFM layer
US6709767B2 (en) * 2001-07-31 2004-03-23 Hitachi Global Storage Technologies Netherlands B.V. In-situ oxidized films for use as cap and gap layers in a spin-valve sensor and methods of manufacture
JP4024499B2 (ja) * 2001-08-15 2007-12-19 株式会社東芝 磁気抵抗効果素子、磁気ヘッド及び磁気再生装置
JP2003086866A (ja) * 2001-09-13 2003-03-20 Anelva Corp スピンバルブ型巨大磁気抵抗薄膜の製造方法
US6731477B2 (en) * 2001-09-20 2004-05-04 Hitachi Global Storage Technologies Netherlands B.V. Current-perpendicular-to-plane spin-valve sensor with metallic oxide barrier layer and method of fabrication
US6581272B1 (en) * 2002-01-04 2003-06-24 Headway Technologies, Inc. Method for forming a bottom spin valve magnetoresistive sensor element
US6773515B2 (en) * 2002-01-16 2004-08-10 Headway Technologies, Inc. FeTa nano-oxide layer as a capping layer for enhancement of giant magnetoresistance in bottom spin valve structures
US6812040B2 (en) * 2002-03-12 2004-11-02 Freescale Semiconductor, Inc. Method of fabricating a self-aligned via contact for a magnetic memory element
US6756237B2 (en) * 2002-03-25 2004-06-29 Brown University Research Foundation Reduction of noise, and optimization of magnetic field sensitivity and electrical properties in magnetic tunnel junction devices
US7161771B2 (en) * 2002-04-02 2007-01-09 Hitachi Global Storage Technologies Netherlands B.V. Dual spin valve sensor with a longitudinal bias stack
US6785954B2 (en) * 2002-04-17 2004-09-07 Headway Technologies, Inc. Method for fabricating lead overlay (LOL) on the bottom spin valve GMR read sensor
US6872467B2 (en) * 2002-11-12 2005-03-29 Nve Corporation Magnetic field sensor with augmented magnetoresistive sensing layer
JP2004214251A (ja) 2002-12-27 2004-07-29 Hitachi Ltd 磁気抵抗効果素子、及びそれを備える磁気ヘッド並びに磁気記録再生装置
KR100512180B1 (ko) * 2003-07-10 2005-09-02 삼성전자주식회사 자기 랜덤 엑세스 메모리 소자의 자기 터널 접합 및 그의형성방법
JP4142993B2 (ja) 2003-07-23 2008-09-03 株式会社東芝 磁気メモリ装置の製造方法
US7173796B2 (en) * 2003-09-30 2007-02-06 Hitachi Global Storage Technologies Netherlands B.V. Spin valve with a capping layer comprising an oxidized cobalt layer and method of forming same
US20050136600A1 (en) * 2003-12-22 2005-06-23 Yiming Huai Magnetic elements with ballistic magnetoresistance utilizing spin-transfer and an MRAM device using such magnetic elements
US7268977B2 (en) * 2004-02-12 2007-09-11 Hitachi Global Storage Technologies Netherlands B.V. Capping layers with high compressive stress for spin valve sensors
US7256971B2 (en) * 2004-03-09 2007-08-14 Headway Technologies, Inc. Process and structure to fabricate CPP spin valve heads for ultra-high recording density
US7307818B1 (en) * 2004-04-30 2007-12-11 Western Digital (Fremont), Llc Method and system for providing a stable spin filter
US7270896B2 (en) * 2004-07-02 2007-09-18 International Business Machines Corporation High performance magnetic tunnel barriers with amorphous materials
JP2006032522A (ja) * 2004-07-14 2006-02-02 Alps Electric Co Ltd 交換結合膜と前記交換結合膜を用いた磁気検出素子
US7564658B2 (en) * 2004-09-23 2009-07-21 Headway Technologies, Inc. CoFe insertion for exchange bias and sensor improvement
KR100648143B1 (ko) 2004-11-03 2006-11-24 한국과학기술연구원 전류 인가 자기 저항 소자
JP2006165031A (ja) 2004-12-02 2006-06-22 Ulvac Japan Ltd トンネル接合素子の製造方法およびその製造装置
JP2006173472A (ja) * 2004-12-17 2006-06-29 Toshiba Corp 磁気記憶装置およびその製造方法
US7918014B2 (en) * 2005-07-13 2011-04-05 Headway Technologies, Inc. Method of manufacturing a CPP structure with enhanced GMR ratio
US7497007B2 (en) * 2005-07-14 2009-03-03 Headway Technologies, Inc. Process of manufacturing a TMR device
US8130474B2 (en) * 2005-07-18 2012-03-06 Hitachi Global Storage Technologies Netherlands B.V. CPP-TMR sensor with non-orthogonal free and reference layer magnetization orientation
WO2007032379A1 (ja) 2005-09-13 2007-03-22 Canon Anelva Corporation 磁気抵抗効果素子の製造方法及び製造装置
JP4786331B2 (ja) * 2005-12-21 2011-10-05 株式会社東芝 磁気抵抗効果素子の製造方法
KR100706806B1 (ko) * 2006-01-27 2007-04-12 삼성전자주식회사 자기 메모리 소자 및 그 제조 방법
US7821747B2 (en) * 2006-02-10 2010-10-26 Hitachi Global Storage Technologies Netherlands B.V. Method and apparatus for providing improved pinning structure for tunneling magnetoresistive sensor
DE602007010852D1 (de) * 2006-03-03 2011-01-13 Ricoh Co Ltd Element mit magnetoresistivem Effekt und Herstellungsverfahren dafür
JP4862564B2 (ja) * 2006-08-30 2012-01-25 Tdk株式会社 トンネル型磁気検出素子およびその製造方法
JP2008098523A (ja) * 2006-10-13 2008-04-24 Toshiba Corp 磁気抵抗効果素子および磁気メモリ
US7695761B1 (en) * 2006-12-21 2010-04-13 Western Digital (Fremont), Llc Method and system for providing a spin tunneling magnetic element having a crystalline barrier layer
JP2008166524A (ja) * 2006-12-28 2008-07-17 Alps Electric Co Ltd トンネル型磁気検出素子
US8335105B2 (en) * 2007-03-07 2012-12-18 Headway Technologies, Inc. Magnetic memory cell
KR101438147B1 (ko) * 2008-01-16 2014-09-17 삼성전자주식회사 자구벽 이동을 이용한 정보저장장치와 그의 동작 및제조방법
US8164862B2 (en) * 2008-04-02 2012-04-24 Headway Technologies, Inc. Seed layer for TMR or CPP-GMR sensor
US8169753B2 (en) * 2008-11-21 2012-05-01 Hitachi Global Storage Technologies Netherlands B.V. Current-perpendicular-to-plane (CPP) read sensor with ferromagnetic amorphous buffer and polycrystalline seed layers
US9368716B2 (en) * 2009-02-02 2016-06-14 Qualcomm Incorporated Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ
JP5150531B2 (ja) 2009-03-03 2013-02-20 ルネサスエレクトロニクス株式会社 磁気抵抗素子、磁気ランダムアクセスメモリ、及びそれらの製造方法
KR20100104497A (ko) * 2009-03-18 2010-09-29 주식회사 하이닉스반도체 자기터널접합 소자를 포함하는 반도체 메모리 소자 및 그의제조 방법
US8334148B2 (en) * 2009-11-11 2012-12-18 Samsung Electronics Co., Ltd. Methods of forming pattern structures
US8558331B2 (en) * 2009-12-08 2013-10-15 Qualcomm Incorporated Magnetic tunnel junction device
US8891290B2 (en) * 2010-03-17 2014-11-18 Samsung Electronics Co., Ltd. Method and system for providing inverted dual magnetic tunneling junction elements
US8692343B2 (en) * 2010-04-26 2014-04-08 Headway Technologies, Inc. MR enhancing layer (MREL) for spintronic devices
KR101684915B1 (ko) * 2010-07-26 2016-12-12 삼성전자주식회사 자기 기억 소자
KR101676809B1 (ko) * 2010-08-13 2016-11-16 삼성전자주식회사 발진기 및 그 동작방법
KR20120015943A (ko) * 2010-08-13 2012-02-22 삼성전자주식회사 발진기 및 상기 발진기의 동작 방법
JP5318137B2 (ja) * 2011-03-22 2013-10-16 株式会社東芝 多層膜の製造方法
US8493695B1 (en) * 2011-06-28 2013-07-23 Western Digital (Fremont), Llc Method and system for providing a magnetic read transducer having an improved signal to noise ratio
KR101566863B1 (ko) * 2011-08-25 2015-11-06 캐논 아네르바 가부시키가이샤 자기저항 소자의 제조 방법 및 자기저항 필름의 가공 방법
US9236561B2 (en) * 2011-09-12 2016-01-12 Samsung Electronics Co., Ltd. Method and system for providing multiple self-aligned logic cells in a single stack
US20130065075A1 (en) * 2011-09-12 2013-03-14 Klemens Pruegl Magnetoresistive spin valve layer systems
KR101901323B1 (ko) * 2011-12-21 2018-09-27 삼성전자주식회사 자기저항요소 및 이를 포함하는 메모리소자
KR101881933B1 (ko) * 2012-01-06 2018-07-26 삼성전자주식회사 자성구조체와 그 형성방법 및 자성구조체를 포함하는 메모리소자
US8871365B2 (en) * 2012-02-28 2014-10-28 Headway Technologies, Inc. High thermal stability reference structure with out-of-plane aniotropy to magnetic device applications
US8710603B2 (en) * 2012-02-29 2014-04-29 Headway Technologies, Inc. Engineered magnetic layer with improved perpendicular anisotropy using glassing agents for spintronic applications
KR101946457B1 (ko) * 2012-07-10 2019-02-11 삼성전자주식회사 열적으로 안정한 자기터널접합 셀 및 이를 포함하는 메모리 소자
US9129690B2 (en) * 2012-07-20 2015-09-08 Samsung Electronics Co., Ltd. Method and system for providing magnetic junctions having improved characteristics
US8890267B2 (en) * 2012-12-03 2014-11-18 Samsung Electronics Co., Ltd. Method and system for providing magnetic junctions having a graded magnetic free layer
US9082872B2 (en) * 2013-01-02 2015-07-14 Headway Technologies, Inc. Magnetic read head with MR enhancements
KR102023626B1 (ko) * 2013-01-25 2019-09-20 삼성전자 주식회사 스핀 홀 효과를 이용한 메모리 소자와 그 제조 및 동작방법
US20140252439A1 (en) * 2013-03-08 2014-09-11 T3Memory, Inc. Mram having spin hall effect writing and method of making the same
KR102078849B1 (ko) * 2013-03-11 2020-02-18 삼성전자 주식회사 자기저항 구조체, 이를 포함하는 자기 메모리 소자 및 자기저항 구조체의 제조 방법
US9130155B2 (en) * 2013-03-15 2015-09-08 Samsung Electronics Co., Ltd. Magnetic junctions having insertion layers and magnetic memories using the magnetic junctions
KR102078850B1 (ko) * 2013-03-15 2020-02-18 삼성전자 주식회사 자기 메모리 소자 및 이에 대한 정보 쓰기 방법
US8982614B2 (en) * 2013-03-22 2015-03-17 Kabushiki Kaisha Toshiba Magnetoresistive effect element and manufacturing method thereof
US8914970B2 (en) * 2013-04-23 2014-12-23 HGST Netherlands B.V. Method for making a tunneling magnetoresistive (TMR) sensor
KR102099879B1 (ko) * 2013-05-03 2020-04-10 삼성전자 주식회사 자기 소자
KR20140135566A (ko) * 2013-05-16 2014-11-26 삼성전자주식회사 자기저항요소 및 이를 포함하는 메모리소자
US9368714B2 (en) * 2013-07-01 2016-06-14 Micron Technology, Inc. Memory cells, methods of operation and fabrication, semiconductor device structures, and memory systems
US9601544B2 (en) * 2013-07-16 2017-03-21 Imec Three-dimensional magnetic memory element
US20150028440A1 (en) * 2013-07-26 2015-01-29 Agency For Science, Technology And Research Magnetoresistive device and method of forming the same
US9236563B2 (en) * 2013-09-09 2016-01-12 Yutaka Hashimoto Magnetic memory device and method of manufacturing the magnetic memory device
KR102152145B1 (ko) * 2013-09-09 2020-09-07 삼성전자주식회사 자기 기억 소자 및 그 제조 방법
US9343662B2 (en) * 2013-09-12 2016-05-17 Globalfoundries Singapore Pte. Ltd. Magnetic memory device and method of forming thereof
US9425388B2 (en) * 2013-09-12 2016-08-23 Kabushiki Kaisha Toshiba Magnetic element and method of manufacturing the same
US9461242B2 (en) * 2013-09-13 2016-10-04 Micron Technology, Inc. Magnetic memory cells, methods of fabrication, semiconductor devices, memory systems, and electronic systems
US9608197B2 (en) * 2013-09-18 2017-03-28 Micron Technology, Inc. Memory cells, methods of fabrication, and semiconductor devices

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6208491B1 (en) * 1999-05-26 2001-03-27 International Business Machines Corporation Spin valve with improved capping layer structure
CN1610000A (zh) * 2003-10-21 2005-04-27 Tdk株式会社 磁阻效应元件、磁存储单元及磁存储器
CN101093721A (zh) * 2006-06-22 2007-12-26 株式会社东芝 磁阻元件和磁性存储器
CN102569642A (zh) * 2010-12-07 2012-07-11 三星电子株式会社 存储节点、包括该存储节点的磁存储器件及其制造方法

Also Published As

Publication number Publication date
EP2779259B1 (en) 2018-08-15
EP2779259A2 (en) 2014-09-17
KR102078849B1 (ko) 2020-02-18
US20140252519A1 (en) 2014-09-11
US9570675B2 (en) 2017-02-14
CN104051608A (zh) 2014-09-17
EP2779259A3 (en) 2017-11-01
KR20140111508A (ko) 2014-09-19

Similar Documents

Publication Publication Date Title
CN104051608B (zh) 磁致电阻结构及其制造方法、及磁随机存取存储器件
US10510947B2 (en) Semiconductor devices with magnetic regions and stressor structures
US9972770B2 (en) Methods of forming memory cells, arrays of magnetic memory cells, and semiconductor devices
JP6251130B2 (ja) 磁気メモリ素子
KR102624484B1 (ko) 자기 기억 소자 및 이의 제조 방법
US9548446B2 (en) Synthetic antiferromagnet (SAF) coupled free layer for perpendicular magnetic tunnel junction (P-MTJ)
US20170092848A1 (en) Magnetic memory device and method for manufacturing the same
US8722211B2 (en) Magnetic memory devices and methods of manufacturing such magnetic memory devices
US9837468B2 (en) Magnetoresistive random access memory device and method of manufacturing the same
JP6548415B2 (ja) 犠牲挿入層を用いるスピン移動トルク磁気デバイスで使用可能な垂直磁気異方性磁気接合を提供する方法
US20170200885A1 (en) Magnetic Memory Device
JP2023514517A (ja) 強い垂直磁気異方性を有するトップ磁気ピン止め層を含むmtjスタック
CN114665008A (zh) 存储器装置
US20210151664A1 (en) Semiconductor device and method for fabricating the same
DE112018004354T5 (de) Initialisierungsprozess für produktion von magnetdirektzugriffsspeicher (mram)
CN103296197B (zh) 磁随机存取存储器中的磁隧道结(mtj)
CN107968150A (zh) 制造磁存储器件的方法
JP2012195373A (ja) 磁気デバイス及び製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant