CN103578446A - 扫描驱动设备及其驱动方法 - Google Patents

扫描驱动设备及其驱动方法 Download PDF

Info

Publication number
CN103578446A
CN103578446A CN201310036481.7A CN201310036481A CN103578446A CN 103578446 A CN103578446 A CN 103578446A CN 201310036481 A CN201310036481 A CN 201310036481A CN 103578446 A CN103578446 A CN 103578446A
Authority
CN
China
Prior art keywords
clock signal
voltage
transistor
input
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310036481.7A
Other languages
English (en)
Inventor
金台镇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN103578446A publication Critical patent/CN103578446A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G3/00Devices in which the computing operation is performed mechanically
    • G06G3/02Devices in which the computing operation is performed mechanically for performing additions or subtractions, e.g. differential gearing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/02Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes by tracing or scanning a light beam on a screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit

Abstract

公开了一种扫描驱动设备及其驱动方法。扫描驱动设备包括多个扫描驱动块,并且多个扫描驱动块中的每个扫描驱动块包括:第一晶体管,被配置成根据输入第一输入信号输入端的第一输入信号,将输入第一时钟信号输入端的时钟信号传输至第一节点;第二晶体管,被配置成根据第一节点的电压将第一电源电压传输至第二节点;以及第三晶体管,被配置成根据第四节点的电压将输入第一时钟信号输入端的时钟信号传输至连接到扫描线的输出端。扫描驱动块可以进一步包括被配置成存储和/或改变多个节点处电压的多个电容器。

Description

扫描驱动设备及其驱动方法
技术领域
本公开涉及扫描驱动设备及其驱动方法,更具体地说,本公开涉及使用N型氧化物薄膜晶体管的扫描驱动设备和及其驱动方法。
背景技术
近来,在显示装置行业内,与高速驱动和大尺寸屏幕有关的技术已经引起注意。由于非晶硅薄膜晶体管(非晶Si TFT)具有低的迁移率和低的电流驱动能力,所以非晶Si TFT不适于在高速驱动和大尺寸屏幕中实施。由于低温多晶硅(LTPS)薄膜晶体管具有高的迁移率,但是具有低的LTPS结晶速度,并且在LTPS结晶过程中产生缺陷问题,所以难以实现大尺寸屏幕。由于N型低温多晶硅薄膜晶体管具有优良的电流驱动能力,但是对噪声敏感,所以经常使用对噪声不敏感的P型低温多晶硅薄膜晶体管。
近来,具有诸如非晶态氧化铟镓锌(IGZO)、氧化锌(ZnO)和氧化钛(TiO)的氧化物作为有源层的氧化物薄膜晶体管(氧化物TFT),已被认为是非晶硅薄膜晶体管和低温多晶硅薄膜晶体管的替代元件。与非晶硅薄膜晶体管相比,氧化物薄膜晶体管具有高的迁移率,并且具有与非晶硅薄膜晶体管类似的均匀性元件特性。此外,由于氧化物薄膜晶体管的透明特性和易弯曲特性,氧化物薄膜晶体管可以应用于各种显示装置,比如说透明显示装置、汽车玻璃、建筑物玻璃和护目镜。
由于N型氧化物薄膜晶体管的材料特性和种类与P型氧化物薄膜晶体管的材料特性和种类相比出色,所以N型氧化物薄膜晶体管适合于实现显示装置的高速驱动和大尺寸屏幕。N型氧化物薄膜晶体管具有负阈值电压特性。
在相关领域中已经开发出的显示装置的扫描驱动设备是使用具有正阈值电压特性的P型低温多晶硅薄膜晶体管的P型扫描驱动设备。因此,难以将具有负阈值电压特性的N型氧化物薄膜晶体管应用于相关领域中已经开发出的P型扫描驱动设备。
在该背景技术部分中公开的以信息仅用于增强本发明背景的理解,因此其可以包含不构成在该国中为本领域技术人员已知的现有技术的信息。
发明内容
本公开描述一种使用N型氧化物薄膜晶体管的扫描驱动设备及其驱动方法。
示例性实施例提供一种扫描驱动设备,该扫描驱动设备包括多个扫描驱动块,多个扫描驱动块中的每个扫描驱动块包括:第一晶体管,被配置成根据输入第一输入信号输入端的第一输入信号,将输入第一时钟信号输入端的时钟信号传输至第一节点;第二晶体管,被配置成根据所述第一节点的电压将第一电源电压传输至第二节点;第一电容器,连接在所述第二节点与第二时钟信号输入端之间,以根据输入所述第二时钟信号输入端的时钟信号来改变所述第二节点的电压;第二电容器,连接在所述第二节点和第三节点之间,以根据所述第二节点的电压改变来改变所述第三节点的电压;第三电容器,连接在所述第三节点和第四节点之间,以根据所述第三节点的电压改变来改变所述第四节点的电压;以及第三晶体管,被配置成根据所述第四节点的电压将输入所述第一时钟信号输入端的时钟信号传输至连接到扫描线的输出端。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第四晶体管,所述第四晶体管根据输入第三时钟信号输入端的时钟信号将第二电源电压传输至所述输出端。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第四电容器,所述第四电容器连接在所述输出端和所述第二电源电压之间,以存储向所述输出端输出的输出信号的电压。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第五晶体管,所述第五晶体管被配置成根据输入所述第三时钟信号输入端的时钟信号将第三电源电压传输至所述第四节点。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第六晶体管,所述第六晶体管被配置成根据初始信号将所述第一电源电压传输至所述第一节点。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第七晶体管,所述第七晶体管被配置成根据输入所述第二输入信号输入端的第二输入信号将所述第一电源电压传输至所述第一节点。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第五电容器,所述第五电容器连接在所述第一节点和所述第一电源电压之间,以存储所述第一节点的电压。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第八晶体管,所述第八晶体管被配置成根据输入所述第三时钟信号输入端的时钟信号将所述第一电源电压传输至所述第三节点。
所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管和所述第八晶体管中的至少一个晶体管可以是N型氧化物薄膜晶体管。
所述第一电源电压可以是逻辑高电平电压,所述第二电源电压是逻辑低电平电压,并且所述第三电源电压可以是低于所述第二电源电压的逻辑低电平电压。
所述多个扫描驱动块包括多个第一扫描驱动块和多个第二扫描驱动块,其中在所述多个第一扫描驱动块中,所述第一时钟信号被输入所述第一时钟信号输入端,所述第二时钟信号被输入所述第二时钟信号输入端,并且所述第三时钟信号被输入所述第三时钟信号输入端;并且其中在所述多个第二扫描驱动块中,向所述第一时钟信号输入端输入第四时钟信号,所述第三时钟信号被输入所述第二时钟信号输入端,并且所述第二时钟信号被输入所述第三时钟信号输入端。
所述多个第一扫描驱动块之一的输出信号可以被输入所述多个第二扫描驱动块之一的第一输入信号输入端,并且所述多个第二扫描驱动块之一的输出信号可以被输入所述多个第一扫描驱动块之一的第二输入信号输入端。
所述多个第二扫描驱动块之一的输出信号可以被输入所述多个第一扫描驱动块之一的第一输入信号输入端,并且所述多个第一扫描驱动块之一的输出信号被输入所述多个第二扫描驱动块之一的第二输入信号输入端。
所述第一时钟信号和所述第二时钟信号可以具有相同的循环,所述第三时钟信号可以是所述第二时钟信号被移位一操作状态的信号,并且所述第四时钟信号可以是所述第一时钟信号被移位一操作状态的信号。
所述第二时钟信号可以是具有大于所述第一时钟信号的电压范围的信号,并且所述第三时钟信号可以是具有大于所述第四时钟信号的电压范围的信号。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第八晶体管,所述第八晶体管被配置成根据所述初始信号将所述第一电源电压传输至所述第三节点。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第九晶体管,所述第九晶体管被配置成根据输入所述第一输入信号输入端的第一输入信号,将输入第四时钟信号输入端的时钟信号传输至所述第三节点。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第十晶体管,所述第十晶体管被配置成根据所述初始信号将所述第三电源电压传输至所述第四节点。
所述多个扫描驱动块中的每个扫描驱动块可以进一步包括第十一晶体管,所述第十一晶体管被配置成根据所述初始信号将所述第二电源电压传输至所述输出端。
所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管、所述第九晶体管、所述第十晶体管和所述第十一晶体管中的至少一个晶体管可以是N型氧化物薄膜晶体管。
所述第一电源电压可以是逻辑高电平电压,所述第二电源电压是逻辑低电平电压,并且所述第三电源电压可以是低于所述第二电源电压的逻辑低电平电压。
所述多个扫描驱动块可以包括:多个第一扫描驱动块和多个第二扫描驱动块,其中在所述多个第一扫描驱动块中,所述第一时钟信号被输入所述第一时钟信号输入端,所述第二时钟信号被输入所述第二时钟信号输入端,所述第三时钟信号被输入所述第三时钟信号输入端,并且所述第四时钟信号被输入所述第四时钟信号输入端,并且其中在所述多个第二扫描驱动块中,所述第四时钟信号被输入所述第一时钟信号输入端,所述第三时钟信号被输入所述第二时钟信号输入端,所述第二时钟信号被输入所述第三时钟信号输入端,并且所述第一时钟信号被输入所述第四时钟信号输入端
所述多个第一扫描驱动块之一的输出信号可以被输入所述多个第二扫描驱动块之一的第一输入信号输入端,并且所述多个第二扫描驱动块之一的输出信号可以被输入所述多个第一扫描驱动块之一的第二输入信号输入端。
所述多个第二扫描驱动块之一的输出信号可以被输入所述多个第一扫描驱动块之一的第一输入信号输入端,并且所述多个第一扫描驱动块之一的输出信号被输入所述多个第二扫描驱动块之一的第二输入信号输入端。
所述第一时钟信号和所述第二时钟信号可以具有相同的循环,所述第三时钟信号可以是所述第二时钟信号被移位一操作状态的信号,并且所述第四时钟信号可以是所述第一时钟信号被移位一操作状态的信号。
所述第二时钟信号可以是具有大于所述第一时钟信号的电压范围的信号,并且所述第三时钟信号可以是具有大于所述第四时钟信号的电压范围的信号。
另一示例性实施例提供一种扫描驱动设备的驱动方法,该扫描驱动设备包括多个扫描驱动块,所述多个扫描驱动块中的每个扫描驱动块包括:第一晶体管,用于将输入第一时钟信号输入端的时钟信号传输至第一节点;第二晶体管,具有连接到所述第一节点的栅电极,以将具有导通电压的第一电源电压传输至第二节点;第一电容器,连接在所述第二节点和第二时钟信号输入端之间;第二电容器,连接在所述第二节点和第三节点之间;第三电容器,连接在所述第三节点与第四节点之间;以及第三晶体管,具有连接到所述第四节点的栅电极,以将输入所述第一时钟信号输入端的时钟信号传输至连接到扫描线的输出端,该方法包括:向所述第一节点、所述第二节点和所述第三节点施加所述第一电源电压;向所述第四节点施加具有截止电压的第三电源电压;以及通过所述输出端输出具有截止电压的第二电源电压。
通过所述输出端输出具有截止电压的第二电源电压可以包括:根据输入与第四晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第四晶体管导通,从而将所述第二电源电压传输至所述输出端。
向所述第四节点施加具有截止电压的第三电源电压可以包括:根据输入与第五晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第五晶体管导通,从而将所述第三电源电压传输至所述第四节点。
向所述第一节点、所述第二节点和所述第三节点施加所述第一电源电压可以包括:根据输入第六晶体管的栅电极的初始信号使所述第六晶体管导通,从而将所述第一电源电压传输至所述第一节点;以及根据输入与第八晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第八晶体管导通,从而将所述第一电源电压传输至所述第三节点。
所述的扫描驱动设备的驱动方法可以进一步包括:根据输入与所述第一晶体管的栅电极连接的第一输入信号输入端的第一输入信号,使所述第一晶体管导通;通过根据输入所述第二时钟信号输入端的时钟信号的电压改变来改变所述第二节点的电压,使所述第二晶体管导通;以及根据输入与第八晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第八晶体管导通,从而将所述第一电源电压传输至所述第三节点。
所述的扫描驱动设备的驱动方法可以进一步包括:当被输入所述第一时钟信号输入端的时钟信号和被输入所述第二时钟信号输入端的时钟信号变成所述导通电压,并且被输入所述第三时钟信号输入端的时钟信号变成所述截止电压时,通过所述输出端输出被输入所述第一时钟信号输入端的具有所述导通电压的时钟信号。
通过所述输出端输出被输入所述第一时钟信号输入端的具有所述导通电压的时钟信号可以包括:当被输入所述第二时钟信号输入端的时钟信号变成所述导通电压时,改变所述第二节点的电压;当所述第二节点的电压改变时,改变所述第三节点的电压;以及当所述第三节点的电压改变时,改变所述第四节点的电压。
所述的扫描驱动设备的驱动方法可以进一步包括:根据输入与第七晶体管的栅电极连接的第二输入信号输入端的第二输入信号,使所述第七晶体管导通,从而将所述第一电源电压传输至所述第一节点;以及根据输入所述第三时钟信号输入端的时钟信号使所述第四晶体管和所述第五晶体管导通,并且通过所述输出端输出所述第二电源电压。
向所述第一节点、所述第二节点和所述第三节点施加所述第一电源电压可以包括:根据输入第六晶体管的栅电极的初始信号使所述第六晶体管导通,从而将所述第一电源电压传输至所述第一节点;以及根据输入第八晶体管的栅电极的初始信号,使所述第八晶体管导通,从而将所述第一电源电压传输至所述第三节点。
向所述第四节点施加具有截止电压的第三电源电压可以包括:根据输入第十晶体管的栅电极的初始信号,使第十晶体管导通,将所述第三电源电压传输至所述第四节点。
通过所述输出端输出具有截止电压的第二电源电压可以包括:根据输入第十一晶体管的栅电极的初始信号,使所述第十一晶体管导通,将所述第二电源电压传输至所述输出端。
如在一些示例性实施例中示出的,使用N型氧化物薄膜晶体管的扫描驱动设备被用来提高显示装置的高速驱动性能。
附图说明
图1图示显示器的框图。
图2是图示扫描驱动设备的构造的框图。
图3是图示在图2的扫描驱动设备中包括的扫描驱动块的电路图。
图4是用于描述图2的扫描驱动设备的驱动方法的时序图。
图5是图示扫描驱动设备的构造的实施例的框图。
图6是图示在图5的扫描驱动设备中包括的扫描驱动块的电路图。
图7是用于图5的扫描驱动设备的驱动方法的时序图。
具体实施方式
下面将对照示出本发明示例性实施例的附图对本发明进行更全面的描述。如本领域的技术人员将认识到的,可以以各种不同方式修改所描述的实施例,所有方式均不背离本发明的精神或范围。
此外,在示例性实施例中,相同的附图标记表示具有相同构造的相同要素,对第一示例性实施例进行代表性描述,在其它示例性实施例中,仅描述与第一示例性实施例不同的构造。
附图和说明书应被认为在本质是说明性的而不是限制性的。在整个说明书中,相同的附图标记表示相同的要素。
在下面的整个说明书和权利要求中,当描述一要素“联接”到另一要素时,该要素可以“直接联接”到另一要素或者通过第三要素“电联接”到另一要素。此外,除非进行相反的明确描述,否则词语“包括”和诸如“包含”或“具有”这样的变型会被理解成意指包括所阐述的要素,但是不排除任何其它要素。
图1是图示显示装置的框图。
参考图1,显示装置包括信号控制器100、扫描驱动器200、数据驱动器300和显示单元500。
信号控制器100接收从外部装置输入的图像信号R、G和B以及用于控制其显示的输入控制信号。图像信号R、G和B存储关于每个像素PX的亮度信息,并且亮度具有预定的(例如1024(=210)、256(=28)或64(=26))灰度数。输入控制信号的示例包括竖直同步信号Vsync、水平同步信号Hsync、主时钟MCLK和数据使能信号DE。
信号控制器100基于所输入的图像信号R、G和B以及输入控制信号,处理所输入的图像信号R、G和B,以使所输入的图像信号R、G和B适合于显示单元500和数据驱动器300的操作。信号控制器100产生扫描控制信号CONT1、数据控制信号CONT2和图像数据信号DAT。信号控制器100将扫描控制信号CONT1传输扫描驱动器200。信号控制器100将数据控制信号CONT2和图像数据信号DAT传输数据驱动器300。
显示单元500包括多条扫描线S1-Sn、多条数据线D1-Dm和多个像素PX,多个像素PX连接到多条信号线S1-Sn和D1-Dm,并且以大致矩阵的形式布置。多条扫描线S1-Sn沿大致行的方向延伸,并且基本互相平行。多条数据线D1-Dm沿大致列的方向延伸,并且基本互相平行。显示单元500的多个像素PX还接收第一电源电压ELVDD和第二电源电压ELVSS。
扫描驱动器200连接到多条扫描线S1-Sn,并且根据扫描控制信号CONT1向多条扫描线S1-Sn施加扫描信号,扫描信号包括使像素PX的数据信号的施加导通的栅极导通电压Von和/或使该施加截止的栅极截止电压Voff。
扫描控制信号CONT1包括扫描开始信号SSP、时钟信号SCLK和初始信号SINIT等等。扫描开始信号SSP是产生用于显示一帧图像的第一扫描信号的信号。时钟信号SCLK是用于向多条扫描线S1-Sn顺序施加扫描信号的同步信号。初始信号SINIT是用于同时向多条扫描线S1-Sn施加具有栅极截止电压的扫描信号的信号。
数据驱动器300连接到多条数据线D1-Dm,并且根据图像数据信号DAT选择灰度电压。数据驱动器300将根据数据控制信号CONT2选择的灰度电压作为数据信号施加至多条数据线D1-Dm。
驱动器100、200和300中的每一个都可以安装在像素区外部,并且可以被包含在至少一个集成电路芯片上,被安装在柔性印刷电路膜上,以带载封装(TCP)的形式附接到显示单元500,被安装在单独的印刷电路板上,或者与信号线S1-Sn和D1-Dm一起集成在像素区外部。
图2是图示扫描驱动设备的构造的框图。
参考图2,扫描驱动设备210包括顺序布置的多个扫描驱动块210_1、210_2、210_3、……。扫描驱动块210_1、210_2、210_3、……中的每一个接收输入信号,并产生分别传输多条扫描线S1-Sn的扫描信号S[1]、S[2]、S[3]……。
多个扫描驱动块210_1、210_2、210_3、……各自包括初始信号输入端INIT、第一时钟信号输入端CLK1、第二时钟信号输入端CLK2、第三时钟信号输入端CLK3、第一输入信号输入端IN、第二输入信号输入端INB和输出端OUT。
向多个扫描驱动块210_1、210_2、210_3中的每个扫描驱动块的初始信号输入端INIT输入初始信号SINIT。
在奇数编号的扫描驱动块210_1、210_3、……中,将第一时钟信号SCLK1输入至第一时钟信号输入端CLK1,将第二时钟信号SCLK2输入第二时钟信号输入端CLK2,并且将第三时钟信号SCLK3输入第三时钟信号输入端CLK3。
在偶数编号的扫描驱动块210_2、……中,将第四时钟信号SCLK4输入第一时钟信号输入端CLK1、将第三时钟信号SCLK3输入第二时钟信号输入端CLK2,并且将第二时钟信号SCLK2输入第三时钟信号输入端CLK3。
多个扫描驱动块210_1、210_2、210_3、……的输出端OUT连接到多条扫描线S1-Sn。扫描驱动块210_1、210_2、210_3、……分别经由输出端OUT输出扫描信号S[1]、S[2]、S[3]、……,扫描信号S[1]、S[2]、S[3]、……是根据输入至初始信号输入端INIT、多个时钟信号输入端CLK1、CLK2和CLK3、第一输入信号输入端IN和第二输入信号输入端INB的信号而产生的。
扫描开始信号SSP被输入至第一扫描驱动块2101的第一输入信号输入端IN。通过扫描驱动块的输出端OUT输出的扫描信号被输入至下一顺序扫描驱动块的第一输入信号输入端IN。例如,扫描信号S[1]被输入至扫描驱动块210_2的第一输入信号输入端IN中,并且扫描信号S[2]被输入至扫描驱动块210_3的第一输入信号输入端IN中。以这种方式,奇数编号的扫描驱动块的扫描信号被输入下一顺序偶数编号的扫描驱动块的第一输入信号输入端IN,并且通过偶数编号的扫描驱动块的输出端OUT输出的扫描信号被输入至下一顺序奇数编号的扫描驱动块的第一输入信号输入端IN。
通过扫描驱动块的输出端OUT输出的扫描信号被输入至前一编号的扫描驱动块的第二输入信号输入端INB。例如,扫描信号S[2]被输入到扫描驱动块210_1的第二输入信号输入端INB,并且扫描信号S[3]被输入到扫描驱动块210_2的第二输入信号输入端INB。以此方式,通过奇数编号的扫描驱动块的输出端OUT输出的扫描信号被输入至在前偶数编号的扫描驱动块的第二输入信号输入端INB,通过偶数编号的扫描驱动块的输出端OUT输出的扫描信号被输入至在前奇数编号的扫描驱动块的第二输入信号输入端INB。
图3是图示在图2的扫描驱动设备中包括的根据示例性实施例的扫描驱动块的电路图。
参考图3,扫描驱动块210_k包括多个晶体管M11、M12、M13、M14、M15、M16、M17和M18以及多个电容器C11、C12、C13、C14和C15。
第一晶体管M11包括:连接到第一输入信号输入端IN的栅电极,连接到第一时钟信号输入端CLK1的一个电极,以及连接到第一节点N11的另一电极。第一晶体管M11根据输入第一输入信号输入端IN的第一输入信号,将输入第一时钟信号输入端CLK1的时钟信号传输至第一节点N11。
第二晶体管M12包括:连接到第一节点N11的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第二节点N12的另一电极。第二晶体管M12根据第一节点N11的电压,将第一电源电压VGH传输至第二节点N12。
第三晶体管M13包括:连接到第四节点N14的栅电极,连接到第一时钟信号输入端CLK1的一个电极,以及连接到输出端OUT的另一电极。第三晶体管M13根据第四节点N14的电压,将输入第一时钟信号输入端CLK1的时钟信号传输至输出端OUT。
第四晶体管M14包括:连接到第三时钟信号输入端CLK3的栅电极,连接到第二电源电压VGL1的一个电极,以及连接到输出端OUT的另一电极。第四晶体管M14根据输入第三时钟信号输入端CLK3的时钟信号,将第二电源电压VGL1传输至输出端OUT。
第五晶体管M15包括:连接到第三时钟信号输入端CLK3的栅电极,连接到第三电源电压VGL2的一个电极,以及连接到第四节点N14的另一电极。第五晶体管M15根据输入第三时钟信号输入端CLK3的时钟信号,将第三电源电压VGL2传输至第四节点N14。
第六晶体管M16包括:连接到初始信号输入端INIT的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第一节点N11的另一电极。第六晶体管M16根据输入初始信号输入端INIT的初始信号SINIT,将第一电源电压VGH传输至第一节点N11。
第七晶体管M17包括:连接到第二输入信号输入端INB的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第一节点N11的另一电极。第七晶体管M17根据输入第二输入信号输入端INB的第二输入信号,将第一电源电压VGH传输至第一节点N11。
第八晶体管M18包括:连接到第三时钟信号输入端CLK3的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第三节点N13的另一电极。第八晶体管M18根据输入第三时钟信号输入端CLK3的时钟信号,将第一电源电压VGH传输至第三节点N13。
第一电容器C11包括:连接到第二时钟信号输入端CLK2的一个电极以及连接到第二节点N12的另一电极。第一电容器C11根据输入第二时钟信号输入端CLK2的时钟信号,改变第二节点12的电压。
第二电容器C12包括:连接到第二节点N12的一个电极以及连接到第三节点N13的另一电极。第二电容器C12根据第二节点N12的电压改变而改变第三节点N13的电压。
第三电容器C13包括:连接到第三节点N13的一个电极以及连接到第四节点N14的另一电极。第三电容器C13根据第三节点N13的电压改变而改变第四节点N14的电压。
第四电容器C14包括:连接到第二电源电压VGL1的一个电极以及连接到输出端OUT的另一电极。第四电容器C14存储向输出端OUT输出的输出信号的电压。
第五电容器C15包括:连接到第一电源电压VGH的一个电极以及连接到第一节点N11的另一电极。第五电容器C15存储第一节点N11的电压。
多个晶体管M11、M12、M13、M14、M15、M16、M17和M18可以是N型氧化物薄膜晶体管。使N型氧化物薄膜晶体管导通的栅极导通电压是逻辑高电平电压,而使N型氧化物薄膜晶体管截止的栅极截止电压是逻辑低电平电压。
第一电源电压VGH是逻辑高电平电压,第二电源电压VGL1是逻辑低电平电压,并且第三电源电压VGL2是低于第二电源电压VGL1的逻辑低电平电压。
图4是用于描述图2的扫描驱动设备的驱动方法的时序图。
参考图2到图4,根据对多个扫描驱动块210_1、210_2、210_3、……中的每个扫描驱动块的节点电压进行初始化时的初始时段(t11到t12的时段)以及顺序输出具有栅极导通电压的扫描信号S[1]、S[2]、S[3]、……时的扫描时段(t13以后的时段),来驱动扫描驱动设备210。
为了方便描述,假设初始信号SINT的导通电压是5V,截止电压是-12V。还假设扫描开始信号SSP和扫描信号S[1]、S[2]、S[3]、……的导通电压是5V,截止电压是-7V,第一时钟信号SCLK1和第四时钟信号SCLK4的导通电压是5V,截止电压是0V,并且第二时钟信号SCLK2和第三时钟信号SCLK3的导通电压是5V,截止电压是-12V。此外,假设第一电源电压VGH是5V,第二电源电压VGL1是-7V,并且第三电源电压VGL2是-10V。这些假设的电压仅仅是示例性的,在任何情况下不旨在作为限制。基于扫描驱动设备和关联显示器的期望设计和操作,可以选择其它导通电压和截止电压。
在初始时段(t11到t12的时段)内,将初始信号SINIT、第二时钟信号SCLK2和第三时钟信号SCLK3以导通电压施加至多个扫描驱动块210_1、210_2、210_3、……的相应输入端。第四晶体管M14、第五晶体管M15、第六晶体管M16和第八晶体管M18导通。第一电源电压VGH通过被导通的第六晶体管M16传输至第一节点N11。第二晶体管M12被第一节点N11的电压导通,并且将第一电源电压VGH传输至第二节点N12。第一电源电压VGH通过被导通的第八晶体管M18传输至第三节点N13。第一节点N11、第二节点N12和第三节点N13的电压被初始化成5V。此外,第三电源电压VGL2通过被导通的第五晶体管M15传输至第四节点N14。第四节点N14的电压变成-10V,并且使第三晶体管M13完全截止。第二电源电压VGL1通过被导通的第四晶体管M14传输至输出端OUT,并且通过输出端OUT输出具有-7V的栅极截止电压的扫描信号。
在初始时段(t11到t12的时段)内,由于输入奇数编号的扫描驱动块210_1、210_3、……和偶数编号的扫描驱动块210_2、……的多个时钟信号输入端CLK1、CLK2和CLK3的时钟信号的电压电平彼此相同,所以奇数编号的扫描驱动块210_1、210_3、……和偶数编号的扫描驱动块210_2、……同样操作以同时输出具有-7V的栅极截止电压的扫描信号。
在扫描时段(t13以后的时段)内,第一时钟信号SCLK1和第二时钟信号SCLK2具有相同的循环(cycle)。在这种情况下,第三时钟信号SCLK3是第二时钟信号SCLK2被移位一个时段的信号,并且第四时钟信号SCLK4是第一时钟信号SCLK1被移位一个时段的信号。此外,第二时钟信号SCLK2具有大于第一时钟信号SCLK1的电压范围,并且第三时钟信号SCLK3具有大于第四时钟信号SCLK4的电压范围。扫描时段的初始信号SINIT被保持在-12V的截止电压。
首先描述第一扫描驱动块210_1的操作。
在t13到t14的时段内,将具有导通电压的扫描开始信号SSP作为第一输入信号施加至第一输入信号输入端IN。在这种情况下,第一时钟信号SCLK1和第二时钟信号SCLK2是截止电压,并且第三时钟信号SCLK3和第四时钟信号SCLK4是导通电压。当将具有导通电压的扫描开始信号SSP施加至第一输入信号输入端IN时,第一晶体管M11导通,并且将具有0V的第一时钟信号SCLK1传输至第一节点N11。在这种情况下,当第二时钟信号SCLK2从0V改变到-12V时,第二节点N12的电压通过由于第一电容器C11的联接而下降-12V,并且第二晶体管M12被栅源电压之差而导通。第一电源电压VGH通过被导通的第二晶体管M12传输至第二节点N12。第二节点N12的电压变成5V。第八晶体管M18被第三时钟信号SCLK3导通,并且将第一电源电压VGH传输至第三节点N13。第三节点N13的电压变成5V。第五晶体管M15被第三时钟信号SCLK3导通,并且将第三电源电压VGL2传输至第四节点N14。第四节点N14的电压变成-10V。第三晶体管M13保持在完全截止状态。第四晶体管M14被第三时钟信号SCLK3导通,并且将第二电源电压VGL2传输至输出端OUT。通过输出端OUT输出具有-7V的栅极截止电压的扫描信号S[1]。
在t14到t15的时段内,以导通电压施加第一时钟信号SCLK1和第二时钟信号SCLK2,并且以截止电压施加第三时钟信号SCLK3和第四时钟信号SCLK4。当第二时钟信号SCLK2从-12V改变到5V时,第二节点N12的电压通过由于第一电容器C11的联接而从5V改变至22V。当第二节点N12的电压从5V改变到22V时,第三节点N13的电压通过由于第二电容器C12的联接而从5V改变到22V。当第三节点N13的电压从5V改变到22V时,第四节点N14的电压通过由于第三电容器C13的联接而从-10V改变到7V。第三晶体管M13被第四节点N14的电压导通,并且将具有5V的导通电压的第一时钟信号SCLK1传输至输出端OUT。通过输出端OUT输出具有5V的栅极导通电压的扫描信号S[1]。
在t15到t16的时段内,以截止电压施加第一时钟信号SCLK1和第二时钟信号SCLK2,并且以导通电压施加第三时钟信号SCLK3和第四时钟信号SCLK4。在这种情况下,将第二扫描驱动块210_2的具有5V的栅极导通电压的扫描信号作为第二输入信号施加至第二输入信号输入端INB。第七晶体管M17导通,并且将第一电源电压VGH传输至第一节点N11。第一节点N11的电压变成5V。第二晶体管M12导通,并且将第一电源电压VGH传输至第二节点N12。第二节点N12的电压变成5V。第八晶体管M18导通,并且将第一电源电压VGH传输至第三节点N13。第三节点N13的电压变成5V。第五晶体管M15被第三时钟信号SCLK3导通,并且将-10V的第三电源电压VGL2传输至第四节点N14。第四节点N14的电压变成-10V。第三晶体管M13被第四节点N14的电压截止。第四晶体管M14被第三时钟信号SCLK3导通,并且将第二电源电压VGL1传输至输出端OUT。通过输出端OUT输出具有-7V的栅极截止电压的扫描信号S[1]。在这种情况下,在第四电容器C14内充有第二电源电压VGL1。
在t16到t17的时段内,以导通电压施加第一时钟信号SCLK1和第二时钟信号SCLK2,并且以截止电压施加第三时钟信号SCLK3和第四时钟信号SCLK4。由于第一节点N11的电压是5V,并且第二晶体管M12保持在截止状态,所以虽然第二时钟信号SCLK2从-12V改变到5V,第二节点N12的电压也保持在5V。由于第二节点N12的电压未改变,所以第三节点N13的电压保持在5V,并且第四节点N14的电压保持在-10V。第三晶体管M13保持在截止状态。具有-7V的栅极截止电压的扫描信号S[1]由于存储在第四电容器C14中的第二电源电压VGL1而通过输出端OUT连续输出。
在t17以后的时段内,无论何时以导通电压输入向第三时钟信号输入端CLK3输入的第三时钟信号SCLK3,都在第三电容器C13内充有-10V的第四节点N14电压,并且在第四电容器C14内充有-7V的输出端OUT电压。因此,通过输出端OUT连续地输出具有-7V的栅极截止电压的扫描信号S[1]。
在第二扫描驱动块210_2中,将第四时钟信号SCLK4输入第一时钟信号输入端CLK1,将第三时钟信号SCLK3输入第二时钟信号输入端CLK2,将第二时钟信号SCLK2输入第三时钟信号输入端CLK3,并且将第一扫描驱动块210_1的扫描信号S[1]输入第一输入信号输入端IN。也就是说,被延迟输入第一扫描驱动块210_1的时钟信号一个时段的时钟信号以及第一输入信号被输入第二扫描驱动块210_2。因此,与第一扫描驱动块2101相比,第二扫描驱动块210_2被延迟时钟信号的一个时段,以输出扫描信号S[2]。
以这种方式,多个扫描驱动块210_1、210_2、210_3、……顺序输出具有栅极导通电压的扫描信号S[1]、S[2]、S[3]、……。
图5是图示扫描驱动设备的实施例的构造的框图。
参考图5,扫描驱动设备220包括顺序布置的多个扫描驱动块220_1、220_2、220_3、……。扫描驱动块220_1、220_2、220_3、……中的每个扫描驱动块接收输入信号以产生分别被传输至多条扫描线S1-Sn的扫描信号S[1]、S[2]、S[3]、……。
多个扫描驱动块220_1、220_2、220_3、……各自包括初始信号输入端INIT、第一时钟信号输入端CLK1、第二时钟信号输入端CLK2、第三时钟信号输入端CLK3、第四时钟信号输入端CLK4、第一输入信号输入端IN、第二输入信号输入端INB和输出端OUT。
向多个扫描驱动块220_1、220_2、220_3、……中每个扫描驱动块的初始信号输入端INIT输入初始信号SINIT。
在奇数编号的扫描驱动块220_1、220_3、……中,向第一时钟信号输入端CLK1输入第一时钟信号SCLK1,向第二时钟信号输入端CLK2输入第二时钟信号SCLK2,向第三时钟信号输入端CLK3输入第三时钟信号SCLK3,并且向第四时钟信号输入端CLK4输入第四时钟信号SCLK4。
此外,在偶数编号的扫描驱动块220_2、……中,向第一时钟信号输入端CLK1输入第四时钟信号SCLK4,向第二时钟信号输入端CLK2输入第三时钟信号SCLK3,向第三时钟信号输入端CLK3输入第二时钟信号SCLK2,并且向第四时钟信号输入端CLK4输入第一时钟信号SCLK1。
多个扫描驱动块220_1、220_2、220_3、……的输出端OUT连接到多条扫描线S1-Sn。扫描驱动块220_1、220_2、220_3、……中的每个扫描驱动块向输出端OUT输出扫描信号S[1]、S[2]、S[3]、……,扫描信号S[1]、S[2]、S[3]、……根据输入初始信号输入端INIT、多个时钟信号输入端CLK1、CLK2、CLK3和CLK4的信号、第一输入信号输入端IN以及第二输入信号输入端INB的信号产生。
向第一扫描驱动块220_1的第一输入信号输入端IN输入扫描开始信号SSP。向下一顺序扫描驱动块的第一输入信号输入端IN输入通过扫描驱动块的输出端OUT输出的扫描信号。例如,将扫描信号S[1]输入到扫描驱动块220_2的第一输入信号输入端IN,并将扫描信号S[2]输入到扫描驱动块220_3的第一输入信号输入端IN。以这种方式,将奇数编号的扫描驱动块的扫描信号输入至下一顺序偶数编号的扫描驱动块的第一输入信号输入端IN,并且将通过偶数编号的扫描驱动块的输出端OUT输出的扫描信号输入至下一顺序奇数编号的扫描驱动块的第一输入信号输入端IN。
将通过扫描驱动块的输出端OUT输出的扫描信号输入至前一编号的扫描驱动块的第二输入信号输入端INB。例如,将扫描信号S[2]输入到扫描驱动块220_1的第二输入信号输入端INB,并将扫描信号S[3]输入到扫描驱动块220_2的第二输入信号输入端INB。以这种方式,将通过奇数编号的扫描驱动块的输出端OUT输出的扫描信号输入至在前偶数编号的扫描驱动块的第二输入信号输入端INB,并将通过偶数编号的扫描驱动块的输出端OUT输出的扫描信号输入至在前奇数编号的扫描驱动块的第二输入信号输入端INB。
图6是图示在图5的扫描驱动设备中包括的根据示例性实施例的扫描驱动块的电路图。
参考图6,扫描驱动块220k包括多个晶体管M21、M22、M23、M24、M25、M26、M27、M28、M29、M30和M31以及多个电容器C21、C22、C23、C24和C25。
第一晶体管M21包括:连接到第一输入信号输入端IN的栅电极,连接到第一时钟信号输入端CLK1的一个电极,以及连接到第一节点N21的另一电极。第一晶体管M21根据输入第一输入信号输入端IN的第一输入信号,将输入第一时钟信号输入端CLK1的时钟信号传输至第一节点N21。
第二晶体管M22包括:连接到第一节点N21的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第二节点N22的另一电极。第二晶体管M22根据第一节点N21的电压,将第一电源电压VGH传输至第二节点N22。
第三晶体管M23包括:连接到第四节点N24的栅电极,连接到第一时钟信号输入端CLK1的一个电极,以及连接到输出端OUT的另一电极。第三晶体管M23根据第四节点N24的电压,将输入第一时钟信号输入端CLK1的时钟信号传输至输出端OUT。
第四晶体管M24包括:连接到第三时钟信号输入端CLK3的栅电极,连接到第二电源电压VGL1的一个电极,以及连接到输出端OUT的另一电极。第四晶体管M24根据输入第三时钟信号输入端CLK3的时钟信号,将第二电源电压VGL1传输至输出端OUT。
第五晶体管M25包括:连接到第三时钟信号输入端CLK3的栅电极,连接到第三电源电压VGL2的一个电极,以及连接到第四节点N24的另一电极。第五晶体管M25根据输入第三时钟信号输入端CLK3的时钟信号,将第三电源电压VGL2传输至第四节点N24。
第六晶体管M26包括:连接到初始信号输入端INIT的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第一节点N21的另一电极。第六晶体管M26根据输入初始信号输入端INIT的初始信号SINIT,将第一电源电压VGH传输至第一节点N21。
第七晶体管M27包括:连接到第二输入信号输入端INB的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第一节点N21的另一电极。第七晶体管M27根据输入第二输入信号输入端INB的第二输入信号,将第一电源电压VGH传输至第一节点N21。
第八晶体管M28包括:连接到初始信号输入端INIT的栅电极,连接到第一电源电压VGH的一个电极,以及连接到第三节点N23的另一电极。第八晶体管M28根据输入初始信号输入端INIT的初始信号SINIT,将第一电源电压VGH传输至第三节点N23。
第九晶体管M29包括:连接到第一输入信号输入端IN的栅电极,连接到第四时钟信号输入端CLK4的一个电极,以及连接到第三节点N23的另一电极。第九晶体管M29根据输入第一输入信号输入端IN的第一输入信号,将输入第四时钟信号输入端CLK4的时钟信号传输至第三节点N23。
第十晶体管M30包括:连接到初始信号输入端INIT的栅电极,连接到第三电源电压VGL2的一个电极,以及连接到第四节点N24的另一电极。第十晶体管M30根据输入初始信号输入端INIT的初始信号,将第三电源电压VGL2传输至第四节点N24。
第十一晶体管M31包括:连接到初始信号输入端INIT的栅电极,连接到第二电源电压VGL1的一个电极,以及连接到输出端OUT的另一电极。第十一晶体管M31根据输入初始信号输入端INIT的初始信号,将第二电源电压VGL1传输至输出端OUT。
第一电容器C21包括:连接到第二时钟信号输入端CLK2的一个电极以及连接到第二节点N22的另一电极。第一电容器C21根据输入第二时钟信号输入端CLK2的时钟信号,改变第二节点N22的电压。
第二电容器C22包括:连接到第二节点N22的一个电极以及连接到第三节点N23的另一电极。第二电容器C22根据第二节点N22的电压改变而改变第三节点N23的电压。
第三电容器C23包括:连接到第三节点N23的一个电极以及连接到第四节点N24的另一电极。第三电容器C23根据第三节点N23的电压改变而改变第四节点N24的电压。
第四电容器C24包括:连接到第二电源电压VGL1的一个电极以及连接到输出端OUT的另一电极。第四电容器C24存储向输出端OUT输出的输出信号的电压。
第五电容器C25包括:连接到第一电源电压VGH的一个电极以及连接到第一节点N21的另一电极。第五电容器C25存储第一节点N21的电压。
多个晶体管M21、M22、M23、M24、M25、M26、M27、M28、M29、M30和M31可以是N型氧化物薄膜晶体管。使N型氧化物薄膜晶体管导通的栅极导通电压是逻辑高电平电压,而使N型氧化物薄膜晶体管截止的栅极截止电压是逻辑低电平电压。
第一电源电压VGH是逻辑高电平电压,第二电源电压VGL1是逻辑低电平电压,并且第三电源电压VGL2是低于第二电源电压VGL1的逻辑低电平电压。
图7是用于描述图5的扫描驱动设备的驱动方法的时序图。
参考图5到图7,根据对多个扫描驱动块220_1、220_2、220_3、……中的每个扫描驱动块的节点电压被初始化时的初始时段(t21到t22的时段)以及顺序输出具有栅极导通电压的扫描信号S[1]、S[2]、S[3]、……时的扫描时段(t23以后的时段),来驱动扫描驱动设备220。
为了方便描述,假设初始信号SINT的导通电压是5V,并且截止电压是-12V;假设扫描开始信号SSP和扫描信号S[1]、S[2]、S[3]、……的导通电压是5V,并且截止电压是-7V;假设第一时钟信号SCLK1和第四时钟信号SCLK4的导通电压是5V,并且截止电压是0V;并假设第二时钟信号SCLK2和第三时钟信号SCLK3的导通电压是5V,并且截止电压是-12V。此外,假设第一电源电压VGH是5V,第二电源电压VGL1是-7V,并且第三电源电压VGL2是-10V。每个信号的电压范围不是限制性的,而可以根据条件改变。这些假设的电压仅仅是示例性的,在任何情况下不旨在作为限制。根据扫描驱动设备和关联显示器的期望设计和操作,可以选择其它导通电压和截止电压。
在初始时段(t21到t22的时段),以导通电压施加初始信号SINIT。第六晶体管M26、第八晶体管M28、第十晶体管M30和第十一晶体管M31导通。第一电源电压VGH通过被导通的第六晶体管M26传输至第一节点N21。第二晶体管M22被第一节点N21的电压导通,并且将第一电源电压VGH传输至第二节点N22。第一电源电压VGH通过被导通的第八晶体管M28传输至第三节点N23。第一节点N21、第二节点N22和第三节点N23的电压被初始化成5V。此外,第三电源电压VGL2通过被导通的第十晶体管M30传输至第四节点N24。第四节点N24的电压变成-10V,并且使第三晶体管M23完全截止。第二电源电压VGL1通过被导通的第十一晶体管M31传输至输出端OUT,并且通过输出端OUT输出具有-7V的栅极截止电压的扫描信号。在这种情况下,第二电源电压VGL1对第四电容器C24充电。
在初始时段(t21到t22的时段)内,由于向多个扫描驱动块220_1、220_2、220_3、……的初始信号输入端INIT同时输入初始信号SINIT,所以多个扫描驱动块220_1、220_2、220_3、……同时输出具有-7V的栅极截止电压的扫描信号。
在扫描时段(t23以后的时段)内,第一时钟信号SCLK1和第二时钟信号SCLK2具有相同的循环。在这种情况下,第三时钟信号SCLK3是第二时钟信号SCLK2被移位一个时段的信号,并且第四时钟信号SCLK4是第一时钟信号SCLK1被移位一个时段的信号。此外,第二时钟信号SCLK2具有大于第一时钟信号SCLK1的电压范围,并且第三时钟信号SCLK3具有大于第四时钟信号SCLK4的电压范围。扫描时段的初始信号SINIT被保持在-12V的截止电压。
首先将描述第一扫描驱动块220_1的操作。
在t23到t24的时段内,将具有导通电压的扫描开始信号SSP作为第一输入信号施加至第一输入信号输入端IN。在这种情况下,第一时钟信号SCLK1和第二时钟信号SCLK2是截止电压,并且第三时钟信号SCLK3和第四时钟信号SCLK4是导通电压。当将具有导通电压的扫描开始信号SSP施加至第一输入信号输入端IN时,第一晶体管M21导通,并且将具有0V的第一时钟信号SCLK1传输至第一节点N21。在这种情况下,当第二时钟信号SCLK2从0V改变到-12V时,第二节点N22的电压通过由于第一电容器C21的联接而下降-12V,最后,第二晶体管M22由栅源电压之差导通。第一电源电压VGH通过被导通的第二晶体管M22传输至第二节点N22。第二节点N22的电压变成5V。第九晶体管M29被扫描开始信号SSP导通,并且将5V的第四时钟信号SCLK4传输至第三节点N23。第三节点N23的电压变成5V。第四节点N24的电压保持在初始时段时初始化的-10V。第三晶体管M23保持在完全截止状态。
在第四电容器C24中存储的第二电源电压VGL1通过输出端OUT连续地输出具有-7V的栅极截止电压的扫描信号S[1]。
在t24到t25的时段内,以导通电压施加第一时钟信号SCLK1和第二时钟信号SCLK2,并且以截止电压施加第三时钟信号SCLK3和第四时钟信号SCLK4。当第二时钟信号SCLK2从-12V改变到5V时,第二节点N22的电压通过由于第一电容器C21的联接而从5V改变至22V。当第二节点N22的电压从5V改变到22V时,第三节点N23的电压通过由于第二电容器C22的联接而从5V改变到22V。当第三节点N23的电压从5V改变到22V时,第四节点N24的电压通过由于第三电容器C23的联接而从-10V改变到7V。第三晶体管M23被第四节点N24的电压导通,并且将具有5V的导通电压的第一时钟信号SCLK1传输至输出端OUT。通过输出端OUT输出具有5V的栅极导通电压的扫描信号S[1]。
在t25到t26的时段内,以截止电压施加第一时钟信号SCLK1和第二时钟信号SCLK2,并且以导通电压施加第三时钟信号SCLK3和第四时钟信号SCLK4。在这种情况下,第二扫描驱动块220_2的具有5V栅极导通电压的扫描信号作为第二输入信号施加至第二输入信号输入端INB。第七晶体管M27导通,并且将第一电源电压VGH传输至第一节点N21。第一节点N21的电压变成5V。第二晶体管M22导通,并且将第一电源电压VGH传输至第二节点N22。第二节点N22的电压从22V变成5V。当第二节点N22的电压从22V变成5V时,第三节点N23的电压从22V变成5V。第五晶体管M25被第三时钟信号SCLK3导通,并且将-10V的第三电源电压VGL2传输至第四节点N24。第四节点N24变成-10V。第三晶体管M13被第四节点N24的电压截止。第四晶体管M24被第三时钟信号SCLK3导通,并且将第二电源电压VGL1传输至输出端OUT。通过输出端OUT输出具有-7V栅极截止电压的扫描信号S[1]。在这种情况下,在第四电容器C24内充有第二电源电压VGL1。
在t26到t27的时段内,以导通电压施加第一时钟信号SCLK1和第二时钟信号SCLK2,并且以截止电压施加第三时钟信号SCLK3和第四时钟信号SCLK4。由于第一节点N21的电压是5V,并且第二晶体管M22保持在截止状态,所以虽然第二时钟信号SCLK2从-12V改变到5V,但是第二节点N22的电压还保持在5V。由于第二节点N22的电压未变,所以第三节点N23的电压保持在5V,并且第四节点N24的电压保持在-10V。第三晶体管M23保持在截止状态。在第四电容器C24中存储的第二电源电压VGL1通过输出端OUT输出具有-7V的栅极截止电压的扫描信号S[1]。
在t27以后的时段内,无论何时以导通电压输入向第三时钟信号输入端CLK3输入的第三时钟信号SCLK3,都在第三电容器C23内充有-10V的第四节点N24电压,并且在第四晶体管C24内充有-7V的输出端OUT电压。因此,通过输出端OUT连续地输出具有-7V的栅极截止电压的扫描信号S[1]。
在第二扫描驱动块220_2中,将第四时钟信号SCLK4输入第一时钟信号输入端CLK1,将第三时钟信号SCLK3输入第二时钟信号输入端CLK2,将第二时钟信号SCLK2输入第三时钟信号输入端CLK3,将第一时钟信号SCLK1输入第四时钟信号输入端CLK4,并且将第一扫描驱动块220_1的扫描信号S[1]输入第一输入信号输入端IN。也就是说,被延迟输入第一扫描驱动块220_1的时钟信号一个时段的时钟信号以及第一输入信号被输入第二扫描驱动块220_2。因此,与第一扫描驱动块220_1相比,第二扫描驱动块220_2被延迟时钟信号的一个时段以输出扫描信号S[2]。
以这种方式,多个扫描驱动块220_1、220_2、220_3、……顺序输出具有栅极导通电压的扫描信号S[1]、S[2]、S[3]、……。
文中提到的附图和所公开的本发明具体实施方式是说明性的,而不旨在限制意义或限制本说明书的范围。因此,本领域的技术人员可以理解,可以根据附图和具体实施方式提供各种修改和提供其它等价示例性实施例。因此,本发明的真正技术保护范围必须由所附权利要求的技术精神决定。

Claims (37)

1.一种扫描驱动设备,包括:
多个扫描驱动块,并且所述多个扫描驱动块中的每个扫描驱动块包括:
第一时钟信号输入端;
第二时钟信号输入端;
第一输入信号输入端;
第二输入信号输入端;
输出端;
连接到所述输出端的扫描线;
第一晶体管,被配置成根据输入所述第一输入信号输入端的第一输入信号,将输入所述第一时钟信号输入端的第一时钟信号传输至第一节点;
第二晶体管,被配置成根据所述第一节点的电压将第一电源电压传输至第二节点;
第一电容器,连接在所述第二节点与所述第二时钟信号输入端之间,被配置成根据输入所述第二时钟信号输入端的第二时钟信号来改变所述第二节点的电压;
第二电容器,连接在所述第二节点与第三节点之间,被配置成根据所述第二节点的电压改变来改变所述第三节点的电压;
第三电容器,连接在所述第三节点与第四节点之间,以根据所述第三节点的电压来改变所述第四节点的电压;以及
第三晶体管,被配置成根据所述第四节点的电压,将输入所述第一时钟信号输入端的第一时钟信号传输至连接到所述扫描线的输出端。
2.根据权利要求1所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括:
第二电源电压;
第三时钟信号输入端;
第四晶体管,被配置成根据输入所述第三时钟信号输入端的第三时钟信号,将所述第二电源电压传输至所述输出端。
3.根据权利要求2所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括:
第四电容器,连接在所述输出端与所述第二电源电压之间,以存储向所述输出端输出的输出信号的电压。
4.根据权利要求3所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括:
第五晶体管,被配置成根据输入所述第三时钟信号输入端的第三时钟信号,将第三电源电压传输至所述第四节点。
5.根据权利要求4所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括第六晶体管,所述第六晶体管被配置成根据初始信号将所述第一电源电压传输至所述第一节点。
6.根据权利要求5所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括第七晶体管,所述第七晶体管被配置成根据输入所述第二输入信号输入端的第二输入信号,将所述第一电源电压传输至所述第一节点。
7.根据权利要求6所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括第五电容器,所述第五电容器连接在所述第一节点与所述第一电源电压之间,被配置成存储所述第一节点的电压。
8.根据权利要求7所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括第八晶体管,所述第八晶体管被配置成根据输入所述第三时钟信号输入端的第三时钟信号,将所述第一电源电压传输至所述第三节点。
9.根据权利要求8所述的扫描驱动设备,其中所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管和所述第八晶体管中的至少一个晶体管是N型氧化物薄膜晶体管。
10.根据权利要求9所述的扫描驱动设备,其中所述第一电源电压是逻辑高电平电压,所述第二电源电压是逻辑低电平电压,并且所述第三电源电压是低于所述第二电源电压的逻辑低电平电压。
11.根据权利要求8所述的扫描驱动设备,其中所述多个扫描驱动块包括多个第一扫描驱动块和多个第二扫描驱动块,其中在所述多个第一扫描驱动块中,所述第一时钟信号输入所述第一时钟信号输入端,所述第二时钟信号输入所述第二时钟信号输入端,并且所述第三时钟信号输入所述第三时钟信号输入端;并且
其中在所述多个第二扫描驱动块中,向所述第一时钟信号输入端输入第四时钟信号,所述第三时钟信号输入所述第二时钟信号输入端,并且所述第二时钟信号输入所述第三时钟信号输入端。
12.根据权利要求11所述的扫描驱动设备,其中所述多个第一扫描驱动块之一的输出信号被输入所述多个第二扫描驱动块之一的第一输入信号输入端,并且所述多个第二扫描驱动块之一的输出信号被输入所述多个第一扫描驱动块之一的第二输入信号输入端。
13.根据权利要求11所述的扫描驱动设备,其中所述多个第二扫描驱动块之一的输出信号被输入所述多个第一扫描驱动块之一的第一输入信号输入端,并且所述多个第一扫描驱动块之一的输出信号被输入所述多个第二扫描驱动块之一的第二输入信号输入端。
14.根据权利要求11所述的扫描驱动设备,其中所述第一时钟信号和所述第二时钟信号具有相同的循环,所述第三时钟信号是所述第二时钟信号被移位一个时段的信号,并且所述第四时钟信号是所述第一时钟信号被移位一个时段的信号。
15.根据权利要求14所述的扫描驱动设备,其中所述第二时钟信号具有大于所述第一时钟信号的电压范围,并且所述第三时钟信号具有大于所述第四时钟信号的电压范围。
16.根据权利要求7所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括:第八晶体管,所述第八晶体管被配置成根据所述初始信号将所述第一电源电压传输至所述第三节点。
17.根据权利要求16所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括:
第四时钟信号输入端;以及
第九晶体管,被配置成根据输入所述第一输入信号输入端的第一输入信号,将输入所述第四时钟信号输入端的第四时钟信号传输至所述第三节点。
18.根据权利要求17所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括第十晶体管,所述第十晶体管被配置成根据所述初始信号将所述第三电源电压传输至所述第四节点。
19.根据权利要求18所述的扫描驱动设备,其中所述多个扫描驱动块中的每个扫描驱动块进一步包括第十一晶体管,所述第十一晶体管被配置成根据所述初始信号将所述第二电源电压传输至所述输出端。
20.根据权利要求19所述的扫描驱动设备,其中:
所述第一晶体管、所述第二晶体管、所述第三晶体管、所述第四晶体管、所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管、所述第九晶体管、所述第十晶体管和所述第十一晶体管中的至少一个晶体管是N型氧化物薄膜晶体管。
21.根据权利要求20所述的扫描驱动设备,其中:
所述第一电源电压是逻辑高电平电压,所述第二电源电压是逻辑低电平电压,并且所述第三电源电压是低于所述第二电源电压的逻辑低电平电压。
22.根据权利要求19所述的扫描驱动设备,其中所述多个扫描驱动块包括多个第一扫描驱动块和多个第二扫描驱动块,其中在所述多个第一扫描驱动块中,所述第一时钟信号输入所述第一时钟信号输入端,所述第二时钟信号输入所述第二时钟信号输入端,所述第三时钟信号输入所述第三时钟信号输入端,并且所述第四时钟信号输入所述第四时钟信号输入端,并且其中在所述多个第二扫描驱动块中,所述第四时钟信号输入所述第一时钟信号输入端,所述第三时钟信号输入所述第二时钟信号输入端,所述第二时钟信号输入所述第三时钟信号输入端,并且所述第一时钟信号输入所述第四时钟信号输入端。
23.根据权利要求22所述的扫描驱动设备,其中所述多个第一扫描驱动块之一的输出信号被输入所述多个第二扫描驱动块之一的第一输入信号输入端,并且所述多个第二扫描驱动块之一的输出信号被输入所述多个第一扫描驱动块之一的第二输入信号输入端。
24.根据权利要求22所述的扫描驱动设备,其中所述多个第二扫描驱动块之一的输出信号被输入所述多个第一扫描驱动块之一的第一输入信号输入端,并且所述多个第一扫描驱动块之一的输出信号被输入所述多个第二扫描驱动块之一的第二输入信号输入端。
25.根据权利要求22所述的扫描驱动设备,其中所述第一时钟信号和所述第二时钟信号具有相同的循环,所述第三时钟信号是所述第二时钟信号被移位一个时段的信号,并且所述第四时钟信号是所述第一时钟信号被移位一个时段的信号。
26.根据权利要求25所述的扫描驱动设备,其中所述第二时钟信号具有大于所述第一时钟信号的电压范围,并且所述第三时钟信号具有大于所述第四时钟信号的电压范围。
27.一种扫描驱动设备的驱动方法,包括:
提供多个扫描驱动块,所述多个扫描驱动块中的每个扫描驱动块包括:第一晶体管,用于将输入第一时钟信号输入端的时钟信号传输至第一节点;第二晶体管,具有连接到所述第一节点的栅电极,以将具有导通电压的第一电源电压传输至第二节点;第一电容器,连接在所述第二节点与第二时钟信号输入端之间;第二电容器,连接在所述第二节点与第三节点之间;第三电容器,连接在所述第三节点与第四节点之间;和第三晶体管,具有连接到所述第四节点的栅电极,以将输入所述第一时钟信号输入端的时钟信号传输至连接到扫描线的输出端;
向所述第一节点、所述第二节点和所述第三节点施加所述第一电源电压;
向所述第四节点施加具有截止电压的第三电源电压;以及
通过所述输出端输出具有截止电压的第二电源电压。
28.根据权利要求27所述的扫描驱动设备的驱动方法,其中通过所述输出端输出具有截止电压的第二电源电压包括:根据输入与第四晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第四晶体管导通,从而将所述第二电源电压传输至所述输出端。
29.根据权利要求28所述的扫描驱动设备的驱动方法,其中向所述第四节点施加具有截止电压的第三电源电压包括:根据输入与第五晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第五晶体管导通,从而将所述第三电源电压传输至所述第四节点。
30.根据权利要求29所述的扫描驱动设备的驱动方法,其中向所述第一节点、所述第二节点和所述第三节点施加所述第一电源电压包括:
根据输入第六晶体管的栅电极的初始信号使所述第六晶体管导通,从而将所述第一电源电压传输至所述第一节点;以及
根据输入与第八晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第八晶体管导通,从而将所述第一电源电压传输至所述第三节点。
31.根据权利要求30所述的扫描驱动设备的驱动方法,进一步包括:
根据输入与所述第一晶体管的栅电极连接的第一输入信号输入端的第一输入信号,使所述第一晶体管导通;
根据输入所述第二时钟信号输入端的时钟信号的电压改变,通过改变所述第二节点的电压使所述第二晶体管导通;以及
根据输入与第八晶体管的栅电极连接的第三时钟信号输入端的时钟信号,使所述第八晶体管导通,从而将所述第一电源电压传输至所述第三节点。
32.根据权利要求31所述的扫描驱动设备的驱动方法,进一步包括:
当输入所述第一时钟信号输入端的时钟信号和输入所述第二时钟信号输入端的时钟信号变成所述导通电压,并且输入所述第三时钟信号输入端的时钟信号变成所述截止电压时,通过所述输出端输出具有所述导通电压的时钟信号。
33.根据权利要求32所述的扫描驱动设备的驱动方法,其中通过所述输出端输出具有所述导通电压的时钟信号包括:
当输入所述第二时钟信号输入端的时钟信号变成所述导通电压时,改变所述第二节点的电压;
当所述第二节点的电压改变时,改变所述第三节点的电压;以及
当所述第三节点的电压改变时,改变所述第四节点的电压。
34.根据权利要求33所述的扫描驱动设备的驱动方法,进一步包括:
根据输入与第七晶体管的栅电极连接的第二输入信号输入端的第二输入信号,使所述第七晶体管导通,从而将所述第一电源电压传输至所述第一节点;以及
根据输入所述第三时钟信号输入端的时钟信号使所述第四晶体管和所述第五晶体管导通,并且通过所述输出端输出所述第二电源电压。
35.根据权利要求27所述的扫描驱动设备的驱动方法,其中向所述第一节点、所述第二节点和所述第三节点施加所述第一电源电压包括:
根据输入第六晶体管的栅电极的初始信号使所述第六晶体管导通,从而将所述第一电源电压传输至所述第一节点;以及
根据输入第八晶体管的栅电极的初始信号使所述第八晶体管导通,从而将所述第一电源电压传输至所述第三节点。
36.根据权利要求35所述的扫描驱动设备的驱动方法,其中向所述第四节点施加具有截止电压的第三电源电压包括:根据输入第十晶体管的栅电极的初始信号,使所述第十晶体管导通,从而将所述第三电源电压传输至所述第四节点。
37.根据权利要求36所述的扫描驱动设备的驱动方法,其中通过所述输出端输出具有截止电压的第二电源电压包括:
根据输入第十一晶体管的栅电极的初始信号,使所述第十一晶体管导通,从而将所述第二电源电压传输至所述输出端。
CN201310036481.7A 2012-08-08 2013-01-30 扫描驱动设备及其驱动方法 Pending CN103578446A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020120086932A KR20140020484A (ko) 2012-08-08 2012-08-08 주사 구동 장치 및 그 구동 방법
KR10-2012-0086932 2012-08-08

Publications (1)

Publication Number Publication Date
CN103578446A true CN103578446A (zh) 2014-02-12

Family

ID=50050105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310036481.7A Pending CN103578446A (zh) 2012-08-08 2013-01-30 扫描驱动设备及其驱动方法

Country Status (4)

Country Link
US (1) US8988472B2 (zh)
JP (1) JP2014035543A (zh)
KR (1) KR20140020484A (zh)
CN (1) CN103578446A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017118156A1 (zh) * 2016-01-06 2017-07-13 京东方科技集团股份有限公司 电压控制电路、方法、栅极驱动电路和显示装置
WO2017128771A1 (zh) * 2016-01-27 2017-08-03 京东方科技集团股份有限公司 一种栅极驱动电路、驱动方法及显示装置
CN111243651A (zh) * 2020-02-10 2020-06-05 京东方科技集团股份有限公司 移位寄存器、驱动方法、驱动电路及显示装置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI512703B (zh) * 2014-03-06 2015-12-11 Au Optronics Corp 移位暫存電路及移位暫存器
KR20160003364A (ko) * 2014-06-30 2016-01-11 삼성디스플레이 주식회사 스캔 구동 장치 및 이를 이용한 표시 장치
KR102278390B1 (ko) 2015-01-20 2021-07-19 삼성디스플레이 주식회사 구동 드라이버 및 이를 포함하는 표시 장치
KR102293417B1 (ko) 2015-02-17 2021-08-25 삼성디스플레이 주식회사 주사 구동회로 및 이를 이용한 주사 구동회로의 구동방법
KR20180061524A (ko) * 2016-11-29 2018-06-08 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
US10423018B2 (en) 2017-04-26 2019-09-24 Shenzhen China Star Optoelectronics Technology Co., Ltd Display panel with amplifying circuit configured to amplify scanning signal and liquid crystal display
CN106910481B (zh) * 2017-04-26 2019-07-12 深圳市华星光电技术有限公司 一种显示面板及液晶显示器
CN108665865B (zh) * 2018-05-14 2020-12-01 昆山龙腾光电股份有限公司 栅极驱动单元以及显示装置
CN111524490A (zh) * 2019-02-01 2020-08-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100670373B1 (ko) * 2005-12-12 2007-01-16 삼성에스디아이 주식회사 유기발광 표시장치
CN1971694A (zh) * 2005-11-24 2007-05-30 三星Sdi株式会社 等离子体显示设备和驱动器及其驱动方法
KR100805566B1 (ko) * 2007-01-17 2008-02-20 삼성에스디아이 주식회사 버퍼 및 이를 이용한 유기전계발광 표시장치
KR100823490B1 (ko) * 2007-01-19 2008-04-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
CN102012591A (zh) * 2009-09-04 2011-04-13 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
CN102227765A (zh) * 2008-11-28 2011-10-26 株式会社半导体能源研究所 显示器件以及包含显示器件的电子器件
US20120112992A1 (en) * 2007-07-17 2012-05-10 Nlt Technologies, Ltd Semiconductor circuit and display apparatus employing the same
KR20120063677A (ko) * 2010-12-08 2012-06-18 엘지디스플레이 주식회사 전기영동 표시장치 및 그 구동 방법

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US604713A (en) * 1898-05-31 George n
FR2720185B1 (fr) * 1994-05-17 1996-07-05 Thomson Lcd Registre à décalage utilisant des transistors M.I.S. de même polarité.
US5517542A (en) * 1995-03-06 1996-05-14 Thomson Consumer Electronics, S.A. Shift register with a transistor operating in a low duty cycle
US5701136A (en) * 1995-03-06 1997-12-23 Thomson Consumer Electronics S.A. Liquid crystal display driver with threshold voltage drift compensation
FR2743662B1 (fr) * 1996-01-11 1998-02-13 Thomson Lcd Perfectionnement aux registres a decalage utilisant des transistors mis de meme polarite
KR101255270B1 (ko) 2006-08-14 2013-04-15 엘지디스플레이 주식회사 쉬프트 레지스터 및 그의 구동방법과 그를 이용한 표시장치
JP2010003910A (ja) * 2008-06-20 2010-01-07 Toshiba Mobile Display Co Ltd 表示素子
FR2934919B1 (fr) * 2008-08-08 2012-08-17 Thales Sa Registre a decalage a transistors a effet de champ.
KR101403395B1 (ko) 2009-10-21 2014-06-11 한양대학교 산학협력단 산화물 박막 트랜지스터를 이용한 레벨 시프터를 포함하는 스캔 구동회로
KR101170241B1 (ko) 2010-06-03 2012-07-31 하이디스 테크놀로지 주식회사 Epd 및 디스플레이 장치의 구동회로
JP5349693B2 (ja) * 2010-06-25 2013-11-20 シャープ株式会社 走査信号線駆動回路および走査信号線の駆動方法
KR101479297B1 (ko) 2010-09-14 2015-01-05 삼성디스플레이 주식회사 주사 구동부 및 그를 이용한 유기전계발광 표시장치
KR101739575B1 (ko) * 2010-09-28 2017-05-25 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
KR20130055397A (ko) * 2011-11-18 2013-05-28 삼성디스플레이 주식회사 주사 구동 장치, 이를 포함하는 표시 장치 및 주사 구동 장치의 구동 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1971694A (zh) * 2005-11-24 2007-05-30 三星Sdi株式会社 等离子体显示设备和驱动器及其驱动方法
KR100670373B1 (ko) * 2005-12-12 2007-01-16 삼성에스디아이 주식회사 유기발광 표시장치
KR100805566B1 (ko) * 2007-01-17 2008-02-20 삼성에스디아이 주식회사 버퍼 및 이를 이용한 유기전계발광 표시장치
KR100823490B1 (ko) * 2007-01-19 2008-04-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
US20120112992A1 (en) * 2007-07-17 2012-05-10 Nlt Technologies, Ltd Semiconductor circuit and display apparatus employing the same
CN102227765A (zh) * 2008-11-28 2011-10-26 株式会社半导体能源研究所 显示器件以及包含显示器件的电子器件
CN102012591A (zh) * 2009-09-04 2011-04-13 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
KR20120063677A (ko) * 2010-12-08 2012-06-18 엘지디스플레이 주식회사 전기영동 표시장치 및 그 구동 방법

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017118156A1 (zh) * 2016-01-06 2017-07-13 京东方科技集团股份有限公司 电压控制电路、方法、栅极驱动电路和显示装置
US10269281B2 (en) 2016-01-06 2019-04-23 Boe Technology Group Co., Ltd. Voltage control circuit and method, gate driving circuit and display device
WO2017128771A1 (zh) * 2016-01-27 2017-08-03 京东方科技集团股份有限公司 一种栅极驱动电路、驱动方法及显示装置
US10019959B2 (en) 2016-01-27 2018-07-10 Boe Technology Group Co., Ltd. Gate driving circuit, driving method and display device
CN111243651A (zh) * 2020-02-10 2020-06-05 京东方科技集团股份有限公司 移位寄存器、驱动方法、驱动电路及显示装置
US20230137332A1 (en) * 2020-02-10 2023-05-04 Fuzhou Boe Optoelectronics Technology Co., Ltd. Shift register and driving method thereof, drive circuit and display device
US11790826B2 (en) * 2020-02-10 2023-10-17 Fuzhou Boe Optoelectronics Technology Co., Ltd. Shift register and driving method thereof, drive circuit and display device

Also Published As

Publication number Publication date
US20140043373A1 (en) 2014-02-13
JP2014035543A (ja) 2014-02-24
KR20140020484A (ko) 2014-02-19
US8988472B2 (en) 2015-03-24

Similar Documents

Publication Publication Date Title
CN103578446A (zh) 扫描驱动设备及其驱动方法
US10997936B2 (en) Shift register unit, gate drive circuit and display device
CN106409200B (zh) 栅极驱动电路及使用该栅极驱动电路的显示装置
CN103928009B (zh) 用于窄边框液晶显示器的栅极驱动器
US9666140B2 (en) Display device and method for driving same
CN1835063B (zh) 移位寄存器电路及驱动控制装置
JP4654923B2 (ja) シフトレジスタ回路、及び表示駆動装置
EP2838079A1 (en) Shift register unit and driving method for the same, shift register, and display device
CN104795106A (zh) 移位寄存器及驱动方法、驱动电路、阵列基板和显示装置
KR102383363B1 (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
CN102270434A (zh) 显示驱动电路
CN105390086B (zh) 栅极驱动电路和使用栅极驱动电路的显示器
CN104167171B (zh) 一种像素电路和显示装置
KR20130107528A (ko) 게이트 구동 회로 및 이를 이용한 표시 장치
KR102147645B1 (ko) 쉬프트 레지스터
CN107564459B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN106128364A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN103927985A (zh) 一种oled显示器的像素驱动电路、阵列基板以及相应显示器
CN102608818B (zh) 液晶显示面板以及显示驱动方法
KR102452523B1 (ko) 주사 구동부
CN104081445A (zh) 显示装置及其驱动方法
CN108417183B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN104575355A (zh) 显示面板及其驱动电路
CN101593561B (zh) 液晶显示器
CN102411910B (zh) 显示装置及其画面显示方向的调节方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
AD01 Patent right deemed abandoned
AD01 Patent right deemed abandoned

Effective date of abandoning: 20180403