CN103293457B - 用于老化测试设备的测试板 - Google Patents

用于老化测试设备的测试板 Download PDF

Info

Publication number
CN103293457B
CN103293457B CN201310062402.XA CN201310062402A CN103293457B CN 103293457 B CN103293457 B CN 103293457B CN 201310062402 A CN201310062402 A CN 201310062402A CN 103293457 B CN103293457 B CN 103293457B
Authority
CN
China
Prior art keywords
test
setting area
impedance
semiconductor element
transmission lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310062402.XA
Other languages
English (en)
Other versions
CN103293457A (zh
Inventor
吴孝镇
崔永培
金昌奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
UniTest Inc
Original Assignee
UniTest Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by UniTest Inc filed Critical UniTest Inc
Publication of CN103293457A publication Critical patent/CN103293457A/zh
Application granted granted Critical
Publication of CN103293457B publication Critical patent/CN103293457B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2884Testing of integrated circuits [IC] using dedicated test connectors, test elements or test circuits on the IC under test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/286External aspects, e.g. related to chambers, contacting devices or handlers
    • G01R31/2863Contacting devices, e.g. sockets, burn-in boards or mounting fixtures
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/2872Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation
    • G01R31/2874Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation related to temperature
    • G01R31/2875Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation related to temperature related to heating
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/2872Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation
    • G01R31/2879Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation related to electrical aspects, e.g. to voltage or current supply or stimuli or to electrical loads
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2896Testing of IC packages; Test features related to IC packages
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/286External aspects, e.g. related to chambers, contacting devices or handlers
    • G01R31/2862Chambers or ovens; Tanks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Environmental & Geological Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

本发明涉及一种用于老化测试设备的测试板。根据本发明公开了如下技术:至少将属于同一列的插座布置在一个传送线路组上,采用飞越式结构,从而能够使测试信号依次施加到所选择的半导体元件,并具有考虑了装载半导体元件时的阻抗降低的电路,由此能够进行高速处理。

Description

用于老化测试设备的测试板
技术领域
本发明涉及一种向封装的半导体元件接通电源而使其工作时,用于测试半导体元件的针对热应力的可靠性的老化测试设备(Burn-InTester)的测试板。
背景技术
半导体元件在制造出来之后要经过各种测试,与本发明相关的老化测试是向半导体元件接通电信号而使其工作时,确认半导体元件的热应力可承受情况的测试。而且,实施这种老化测试的装备称为老化测试设备。
老化测试设备包括用于收容半导体元件的老化腔室和用于收容向收容于老化腔室的半导体元件施加测试信号之后读取反馈(Feedback)的结果信号的测试基板的测试腔室。
半导体元件以矩阵形态装载于测试板上,并以该状态收容于老化腔室,以同时对多个半导体元件进行测试,为了进一步提高处理容量,老化腔室具有同时收容多个测试板的结构。而且,装载于测试板的半导体元件通过测试板所具有的板连接器与测试基板电连接。
通常,如韩国公开实用新型“实1999-004919号”(半导体封装测试用老化板,以下称为“现有技术”)所公开的那样,测试板(现有技术中命名为“老化板”)具有多个插座、电路板(现有技术中命名为“PCB”)和连接器(现有技术中命名为“连接部”)。而且,根据这种结构的测试板,通过连接器从测试基板传过来的测试信号通过电路板中的电路被施加到装载半导体元件的各个插座上所装载的半导体元件。
但是,如图1所示,现有技术中通过连接器从测试基板传过来的测试信号通过树状结构的电路C施加到装载于各个插座的半导体元件D,此时由于树状结构产生的辐射而导致测试信号变弱,且这一问题最终导致半导体元件的响应速度变慢,从而带来降低处理速度的后果。
发明内容
本发明的目的在于提供一种不发生测试信号的辐射的测试板。
如上所述的本发明所提供的用于老化测试设备的测试板,包括:多个插座,装载有要测试的半导体元件,以矩阵形态设置;电路板,具有电路,该电路具有用于将来自测试基板侧的测试信号施加到所述多个插座的传送线路组;连接器,结合在所述电路板的一侧,并与测试基板侧电连接。所述多个插座中属于同一列的插座同时布置在一个传送线路组上,具有飞越式(Flyby)结构。
所述电路板的每个传送线路组中布置有至少两列插座。
所述电路板上的电路设定为:设置有所述多个插座的设置区域的阻抗不同于位于通过所述连接器传来的测试信号进入设置区域之前位置的未设置区域的阻抗,优选地设置区域的阻抗高于未设置区域的阻抗。进一步地,更为优选的方式是,设置区域和未设置区域的阻抗的差值设定为:当所述多个插座上装载有半导体元件时能够使所述设置区域的阻抗与未设置区域的阻抗相等。
优选地,所述传送线路组的末端被进行终止处理。
并且,如上所述的本发明所提供的用于老化测试设备的测试板,包括:多个插座,装载有要测试的半导体元件,以矩阵形态设置;电路板,具有电路,该电路具有用于将来自测试基板侧的测试信号施加到所述多个插座的传送线路组;连接器,结合在所述电路板的一侧,并与测试基板侧电连接。所述传送线路组中的至少一个传送线路组中同时布置有至少两个插座,具有飞越式结构。
根据上述的本发明,不发生测试信号的辐射,测试信号通过飞越式(Flyby)结构被施加到半导体元件,因此半导体元件的响应速度快,能够高速处理数据,从而具有能够提高处理速度的效果。
附图说明
图1为用于说明现有技术中的测试信号的施加情况的参考图。
图2为本发明的一个实施例所提供的测试板的概念图。
图3为用于说明图2的测试板的参考图。
符号说明:
20:测试板
21:插座
22:电路板
23:连接器
Ca至Ch:传送线路组
具体实施方式
以下,参照附图来说明如上所述的本发明的优选实施例。为了使说明简单扼要,尽可能省略或精简重复的说明。
图2为本发明的一个实施例所提供的用于老化测试设备的测试板20的简略概念图。
本实施例所提供的测试板20包括多个插座21、电路板22和连接器23等。
每一个插座21上装载有要测试的半导体元件D,且这些插座21以矩阵形态设置在电路板22上。
电路板22具有包括八个传送线路组(Ca至Ch,作为参考,一个传送线路组中包括数量相当于用于向半导体元件施加信号的通道个数的传送线路)的电路,以用于将来自测试基板侧的测试信号(使半导体元件工作的信号)施加到分别装载于多个插座21的半导体元件D之后,将根据半导体元件D的动作反馈的结果信号送到测试基板(未图示)侧。在此,电路板22上设置的多个传送线路组(Ca至Ch)中的每一个中同时布置多个插座21中两列所包含的插座21。即,一个传送线路组(Ca至Ch)上布置有属于两列的插座21,通过采用飞越式(Flyby)结构,来自测试基板的测试信号可以不发生辐射等而施加到装载于插座21的半导体元件。因此,随着来自测试基板的测试信号施加到要测试的半导体元件,可以依次使分别装载于两个列插座21的半导体元件工作,因此可以实现数据的高速处理。
当然,根据具体实施情况,可以采用仅将一个列所包含的插座21布置在一个传送线路组上的结构或将三个以上列所包含的插座21布置在一个传送线路组上的结构,如此将几个列所包含的插座D布置在一个传送线路组上的问题可以考虑插座的数量和处理速度等而根据情况任意设计。进一步地,完全可以考虑将不属于同一行或同一列的多个插座以飞越式结构布置在一个传送线路组上。
而且,传送线路组(Ca至Ch)的末端进行终止处理,从而不发生载波。其原因在于,随着高速处理而使结果信号的时间长度变短,因此需要防止作用为信号失真的载波的发生。
另外,当半导体元件D装载于插座21时,会带来阻抗下降的结果。因此,优选地将电路基板22上的电路设定为:设置多个插座21的设置区域B的阻抗与通过连接器23传过来的测试信号进入设置区域B之前的未设置区域A的阻抗不相同。即,由于半导体元件D装载于插座21时阻抗变低,因此要将设置区域B的阻抗设定得高于未设置区域A的阻抗。例如,当未设置区域A的阻抗为40欧姆时,优选地将设置区域B的阻抗设定为高于未设置区域A的阻抗的60欧姆,使得两个区域A、B的阻抗具有20欧姆的差距,从而当随后在插座21上装载半导体元件D时,设置区域B的阻抗降低20欧姆而变成40欧姆,变成与未设置区域A的阻抗相同。
连接器23用来与测试基板侧电连接。
根据具有上述构成的测试板20,如图3所示,以所装载的半导体元件D中的属于相邻的两列的半导体元件D作为对象,可以对按照从0号半导体元件到31号半导体元件的顺序所选择的半导体元件依次施加测试信号而进行测试。因此,可以对数据进行高速处理。
如上所述,通过参照附图的实施例对本发明作了具体说明,但是上述实施例仅是为了举优选例进行说明,不应理解为本发明仅限定于上述实施例,本发明的保护范围应该理解为权利要求书的范围及其等价概念。

Claims (6)

1.一种用于老化测试设备的测试板,其特征在于,包括:
多个插座,装载有要测试的半导体元件,以矩阵形态设置;
电路板,具有电路,该电路具有用于将来自测试基板侧的测试信号施加到所述多个插座的传送线路组;以及
连接器,结合在所述电路板的一侧,并与测试基板侧电连接,
所述多个插座中属于同一列的插座同时布置在一个传送线路组上,具有飞越式结构,
其中,所述电路板上的电路设定为:设置有所述多个插座的设置区域的阻抗不同于位于通过所述连接器传来的测试信号进入设置区域之前位置的未设置区域的阻抗。
2.如权利要求1所述的用于老化测试设备的测试板,其特征在于,所述电路板的每个传送线路组中布置有至少两列插座。
3.如权利要求1所述的用于老化测试设备的测试板,其特征在于,设置区域的阻抗高于未设置区域的阻抗。
4.如权利要求3所述的用于老化测试设备的测试板,其特征在于,设置区域的阻抗和未设置区域的阻抗的差值设定为:当所述多个插座上装载有半导体元件时能够使所述设置区域的阻抗与未设置区域的阻抗相等。
5.如权利要求1所述的用于老化测试设备的测试板,其特征在于,所述传送线路组的末端被进行终止处理。
6.一种用于老化测试设备的测试板,其特征在于,包括:
多个插座,装载有要测试的半导体元件,以矩阵形态设置;
电路板,具有电路,该电路具有用于将来自测试基板侧的测试信号施加到所述多个插座的传送线路组;以及
连接器,结合在所述电路板的一侧,并与测试基板侧电连接,
所述传送线路组中的至少一个传送线路组中同时布置有至少两个插座,具有飞越式结构,
其中,所述电路板上的电路设定为:设置有所述多个插座的设置区域的阻抗不同于位于通过所述连接器传来的测试信号进入设置区域之前位置的未设置区域的阻抗。
CN201310062402.XA 2012-02-29 2013-02-27 用于老化测试设备的测试板 Active CN103293457B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2012-0020856 2012-02-29
KR1020120020856A KR101164116B1 (ko) 2012-02-29 2012-02-29 번인 테스터용 테스트보드

Publications (2)

Publication Number Publication Date
CN103293457A CN103293457A (zh) 2013-09-11
CN103293457B true CN103293457B (zh) 2016-02-10

Family

ID=46716521

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310062402.XA Active CN103293457B (zh) 2012-02-29 2013-02-27 用于老化测试设备的测试板

Country Status (3)

Country Link
KR (1) KR101164116B1 (zh)
CN (1) CN103293457B (zh)
TW (1) TWI485415B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106383304A (zh) * 2016-10-24 2017-02-08 上海华力微电子有限公司 老化测试板
KR101857124B1 (ko) * 2016-10-25 2018-06-21 (주)유니테스트 번인 테스터용 테스트보드
WO2019018929A1 (en) * 2017-07-25 2019-01-31 Kingtiger Technology (Canada) Inc. SYSTEM AND METHOD FOR AUTOMATED RELEASE TEST ON INTEGRATED CIRCUIT DEVICES
CN118226176A (zh) * 2019-06-19 2024-06-21 泰克元有限公司 测试腔室
KR20200146010A (ko) 2019-06-19 2020-12-31 (주)테크윙 테스트보드 및 테스트챔버

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1198817A (zh) * 1996-08-09 1998-11-11 株式会社爱德万测试 半导体元件测试装置
JP2003035750A (ja) * 2001-07-25 2003-02-07 Ando Electric Co Ltd 半導体集積回路試験装置及び試験用ボード並びに半導体集積回路試験方法
KR20080109265A (ko) * 2007-06-12 2008-12-17 주식회사 유니테스트 반도체 소자 테스트 장치
CN101545947A (zh) * 2008-03-25 2009-09-30 中芯国际集成电路制造(上海)有限公司 通用于多种产品的老化测试板及老化测试方法
CN201732104U (zh) * 2010-06-30 2011-02-02 中芯国际集成电路制造(上海)有限公司 测试插板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001013203A (ja) 1999-06-29 2001-01-19 Mitsubishi Electric Corp 半導体記憶装置のテスト方法、テスト制御装置および半導体記憶装置
TW557527B (en) * 2001-03-26 2003-10-11 Schlumberger Technologies Inc Method and apparatus for calibration of integrated circuit tester timing
JP3610978B2 (ja) * 2002-06-13 2005-01-19 株式会社村田製作所 モジュール試験装置
KR100736676B1 (ko) * 2006-08-01 2007-07-06 주식회사 유니테스트 반도체 소자 테스트 장치
KR100916762B1 (ko) * 2007-12-10 2009-09-14 주식회사 아이티엔티 반도체 디바이스 테스트 시스템

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1198817A (zh) * 1996-08-09 1998-11-11 株式会社爱德万测试 半导体元件测试装置
JP2003035750A (ja) * 2001-07-25 2003-02-07 Ando Electric Co Ltd 半導体集積回路試験装置及び試験用ボード並びに半導体集積回路試験方法
KR20080109265A (ko) * 2007-06-12 2008-12-17 주식회사 유니테스트 반도체 소자 테스트 장치
CN101545947A (zh) * 2008-03-25 2009-09-30 中芯国际集成电路制造(上海)有限公司 通用于多种产品的老化测试板及老化测试方法
CN201732104U (zh) * 2010-06-30 2011-02-02 中芯国际集成电路制造(上海)有限公司 测试插板

Also Published As

Publication number Publication date
CN103293457A (zh) 2013-09-11
KR101164116B1 (ko) 2012-07-12
TWI485415B (zh) 2015-05-21
TW201339603A (zh) 2013-10-01

Similar Documents

Publication Publication Date Title
CN103293457B (zh) 用于老化测试设备的测试板
TWI499782B (zh) 用於高速功能性測試的獨立多晶片單元探測卡
CN101553741A (zh) 用于自动半导体晶片测试的半自动多路转接系统
CN103293456B (zh) 老化测试设备
TWI412773B (zh) 多驅動器交叉連接之記憶體測試裝置及其使用方法
KR100824797B1 (ko) 반도체 메모리모듈 번인 테스트 장치
US10295563B2 (en) Test socket for semiconductor device and test device including the same
CN203811771U (zh) 芯片测试装置
KR101857124B1 (ko) 번인 테스터용 테스트보드
US10566596B2 (en) Battery unit and wiring unit for a battery unit
KR101498523B1 (ko) 번인 테스트용 테스트 보드
KR100816796B1 (ko) 반도체 디바이스 테스트 시스템
CN207488439U (zh) 一种偏置电压施加装置
CN218727941U (zh) 一种插装印制板电连接器的安全性并行测试装置
CN205139331U (zh) 一种热电池组件快速检测装置
CN221326686U (zh) 一种多支路达林顿晶体管阵列测试电路及装置
CN103293347A (zh) 半导体元件检查装置用连接器及老化测试设备用测试板
CN219287535U (zh) 扩展测试板
US7459921B2 (en) Method and apparatus for a paddle board probe card
CN216718977U (zh) 一种基于hil台架的项目切换装置
CN203745490U (zh) 用于sc70芯片测试的pcb测试板
CN203745489U (zh) 一种用于sc88芯片测试的pcb测试板
CN203745603U (zh) 一种用于sod123芯片测试的pcb测试板
TWM526756U (zh) 記憶體封裝件之預燒板
CN110954805A (zh) 一种新型半导体测试装置、测试系统及测试方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant