CN103187259A - 一种互补结型场效应晶体管c-JFET器件及其后栅极的制造方法 - Google Patents
一种互补结型场效应晶体管c-JFET器件及其后栅极的制造方法 Download PDFInfo
- Publication number
- CN103187259A CN103187259A CN2011104582436A CN201110458243A CN103187259A CN 103187259 A CN103187259 A CN 103187259A CN 2011104582436 A CN2011104582436 A CN 2011104582436A CN 201110458243 A CN201110458243 A CN 201110458243A CN 103187259 A CN103187259 A CN 103187259A
- Authority
- CN
- China
- Prior art keywords
- region
- semiconductor
- conduction type
- opening
- grid
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明涉及一种互补结型场效应晶体管c-JFET器件及其后栅极的制造方法。应用后栅极的方法形成c-JFET。
Description
技术领域
本发明涉及一种互补结型场效应晶体管(c-JFET)的制造方法以及c-JFET器件,更具体地,涉及一种c-JEFT的后金属栅极的制造方法。
背景技术
目前,随着晶体管尺寸的不断缩小,HKMG(high-k绝缘层+金属栅极)技术几乎已经成为制造小尺寸晶体管的必备技术。然而,在制造HKMG结构晶体管的工艺方面,存在着先栅极(Gate First)和后栅极(Gate Last)两种制造工艺。通常认为,使用Gate-first工艺实现HKMG结构的难点在于如何控制PMOS管的Vt电压(阈值电压),为了实现PMOS管的Vt电压的降低,需要在先栅极工艺中引入相当多的器件结构的变化和设计,这大大增加了工艺的复杂程度和制造成本。因此,本发明的发明人认为,对于PMOS来说,后栅极工艺是一项更加适合的技术。
互补结型场效应晶体管c-JFET在当前已经得到了广泛的应用。现有的关于c-JFET的制造方法都采用了先栅极方法。现有技术中并没有介绍使用后金属栅极制造方法来制造c-JFET,也没有相关文献介绍这样的制造工艺。本发明人发现,使用后金属栅极制造方法来制造c-JFET可以取得非常好的效果。
发明内容
根据上述和其他方面,本发明提供了一种制造半导体器件的方法,包括:提供晶片;在所述晶片上形成第一导电类型的半导体层;在所述半导体层上形成伪栅极;在所述伪栅极两侧形成侧壁间隔物;在所述伪栅极两侧形成源区和漏区;去除所述伪栅极,在去除伪栅极所露出的开口中形成第二导电类型的第一半导体区;在所述开口中形成栅极。
在一个实施例中,在形成源区和漏区之后,进一步包括如下步骤:在所述源区和漏区中形成开口,该开口延伸穿过所述半导体层进入所述晶片;在所述源区和漏区中的开口中选择性地外延生长第二半导体区;在所述源区和漏区上形成绝缘层,覆盖所述第二半导体区;在所述绝缘层中形成开口,以暴露所述第二半导体区。
在一个实施例中,在去除所述伪栅极之后,通过去除伪栅极所露出的开口在所述半导体层下形成第二导电类型的阱。
在一个实施例中,所述阱位于所述半导体层下。
在一个实施例中,通过所述开口注入第二导电类型的离子,从而在所述半导体层下形成第二导电类型的阱。
在一个实施例中,通过注入As离子形成所述第二导电类型的阱。
在一个实施例中,所述第二导电类型的离子注入的条件为:30-50KeV,0.5-6.0E 16cm-2。
在一个实施例中,去除伪栅极时一并去除位于所述伪栅极之下的栅极绝缘层。
在一个实施例中,在形成所述阱之后进行退火,所述退火是长脉冲快速退火,其退火条件为在约800-约1200℃的温度下退火约2ms-8ms。
在一个实施例中,去除伪栅极时保留位于所述伪栅极之下的栅极绝缘层,并且所述退火是具有附加的盖帽层的快速退火,所述退火的条件为在约700-约850℃的温度下退火约0.5-2min。
在一个实施例中,在所述开口中形成栅极的步骤还包括:在所述开口内通过外延生长形成第二导电类型的第一半导体区;在所述第一半导体区上沉积金属,以形成金属栅极。
在一个实施例中,所述第二半导体区的半导体材料是SiGe。
在一个实施例中,所述绝缘层所使用的材料与所述侧壁间隔物所使用的材料相同。
在一个实施例中,去除所述伪栅极,在去除伪栅极所形成的开口中形成第二导电类型的第一半导体区之后,沉积金属,从而在所述绝缘层的开口中形成到所述第二半导体区的金属接触以及在去除伪栅极所形成的开口中形成金属栅极。
在一个实施例中,所述第一半导体区的厚度可以为20nm-50nm。
在一个实施例中,所述第一导电类型是P型。
在一个实施例中,所述第二导电类型是N型。
在一个实施例中,通过外延生长掺杂磷(P)的半导体材料形成所述第二导电类型的第一半导体区。
在一个实施例中,所述半导体层包括锗。
在一个实施例中,将所述半导体层形成为具有50-100nm的厚度。
根据本发明的另一方面,提供了一种c-FET半导体器件,包括:衬底;位于所述衬底上的第一导电类型的半导体层;位于所述半导体层上的栅极;位于所述栅极与衬底之间的第二导电类型的半导体区;位于所述栅极两侧的源区和漏区;位于所述源区和漏区之间、在所述半导体层下方的第二导电类型的阱。
在一个实施例中,所述半导体器件还包括位于所述栅极两侧的侧壁间隔物;位于所述侧壁间隔物两侧的绝缘层;位于所述源区和漏区中的第二半导体区,所述第二半导体区高出所述衬底表面且延伸穿过所述半导体层进入所述衬底;位于所述绝缘层中金属接触,所述金属接触连接到所述第二半导体区。
在一个实施例中,所述半导体层的厚度为50-100nm。
在一个实施例中,所述衬底是N型导电的,所述半导体层是P型导电的,所述半导体区是N型导电的。
附图说明
在此将描述本发明的优选实施例,请参考随附的图示。于本发明所附的图示中,相同的参考标号即表示相同的结构元素。
图1-6示出了根据本发明的第一实施例的c-JFET的后栅极制造方法;
图7-9示出了根据本发明的第二实施例的c-JFET的后栅极制造方法;以及
图10-15示出了根据本发明的第三实施例的c-JFET的后栅极制造方法。
具体实施方式
在此将描述本发明的优选实施例,请参考随附的图示。于本发明所附的图示中,相同的参考标号即表示相同的结构元素。
第一实施例
如图1所示,制造方法始于提供晶片101作为衬底,例如具有N-型导电类型的晶片。在晶片101上形成P型半导体层120。在一个实施例中,半导体层120通过沉积Ge构成,其厚度为50-100nm。本领域技术人员根据本发明的教导还可以选择其他合适的半导体材料形成此处的层120。
接下来,如附图2所示,在层120上形成栅极绝缘层102,例如通过沉积SiO2可以形成层102。如图所示,在栅极绝缘层102上形成伪栅极103。在一个实施例中,可以通过在栅极绝缘层102上沉积适当的材料,例如多晶硅,随后进行图案化形成如图所示的图案化的伪栅极103。
此后,在附图2所示的结构的基础上进行浅掺杂,如图3所示,由此大体上在伪栅极103的两侧形成浅掺杂区110。此后,在伪栅极103的两侧形成侧壁间隔物104,如图4所示。在一个实施例中,可以通过在层102上沉积绝缘材料例如SiO2,随后利用掩模蚀刻层104,从而在伪栅极103的两侧保留适当厚度的104来形成如图4所示的侧壁间隔物104。当然,本领域技术人员还可以采用其他适当的材料来形成侧壁间隔物104。在此之后,在侧壁间隔物104的两侧形成源/漏区105。例如,通过重掺杂工艺在侧壁间隔物104两侧形成源/漏区105。在一个实施例中,重掺杂的条件可以为:掺杂B离子,浓度为1E20-1E21 atom/cm-3。本领域技术人员完全可以根据需要选择其他掺杂浓度和离子种类。根据本发明的一个实施例,如图所示,源/漏区105具有P+的导电类型。
制造方法继续到附图5所示的步骤。在附图5中,在形成源/漏区105之后,沉积形成绝缘层106,覆盖在伪栅极103两侧暴露的栅极绝缘层102,并随后进行平坦化以暴露出伪栅极103、侧壁间隔物104。在一个实施例中,可以采用化学机械抛光(CMP)工艺来实现此处的平坦化。这里,绝缘层106的材料可以由本领域技术人员适当地选择。在一个实施例中,绝缘层106的材料可以与侧壁间隔物104所使用的材料相同。在另一实施例中,可以采用不同的材料,例如SiN。
此后,去除伪栅极103,从而露出开口,如图6所示。在一个实施例中,可以通过选择性蚀刻来去除伪栅极103。在另一个实施例中,可以利用掩模进行光刻来去除伪栅极103。接下来,如图6所示,从去除伪栅极103所露出的开口选择性地外延生长N型第一半导体区108。在一个实施例中,在所述开口中选择性地外延生长掺杂磷(P)的半导体材料从而形成第一半导体区108。在一个实施例中,第一半导体区108的厚度可以为20nm-50nm。
如图7所示,在第一半导体区108上沉积金属从而形成金属栅极109。在一个实施例中,可以沉积金属Ti/TiN/W或者Ta/TaN/Cu或者Ti/TiN/Al作为此处的栅极。
至此,完成了根据本发明的第一实施例的c-JFET器件。可以看出,根据本发明的第一实施例的c-JFET的制造采用了后栅极工艺,即,先在器件中使用伪栅极103,利用该伪栅极作为器件的一部分参与其他器件部分的形成,在工艺的基本上最后阶段再去除伪栅极,形成真正的栅极109。
第二实施例
如图6所示,在去除了伪栅极103之后且在形成第一半导体区108之前,如图8所示,通过去除伪栅极103所形成的开口在晶片101内形成N型阱107。在一个实施例中,通过注入As离子形成阱107。在一个实施例中,离子注入的条件为在30-50KeV,离子浓度为0.5-6.0E16cm-2。当然,本领域技术人员可以根据具体应用选择不同的离子注入条件。随后进行热退火。在一个实施例中,退火是长脉冲快速退火,其退火条件为在800-1200℃的温度下退火约2ms-8ms的时间。在退火后进行氧化。
如图所示,阱107距离晶片101的表面的距离可以通过离子注入的条件控制。在根据本发明的一个实施例中,阱107距离位于半导体层120之下。
接下来,如图8所示,从去除伪栅极103所露出的开口选择性地外延生长N型第一半导体区108。在一个实施例中,在所述开口中选择性地外延生长掺杂磷(P)的半导体材料从而形成第一半导体区108。在一个实施例中,第一半导体区108的厚度可以为20nm-50nm。
如图9所示,在第一半导体区108上沉积金属从而形成金属栅极109。在一个实施例中,可以与第一实施例相同的金属作为此处的栅极。
至此,完成了根据本发明的第二实施例的c-JFET器件。根据本发明的第二实施例可以被视为在根据本发明的第一实施例的c-JEFT的基础上附加地形成了阱107。在形成了阱107的情况下,可以施加反偏置用于控制阈值电压。
第三实施例
如图4所示,在形成了源/漏区105之后,如图10所示,在源/漏区105中形成开口,该开口穿过层120延伸进入晶片101之内。接下来,根据图11所示,在所形成的开口中外延生长与晶片101不同的半导体材料从而形成第二半导体区201。在一个实施例中,可以选择性地外延生长硅锗以形成第二半导体区201。
随后如附图12,沉积绝缘层106,覆盖暴露的栅极绝缘层102和第二半导体区201,并随后进行平坦化以暴露出伪栅极103、侧壁间隔物104。在一个实施例中,可以采用化学机械抛光(CMP)工艺来实现此处的平坦化。绝缘层106的材料可以由本领域技术人员适当地选择。在一个实施例中,绝缘层106的材料可以与侧壁间隔物104所使用的材料相同。在另一实施例中,可以采用不同的材料,例如SiN。
随后,如图13所示,例如通过选择性蚀刻去除伪栅极103。通过去除伪栅极103所形成的开口进行离子注入以形成阱107。离子注入的条件和情形可以与第二实施例相同。之后,在开口中通过选择性外延生长与晶片101不同的半导体材料,从而形成第一半导体区108。在一个实施例中,在所述开口中选择性地外延生长掺杂磷(P)的半导体材料从而形成第一半导体区108。在一个实施例中,第一半导体区108的厚度可以与第一实施例或第二实施例相同。
之后,工艺进行到附图14。通过施加掩模进行光刻的方法在绝缘层106上形成开口,从而暴露源/漏区105两侧的第二半导体区201。
最后,如图15所示,沉积金属,从而在第二半导体区201上形成金属接触202以及在所述开口中(在第一半导体区108之上)形成金属栅极109。
至此,完成了根据本发明第三实施例的c-JFET器件。根据第三实施例的c-JFET器件被视为在根据本发明的第二实施例的c-JEFT的基础上附加地形成了第二半导体区201、金属接触202。在形成了金属接触202的情况下,可以降低半导体器件中的接触电阻,从而提高半导体器件的性能。
第四实施例
在根据本发明的第三实施例中,额外地在晶片101中形成了阱107。然而,在根据本发明的第四实施例中,可以不形成阱107,直接在开口内形成第一半导体区108,之后的步骤与第三实施例相同。换言之,在根据本发明的第三实施例中不形成阱107。其具体的步骤可以参照附图5-6所示第一实施例中的步骤。或者,可以理解,在第一实施例的基础上增加了位于源/漏区105中的金属接触202。
其他实施方式
在上述实施例中,在去除伪栅极103时,一并去除了位于伪栅极103之下的栅极绝缘层102部分。然而,根据本发明的一种实施方式,此处可以不去除栅极绝缘层102。此时,在离子注入之后,需要适当地改变退火的条件。可以理解,这时退火是一种具有盖帽层(栅极绝缘层102)的退火。在一种实施方式中,采用的退火条件为,在700-850℃实施快速热退火0.5-2min。在退火后进行氧化。
应当理解,保留栅极绝缘层102的实施方式以及相应的退火条件可以适用于上述任一实施例。
尽管此处结合附图讲述了本发明的多个实施例,然而,应当理解,应当理解,尽管参考了特定的导电类型(例如,N型)来描述了本发明,然而,根据实际的应用,在某些情况下可以考虑采取相反的导电类型,这也应当被视为包括在根据本发明的保护范围之内。在本文中,词语“近似”或“大约”等的使用是指该词语所形容的值或位置被期望非常接近于说明的值或位置。然而,本领域中公知的是,总是存在微小的偏差妨碍了所述值或位置完全与所说明的相同。在本领域中众所周知的是,直到约百分之十(10%)(并且对于半导体掺杂浓度直到百分之二十(20%))的偏差被认为是与所述的理想目标合理的偏差。
上述实施例仅是为了方便说明而举例而已,本发明所主张的权利范围自应以申请专利范围所述为准,而非仅限于上述实施例。
Claims (25)
1.一种制造半导体器件的方法,包括:
提供晶片;
在所述晶片上形成第一导电类型的半导体层;
在所述半导体层上形成伪栅极;
在所述伪栅极两侧形成侧壁间隔物;
在所述伪栅极两侧形成源区和漏区;
去除所述伪栅极,在去除伪栅极所露出的开口中形成第二导电类型的第一半导体区;
在所述开口中形成栅极。
2.根据权利要求1所述的方法,在形成源区和漏区之后,进一步包括如下步骤:
在所述源区和漏区中形成开口,该开口延伸穿过所述半导体层进入所述晶片;
在所述源区和漏区中的开口中选择性地外延生长第二半导体区;
在所述源区和漏区上形成绝缘层,覆盖所述第二半导体区;
在所述绝缘层中形成开口,以暴露所述第二半导体区。
3.根据权利要求1或2所述的方法,其中:
在去除所述伪栅极之后,通过去除伪栅极所露出的开口在所述半导体层下形成第二导电类型的阱。
4.根据权利要求3所述的方法,其中:所述阱位于所述半导体层下。
5.根据权利要求3所述的方法,其中:
通过所述开口注入第二导电类型的离子,从而在所述半导体层下形成第二导电类型的阱。
6.根据权利要求5所述的方法,其中通过注入As离子形成所述第二导电类型的阱。
7.根据权利要求6所述的方法,其中所述第二导电类型的离子注入的条件为:30-50KeV,0.5-6.0E16cm-2。
8.根据权利要求3所述的方法,其中去除伪栅极时一并去除位于所述伪栅极之下的栅极绝缘层。
9.根据权利要求3所述的方法,其中在形成所述阱之后进行退火,所述退火是长脉冲快速退火,其退火条件为在约800-约1200℃的温度下退火约2ms-8ms。
10.根据权利要求9所述的方法,其中去除伪栅极时保留位于所述伪栅极之下的栅极绝缘层,并且所述退火是具有附加的盖帽层的快速退火。
11.根据权利要求10所述的方法,其中所述退火的条件为在约700-约850℃的温度下退火约0.5-2min。
12.根据权利要求1所述的方法,其中在所述开口中形成栅极的步骤还包括:
在所述开口内通过外延生长形成第二导电类型的第一半导体区;
在所述第一半导体区上沉积金属,以形成金属栅极。
13.根据权利要求2所述的方法,其中所述第二半导体区的半导体材料是硅锗。
14.根据权利要求2所述的方法,其中所述绝缘层所使用的材料与所述侧壁间隔物所使用的材料相同。
15.根据权利要求14所述的方法,进一步包括:
去除所述伪栅极,在去除伪栅极所形成的开口中形成第二导电类型的第一半导体区之后,沉积金属,从而在所述绝缘层的开口中形成到所述第二半导体区的金属接触以及在去除伪栅极所形成的开口中形成金属栅极。
16.根据权利要求12所述的方法,其中所述第一半导体区的厚度可以为20nm-50nm。
17.根据权利要求1或2所述的方法,其中所述第一导电类型是P型。
18.根据权利要求1或2所述的方法,其中所述第二导电类型是N型。
19.根据权利要求1或2所述的方法,其中通过外延生长掺杂磷的半导体材料形成所述第二导电类型的第一半导体区。
20.根据权利要求1所述的方法,其中所述半导体层包括锗。
21.根据权利要求1所述的方法,其中将所述半导体层形成为具有50-100nm的厚度。
22.一种c-FET半导体器件,包括:
衬底;
位于所述衬底上的第一导电类型的半导体层;
位于所述半导体层上的栅极;
位于所述栅极与衬底之间的第二导电类型的半导体区;
位于所述栅极两侧的源区和漏区;
位于所述源区和漏区之间、在所述半导体层下方的第二导电类型的阱。
23.根据权利要求22所述的c-FET半导体器件,进一步包括:
位于所述栅极两侧的侧壁间隔物;
位于所述侧壁间隔物两侧的绝缘层;
位于所述源区和漏区中的第二半导体区,所述第二半导体区高出所述衬底表面且延伸穿过所述半导体层进入所述衬底;
位于所述绝缘层中金属接触,所述金属接触连接到所述第二半导体区。
24.根据权利要求22所述的c-FET半导体器件,其中所述半导体层的厚度为50-100nm。
25.根据权利要求22所述的c-FET半导体器件,其中所述衬底是N型导电的,所述半导体层是P型导电的,所述半导体区是N型导电的。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110458243.6A CN103187259B (zh) | 2011-12-31 | 2011-12-31 | 一种互补结型场效应晶体管c-JFET器件及其后栅极的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110458243.6A CN103187259B (zh) | 2011-12-31 | 2011-12-31 | 一种互补结型场效应晶体管c-JFET器件及其后栅极的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103187259A true CN103187259A (zh) | 2013-07-03 |
CN103187259B CN103187259B (zh) | 2016-04-13 |
Family
ID=48678369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110458243.6A Active CN103187259B (zh) | 2011-12-31 | 2011-12-31 | 一种互补结型场效应晶体管c-JFET器件及其后栅极的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103187259B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020037619A1 (en) * | 2000-09-22 | 2002-03-28 | Kohei Sugihara | Semiconductor device and method of producing the same |
CN101673676A (zh) * | 2008-09-10 | 2010-03-17 | 台湾积体电路制造股份有限公司 | 半导体元件的制造方法 |
US20100171154A1 (en) * | 2009-01-08 | 2010-07-08 | Samar Kanti Saha | Silicon-On-Insulator Junction Field-Effect Transistor Having A Fully Depleted Body and Fabrication Method Therefor |
CN102087980A (zh) * | 2009-12-04 | 2011-06-08 | 中国科学院微电子研究所 | 高性能半导体器件及其形成方法 |
CN102110612A (zh) * | 2009-12-29 | 2011-06-29 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
US20110198612A1 (en) * | 2010-02-12 | 2011-08-18 | Denso Corporation | Sic semiconductor device having cjfet and method for manufacturing the same |
-
2011
- 2011-12-31 CN CN201110458243.6A patent/CN103187259B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020037619A1 (en) * | 2000-09-22 | 2002-03-28 | Kohei Sugihara | Semiconductor device and method of producing the same |
CN101673676A (zh) * | 2008-09-10 | 2010-03-17 | 台湾积体电路制造股份有限公司 | 半导体元件的制造方法 |
US20100171154A1 (en) * | 2009-01-08 | 2010-07-08 | Samar Kanti Saha | Silicon-On-Insulator Junction Field-Effect Transistor Having A Fully Depleted Body and Fabrication Method Therefor |
CN102087980A (zh) * | 2009-12-04 | 2011-06-08 | 中国科学院微电子研究所 | 高性能半导体器件及其形成方法 |
CN102110612A (zh) * | 2009-12-29 | 2011-06-29 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
US20110198612A1 (en) * | 2010-02-12 | 2011-08-18 | Denso Corporation | Sic semiconductor device having cjfet and method for manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
CN103187259B (zh) | 2016-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102623405B (zh) | 一种形成半导体结构的方法 | |
KR101482200B1 (ko) | 트랜지스터에서의 개선된 실리사이드 형성과 결합되는 리세스된 드레인 및 소스 영역 | |
SG183640A1 (en) | A fin-transistor formed on a patterned sti region by late fin etch | |
CN103311185A (zh) | 制造混合高k/金属栅堆叠件的方法 | |
CN101506978A (zh) | 互补型绝缘体上硅(soi)结式场效应晶体管及其制造方法 | |
CN102446953B (zh) | 一种半导体结构及其制造方法 | |
CN103187310A (zh) | 一种互补结型场效应晶体管c-JFET器件及其后栅极的制造方法 | |
CN109148578A (zh) | 半导体结构及其形成方法 | |
CN103681346B (zh) | 晶体管、半导体器件及其制造方法 | |
TWI503987B (zh) | 半導體裝置及其製造方法 | |
CN103632972A (zh) | 一种半导体结构及其制造方法 | |
KR20190127389A (ko) | 반도체 소자 및 그 제조 방법 | |
CN103515231B (zh) | FinFET制造方法 | |
CN103325787B (zh) | Cmos器件及其制造方法 | |
US20130049124A1 (en) | Mosfet integrated circuit with improved silicide thickness uniformity and methods for its manufacture | |
CN103531540B (zh) | 半导体器件制造方法 | |
CN103426756A (zh) | 半导体器件及其制造方法 | |
CN103811420B (zh) | 一种半导体器件的制备方法 | |
US9093554B2 (en) | Methods of forming semiconductor devices with embedded semiconductor material as source/drain regions using a reduced number of spacers | |
CN102983104B (zh) | Cmos晶体管的制作方法 | |
US9117925B2 (en) | Epitaxial process | |
US20180323291A1 (en) | Semiconductor device and method for fabricating semiconductor device | |
CN102768993B (zh) | 一种应力记忆技术的nmos器件制作方法 | |
CN100585815C (zh) | 金属氧化物半导体晶体管的制作方法 | |
CN108074870A (zh) | 晶体管及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |