CN103020387A - 利用genesis软件检测pcb板内层线路的方法 - Google Patents

利用genesis软件检测pcb板内层线路的方法 Download PDF

Info

Publication number
CN103020387A
CN103020387A CN 201210584062 CN201210584062A CN103020387A CN 103020387 A CN103020387 A CN 103020387A CN 201210584062 CN201210584062 CN 201210584062 CN 201210584062 A CN201210584062 A CN 201210584062A CN 103020387 A CN103020387 A CN 103020387A
Authority
CN
China
Prior art keywords
circuit
internal layer
processing procedure
layer circuit
inner layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN 201210584062
Other languages
English (en)
Inventor
王明阁
王忱
陈德章
李加余
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victory Giant Technology Huizhou Co Ltd
Original Assignee
Victory Giant Technology Huizhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victory Giant Technology Huizhou Co Ltd filed Critical Victory Giant Technology Huizhou Co Ltd
Priority to CN 201210584062 priority Critical patent/CN103020387A/zh
Publication of CN103020387A publication Critical patent/CN103020387A/zh
Withdrawn legal-status Critical Current

Links

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明涉及一种利用GENESIS软件检测PCB板内层线路的方法。所述方法步骤为:在GENESIS软件中打开备份图纸,关闭图纸其它线路层属性,只保留内层备份层和钻孔层属性;将正片内层线路线宽值减去制程要求允许的最小线宽值,将负片内层线路的隔离间距增加制程要求允许的最小间距值,然后做内层电性分析;依据内层电性分析报告中的断路点找到不符合制程要求的独立电性的细小线路,将该细小线路更改至符合制程要求的线宽。本发明所述方法可非常准确且快速的判断出线路板内层线路中存在的不符合制程要求的细小线路,在制作前及时予以修改,避免成型产品的不良和报废,有效为制造企业节约成本。

Description

利用GENESIS软件检测PCB板内层线路的方法
技术领域
本发明涉及PCB制造技术领域,具体是指一种利用GENESIS软件检测PCB板内层线路的的设计是否符合制程要求的方法。
背景技术
在PCB制图设计制作内层资料时,经常有很多细小的线路,这些线路具有独立的电性,如果设计时没有赋予足够的宽度(内层铜厚1 OZ时线路一般要做5MIL以上),蚀刻时很容易将铜桥蚀刻断,造成板内层断路,最终导致产品报废或严重不良。针对此类问题PCB厂家通常采用以下两种方法进行检测:A:用肉眼检查,但很容易遗漏,不能做到绝对可靠;B:直接用设计软件的signal  layer checks(线路层的分析)功能检查,但设计软件产生的分析报告结果太多,无法准确分辨真正的具有独立电性的细小铜桥(线路)。C:直接用设计软件(GENESIS)的电性分析方法又无法检查出来,因为在设计资料里面它还是属于通路的。
发明内容
本发明要解决的技术问题是提供一种利用GENESIS软件检测PCB板内层线路的方法。
为解决上述技术问题,本发明采取的技术方案是:
一种利用GENESIS软件检测PCB板内层线路的方法,步骤为:
(1)首先备份内层线路设计图,用备份图纸做分析;
(2)在GENESIS软件中打开备份图纸,关闭图纸其它线路层属性,只保留内层备份层和钻孔层属性;
(3)根据制程要求如采用正片,则将正片内层线路线宽值减去制程要求允许的最小线宽值,如采用负片则将负片内层线路的线宽值增加制程要求允许的最小间距值,然后做内层电性分析;
(4)依据内层电性分析报告中的断路点找到不符合制程要求的独立电性的细小线路,将该细小线路更改至符合制程要求的线宽。
优选的,所述制程要求允许的最小线宽值及制程要求允许的最小间距值均为5-6MIL。        
    与现有技术相比,本发明的有益效果是:本发明所述方法可非常准确且快速的判断出线路板内层线路中存在的不符合制程要求的细小线路,在制作前及时予以修改,避免成型产品的不良和报废,有效为制造企业节约成本。
具体实施方式
为了便于本领域技术人员理解,下面将结合附图以及实施例对本发明进行进一步详细描述。
本发明所述方法先对设计图纸进行处理,再利用GENESIS软件的特有功能进行检测,具体步骤如下:
(1)备份内层线路设计图,用备份图纸做分析;
(2)在GENESIS软件中打开备份图纸,关闭图纸其它线路层属性,只保留内层备份层和钻孔层属性;
(3)根据制程要求如采用的是正片,将正片内层线路线宽值减去制程要求允许的最小线宽值(一般为5mil),如是负片则将负片内层线路的线宽值增加制程要求允许的最小间距值,然后做内层电性分析;如果正片线路线宽值减小后,铜皮断开,就说明该线路线宽值小于制程所允许的最小线宽,此时电性分析报告会显示有断路处。另外,负片内层线路的线宽值增加后,隔离PAD(焊点)相连,也表示该处间距太小,不符合制程要求。此时,可以根据电性分析报告的坐标指示找到该断路处,更改其线款至允许值。        
本发明为具体介绍的部分均为本领域的公知常识,例如GENESIS软件的使用方法(包括内层电性分析等操作),因此没有赘述。
上述实施例是本发明的优选实施方式,除此之外,本发明还可以有其他实现方式。也就是说,在没有脱离本发明构思的前提下,任何显而易见的替换也应落入本发明的保护范围。

Claims (2)

1.利用GENESIS软件检测PCB板内层线路的方法,步骤为:
(1)首先备份内层线路设计图,用备份图纸做分析;
(2)在GENESIS软件中打开备份图纸,关闭图纸其它线路层属性,只保留内层备份层和钻孔层属性;
(3)根据制程要求如采用正片,则将正片内层线路线宽值减去制程要求允许的最小线宽值,如采用负片则将负片内层线路的线宽值增加制程要求允许的最小间距值,然后做内层电性分析; 
(4)依据内层电性分析报告中的断路点找到不符合制程要求的独立电性的细小线路,将该细小线路更改至符合制程要求的线宽。
2.根据权利要求1所述的利用GENESIS软件检测PCB板内层线路的方法,其特征在于:所述制程要求允许的最小线宽值及制程要求允许的最小间距值均为5-6MIL。
CN 201210584062 2012-12-30 2012-12-30 利用genesis软件检测pcb板内层线路的方法 Withdrawn CN103020387A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201210584062 CN103020387A (zh) 2012-12-30 2012-12-30 利用genesis软件检测pcb板内层线路的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201210584062 CN103020387A (zh) 2012-12-30 2012-12-30 利用genesis软件检测pcb板内层线路的方法

Publications (1)

Publication Number Publication Date
CN103020387A true CN103020387A (zh) 2013-04-03

Family

ID=47968989

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201210584062 Withdrawn CN103020387A (zh) 2012-12-30 2012-12-30 利用genesis软件检测pcb板内层线路的方法

Country Status (1)

Country Link
CN (1) CN103020387A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103116675A (zh) * 2013-02-22 2013-05-22 胜宏科技(惠州)股份有限公司 利用genesis软件检测pcb板内层线路的方法
CN106897490A (zh) * 2017-01-18 2017-06-27 深圳市百能信息技术有限公司 一种pcb工程文件中铜皮的识别方法
CN109241561A (zh) * 2018-08-01 2019-01-18 四川英创力电子科技股份有限公司 一种在Genesis环境下的全自动化脚本及其使用方法
CN112188726A (zh) * 2020-10-20 2021-01-05 江西强达电路科技有限公司 一种通过电测试进行v_cut深度检测的多层板
CN112714541A (zh) * 2020-12-14 2021-04-27 竞华电子(深圳)有限公司 一种多层pcb板结构及测试方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103116675A (zh) * 2013-02-22 2013-05-22 胜宏科技(惠州)股份有限公司 利用genesis软件检测pcb板内层线路的方法
CN106897490A (zh) * 2017-01-18 2017-06-27 深圳市百能信息技术有限公司 一种pcb工程文件中铜皮的识别方法
CN106897490B (zh) * 2017-01-18 2020-04-24 深圳市百能信息技术有限公司 一种pcb工程文件中铜皮的识别方法
CN109241561A (zh) * 2018-08-01 2019-01-18 四川英创力电子科技股份有限公司 一种在Genesis环境下的全自动化脚本及其使用方法
CN109241561B (zh) * 2018-08-01 2024-01-16 四川英创力电子科技股份有限公司 一种在Genesis环境下的全自动化脚本的使用方法
CN112188726A (zh) * 2020-10-20 2021-01-05 江西强达电路科技有限公司 一种通过电测试进行v_cut深度检测的多层板
CN112714541A (zh) * 2020-12-14 2021-04-27 竞华电子(深圳)有限公司 一种多层pcb板结构及测试方法
CN112714541B (zh) * 2020-12-14 2022-05-31 竞华电子(深圳)有限公司 一种多层pcb板结构及测试方法

Similar Documents

Publication Publication Date Title
CN103020387A (zh) 利用genesis软件检测pcb板内层线路的方法
CN103687315B (zh) 冲孔对位靶标的设计方法
CN111356290B (zh) 一种能够检测背钻孔深度的检测方法
CN106501282A (zh) Fpc自动检查机器人及其智能检测方法
CN102313744A (zh) 一种pcb板失效分析方法
CN105764270A (zh) 一种具有整板电金及金手指表面处理的pcb的制作方法
CN203015289U (zh) 具有盲孔内层偏位检测结构的印刷电路板
CN110545616A (zh) 一种便于监测层偏的pcb板及其制作方法
CN103424687B (zh) 测试芯片的装置
CN103116675A (zh) 利用genesis软件检测pcb板内层线路的方法
CN205408277U (zh) 一种背钻缺陷便于检测的pcb板
CN105136818A (zh) 印刷基板的影像检测方法
CN101644734B (zh) 电路板负片检查方法及系统
CN100361122C (zh) Ict测试用转换pcb的自动设计方法
CN106525114A (zh) 一种正片工艺中生产线制孔能力的测试方法
CN107908873B (zh) 一种高速线跨参考平面的检查方法及装置
CN103619120B (zh) 一种可防金手指卡槽漏锣的线路板和制作方法
CN103604834B (zh) 一种表贴内存条插座焊接检测装置及方法
CN204859738U (zh) 一种带有层间对位模块的线路板
CN204014259U (zh) 可校准盲孔位置度的hdi电路板
CN203554782U (zh) 一种可防金手指卡槽漏锣的线路板
CN205179494U (zh) 一种用v-cut工序加工的线路板
CN204014258U (zh) 带有v刻防呆测试点的pcb板
CN102943767B (zh) 散热风扇的电路检测结构及检测方法
CN103293159B (zh) 一种检验pcb板层间分离的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C04 Withdrawal of patent application after publication (patent law 2001)
WW01 Invention patent application withdrawn after publication

Application publication date: 20130403