CN102957140B - 静电放电保护电路及其显示装置 - Google Patents
静电放电保护电路及其显示装置 Download PDFInfo
- Publication number
- CN102957140B CN102957140B CN201210529921.8A CN201210529921A CN102957140B CN 102957140 B CN102957140 B CN 102957140B CN 201210529921 A CN201210529921 A CN 201210529921A CN 102957140 B CN102957140 B CN 102957140B
- Authority
- CN
- China
- Prior art keywords
- transistor
- electric property
- switch
- property coupling
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000008878 coupling Effects 0.000 claims description 78
- 238000010168 coupling process Methods 0.000 claims description 78
- 238000005859 coupling reaction Methods 0.000 claims description 78
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 claims description 14
- 230000004913 activation Effects 0.000 claims description 8
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 claims description 7
- 229910052733 gallium Inorganic materials 0.000 claims description 7
- 229910052738 indium Inorganic materials 0.000 claims description 7
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 claims description 7
- 239000011787 zinc oxide Substances 0.000 claims description 7
- 238000010586 diagram Methods 0.000 description 8
- 230000003068 static effect Effects 0.000 description 8
- 230000001681 protective effect Effects 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/008—Intrinsically safe circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/041—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage using a short-circuiting device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一种静电放电保护电路及其显示装置。静电放电保护电路适用于具有一显示面板的一显示装置,且显示面板配置有信号线及共同电压线。静电放电保护电路包括第一开关单元及第二开关单元。第一开关单元电性耦接信号线。第二开关单元电性耦接于第一开关单元与共同电压线之间。在显示装置为关闭时,第一开关单元与第二开关单元形成一导通路径。在显示装置为开启时,第一开关单元用以接收一第一控制信号,第二开关单元用以接收一第二控制信号,而使得第一开关单元与第二开关单元在同一时间至少其一截止。
Description
【技术领域】
本发明是有关于一种静电放电保护电路及使用此静电放电保护电路的显示装置,且特别是有关于一种由多个开关元件构成的静电放电保护电路及使用此静电放电保护电路的显示装置。
【背景技术】
在现在,具有高画质、空间利用效率加、低消耗功率、无辐射等优越特性的液晶显示器已逐渐成为市场的主流。一般而言,液晶显示器配置有一液晶显示面板(LCD panel),而液晶显示面板上系以半导体制程(semiconductorprocess)形成了许多栅极线、数据线(data line)、薄膜晶体管(Thin FilmTransistor,TFT)…等精细的线路与元件。当上述线路或元件遭受到瞬间高电压的静电放电时,液晶显示面板的线路及元件可能被永久性地毁损,并导致液晶显示面板无法正常运作。
为防止静电放电造成液晶显示面板的内部线路或元件的毁损,一般会在液晶显示面板上设计静电放电保护电路。因此,静电放电保护电路的设计在液晶显示面板中为一重要的课题。
【发明内容】
本发明提供一种静电放电保护电路及显示装置,可在显示器开启时及关闭时皆能提供保护能力。
本发明提出一种静电放电保护电路,适用于具有一显示面板之一显示装置,且显示面板配置有一信号线及一共同电压线。静电放电保护电路包括一第一开关单元及一第二开关单元。第一开关单元电性耦接信号线。第二开关单元电性耦接于第一开关单元与共同电压线之间。在显示装置为关闭时,第一开关单元与第二开关单元形成一导通路径。在显示装置为开启时,第一开关单元用以接收一第一控制信号,第二开关单元用以接收一第二控制信号,而使得第一开关单元与第二开关单元在同一时间至少其一截止。
在本发明之一实施例中,第一开关单元包括一第一晶体管。第一晶体管的第一端电性耦接信号线,第一晶体管的第二端电性耦接第二开关单元,第一晶体管的控制端接收第一控制信号。第二开关单元包括一第二晶体管。第二晶体管的第一端电性耦接第一晶体管的第二端,第二晶体管的第二端电性耦接共同电压线,第二晶体管的控制端接收第二控制信号。
在本发明之一实施例中,第一开关单元更包括一第三晶体管。第三晶体管的第一端电性耦接第一晶体管的第一端,第三晶体管的第二端电性耦接第一晶体管的第二端,第三晶体管的控制端电性耦接第一晶体管的控制端。第二开关单元更包括一第四晶体管。第四晶体管的第一端电性耦接第二晶体管的第一端,第四晶体管的第二端电性耦接第二晶体管的第二端,第四晶体管的控制端电性耦接第二晶体管的控制端。
在本发明之一实施例中,第一晶体管、第二晶体管、第三晶体管及第四晶体管分别为一铟镓锌氧化物(IGZO)空乏型晶体管。
在本发明之一实施例中,第一开关单元更包括一第五晶体管。第五晶体管的第一端电性耦接第一晶体管的第二端,第五晶体管的第二端电性耦接第二晶体管的第一端,第五晶体管的控制端电性耦接第一晶体管的控制端,其中第二晶体管的第一端通过第五晶体管电性耦接第一晶体管的第二端。第二开关单元更包括一第六晶体管。第六晶体管的第一端电性耦接第二晶体管的第二端,第六晶体管的第二端电性耦接共同电压线,第六晶体管的控制端电性耦接第二晶体管的控制端,其中第二晶体管的第二端通过第六晶体管电性耦接共同电压线。
在本发明之一实施例中,静电放电保护电路更包括一第三开关单元,电性耦接第二开关单元与共同电压线,接收第一控制信号,且受控第一控制信号而导通,其中第二开关单元通过第三开关单元电性耦接共同电压线。
在本发明之一实施例中,信号线为一栅极线或一数据线。
本发明亦提出一种静电放电保护电路,适用于具有一显示面板之一显示装置,且显示面板配置有一信号线及一共同电压线。静电放电保护电路包括一第一常闭型(normally closed)开关及一第二常闭型开关。第一常闭型开关电性耦接信号线,用以接收一第一控制信号。第二常闭型开关电性耦接于第一常闭型开关与共同电压线之间,用以接收一第二控制信号。
在本发明之一实施例中,静电放电保护电路更包括一第三常闭型开关及一第四常闭型开关。第三常闭型开关电性耦接于第一常闭型开关与第二常闭型开关之间,用以接收第一控制信号。第四常闭型开关电性耦接于第二常闭型开关与共同电压线之间,用以接收第二控制信号。
在本发明之一实施例中,静电放电保护电路更包括一第五常闭型开关及一第六常闭型开关。第五常闭型开关电性并联耦接于第一常闭型开关,用以接收第一控制信号。第六常闭型开关电性并联耦接于第二常闭型开关与第二常闭型开关之间,用以接收第二控制信号。
在本发明之一实施例中,静电放电保护电路更包括一第七常闭型开关,电性耦接于第二常闭型开关与共同电压线之间,用以接收第一控制信号。
在本发明之一实施例中,第一控制信号的致能期间与第二控制信号的致能期间不重叠。
在本发明之一实施例中,第一控制信号的工作周期(duty cycle)与第二控制信号的工作周期分别介于1%至49.9%。
本发明亦提出一种具有上述的静电放电保护电路的显示装置,显示装置包含显示面板及驱动电路。驱动电路,电性耦接该显示面板,用以驱动该显示面板;显示面板包含多个阵列排列的像素、多条栅极线、多条数据线以及上述的静电放电保护电路,每一栅极线电性耦接所述像素中对应的像素,每一数据线电性耦接所述像素中对应的像素,静电放电保护电路,电性耦接所述栅极线其中之一或所述数据线其中之一,共同电压线,电性耦接该静电放电保护电路。
基于上述,本发明实施例的静电放电保护电路,在显示装置为关闭时,第一开关单元及第二开关单元形成导通路径以提供静电放电保护能力;在显示装置为开启时,第一开关单元及第二开关单元在同一时间至少其一截止,以防止信号线的电压准位受影响,但截止的第一开关单元及第二开关单元会等效为一逆偏的二极体,以致于静电放电的高电压会使第一开关单元及第二开关单元所等效二极体崩溃而进行放电,藉此提供静电放电保护能力。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
【附图说明】
图1为依据本发明一实施例的显示装置的系统示意图。
图2为依据本发明之一实施例的静电放电保护电路的电路示意图。
图3为依据本发明之一实施例的静电放电保护电路的电路示意图。
图4为依据本发明之一实施例的静电放电保护电路的电路示意图。
图5为依据本发明之一实施例的静电放电保护电路的电路示意图。
【主要元件符号说明】
10:显示装置
11:驱动电路
20:显示面板
21:栅极线
23:数据线
25:共同电压线
210、310、410、510:第一开关单元
220、320、420、520:第二开关单元
530:第三开关单元
BC1:第一控制信号
BC2:第二控制信号
esd1、esd2、200、300、400、500:静电放电保护电路
P:像素
T1~T7:晶体管
【具体实施方式】
图1为依据本发明一实施例的显示装置的系统示意图。请参照图1,在本实施例中,显示装置10包括驱动电路11及显示面板20。驱动电路11用驱动显示面板20。显示面板20包括多条栅极线21、多条数据线23、多个阵列排列的像素P、多条共同电压线25及多个静电放电保护电路esd1。显示面板20还可以更包括多个静电放电保护电路esd2。其中,每个像素P电性耦接对应的栅极线21、数据线23及共同电压线25,静电放电保护电路esd1电性耦接对应的栅极线21及对应的共同电压线25,以防止栅极线21及像素P被静电放电现象所破坏,静电放电保护电路esd2电性耦接对应的数据线23及对应的共同电压线25,以防止数据线23及像素P被静电放电现象所破坏。
图2为依据本发明之一实施例的静电放电保护电路的电路示意图。请参照图1及图2,图1所示静电放电保护电路esd1及esd2可利用本实施例所示静电放电保护电路200来实现。在本实施例中,静电放电保护电路200包括第一开关单元210及第二开关单元220,其中第一开关单元210包括晶体管T1(对应第一晶体管),第二开关单元220包括晶体管T2(对应第二晶体管)。
第一开关单元210的晶体管T1的漏极(对应第一端)电性耦接信号线SL1,第一开关单元210的晶体管T1的栅极(对应控制端)接收第一控制信号BC1,其中信号线SL1可以是栅极线21或数据线23。第二开关单元220的晶体管T2的漏极(对应第一端)电性耦接第一开关单元210的晶体管T1的源极(对应第二端),第二开关单元220的晶体管T2的栅极(对应控制端)接收第二开控制信号BC2,第二开关单元220的晶体管T2的源极(对应第二端)电性耦接共同电压线25以接收共同电压Vcom,其中此共同电压线25例如为具有大面积电极的线路。并且,共同电压线25可以是显示面板20的主动阵列基板(未绘示)的共同电压线或是显示面板20的彩色滤光基板(未绘示)的共同电压线,但本发明实施例不以此为限。
在本实施例中,第一控制信号BC1及第二开控制信号BC2例如由驱动电路11所提供,并且晶体管T1及T2例如为一铟镓锌氧化物(IGZO)空乏型晶体管,其中第一控制信号BC1的致能期间与第二控制信号BC2的致能期间不重叠。
依据上述,在显示装置10为关闭时,第一开关单元210的晶体管T1与第二开关单元220的晶体管T2会呈现关闭状态,但空乏型晶体管的高漏电流特性会使晶体管T1及T2仍有电流流过,因此第一开关单元210的晶体管T1与第二开关单元220的晶体管T2会形成一导通路径,藉此可提供静电放电防护的功能。
另一方面,在显示装置10为开启时,驱动电路11会开始提供第一控制信号BC1及第二开控制信号BC2,使得第一开关210的晶体管T1与第二该关220的晶体管T2在同一时间至少其一为关闭状态,亦即第一开关210与第二该关220在同一时间至少其一为截止,以防止信号线SL1的电压准位受共同电压Vcom的影响。其中,第一控制信号BC1及第二开控制信号BC2的低电压准位会远低于共同电压Vcom,以降低晶体管T1及T2的漏电流。举例而言,第一控制信号BC1及第二开控制信号BC2的低电压准位可以根据第一开关210的晶体管T1与第二该关220的晶体管T2的电流及电压工作曲线决定的,通常而言,第一控制信号BC1及第二开控制信号BC2的低电压准位可以低于共同电压Vcom约3伏特。
然而,晶体管T1及T2为关闭状态时,可等效为一逆偏的二极体,而静电放电的高电压及高电流会致使晶体管T1及T2的等效二极体形同崩溃,因此静电放电的电荷可从形同崩溃的晶体管T1及T2进行放电,藉此可提供静电放电防护的功能。并且,第一控制信号BC1的致能期间与第二控制信号BC2的致能期间不重叠,因此晶体管T1及T2会交替为关闭状态,因此可防止晶体管T1及T2长期处于关闭状态导致漏电流增加。
在本实施例中,第一控制信号BC1的工作周期(duty cycle)与第二控制信号BC1的工作周期会大致相同,并且第一控制信号BC1的工作周期与第二控制信号BC1的工作周期可分别介于1%至49.9%,此可依据电路设计不同而变,且本发明实施例不以此为限。
在本实施例中,晶体管T1及T2可分别为一常闭型(normally closed)开关(分别称为常闭型开关T1及T2),其中常闭型开关T1(对应第一常闭型开关)电性耦接信号线SL1,用以接收第一控制信号BC1,常闭型开关T2(对应第二常闭型开关)电性耦接于常闭型开关T1与传送共同电压Vcom的共同电压线25之间,用以接收第二控制信号BC2。通常而言,常闭型开关指的是开关通常为导通状态,换言之,常闭型开关指的是未外加控制信号时,开关是导通的状态。
图3为依据本发明之一实施例的静电放电保护电路的电路示意图。请参照图1、图2及图3,图1所示静电放电保护电路esd1及esd2可利用本实施例所示静电放电保护电路300来实现。在本实施例中,相对于第一开关单元210及第二开关单元220,静电放电保护电路300的第一开关单元310更包括晶体管T3(对应第三晶体管),静电放电保护电路300的第二开关单元320更包括晶体管T4(对应第四晶体管)。晶体管T3及T4例如为一铟镓锌氧化物(IGZO)空乏型晶体管。
晶体管T3的漏极(对应第一端)电性耦接晶体管T1的漏极,晶体管T3的源极(对应第二端)电性耦接晶体管T1的源极,晶体管T3的栅极(对应控制端)电性耦接晶体管T1的栅极以接收第一控制信号BC1。
晶体管T4的漏极(对应第一端)电性耦接晶体管T2的漏极,晶体管T4的源极(对应第二端)电性耦接晶体管T2的源极,晶体管T4的栅极(对应控制端)电性耦接晶体管T2的栅极以接收第二控制信号BC2。
在本实施例中,晶体管T1~T4可分别视为一常闭型(normally closed)开关(分别称为常闭型开关T1~T4),其中常闭型开关T1及T2的电性耦接方式参照图2实施例所述。常闭型开关T3(对应第五常闭型开关)电性并联耦接于常闭型开关T1,用以接收第一控制信号BC1,常闭型开关T4(对应第六常闭型开关)电性并联耦接于常闭型开关T2,用以接收第二控制信号BC2。
图4为依据本发明之一实施例的静电放电保护电路的电路示意图。请参照图1、图2及图4,图1所示静电放电保护电路esd1及esd2可利用本实施例所示静电放电保护电路400来实现。在本实施例中,相对于第一开关单元210及第二开关单元220,静电放电保护电路400的第一开关单元410更包括晶体管T5(对应第五晶体管),静电放电保护电路400的第二开关单元420更包括晶体管T6(对应第六晶体管)。其中,晶体管T5及T6例如为一铟镓锌氧化物(IGZO)空乏型晶体管。
晶体管T5的漏极(对应第一端)电性耦接晶体管T1的源极,晶体管T5的源极(对应第二端)电性耦接晶体管T2的漏极,晶体管T5的栅极(对应控制端)电性耦接晶体管T1的栅极以接收第一控制信号BC1。其中,晶体管T2的漏极通过晶体管T5电性耦接晶体管T1的源极。
晶体管T6的漏极(对应第一端)电性耦接晶体管T2的源极,晶体管T6的源极(对应第二端)电性耦接共同电压线25以接收共同电压Vcom,晶体管T6的栅极(对应控制端)电性耦接晶体管T2的栅极以接收第二控制信号BC2。其中,第二晶体管T2的源极通过晶体管T6电性耦接共同电压线25。
在本实施例中,晶体管T1、T2、T5及T4可分别为一常闭型(normally closed)开关(分别称为常闭型开关T1、T2、T5及T6)。其中,常闭型开关T1电性耦接信号线SL1,用以接收第一控制信号BC1,常闭型开关T5(对应第三常闭型开关)电性耦接于常闭型开关T1与常闭型开关T2之间,用以接收第一控制信号BC1,常闭型开关T2电性耦接于常闭型开关T5与常闭型开关T6(对应第四常闭型开关)之间,用以接收第二控制信号BC2,常闭型开关T6电性耦接于常闭型开关T2与传送共同电压Vcom的共同电压线25之间,用以接收第二控制信号BC2。
图5为依据本发明之一实施例的静电放电保护电路的电路示意图。请参照图1、图2及图5,图1所示静电放电保护电路esd1及esd2可利用本实施例所示静电放电保护电路500来实现。在本实施例中,静电放电保护电路500包括第一开关单元510、第二开关单元520及第三开关单元530,其中第一开关单元510及第二开关单元520相似于第一开关单元210及第二开关单元220,且第三开关单元530包括晶体管T7。其中,晶体管T7例如为一铟镓锌氧化物(IGZO)空乏型晶体管。第三开关单元530的晶体管T7的漏极电性耦接第二开关单元520的晶体管T2的源极,第三开关单元530的晶体管T7的源极电性耦接共同电压线25以接收共同电压Vcom,第三开关单元530的晶体管T7的栅极电性耦接晶体管的栅极以接收第一控制信号BC。其中,第二开关单元520的晶体管T1的源极通过第三开关单元530的晶体管T7电性耦接共同电压线25,并且第三开关单元530的晶体管T7受控第一控制信号BC而导通。
在本实施例中,晶体管T1、T2及T7可分别为一常闭型(normally closed)开关(分别称为常闭型开关T1、T2及T7),其中常闭型开关T1及T2的电性耦接方式参照图2实施例所述。常闭型开关T7(对应第五常闭型开关)电性耦接于常闭型开关T2与传送共同电压Vcom的共同电压线25之间,用以接收第一控制信号BC1。此外,分别在图2、图3、图4以及图5中的晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6及晶体管T7可以例如为空乏型晶体管、铟镓锌氧化物空乏型晶体管、N型空乏型晶体管、薄膜空乏型晶体管或空乏型场效晶体管。
综上所述,本发明实施例的静电放电保护电路,在显示装置为关闭时,第一开关单元及第二开关单元(即串联的常闭型开关)形成导通路径以提供静电放电保护能力;在显示装置为开启时,第一开关单元及第二开关单元在同一时间至少其一截止,以防止信号线的电压准位受影响,但截止的第一开关单元及第二开关单元(即串联的常闭型开关)会等效为一逆偏的二极体,以致于静电放电的高电压会使第一开关单元及第二开关单元所等效二极体崩溃而进行放电,藉此提供静电放电保护能力。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视后附的申请专利范围所界定者为准。
Claims (14)
1.一种静电放电保护电路,适用于具有一显示面板的一显示装置,且该显示面板配置有一信号线及一共同电压线,该静电放电保护电路包括:
一第一开关单元,电性耦接该信号线;以及
一第二开关单元,电性耦接于该第一开关单元与该共同电压线之间,
其中,第一、第二开关单元是常闭型开关单元,在该显示装置为关闭时,该第一开关单元与该第二开关单元形成一导通路径,在该显示装置为开启时,该第一开关单元用以接收一第一控制信号,该第二开关单元用以接收一第二控制信号,而使得该第一开关单元与该第二开关单元在同一时间至少其一截止。
2.根据权利要求1所述的静电放电保护电路,其特征在于,该第一开关单元包括:
一第一晶体管,该第一晶体管的第一端电性耦接该信号线,该第一晶体管的第二端电性耦接该第二开关单元,该第一晶体管的控制端接收该第一控制信号;
该第二开关单元包括:
一第二晶体管,该第二晶体管的第一端电性耦接该第一晶体管的第二端,该第二晶体管的第二端电性耦接该共同电压线,该第二晶体管的控制端接收该第二控制信号。
3.根据权利要求2所述的静电放电保护电路,其特征在于,该第一开关单元更包括:
一第三晶体管,该第三晶体管的第一端电性耦接该第一晶体管的第一端,该第三晶体管的第二端电性耦接该第一晶体管的第二端,该第三晶体管的控制端电性耦接该第一晶体管的控制端;以及
该第二开关单元更包括:
一第四晶体管,该第四晶体管的第一端电性耦接该第二晶体管的第一端,该第四晶体管的第二端电性耦接该第二晶体管的第二端,该第四晶体管的控制端电性耦接该第二晶体管的控制端。
4.根据权利要求3所述的静电放电保护电路,其特征在于,该第一晶体管、该第二晶体管、该第三晶体管及该第四晶体管分别为一铟镓锌氧化物(IGZO)空乏型晶体管。
5.根据权利要求2所述的静电放电保护电路,其特征在于,该第一开关单元更包括:
一第五晶体管,该第五晶体管的第一端电性耦接该第一晶体管的第二端,该第五晶体管的第二端电性耦接该第二晶体管的第一端,该第五晶体管的控制端电性耦接该第一晶体管的控制端,其中该第二晶体管的第一端通过该第五晶体管电性耦接该第一晶体管的第二端;以及
该第二开关单元更包括:
一第六晶体管,该第六晶体管的第一端电性耦接该第二晶体管的第二端,该第六晶体管的第二端电性耦接该共同电压线,该第六晶体管的控制端电性耦接该第二晶体管的控制端,其中该第二晶体管的第二端通过该第六晶体管电性耦接该共同电压线。
6.根据权利要求1所述的静电放电保护电路,其特征在于,更包括:
一第三开关单元,电性耦接该第二开关单元与该共同电压线,接收该第一控制信号,且受控该第一控制信号而导通,其中该第二开关单元通过该第三开关单元电性耦接该共同电压线。
7.根据权利要求1至6项任一所述的静电放电保护电路,其特征在于,该信号线为一栅极线或一数据线。
8.一种静电放电保护电路,适用于具有一显示面板之一显示装置,且该显示面板配置有一信号线及一共同电压线,该静电放电保护电路包括:
一第一常闭型(normally closed)开关,电性耦接该信号线,用以接收一第一控制信号;以及
一第二常闭型开关,电性耦接于该第一常闭型开关与该共同电压线之间,用以接收一第二控制信号;
其中,在该显示装置为关闭时,该第一常闭型开关与该第二常闭型开关形成一导通路径,在该显示装置为开启时,该第一常闭型开关与该第二常闭型开关在同一时间至少其一截止。
9.根据权利要求8所述的静电放电保护电路,其特征在于,更包括:
一第三常闭型开关,电性耦接于该第一常闭型开关与该第二常闭型开关之间,用以接收该第一控制信号;以及
一第四常闭型开关,电性耦接于该第二常闭型开关与该共同电压线之间,用以接收该第二控制信号。
10.根据权利要求8所述的静电放电保护电路,其特征在于,更包括:
一第五常闭型开关,电性并联耦接于该第一常闭型开关,用以接收该第一控制信号;以及
一第六常闭型开关,电性并联耦接于该第二常闭型开关,用以接收该第二控制信号。
11.根据权利要求8所述的静电放电保护电路,其特征在于,更包括:
一第七常闭型开关,电性耦接于该第二常闭型开关与该共同电压线之间,用以接收该第一控制信号。
12.根据权利要求1或8所述的静电放电保护电路,其特征在于,该第一控制信号的致能期间与该第二控制信号的致能期间不重叠。
13.根据权利要求1或8所述的静电放电保护电路,其特征在于,该第一控制信号的工作周期(duty cycle)与该第二控制信号的工作周期分别介于1%至49.9%。
14.一种具有根据权利要求1或8所述的静电放电保护电路的显示装置,包含:
一显示面板,包含:
多个阵列排列的像素;
多条栅极线,每一栅极线电性耦接所述像素中对应的像素;
多条数据线,每一数据线电性耦接所述像素中对应的像素;
一根据权利要求1或8所述的静电放电保护电路,电性耦接所述栅极线其中之一或所述数据线其中之一;以及
一共同电压线,电性耦接该静电放电保护电路;以及
一驱动电路,电性耦接该显示面板,用以驱动该显示面板。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101133535A TWI478139B (zh) | 2012-09-13 | 2012-09-13 | 靜電放電保護電路及其顯示裝置 |
TW101133535 | 2012-09-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102957140A CN102957140A (zh) | 2013-03-06 |
CN102957140B true CN102957140B (zh) | 2015-08-05 |
Family
ID=47765563
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210529921.8A Active CN102957140B (zh) | 2012-09-13 | 2012-12-11 | 静电放电保护电路及其显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9136700B2 (zh) |
CN (1) | CN102957140B (zh) |
TW (1) | TWI478139B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106662783B (zh) * | 2014-04-30 | 2018-11-13 | 夏普株式会社 | 有源矩阵基板和具备该有源矩阵基板的显示装置 |
TWI541696B (zh) * | 2014-11-28 | 2016-07-11 | 禾瑞亞科技股份有限公司 | 整合有靜電放電保護之信號傳送電路與觸控系統 |
CN105680433B (zh) * | 2016-03-24 | 2018-01-26 | 北京大学 | 一种esd电源钳位保护电路 |
CN106876416B (zh) * | 2017-03-30 | 2020-02-11 | 合肥鑫晟光电科技有限公司 | 静电放电单元、阵列基板和显示面板 |
CN106849036B (zh) * | 2017-04-01 | 2018-12-04 | 京东方科技集团股份有限公司 | 一种静电保护电路、电路板和静电保护方法 |
CN107402464B (zh) * | 2017-07-21 | 2019-12-24 | 惠科股份有限公司 | 一种静电放电电路和显示面板 |
CN107946299B (zh) * | 2017-12-14 | 2020-06-02 | 上海艾为电子技术股份有限公司 | 一种负载开关及电子设备 |
CN110676253B (zh) * | 2019-09-29 | 2022-03-22 | 厦门天马微电子有限公司 | 一种静电释放电路、阵列基板、显示面板及显示装置 |
KR20220026172A (ko) * | 2020-08-25 | 2022-03-04 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
CN112530937B (zh) * | 2020-12-02 | 2022-09-27 | Tcl华星光电技术有限公司 | 一种静电保护电路和显示面板 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030048590A1 (en) * | 2001-09-11 | 2003-03-13 | Lg Electronics Inc. | Circuit for esd protection |
CN1624754A (zh) * | 2004-12-14 | 2005-06-08 | 友达光电股份有限公司 | 静电放电保护电路及其静电放电保护方法 |
CN101097673A (zh) * | 2006-06-26 | 2008-01-02 | 胜华科技股份有限公司 | 具有单面板功能测试的静电放电防护整合电路 |
US20110102962A1 (en) * | 2006-01-24 | 2011-05-05 | Renesas Electronics Corporation | Semiconductor device with a plurality of power supply systems |
CN101373894B (zh) * | 2007-08-20 | 2012-05-30 | 天津南大强芯半导体芯片设计有限公司 | 一种静电放电保护电路 |
CN102651547A (zh) * | 2012-01-12 | 2012-08-29 | 京东方科技集团股份有限公司 | 一种静电放电保护电路及包括该保护电路的显示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4400711A (en) * | 1981-03-31 | 1983-08-23 | Rca Corporation | Integrated circuit protection device |
KR100658526B1 (ko) * | 2000-08-08 | 2006-12-15 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치의 정전 손상 보호장치 |
KR100363095B1 (ko) * | 2000-12-06 | 2002-12-05 | 삼성전자 주식회사 | 정전기 방전 보호를 위한 액정 표시 장치 드라이버 회로 |
US7009820B1 (en) | 2002-12-24 | 2006-03-07 | Western Digital Technologies, Inc. | Disk drive comprising depletion mode MOSFETs for protecting a head from electrostatic discharge |
TWI271847B (en) * | 2004-12-08 | 2007-01-21 | Au Optronics Corp | Electrostatic discharge protection circuit and method of electrostatic discharge protection |
TWI346926B (en) * | 2006-08-29 | 2011-08-11 | Au Optronics Corp | Esd protection control circuit and lcd |
TW200828232A (en) * | 2006-12-29 | 2008-07-01 | Au Optronics Corp | Data transmission circuit and LCD thereof |
US7817459B2 (en) * | 2007-01-24 | 2010-10-19 | Keystone Semiconductor Inc. | Depletion-mode MOSFET circuit and applications |
TWI422008B (zh) * | 2010-05-24 | 2014-01-01 | Au Optronics Corp | 靜電防護電路及採用此種靜電防護電路之顯示裝置 |
-
2012
- 2012-09-13 TW TW101133535A patent/TWI478139B/zh active
- 2012-12-11 CN CN201210529921.8A patent/CN102957140B/zh active Active
-
2013
- 2013-05-02 US US13/875,302 patent/US9136700B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030048590A1 (en) * | 2001-09-11 | 2003-03-13 | Lg Electronics Inc. | Circuit for esd protection |
CN1624754A (zh) * | 2004-12-14 | 2005-06-08 | 友达光电股份有限公司 | 静电放电保护电路及其静电放电保护方法 |
US20110102962A1 (en) * | 2006-01-24 | 2011-05-05 | Renesas Electronics Corporation | Semiconductor device with a plurality of power supply systems |
CN101097673A (zh) * | 2006-06-26 | 2008-01-02 | 胜华科技股份有限公司 | 具有单面板功能测试的静电放电防护整合电路 |
CN101373894B (zh) * | 2007-08-20 | 2012-05-30 | 天津南大强芯半导体芯片设计有限公司 | 一种静电放电保护电路 |
CN102651547A (zh) * | 2012-01-12 | 2012-08-29 | 京东方科技集团股份有限公司 | 一种静电放电保护电路及包括该保护电路的显示装置 |
Also Published As
Publication number | Publication date |
---|---|
TWI478139B (zh) | 2015-03-21 |
US20140071109A1 (en) | 2014-03-13 |
CN102957140A (zh) | 2013-03-06 |
TW201411596A (zh) | 2014-03-16 |
US9136700B2 (en) | 2015-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102957140B (zh) | 静电放电保护电路及其显示装置 | |
US9627089B2 (en) | Shift register, gate driving circuit, and display device | |
KR102379554B1 (ko) | 보호 회로 | |
CN102967973B (zh) | 一种静电放电保护电路及驱动方法和显示面板 | |
CN102651547B (zh) | 一种静电放电保护电路及包括该保护电路的显示装置 | |
CN103515941B (zh) | 静电放电保护电路、阵列基板和显示装置 | |
US8040309B2 (en) | Display panel with image sticking elimination circuit and driving circuit with the same | |
KR101950943B1 (ko) | 정전 보호 회로를 가지는 표시 장치 및 그것의 제조 방법 | |
CN106297634B (zh) | 一种移位寄存器、栅极驱动电路及驱动方法 | |
CN105355234A (zh) | 移位寄存器 | |
CN107507827A (zh) | 显示面板的静电保护电路及显示面板 | |
US11705048B2 (en) | Shift register unit, circuit structure, gate drive circuit, drive circuit and display device | |
US10580764B2 (en) | Transient voltage suppressor | |
US10658352B2 (en) | Protective circuit, array substrate and display panel | |
CN110049609A (zh) | 静电释放电路和显示面板 | |
CN108269801B (zh) | 静电保护电路 | |
CN102651366B (zh) | 一种静电释放保护电路及包括该电路的显示装置 | |
CN103745691B (zh) | 背光驱动电路以及液晶显示装置 | |
US20070268637A1 (en) | Active matrix device | |
CN102237051B (zh) | 驱动电路及其驱动方法和液晶显示器 | |
CN110223979B (zh) | 静电保护电路、显示面板和显示装置 | |
US7800249B1 (en) | Power supply system | |
CN104157257A (zh) | 显示控制器、显示控制方法及显示装置 | |
US20210210943A1 (en) | Electrostatic prevention circuit, array substrate and display device | |
US10923468B2 (en) | Electrostatic protection circuit, array substrate, and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |